KR20080080544A - 편광 해제로 디스플레이 패널을 구동하는 방법 - Google Patents

편광 해제로 디스플레이 패널을 구동하는 방법 Download PDF

Info

Publication number
KR20080080544A
KR20080080544A KR1020087014453A KR20087014453A KR20080080544A KR 20080080544 A KR20080080544 A KR 20080080544A KR 1020087014453 A KR1020087014453 A KR 1020087014453A KR 20087014453 A KR20087014453 A KR 20087014453A KR 20080080544 A KR20080080544 A KR 20080080544A
Authority
KR
South Korea
Prior art keywords
voltage
electrode
period
ref
circuit
Prior art date
Application number
KR1020087014453A
Other languages
English (en)
Other versions
KR101370881B1 (ko
Inventor
실뱅 띠보
쟝-폴 다고와
필립 르 로이
Original Assignee
톰슨 라이센싱
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 톰슨 라이센싱 filed Critical 톰슨 라이센싱
Publication of KR20080080544A publication Critical patent/KR20080080544A/ko
Application granted granted Critical
Publication of KR101370881B1 publication Critical patent/KR101370881B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명의 방법은 보내는 기간 외에, 편광 해제 기간을 포함하는데, 이 기간 동안 보내는 기간 동안에 인가된 전압과 반대되는 극성에 반대되는 극성을 나타내는 미리 결정된 편광 해제 전압(Vprog - pol)이 인가되고 패널의 상기 제어 회로의 제어 단자 상에서 지속되고, 보내는 기준 전압(Vref .E)과 상이한 편광 해제 기준 전압(Vref.P)이 제어 회로의 기준 단자(R')가 연결되는 기준 전극(YR)에 인가된다. 이 방법은 열 제어의 종래의 경제적인 수단을 사용할 수 있게 한다.

Description

편광 해제로 디스플레이 패널을 구동하는 방법{METHOD OF DRIVING A DISPLAY PANEL WITH DEPOLARIZATION}
본 발명은, 발광 다이오드와 같은 광 이미터의 어레이 또는 액정 밸브와 같은 광학 밸브의 어레이를 사용하여 화상을 디스플레이하는 것에 사용될 수 있는 능동 매트릭스 패널에 관한 것이다. 이들 이미터 또는 이들 밸브는 보통 행과 열로 나누어진다.
"능동 매트릭스"라는 용어는 전극과 회로의 어레이를 통합하는 기판을 나타내는 것으로, 이러한 어레이는 그 기판에 의해 지지되는 이미터 또는 광학 밸브를 제어해서 전력을 공급하도록 설계된다. 이들 전극 어레이는 보통 어드레스 전극의 적어도 하나의 어레이, 선택 전극의 한 어레이, 어드레스 지정하기 위한 적어도 하나의 기준 전극 및 이들 이미터로의 전력 공급을 위한 적어도 하나의 베이스 전극을 포함한다. 때때로, 어드레스 지정을 위한 기준 전극과 전력 공급을 위한 베이스 전극이 결합된다. 이 패널은 또한 보통 모든 밸브 또는 모든 이미터에 공통이지만 능동 매트릭스에 통합되지 않는 적어도 하나의 상부 전력 공급 전극을 포함한다. 각 밸브 또는 이미터는 보통 전력 공급을 위한 베이스 전극에 링크된 베이스 전력 공급 단자와 보통 모든 패널을 커버하는 상부 전력 공급 전극 사이에 삽입된다.
각 구동기 회로는 선택 스위치를 경유하여 어드레스 전극에 링크되거나 결합된 제어 단자, 이 선택 스위치의 제어에 대응하고 선택 전극에 링크되는 선택 단자, 및 기준 전극에 링크되거나 결합된 기준 단자를 포함한다.
그러므로, 각 구동기 회로는 이 회로에 어드레스 전극으로부터 발생하는 어드레스 신호를 송신하도록 설계된 선택 스위치를 포함한다. 회로의 선택 스위치를 닫는 것은 그 회로를 선택하는 것에 대응한다.
보통, 각 어드레스 전극은 모든 이미터 또는 하나의 동일한 열의 모든 밸브의 구동기 회로의 제어 단자에 링크 또는 결합되는데, 즉 각 선택 전극은 모든 이미터 또는 하나의 동일한 행의 모든 밸브의 구동기 회로의 선택 단자에 링크된다. 능동 매트릭스는 또한 다른 행 전극 또는 열 전극을 포함할 수 있다.
어드레스 전극은 아날로그 또는 디지털식으로 전압 또는 전류 모드에서 구동기 회로에 제어 신호를 어드레스 지정하기 위해 사용되는데, 즉 발광 기간 동안, 밸브 또는 이미터의 구동기 회로를 위해 의도된 각 제어 신호는, 그 밸브 또는 그 이미터와 연관된 픽셀 또는 서브-픽셀의 영상 데이터를 나타낸다.
광학 밸브의 패널의 경우, 각 구동기와 전력 공급 회로는, 보통 영상 프레임의 지속 기간 동안 이 밸브의 제어 전압을 유지하도록 설계된 커패시터인 메모리 요소를 포함하는데, 이 커패시터는 이 밸브 양단에 직접 병렬로 연결되고, 이 커패시터는 밸브 자체에 의해 형성될 수 있다. 밸브의 제어 전압은 그 밸브의 단자에서의 전위차이다. 특히 간단한 구동기 회로의 경우, 그 회로의 제어 단자를 그 밸브의 단자 중 하나에 링크 또는 결합된다. 예컨대 발광 다이오드, 특히 유기 다이오 드(organic diode)에서와 같이 전류 모드에서 구동될 수 있는 이미터의 패널의 경우, 각 구동기와 전력 공급 회로는 일반적으로, 1개의 소스 단자와 1개의 드레인 단자인 2개의 전류 통과 단자 및 전압-모드 제어를 위한 게이트 단자가 제공된, 보통 TFT 트랜지스터인 전류 변조기를 포함하는데, 이 변조기는 이후 제어될 이미터와 직렬로 연결되고, 이와 같이 직렬로 연결된 것은, 차례로 (상부) 전력 공급 전극과 전력 공급을 위한 베이스 전극 사이에 연결되며, 보통 변조기와 이미터에 공통인 것이 드레인 단자이고, 따라서 전력 공급을 위해 베이스 전극에 링크된 소스 단자가 일정한 전위에 있으며, 변조기의 제어 전압은 그 변조기의 게이트와 소스 사이의 전위차이고, 각 구동기 회로는 그 회로의 제어 단자에 어드레스 지정된 신호의 함수로서의 변조기 제어 전압을 발생시키기 위한 수단을 포함하며, 각 구동기 회로는 또한 앞에서와 같이 각 영상 또는 영상 프레임의 지속 기간 동안 변조기의 제어 전압을 유지하기에 적합한 유지 커패시터를 포함한다. 특히 간단한 구동기 회로의 경우에, 회로의 제어 단자는 변조기의 게이트 단자에 대응한다.
전통적으로, 전압-모드 제어 또는 전류-모드 제어의 2가지 타입의 제어가 존재한다. 전압-모드 제어의 경우, 어드레스 신호는 전압 레벨이고, 전류-모드 제어의 경우, 어드레스 신호는 전류 레벨이다.
이미터 패널의 전류-모드 구동의 경우, 각 구동기 회로는 그 회로의 변조기의 제어 전압을 전류 신호로부터 그 자체로서 "프로그램한다(programme)"라고 알려진 방식으로 설계되고, 이 경우 제어 전압은 게이트 단자에 인가되고 따라서 전통적으로 "전류 거울(current mirror)" 구동기 회로가 존재한다.
어드레스 전극과 선택 전극 자체는 패널의 끝에서, 이들 전극의 끝에 놓인 제어 수단("구동기들")에 의해 제어되고, 이들 수단은 보통 제어 가능한 스위치를 포함한다. 양호한 영상 디스플레이 품질을 보장 및/또는 패널의 수명을 증가시키기 위해서는, 구동기 회로의 변조기의 제어 전압 및/또는 밸브 또는 이미터의 전력 공급 전압을 규칙적으로 반전하는 것이 중요하다. 즉,
- 광학 밸브의 패널의 경우, 특히 액정에서는 보통 DC 액정 편광 성분을 개시하는 것을 회피하기 위해 밸브의 단자에서 전압이 교번되고,
- 이미터가 발광 다이오드인 광 이미터의 패널의 경우, 예컨대 문서 EP1094438과 EP1197943에서 설명된 것처럼 이미터의 단자에서 전압을 규칙적으로 반전하는 것이 유리할 수 있다; 하지만, 이러한 전력 공급 전압이 반전되는 기간 동안, 이들 이미터는 명백히 광을 방출하지 않고 다이오드는 반대로 편광이 이루어진다;
- 전류-모드 구동 가능한 이미터의 패널의 경우, 그것의 구동기 회로는 전류 변조기를 포함하는데, 이 전류 변조기는 비정질 실리콘의 능동 층들을 포함하고, 특히 이러한 타입의 트랜지스터의 트리거(trigger) 임계 전압에서의 드리프트(drift)를 보상하기 위해, 변조기의 제어 전압을 규칙적으로 반전하는 것이 유리할 수 있으며, 문서 US2003/052614, WO2005/071648은 그러한 상황을 예시한다. 영상이 디스플레이되면, 각 구동기 회로에 대해 이 전압의 부호가 변조기가 통과하도록 설계되는 디스플레이 또는 방출 기간과, 이 전압의 부호가 반전되고 변조기가 통과되는 것을 허용하지 않는 소위 편광 해제(depolarization) 기간 사이의 구별이 이루어진다. 패널의 전반적인 구동에 있어서, 방출 기간과 편광 해제 기간은 중복될 수 있는데, 즉 특정 행의 이미터 또는 밸브가 광을 방출하는 동안, 다른 행의 회로, 이미터 또는 밸브가 편광 해제될 수 있다. 그렇지만, 전반적으로 이들 기간이 번갈아가며 나타나는 것은 패널의 최대 휘도에 불리하게 되는데, 이는 이미터로부터의 방출에 이용 가능한 전체 지속 기간이 편광 해제 기간의 지속 기간만큼 감소되기 때문이다.
전류-모드 구동 가능한 이미터의 패널의 경우에서는 여전히, 휘도의 이러한 감소를 회피하기 위해, 문서 WO2005/073948호가 각 이미터에 2개의 구동기 회로가 제공되고 이 2개의 구동기 회로에 의해 번갈아가며 구동되는 패널을 제안하는데, 이는 어드레스 전극 어레이의 배가를 수반한다. 다른 해결책은 반대로 행 전극의 1개의 어레이를 추가하는 것을 수반한다.
문서 US2003/112205는 특별한 해결책을 설명하는데, 이는 이 문서의 단락 44와 단락 45에서 표시된 바와 같이, 도 6에 설명된 구동기 회로를 구동함으로써, 이 경우 음의 전압(Vee)이 기준 어드레스 전극(이는 또한 전력 공급을 위한 베이스 전극이다)에 인가되고, 소위 "비-발광(non-luminescence") 기간 동안, 이후 이미터(본 명세서에서, 발광 다이오드)의 단자에서 역 편광이 얻어지고, 이 역 편광 동안 이 이미터와 직렬로 연결되어 있는 전류 변조기(Tr2)의 제어가 취소된다(이 변조기의 소스와 게이트는 유지 커패시터를 단락시키는 스위치의 닫힘으로 인해 동일한 전위에 있다).
문서 US2003/052614와 문서 WO2005/071648에서 설명된 해결책을 사용함으로 써, 이후 어드레스 전극의 제어 수단은 반대 부호 또는 극성의 어드레스 신호를 송신하도록 설계되어야 하는데, 즉 문서 US2003/052614에서 설명된 해결책은 각 어드레스 전극의 헤드(head)에서 "토글(toggle)" 요소를 추가하는 것을 수반하는데, 즉 이 적응 요구사항(requirement)은 열 "구동기"에서의 상당한 비용 부담을 증가시킨다.
본 발명의 목적은 이러한 결점을 회피하는 것이다.
종래 기술에서, 어드레스 신호는 보통, 선택 스위치를 경유하여 회로의 어드레스 전극과 제어 단자 사이의 직접적인 전도에 의해 구동기 회로에 송신되는데, 즉 회로의 제어 단자가 변조기의 게이트 단자에 대응하는 이미터 패널의 전압-모드 아날로그 구동의 경우, 적어도 이 회로가 선택되는 동안은 변조기의 게이트 전압이 이 회로를 제어하는 어드레스 전극의 전압과 같아진다.
문서 US6229506은 이와는 반대로 이들 어드레스 신호가 용량성 결합에 의해 구동기 회로에 송신되는 경우를 설명하는데, 즉 전압-모드 구동의 경우(이 문서의 도 3과 도 4), 결합 용량(각각 350과 450으로 표시된)이 회로의 어드레스 전극과 제어 단자 사이의 직접적인 전도 없이 링크를 제공한다. 그러한 회로가 선택되면, 이러한 배치는 어드레스 전극으로부터 발생하는 전압 스킵(skip) 신호를 회로에서 이전에 저장된 변조기의 트리거 임계 접압에 더하는 것을 가능하게 한다. 전도에 의한 것이 아닌, 회로의 어드레스 전극과 제어 단자 사이의 용량성 결합에 의한 링크는 이들 회로의 변조기의 트리거 임계 차이를 보상하는 것을 가능하게 하여, 스크린 상의 좀더 균일한 휘도와 더 나은 영상 디스플레이 품질을 얻게 한다. 동일한 목적을 위해, 다른 문서 US6777888, US6618030, US6885029는 이미터의 전류 변조기의 어드레스 전극과 제어 사이의 용량성 결합을 설명한다. US2004/150591과 US2002/154084는 영상 디스플레이 패널을 구동하기 위해, 유지 커패시터를 경유하여, 이미터 전류 변조기나 광학 밸브의 기준 전극과 제어 사이의 용량성 결합의 사용을 설명하는데, 이들 문서에 따르면 기준 전극에 인가된 기준 전위의 적절한 변화가 전계발광 이미터 어드레스 신호의 진폭을 감소시키거나(US2004/150591: 요약서와 단락 24를 보라) 광학 밸브 제어 신호의 진폭을 증가(US2002/154084: 단락 10을 보라)시키는 것을 가능하게 한다. 문서 US6177965는 광학 밸브에 전력을 공급하기 위해 또한 사용되는 기준 전극과의 동일한 용량성 결합을 설명하는데, 즉 한 방출 기간으로부터 다음 연속하는 방출 기간으로 극성을 변경하는, 광학 밸브로 인가된 제어 신호는 기준 전극에 인가된 신호와 어드레스 전극에 인가된 신호 모두에 의존한다(열 14, 라인 14-21 및 열 16, 라인 41-64를 보라); 즉 여기서 어드레스 전극에 의해 인가된 어드레스 신호 또한 한 방출 기간으로부터 연속적인 편광 해제 기간으로 극성을 변경하고(Vb와 -Vb; Vp와 Vn), 편광 해제 기간 동안, 광학 밸브는 소위 방출 기간 동안과 동일한 디스플레이 함수를 계속 보유한다는 점이 주목되어야 한다.
본 발명의 본질적인 일 양상은, 어드레스 신호를 반전시켜야 하지 않고도 밸브 단자 또는 이미터 단자에서의 전압 및/또는 이들 이미터의 구동기 회로의 변조기의 제어 전압을 반전시키기 위해 용량성 결합을 사용하는 것으로 이루어지는데, 이는 값비싼 어드레스 전극 제어 수단을 사용해야 하는 것을 회피한다. 그러므로, 본 발명에 따르면, 용량성 결합에 의해 송신되는 전압 신호는 특히 하나의 동일한 행의 구동기 회로를 어드레스 지정하기 위한 기준 전압 스킵이다. 적절한 기준 변경에 의해, 아래에 설명된 것처럼, 방출 기간과, 특히 하나의 동일한 행에서의 한 밸브 또는 이미터의 구동기 회로의 편광 해제 기간에서 동일한 극성의 어드레스 신호를 어드레스 지정하는 것이 가능하다. 심지어 문서 US2004/150591과 US2002/154084는 어드레스 신호의 진폭을 감소시키거나 제어 신호의 진폭을 증가시키기 위해 그러한 용량성 결합을 사용하는 것을 가르치는데, 디스플레이 패널을 구동할 때 광학 밸브 단자 또는 광 이미터 단자에서의 전압 및/또는 이들 이미터의 구동기 회로의 변조기의 제어 전압을 주기적으로 반전시키고자 하는 바램이 있을 경우 위에서 인용된 문서 US2003/052614, 문서 WO2005/071648, 및 문서 US2003/052614에서 설명된 값비싼 해결책을 회피하고 열 구동기의 비용을 제한하기 위해, 동일한 수단을 쓰는 것과 더 나아가 여전히 동일한 극성의 어드레스 신호를 어드레스 지정하는 것을 당업자에게 재촉하는 것은 불가능하다는 점이 주목되어야 한다. 종래 기술의 어떠한 문서도, 당업자의 상식에 포함되는지 안 되는지에 상관없이, 디스플레이 패널의 구동기 회로의 비용을 감소시키기 위해, 단일 극성으로 어드레스 발생기를 사용하기 위해 기준 전압과 어드레스 전압을 서로 조정하는 것이 바람직하고, 이 어드레스 발생기는 또한 가능하게는 특히 광학 밸브의 패널의 경우 에너지를 공급하기 위해 사용된다고 하는 것을 명백히 표시하고 있지 않다.
대체로, 용량성 결합이 전압 스킵에 의해 단자의 전압을 수정하는 것을 가능하게 한다. 본 발명에 따라 회로의 기준 단자와 그것의 제어 단자 사이의 용량성 결합의 경우, 이후 이 단자에 인가된 기준 전압의 대수적 오프셋(algebraic offset)(ΔV)이, 초기 전압 또는 제어 단자에 이전에 어드레스 지정된 신호와는 독립적으로, 회로의 제어 단자에 이러한 용량성 결합에 의해 송신된다.
아래에 설명된 실시예에서, 이미터의 각 구동기 회로의 구동은, 각 영상 또는 영상 프레임을 디스플레이할 때, 2개의 기간을 포함하는데, 하나는 이 이미터로부터의 방출 기간이고, 다른 하나는 이 이미터의 구동기 회로의 변조기의 편광 해제 기간인데, 이 편광 해제 기간 동안에는 이미터가 광을 방출하지 않는다.
본 발명의 일반적인 양상(modality)에서, 패널은 이미터 또는 밸브의 각 행에 특정된 기준 전극을 포함하는데, 즉 위에서 인용된 문서 US2003/052614에서처럼, 1개의 열의 각 어드레스 전극의 헤드에서, 이 열의 회로에 디스플레이 제어 신호를 송신하도록 설계된 열 어드레스 단자와 편광 해제 전위까지 올라간 열 편광 해제 단자 사이에 토글 스위치를 추가하는 것 대신, 1개의 행의 각 기준 전극의 헤드에서 전위(Vref -E)에서 방출을 위한 제 1 행 기준 단자와 전위(Vref -P)까지 올라간 편광 해제를 위한 제 2 행 기준 단자 사이에 토글 스위치가 추가된다.
이 패널의 구동기 회로에서, 관습적으로 회로의 변조기의 제어 단자와 기준 단자 사이에 유지 커패시터가 연결된다.
종래의 이미터 구동기 회로을 사용함으로써, 이미터의 구동기 회로를 구동하기 위한 관습적인 방출 기간 후, 다음과 같이 편광 해제 기간이 진행된다. 즉,
-1/ 선행하는 방출 기간 동안 내내, 이 회로의 기준 단자는 기준 방출 전 위(Vref -E)로 유지되고, 회로는 제어 단자를 어드레스 전극에 결합함으로써 선택되며, 이 선택하는 동안 이 회로의 제어 단자에 종래 방식대로 편광 해제 신호가 어드레스 지정되어, 이 단자에서 전위(Vpol)를 발생시킨다.
-2/ 회로는 더 이상 선택되지 않고(제어 단자는 어드레스 전극으로부터 결합 해제되고), 이 회로를 어드레스 지정하기 위한 기준 단자는 기준 편광 해제 전위(Vref -P)까지 올라가고, 이는 이 회로의 유지 커패시터를 경유하여 용량성 결합됨으로써, 이 회로의 제어 단자에서 전압 스킵, 즉 기준 오프셋을 야기하는데, 이 제어 단자는 전위(Vpol)로부터 전위(Vprog - pol = Vpol + ΔVprog -o)까지 변하고, 여기서 ΔVprog -o = Vref -P - Vref -E이다.
전류 편광 해제 기간의 나머지 동안에는, 회로의 기준 단자가 동일한 전위(Vref -P)로 유지되고, 제어 단자의 전위는 유지 커패시터에 의해 값(Vprog - pol)으로 유지된다. 본 발명에 따르면, 전압 반전 또는 편광 해제 기간에서, Vref -P의 값이 기준을 오프셋한 후, 전류 변조기의 제어에 특히 대응하는 동일한 단자에서 이 변조기를 편광 해제하도록 설계된 전위(Vprog - pol)를 얻기 위해, 회로의 제어 단자에 어드레스 지정된 편광 해제를 위한 어드레스 신호(Vpol)에 관계없이, 편광 해제를 위한 이 어드레스 신호는 방출 기간 동안 이 회로에 어드레스 지정된 방출을 위한 어드레스 신호와 동일한 부호가 되도록 적응된다. 그러므로, 유리하게 값비싼 어드레스 전극 제어 수단에 대한 필요성이 회피된다.
비록 용량성 송신 모드가 또한 위에서 인용된 종래 기술에서 설명된 것처럼 가능하더라도, 어드레스 신호는 보통 회로의 어드레스 전극과 회로의 제어 단자 사이의 전도에 의해 송신된다.
본 발명의 한 가지 장점은 매우 간단한 구동기 회로, 특히 2개의 트랜지스터만을 가지는 구동기 회로에 적용 가능하다는 점이다. 본 발명의 또다른 장점은 각 회로에 특정 편광 해제 신호(Vpol)를 어드레스 지정하는 것과, 편광 해제 동작을 각 회로의 변조기의 편광 레벨에 적응시키는 것을 가능하게 한다는 점으로, 이 레벨은 특히 선행하는 방출 기간 동안 어드레스 지정된 방출 신호에 의존한다.
그러므로 본 발명의 주제는 디스플레이 패널을 구동하는 방법으로서, 이 디스플레이 패널은
- 광 이미터 또는 광학 밸브의 어레이,
- 전압-모드 신호 어드레스 지정을 위한 전극의 어레이, 선택 전극의 어레이, 기준 전극의 어레이, 각각에 선택 스위치를 경유하여 어드레스 전극에 결합되기에 적합한 제어 단자가 제공된 상기 이미터 또는 밸브 각각을 제어하는데 적합한 회로의 어레이, 기준 전극에 링크된 기준 단자, 및 상기 제어 단자와 상기 기준 단자 사이에 장착된 유지 커패시터를 포함하는 능동 매트릭스,
... 선택 전극에 링크되는 상기 선택 스위치의 제어를 포함하고,
... 상기 방법은
- 방출 기간으로서 이 기간 동안 제 1 극성을 나타내는 미리 결정된 방출 전압(Vprog-data)이 인가되고 상기 패널의 적어도 한 구동기 회로의 제어 단자에서 유지되며, 기준 방출 전압(Vref -E)이 이들 회로의 기준 단자가 링크되는 기준 전극에 인가되는, 방출 기간,
- 편광 해제 기간으로서, 이 기간 동안 제 1 극성과는 반대인 제 2 극성을 나타내는 미리 결정된 편광 해제 전압(Vprog - pol)이 인가되고, 상기 패널의 적어도 한 구동기 회로의 제어 단자에서 유지되며, 기준 편광 해제 전압(Vref -P)이 이들 회로의 기준 단자가 링크되는 기준 전극에 인가되는, 편광 해제 기간을 포함하고,
상기 기준 편광 해제 전압(Vref -P)은 상기 기준 방출 전압(Vref -E)과는 상이하다.
이미터 또는 밸브는 적어도 2개의 전력 공급 전극, 즉 보통 능동 매트릭스의 부분인 전력 공급을 위한 베이스 전극과, 보통 모든 이미터 또는 밸브를 커버하는 소위 "상부(upper)" 전력 공급 전극 사이에 전력이 공급되도록 설계된다.
유지 커패시터는 상기 선택 스위치가 열릴 때 영상의 지속 기간 동안 상기 제어 단자 상에서 거의 일정한 전압을 유지하도록 설계된다.
실제로, 방출 기간 또는 편광 해제 기간 동안, 미리 결정된 방출 또는 편광 해제 전압이 보통 상기 패널의 상기 구동기 회로 각각의 제어 단자에서 인가되고 유지된다.
방출 기간과 편광 해제 기간에서의 상이한 기준 전압(Vref -E, Vref -P)으로 인해, 어드레스 신호(Vaddr)가 패널의 구동기 회로의 제어 단자에 결합된 어드레스 전극에 인가되고, 기준 방출 전압(Vref -E)이 이 회로의 기준 단자에 인가되며 이 제어 단자 상에서 방출 전압(Vprog - addr)을 발생시킨다면, 기준 단자(R')에 기준 편광 해제 전압(Vref -P)이 인가되는 동안 이 어드레스 전극에 인가될 이러한 동일한 어드레스 신호(Vaddr)는, 제어 단자 상에서, 방출 전압(Vprog - addr)에 대해 값(ΔVprog -0 = Vref -P - Vref -E)만큼 오프셋된 편광 해제 전압(V'prog - addr)을 발생시키게 되는데, 즉 이러한 오프셋은 회로의 제어 단자와 기준 단자 사이의 용량성 결합으로부터 생긴다.
구동기 회로의 선택 스위치가 닫히면, 이 회로의 제어 단자와 어드레스 전극 사이의 결합은 바람직하게는 전도에 의해 만들어지고, 일 변형예에 따라 이 결합은 용량성으로 만들어진다.
패널의 구동은 보통 영상의 연속물(또는 시퀀스)의 디스플레이를 위해 의도되는데, 즉 패널의 각 이미터 또는 밸브는 이후 디스플레이될 영상의 대응하는 픽셀 또는 서브-픽셀을 가지고, 각각의 방출 기간 동안, 패널의 각 이미터 또는 밸브가 이러한 이미터 또는 밸브를 제어하기 위해 미리 결정된 방출 전압과 그것을 연관시키며, 이 전압은 이 이미터 또는 밸브에 의한 상기 픽셀 또는 서브-픽셀의 디스플레이를 얻기 위해 설계되고, 각각의 편광 해제 기간 동안 패널의 각각의 이미터 또는 밸브가 이 이미터, 이 밸브 및/또는 그것의 구동기 회로를 편광 해제하도록 설계된 미리 결정된 편광 해제 전압과 그것을 연관시킨다.
그러므로, 상기 패널의 구동기 회로의 제어 단자에서 인가되고 유지될 미리 결정된 전압은,
- 디스플레이될 영상의 픽셀 또는 서브-픽셀을 방출하기 위해 이 회로에 의해 제어되는 패널의 이미터 또는 밸브를 위해,
- 및/또는 패널의 이미터 또는 밸브 또는 구동기 회로 또는 적절하게는 적어도 부분적으로 편광 해제될 이 회로의 전류 변조기를 위해
의도된다.
바람직하게, 방출 기간 또는 편광 해제 기간 각각은, 회로의 제어 단자에서 상기 미리 결정된 전압(Vprog - data, Vprog - pol)을 얻기 위해, 선택 신호가 상기 제어 단자를 어드레스 전극에 결합시키는 선택 스위치의 제어에 인가되고, 상기 제어 단자에서 상기 미리 결정된 전압(Vprog - data, Vprog - pol)을 얻기 위해 적응되는 어드레스 신호(Vdata, Vpol)가 이 어드레스 전극에 인가되는 어드레스 지정 단계와, 선택 신호의 끝으로서 상기 미리 결정된 전압(Vprog - data, Vprog - pol)이 상기 유지 커패시터에 의해 제어 단자에서 유지되는 유지 단계를 포함한다.
이 경우, 바람직하게는 어드레스 신호(Vpol)가 회로의 제어 단자에 결합된 어드레스 전극에 보내지는 각각의 편광 해제 기간은 또한 이 회로의 기준 단자에 인가된 전압이 기준 방출 전압(Vref -E)으로부터 기준 편광 해제 전압(Vref -P)으로 변하는 이 기간의 어드레스 지정 단계와 유지 단계 사이에 삽입된 기준 설정-해제(de-setting) 단계와, 상기 유지 단계 후 이 회로의 기준 단자에 인가된 전압이 기준 편광 해제 전압(Vref -P)으로부터 기준 방출 전압(Vref -E)으로 변하는 기준 재-설정(re-setting) 단계를 포함한다. 기준 재-설정 단계는 바람직하게, 이 편광 해제 기간 다음에 오는 방출 기간의 어드레스 지정 단계 전에 일어나고, 일 변형예에 따르면 이 재-설정 단계는 이에 반하여, 이 방출 기간의 어드레스 지정 단계와 유지 단계 사이에 삽입된다.
여전히 이 경우, 바람직하게는 상기 기준 방출 전압(Vref -E)과 상기 기준 편광 해제 전압(Vref -P)이, 상기 어드레스 신호(Vdata, Vpol)가 방출 또는 편광 해제인 상기 기간에 관계없이 그것이 동일한 극성을 나타내도록 선택된다. 그러므로, 어드레스 전극의 전압은 결코 부호를 변경하지 않고, 항상 동일한 극성을 나타내며, 어드레스 전극을 제어하기 위해 종래의 그리고 비싸지 않은 수단을 사용하는 것이 유리하게 가능하다. 신호의 극성은 회로의 제어 전압에 대한 기준 전극에 관련하여 평가되는데, 특히 그러한 기준 전극은 이미터 또는 밸브로의 전력 공급을 위한 베이스 전극일 수 있다.
실제로는, 예컨대 편광 해제 기간과, 구동기 회로의 제어 단자에 인가될 미리 결정된 편광 해제 전압(Vprog - pol)에 있어서, 이 미리 결정된 전압(Vprog - pol)을 얻기 위해 어드레스 전극에 보내질 어드레스 신호(Vpol = Vprog - pol - ΔVprog -0)가 방출 기간 동안 사용되는 어드레스 신호(Vdata)와 동일한 극성을 나타내도록 차이(ΔVprog -0 = Vref -P - Vref -E)가 먼저 선택되고, 이 차이(ΔVprog -0)로부터 Vref -P의 값이 이끌어 내어진다.
일 변형예에 따르면, 상기 기준 전극은 g개의 그룹으로 그룹화되고, 각 그룹의 모든 기준 전극은 하나의 동일한 공통 기준 단자에 링크된다. 패널의 이미터 또는 밸브가 m개의 행과 n개의 열로 분포된다면, 그러한 일 변형예가 기준 단자가 하나의 동일한 그룹의 기준 전극에 링크되는 모든 회로의 편광 해제와 동시에 진행하고, 다른 회로는 방출을 제어하기에 이용 가능한 채로 남아있는 것을 가능하게 한다. 이 패널은, 예컨대 q개의 행을 가진 g개의 그룹으로 분할되는데, 여기서 g ×q는 행들의 총 개수인 m과 같고, 하나의 동일한 그룹의 기준 전극 모두는 상호링크되는데, 즉 기준 행 토글 스위치의 개수는 g까지로 제한되어 그러한 일 변형예는 특히 변조기의 효율적인 편광 해제를 얻기 위해 필요로 하는 지속 기간이 이 변조기가 편광되는 방출 지속 기간보다 훨씬 작을 때 유리하고, 실제로 단일 그룹의 행들의 구동기 회로의 변조기는 편광 해제되는데 반해, (g-1)개의 다른 그룹의 이미터는 방출 기간에 있고 따라서 방출을 위해 이용 가능한 시간은 최적화되어 패널의 휘도를 개선하는 것을 가능하게 한다.
이 변형예의 바람직한 일 실시예에 따르면, 상기 패널의 이미터 또는 밸브는 m개의 행으로 분포되어 있고, 상기 기준 전극은 홀수 행에 대응하는 기준 전극(YR)의 한 그룹과 짝수 행에 대응하는 기준 전극(YR)의 한 그룹의 2개의 그룹(g=2)으로 그룹화된다. 바람직하게, 본 발명에 따른 구동 방법은 인터리빙된 영상을 디스플레이하도록 유리하게 의도되고, 이들 영상 각각은 그 영상의 홀수 행의 픽셀들 또는 서브-픽셀들에 관련된 영상 데이터의 홀수 프레임과 그 영상의 짝수 행의 픽셀들 또는 서브-픽셀들에 관련된 영상 데이터의 짝수 프레임 사이로 분할되고, 그 패널의 각각의 이미터 또는 밸브는 디스플레이될 영상의 픽셀 또는 서브-픽셀과 연관되며, 영상의 각 방출 기간은 홀수 행에 대응하는 기준 전극이 상기 기준 방출 전압(Vref -E)까지 상승하는 홀수 프레임 방출 기간과 짝수 행에 대응하는 기준 전극이 상기 기준 방출 전압(Vref -E)까지 상승하는 짝수 프레임 방출 기간으로 하위 분할되고, 각 편광 해제 기간은 또한 홀수 행에 대응하는 기준 전극이 상기 기준 편광 해제 전압(Vref -P)까지 상승하는 홀수 프레임 편광 해제 기간과 짝수 행에 대응하는 기준 전극이 상기 기준 편광 해제 전압(Vref -P)까지 상승하는 짝수 프레임 편광 해제 기간으로 하위 분할되며, 각각의 홀수 프레임 방출 기간은 짝수 프레임 편광 해제 기간과 일치하고, 각 짝수 프레임 방출 기간은 홀수 프레임 편광 해제 기간과 일치한다. 이후 유리하게, 서브-프레임에서의 영상의 엇갈림(staggering)이 이미터, 밸브 또는 그것들의 구동기 회로를 편광 해제하기 위해 이용되는데 반해, 그러한 영상들은 방출을 위해 요구되지 않는다. 그러므로 그러한 편광 해제는 광 효율의 손실이 없이 생기는데, 이는 마스킹된(masked) 시간에서 생기는 편광 해제 때문이다. 본 발명의 이러한 변형예는 또한 패널의 능동 매트릭스를 단순화하는 것을 가능하게 하는데, 즉 이러한 변형예에 따르면 패널의 짝수 행은 하나의 동일한 제 1 기준 전극을 공유하고, 패널의 홀수 행은 하나의 동일한 제 2 기준 전극을 공유하며, 이들 기준 전극은 모든 패널을 커버하고 능동 매트릭스의 약간 오프셋된 상이한 평면에서 구현되고, 유리하게는 이후 2개 이하의 토글 스위치는 없게 된다.
바람직하게, 상기 패널은 적어도 하나의 전력 공급 베이스 전극(PB)과 적어도 하나의 상부 전력 공급 전극(PA) 사이에 전력을 공급하기에 적합한 광 이미터의 어레이를 포함하고, 이미터의 상기 구동기 회로 각각은 상기 회로의 제어 전극과 2개의 전류-통과 전극을 형성하는 전압-모드 제어 전극을 포함하는 전류 변조기를 포함하며, 이들은 상기 전력 공급 전극 중 하나와 상기 이미터의 전력 공급 전극 사이에 연결된다. 보통, 그러한 변조기는 TFT 트랜지스터인데, 즉 변조기에 의해 전달된 전류는 이후 이 트랜지스터의 게이트 단자와 소스 단자 사이의 전위차의 함수이고, 이 전위차는 보통 만약 같지 않다면 회로의 제어 전압을 위해 제어 단자와 기준 전극 사이의 전위차의 함수가 되며, 회로의 제어 전압에 대한 기준 전극은 이후 전력 공급 베이스 전극에 의해 형성된다.
바람직하게, 상기 전류 변조기는 비정질 실리콘의 반도체 층을 포함하는 트랜지스터이다.
바람직하게, 상기 이미터는 바람직하게는 유기인(organic) 발광 다이오드이다.
본 발명은 비제한적인 예에 의해 주어진, 이어지는 상세한 설명을 읽음으로써, 그리고 첨부된 도면을 참조하여 더 잘 이해된다.
도 1은 본 발명의 제 1 실시예에 따른 패널에 대한 구동기 회로의 일 실시예를 도시하는 도면.
도 2는 제 1 실시예의 일 변형예인, 본 발명의 제 2 실시예를 도시하는 도면.
도 3은 본 발명에 따른 패널을 구동할 때, 도 2의 패널의 회로의 제어를 위한 기간과 프레임이 연속하는 동안 인가된 신호의 타이밍도{제 1 열의 어드레스 전극의 어드레스 신호(VXD - C1), 제 1 행과 제 2 행 각각에 대한 논리 선택 신호(VYS - L1, VYS-L2, 토글 스위치에 대한 논리 제어 신호(VT)}로서, 이 타이밍도는 또한 각각 기준 전극(YR1, YR2)의 전위(VYR1, VYR2)의 방향과 변조기의 제어 전위(VG - C1L1, VG - C1L2)의 방향을 예시하고, 제 1 열과 제 1 행의 회로 및 제 1 열과 제 2 행의 회로를 또한 예시한다.
타이밍도를 나타내는 도면들은 비율이 고려된다면 똑똑히 보이지 않을 일정한 세부 사항을 더 잘 보여주기 위해 값들의 축척을 참작하지 않는다. 설명을 간단하게 하기 위해, 동일한 기능을 제공하는 요소에 대해 동일한 참조 번호가 사용된다.
아래에 설명된 실시예는 이미터가 능동 매트릭스 위에 놓인 유기 발광 다이오드이고, 이 능동 매트릭스가 이들 다이오드에 대한 구동기와 전력 공급 회로를 통합하는 영상 디스플레이 패널에 관한 것이다. 이들 이미터는 행과 열로 배열된다.
이제 본 발명의 제 1 실시예를 설명한다.
도 1을 참조하면, 본 명세서에서의 패널은 선택 전극(YS)의 단일 어레이를 포함하고, 각 행에 대해 1개의 기준 전극을 포함하며, 따라서 기준 전극(YR)의 1가지 어레이를 포함하고, 각 기준 전극(YR)은 하나의 동일한 행의 모든 구동기 회로에 대해 작용하며, 패널은 또한 기준 전극의 제어 수단을 포함하고, 이들은 방출을 위한 기준 전위(Vref -E)와 편광 해제를 위한 기준 전위(Vref -P) 사이에 이들 전극의 전위를 토글하도록 설계된다. 이 경우 Vref -P << Vref -E이고 이들 수단은 보통 토글 스위치(미도시)를 포함한다.
이 패널은 또한
- 하나의 동일한 열의 다이오드를 제어하는 모든 회로가 동일한 어드레스 전극(XD)에 의해 작용하도록 열로 배열된 어드레스 전극의 어레이,
- 모든 회로에 공통인 전력 공급 베이스 전극(PB),
- 모든 다이오드에 공통인 상부(upper) 전력 공급 전극(PA)을
포함한다.
능동 매트릭스는 또한 각 다이오드(2)에 대해 구동기와 전력 공급 회로(1'''')를 포함한다. 여전히 도 1을 참조하면, 각 회로(1'''')는
- 2개의 전류 단자, 즉 드레인 단자(D) 및 소스 단자(S)와, 본 명세서에서는 회로의 제어 단자(C)에 대응하는 게이트 단자(G)를 포함하는 전류 변조기(T2)와,
회로의 제어 단자(C)와 회로의 기준 단자(R') 사이에 연결된 유지 커패시터(CS)를 포함한다.
회로의 제어 단자(C)는 선택 스위치(T1)를 경유하여 어드레스 전극(XD)에 링크되는데, 이는 이 단자와 이 전극 사이의 "전도성(conductive)" 결합에 대응하고, 본 실시예에서 어드레스 지정에 관한 용량성 결합은 존재하지 않는다. 나중에 이러한 용량성 결합이 어떻게 회로의 기준 단자(R')와 회로의 제어 단자(C) 사이에 생기는지를 보게 된다. 선택 스위치(T1)는 선택 전극(YS)에 의해 제어된다. 기준 단자(R')는 행의 기준 전극(YR)에 링크된다.
전류 변조기(T2)는 다이오드(2)와 직렬로 링크되고, 따라서 드레인 단자(D)는 다이오드(2)의 캐소드에 연결된다. 이러한 직렬 연결은 2개의 전력 공급 전극 사이에 연결되는데, 즉 소스 단자(S)가 전력 공급 베이스 전극(PB)에 연결되고, 다이오드(2)가 상부 전력 공급 전극(PA)에 연결된다.
그러므로 각 회로(1'''')는 2개의 TFT 트랜지스터만을 포함한다.
이제 이 제 1 실시예에 따라 패널이 어떻게 동작하는지에 대한 설명이 이루 어진다.
전위(Vdd, Vss)는 전력 공급 전극(PA, PB)에 각각 인가된다. 차이(Vdd-Vss)는 변조기의 제어가 그것의 트리거 임계 전압보다 클 때 다이오드로부터의 방출을 얻도록 설계된다.
앞서 인용된 종래 기술에서처럼, 패널의 각 다이오드와 그것의 구동기 회로에서, 각 영상 또는 영상 프레임이 디스플레이를 위한 이 다이오드로부터의 방출 기간과 이 회로의 변조기의 임계값에서의 드리프트를 보상하기 위한 편광 해제 기간으로 나누어진다.
다이오드(2)의 각 구동기 회로(1'''')를 제어하기 위해, 각 영상 프레임 동안 이 회로의 구동은 이후 6개의 단계로 하위분할된다.
단계 1, 방출을 위한 어드레스 지정:
회로(1'''')의 기준 단자(R')가 링크되는 기준 전극(YR)의 전위는 값(Vref -E)까지 이전에 상승하였고, 선택 스위치(T1)는 선택 전극(YS)에 적절한 논리 신호를 인가함으로써 닫히며, T1을 닫는 것은 어드레스 전극(XD)에 제어 단자(C)를 링크함으로써 회로가 선택되게 하고, 이 단계 동안 제어 단자(C)의 전위가 여기서는 Vdata -1과 같은 값(Vprog - data -1)을 취하도록 값(Vdata -1)까지 어드레스 전극의 전위가 상승하는데, 이는 그 결합이 이 단자와 이 전극 사이에서 "전도성"이기 때문이다. 이 단계의 지속 시간은 유지 커패시터(CS)를 충전하기 위해 충분히 길고, 따라서 다이오 드(2)는 이 영상 프레임 동안 연관되는 픽셀 또는 서브-픽셀의 영상 데이터에 비례하는 휘도를 방출하기 시작한다.
단계 2, 방출 기간 동안 회로를 유지하는 것:
이 영상 프레임 동안 이 다이오드(2)로부터의 나머지 방출 기간 동안에는, 선택 스위치(T1)가 열린 채로 있고, 따라서 구동기 회로(1'''')는 더 이상 선택되지 않는다. 이 단계 동안, 커패시터(CS)는 제어 단자(C)의 전압을 일정한 값으로 유지되고, 따라서 다이오드(2)는 계속해서 그것과 연관되는 픽셀 또는 서브-픽셀의 영상 데이터에 비례하는 휘도를 방출한다.
이 단계 2 동안 다이오드의 나머지 행들의 구동기 회로들은 모든 영상을 디스플레이하도록 설계된 어드레스 신호들을 이들 회로들의 제어 단자에 어드레스 지정함으로써 선택된다.
단계 3, 편광 해제{또는 소거( clearing )}을 위한 어드레스 지정:
회로(1'''')의 기준 단자(R')가 링크되는 기준 전극(YR)의 전위는 여전히 값(Vref -E)에 있고, 선택 스위치(T1)는 적절한 논리 신호를 선택 전극(YS)에 인가함으로써 닫히며, T1을 닫는 것은 제어 단자(C)를 어드레스 전극(XD)에 링크함으로써 회로가 다시 선택되게 하고, 이 단계 동안 어드레스 전극의 전위는, 제어 단자의 전위가 값(Vpol -1)을 취하도록 값(Vpol -1)까지 상승한다. 이 단계의 지속 시간은 유지 커패시터(CS)을 충전하기에는 충분히 길지만, 다이오드(2)로부터 방출을 제한하지 않 는 것을 방지하기에 충분히 짧다.
단계 4, 기준의 설정 해제( de - setting ): 용량성 결합에 의해, 편광 해제 기준으로 변경하는 것:
선택 스위치(T1)는 적절한 논리 신호를 선택 전극(YS)에 인가함으로써 열리는데, 즉 T1을 개방함으로써, 제어 단자(C)가 어드레스 전극(XD)으로부터 결합이 해제되게 한다.
이 회로의 단자(R')가 링크되는 기준 전극(YR)은 편광 해제를 위한 기준 전위(Vref -P)까지 상승하여, 이 기준 단자(R')와 제어 단자(C) 사이의 용량성 결합에 의해 이 제어 단자(C)의 전위가 값(이 경우 음의 값)(ΔVprog -0 = Vref -P - Vref -E)만큼 오프셋되게 하고, 이 제어 단자(C)의 전위가 이후 값(Vpol -1)으로부터 값(Vpol -1+ΔVprog -0 = Vprog - pol -1)으로 변한다. 이 단계에서 변조기(T2)는 Vprog - pol -1의 값에 비례하여 편광 해제되기 시작한다.
단계 5, 편광 해제 기간 동안 회로를 유지하는 것:
이러한 영상 프레임 동안에 이 다이오드(2)의 변조기의 나머지 편광 해제 기간 동안에는, 선택 스위치(T1)가 열려진 채로 있다. 이 단계 동안, 커패시터(CS)는 제어 단자(C)의 전압을 일정한 값으로 유지하고, 따라서 변조기(T2)는 계속해서 편광 해제된다. 이 단계 2 동안, 다이오드의 나머지 행들의 구동기 회로는 이들 회로의 제어 단자에 모든 구동기 회로의 변조기를 편광 해제하도록 설계된 어드레스 신 호를 어드레스 지정함으로써 선택된다.
단계 6, 기준을 재설정하는 것: 용량성 결합에 의해 방출 기준으로 복원하는 것:
선택 스위치(T1)는 여전히 열린 상태이고, 이 회로의 단자(R')가 링크되는 기준 전극(YR)은 이후 방출을 위한 기준 전위(Vref -E)까지 상승하여, 이 기준 단자(R')와 제어 단자(C) 사이의 용량성 결합에 의해 이 제어 단자(C)의 전위가 단계 3의 끝에서 인가 가능한 값(Vpol -1)으로 복원되게 한다.
이 회로는 이후 새로운 영상의 방출을 위해, 새로운 어드레스 지정 단계 1을 위해 준비된다.
본 발명에 따르면, Vref -P의 값은, 어드레스 전극을 경유하여 회로의 제어에 어떠한 편광 해제 신호(Vpol -1)가 어드레스 지정되든지 관계없이, 이 편광 해제 신호가 방출 기간 동안 이 회로에 어드레스 지정된 방출 신호(Vdata -i)와 동일한 부호를 가지도록 적응된다. 그러므로 유리하게, 값비싼 어드레스 전극 제어 수단에 대한 필요성이 회피된다.
바람직하게, 기준 단자(R')가 다시 방출을 위해 기준 전위에 있는 편광 해제를 위한 어드레스 지정 단계 3 동안 다이오드가 광을 방출하는 것을 방지하기 위해서, 변조기(T2)의 제어 값(VG-VS)이 이 변조기의 트리거 임계 값(Vth)보다 작아지도록 어드레스 신호 값이 편광 해제를 위해 골라지고, 따라서 Vpol -i는 Vprog - pol -i - Vss < Vth가 되도록 골라진다. 만약 Vpol -0가 Vprog - pol -0 = Vss가 되도록 게이트(G)에서 전위(Vprog - pol -0 )를 발생시킨다면, Vpol -i는 바람직하게는 일정하고 Vpol -0와 같게 골라진다.
이제 Vpol -i = Vpol -0이고 Vprog - pol -0 = Vss인 이러한 바람직한 실시예에 따라 구현된 본 발명의 제 2 실시예가 설명된다. 이 변형예에 따른 패널은 도 2에 예시되어 있고, 이 패널은 짝수 개(m)의 행과 n개의 열을 포함한다.
이 변형예에 따르면, 기준 전극의 어레이는 오직 2개의 전극(YR1, YR2)을 포함한다. 이들 전극은 패널의 능동 매트릭스에 통합된다. 바람직하게, 각 전극(YR1, YR2)은 서로에 관해 오프셋된 연속적인 전도성 평면을 형성한다.
이미터의 홀수 행들의 구동기 회로의 기준 단자(R')는 모두 동일한 기준 전극(YR1)에 링크되고, 이미터의 짝수 행의 구동기 회로의 기준 단자(R')는 모두 동일한 기준 전극(YR2)에 링크된다.
패널은
- 제 1 기준 전극(YR1)의 전위를 전위(Vref -E)까지, 그리고 제 2 기준 전극(YR2)의 전위를 전위(Vref -P)까지 상승시키거나,
- 제 1 기준 전극(YR1)의 전위를 전위(Vref -P)까지, 그리고 제 2 기준 전 극(YR2)의 전위를 전위(Vref -E)까지 상승시키도록 설계된 단일 토글 스위치(3)를 포함한다.
도 2에서, 선택 전극(YS1, YS2,...,YSm)은 패널의 행들(L1, L2,...,Lm)에 대응하고, 어드레스 전극(XD1, XD2,...,XDn)은 열(C1, C2,...,Cn)에 대응한다.
이제, 도 3을 참조하여 이 제 2 실시예에 따라 패널을 구동하는 방법을 설명한다.
이 구동 방법에 따르면, Vpol -i = Vpol -0이고 Vprog - pol -0 = Vss이다.
이 구동 방법에 따르면, 영상 프레임은 인터리빙되고, 각 영상은 2개의 프레임, 즉 홀수 행의 프레임과 짝수 행의 프레임으로 분할되며, 각 프레임에서, 패널을 구동하는 것은 앞에서 설명된 단계(1 내지 6)를 포함한다.
편광 해제 어드레스 신호(Vpol -0)가 단계 3에서 패널의 모든 회로에 대해 동일하므로, 패널의 모든 행들(L1, L2,...,Lm)은 대응하는 선택 전극(YS1, YS2,...,YSm)에 의해 송신된 적절한 논리 신호를 사용하여 선택되고, 열(C1, C2,...,Cn)의 어드레스 전극(XD1, XD2,...,XDn)에는 동일한 어드레스 신호가 보내진다. 그러므로, 단계 3은 특히 짧다.
바람직하게는, 도 3에 예시된 것처럼, 1개의 프레임의 각 단계 4(기준 변경)는 선행하는 프레임의 단계 6(방출을 위해 기준을 복원하는 것)과 일치하도록 만들어지고, 따라서 그러한 프레임들은 인터리빙된다.
그러므로, 홀수 행의 단계 6에 대응하는 짝수 행의 단계 4에 대해서는, 기준 전극의 토글 스위치(3)를 사용하여, 제 1 기준 전극(YR1)의 전위가 전위(Vref -E)까지 상승하고, 제 2 기준 전극(YR2)의 전위가 전위(Vref -P)까지 상승한다. 유사하게, 짝수 행의 단계 6에 대응하는 홀수 행의 단계 4에 대해서는, 기준 전극의 토글 스위치(3)를 사용하여, 제 1 기준 전극(YR1)의 전위가 전위(Vref -P)까지 상승하고, 제 2 기준 전극(YR2)의 전위가 전위(Vref -E)까지 상승한다.
그러므로, 이 구동 방법에 따르면, 패널의 홀수 행과 짝수 행이 번갈아 가며 방출 모드(위 단계 1)에서 어드레스 지정된다. 본 발명에 따르면, Vref -P의 값은 패널의 모든 변조기에 공통인 편광 해제를 최적화하도록 골라진다(음의 값).
유리하게, 이 실시예는 특히 비용면에서 효율적인데, 이는 그것이 편광 해제 수단이 없는 패널에 비해, 종래의 열 전극 제어 수단을 사용하면서 오직 하나의 추가 기준 전극과 단일 토글 스위치를 필요로 하기 때문인데, 이는 그것이 모두가 동일한 부호인 어드레스 신호로 구동하는 것을 허용하기 때문이다.
위에서 설명된 실시예는 능동 매트릭스 유기 발광 다이오드를 구비하는 디스플레이 패널에 관한 것이고, 본 발명은 더 일반적으로는 모든 종류의 능동 매트릭스 패널에 적용되며, 특히 전류 모드에서 구동될 수 있는 이미터 또는 광학 밸브에 적용된다.
전술한 바와 같이, 본 발명은 발광 다이오드와 같은 광 이미터의 어레이 또는 액정 밸브와 같은 광학 밸브의 어레이를 사용하여 화상을 디스플레이하는 것과, 모든 종류의 능동 매트릭스 패널, 특히 전류 모드에서 구동될 수 있는 이미터 또는 광학 밸브에 이용 가능하다.

Claims (10)

  1. - 광 이미터 또는 광 밸브의 어레이,
    - 전압-모드 신호 어드레스 지정을 위한 전극의 어레이, 선택 전극(YS)의 어레이, 기준 전극(YR)의 어레이, 각각에 선택 스위치(T1)를 경유하여 어드레스 전극(XD)에 결합되기에 적합한 제어 단자(C)가 제공된 상기 이미터 또는 밸브 각각을 제어하는데 적합한 회로(1'''')의 어레이, 기준 전극(YR)에 링크된 기준 단자(R'), 및 상기 제어 단자(C)와 상기 기준 단자(R') 사이에 장착된 유지 커패시터(CS)를 포함하는 능동 매트릭스를 포함하고,
    ... 상기 선택 스위치(T1)의 제어 단자로 선택 전극(YS)에 링크되는
    디스플레이 패널을 구동하는 방법으로서,
    ... 상기 방법은
    - 방출 기간으로서, 이 기간 동안에 제 1 극성을 나타내는 미리 결정된 방출 전압(Vprog - data)이 인가되고 상기 패널의 적어도 한 구동기 회로의 제어 단자에서 유지되며, 기준 방출 전압(Vref -E)이 적어도 하나의 회로의 기준 단자(들)(R')가 링크되는 기준 전극(YR)에 인가되는, 방출 기간,
    - 편광 해제 기간으로서, 이 기간 동안에 제 1 극성과는 반대인 제 2 극성을 나타내는 미리 결정된 편광 해제 전압(Vprog - pol)이 인가되고, 상기 패널의 적어도 한 구동기 회로의 제어 단자에서 유지되며, 기준 편광 해제 전압(Vref -P)이 적어도 하나의 회로(들)의 기준 단자(들)(R')가 링크되는 기준 전극(YR)에 인가되는, 편광 해제 기간을 포함하고,
    상기 방출 또는 편광 해제 기간 각각은, 각 구동기 회로(1'''')의 제어 단자에서 미리 결정된 방출 전압(Vprog - data) 또는 편광 해제 전압(Vprog - pol)을 얻기 위해, 어드레스 지정 단계를 포함하는데, 이 단계 동안에 선택 신호가 이 회로의 제어 단자(C)와 어드레스 전극(XD)을 결합하는 선택 스위치(T1)의 제어에 인가되고, 상기 제어 단자(C)에서 상기 미리 결정된 전압(Vprog - data, Vprog - pol)을 얻기 위해 적응되는 어드레스 신호(Vdata, Vpol)가 이 어드레스 전극(XD)에 인가되는, 디스플레이 패널을 구동하는 방법에 있어서,
    - 상기 기준 편광 해제 전압(Vref -P)은 상기 기준 방출 전압(Vref -E)과는 상이하고,
    - 상기 기준 방출 전압(Vref -E)과 상기 기준 편광 해제 전압(Vref -P)은, 상기 어드레스 신호(Vdata, Vpol)가 상기 방출 또는 편광 해제 기간에 관계없이 동일한 극성을 나타내도록 골라지는 것을 특징으로 하는, 디스플레이 패널을 구동하는 방법.
  2. 제 1항에 있어서, 광 이미터 또는 광 밸브의 어레이는 광 이미터의 어레이인 것을 특징으로 하는, 디스플레이 패널을 구동하는 방법.
  3. 제 2항에 있어서, 패널의 구동기 회로의 편광 해제 기간 동안, 이들 회로에 의해 제어된 이미터들은 광을 방출하지 않는 것을 특징으로 하는, 디스플레이 패널을 구동하는 방법.
  4. 제 1항 내지 제 3항 중 어느 한 항에 있어서, 각 편광 해제 기간은 적어도 하나의 회로를 어드레스 지정하는 단계를 포함하는데, 이 단계 동안에 선택 신호가 각 구동기 회로의 제어 단자(C)를 어드레스 전극(XD)에 결합하는 선택 스위치(T1)의 제어에 인가되고, 어드레스 신호(Vpol)가 이 어드레스 전극(XD)에 보내지며, 이 편광 해제 기간은 또한
    - 선택 신호의 끝으로서, 상기 미리 결정된 전압(Vprog - pol)이 상기 유지 커패시터(CS)에 의해 제어 단자(C)에서 유지되는 유지 단계와,
    - 이 기간의 어드레스 지정 단계와 유지 단계 사이에 삽입되고, 이 회로의 기준 단자(R')에 인가된 전압이 기준 방출 전압(Vref -E)으로부터 기준 편광 해제 전압(Vref -P)으로 변하는 기준 설정 해제(de-setting) 단계, 및 상기 유지 단계 후 이 회로의 기준 단자(R')에 인가된 전압이 기준 편광 해제 전압(Vref -P)으로부터 기준 방출 전압(Vref -E)으로 변하는 기준 재설정(re-setting) 단계를
    포함하는 것을 특징으로 하는, 디스플레이 패널을 구동하는 방법.
  5. 제 1항 내지 제 4항 중 어느 한 항에 있어서, 상기 기준 전극(YR)은 g개의 그룹으로 그룹화되고, 각 그룹의 모든 기준 전극(YR)은 모두 하나의 동일한 공통 기준 단자에 링크되는 것을 특징으로 하는, 디스플레이 패널을 구동하는 방법.
  6. 제 5항에 있어서, 패널의 상기 이미터 또는 밸브는 m개의 행으로 분포되고, 상기 기준 전극(YR)은 2개의 그룹으로 그룹화되며, 기준 전극(YR)의 한 그룹은 홀수 행에 대응하고, 기준 전극(YR)의 한 그룹은 짝수 행에 대응하는 것을 특징으로 하는, 디스플레이 패널을 구동하는 방법.
  7. 제 6항에 있어서, 인터리빙된(interleaved) 영상을 디스플레이하도록 의도되고, 각각이 이 영상의 홀수 행의 픽셀들 또는 서브-픽셀들(sub-pixels)에 관련된 영상 데이터의 홀수 프레임과 이 영상의 짝수 행의 픽셀들 또는 서브-픽셀들에 관련된 영상 데이터의 짝수 프레임으로 나누어지며, 패널의 각 이미터 또는 밸브는 디스플레이될 영상의 픽셀 또는 서브-픽셀과 연관되는 디스플레이 패널을 구동하는 방법에 있어서,
    영상의 각각의 방출 기간은 홀수 행에 대응하는 기준 전극이 상기 기준 방출 전압(Vref -E)까지 상승하는 홀수 프레임 방출 기간과 짝수 행에 대응하는 기준 전극이 상기 기준 방출 전압(Vref -E)까지 상승하는 짝수 프레임 방출 기간으로 하위분할되며,
    각 편광 해제 기간은 또한 홀수 행에 대응하는 기준 전극이 상기 기준 편광 해제 전압(Vref-P)까지 상승하는 홀수 프레임 편광 해제 기간과 짝수 행에 대응하는 기준 전극이 상기 기준 편광 해제 전압(Vref -P)까지 상승하는 짝수 프레임 편광 해제 기간으로 하위분할되고,
    각각의 홀수 프레임 방출 기간은 짝수 프레임 편광 해제 기간과 일치하며, 각각의 짝수 프레임 방출 기간은 홀수 프레임 편광 해제 기간과 일치하는 것을 특징으로 하는, 디스플레이 패널을 구동하는 방법.
  8. 제 1항 내지 제 7항 중 어느 한 항에 있어서, 상기 패널은 적어도 하나의 전력 공급 베이스 전극(PB)과 적어도 하나의 상부(upper) 전력 공급 전극(PA) 사이에 전력이 공급되기에 적합한 광 이미터의 어레이를 포함하고, 이미터(2)의 상기 구동기 회로 각각은, 상기 회로의 제어 전극(C)을 형성하는 전압-모드 제어 전극(G)과, 상기 전력 공급 전극(PA, PB) 중 하나와 상기 이미터의 전력 공급 전극 사이에 연결되는 2개의 전류-통과(current-passing) 전극(D, S)을 포함하는 전류 변조기(T2)를 포함하는 것을 특징으로 하는, 디스플레이 패널을 구동하는 방법.
  9. 제 8항에 있어서, 상기 전류 변조기는 비정질 실리콘의 반도체 층을 포함하는 트랜지스터인 것을 특징으로 하는, 디스플레이 패널을 구동하는 방법.
  10. 제 8항 또는 제 9항에 있어서, 상기 이미터는 발광 다이오드인 것을 특징으로 하는, 디스플레이 패널을 구동하는 방법.
KR1020087014453A 2005-12-20 2006-12-19 편광 해제로 디스플레이 패널을 구동하는 방법 KR101370881B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
FR0553976 2005-12-20
FR0553976 2005-12-20
PCT/EP2006/069922 WO2007071679A1 (fr) 2005-12-20 2006-12-19 Procede de pilotage d'un panneau d'affichage avec depolarisation

Publications (2)

Publication Number Publication Date
KR20080080544A true KR20080080544A (ko) 2008-09-04
KR101370881B1 KR101370881B1 (ko) 2014-03-07

Family

ID=36090758

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020087014453A KR101370881B1 (ko) 2005-12-20 2006-12-19 편광 해제로 디스플레이 패널을 구동하는 방법

Country Status (6)

Country Link
US (2) US8427404B2 (ko)
EP (1) EP1964093B1 (ko)
JP (1) JP5550233B2 (ko)
KR (1) KR101370881B1 (ko)
TW (1) TWI419105B (ko)
WO (1) WO2007071679A1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2895131A1 (fr) * 2005-12-20 2007-06-22 Thomson Licensing Sas Panneau d'affichage et procede de pilotage avec couplage capacitif transitoire
FR2895130A1 (fr) * 2005-12-20 2007-06-22 Thomson Licensing Sas Procede de pilotage d'un panneau d'affichage par couplage capacitif
US7944420B2 (en) * 2007-09-28 2011-05-17 Osram Sylvania Inc. Light emitting diode driver providing current and power control
KR20140120085A (ko) * 2013-04-02 2014-10-13 삼성디스플레이 주식회사 표시 패널 구동부, 이를 이용한 표시 패널 구동 방법 및 이를 포함하는 표시 장치
US9716852B2 (en) 2015-04-03 2017-07-25 Semiconductor Energy Laboratory Co., Ltd. Broadcast system
US10102795B2 (en) * 2016-06-06 2018-10-16 Mikro Mesa Technology Co., Ltd. Operating method of display device and display device
US10665157B2 (en) * 2018-04-18 2020-05-26 Apple Inc. Pre-compensation for pre-toggling-induced artifacts in electronic displays
TWI703547B (zh) * 2019-06-13 2020-09-01 友達光電股份有限公司 畫素補償電路

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07230075A (ja) * 1993-04-22 1995-08-29 Matsushita Electric Ind Co Ltd 表示装置とその駆動方法および該装置を用いた投写型表示装置
EP1134720A3 (en) 1993-04-22 2002-02-27 Matsushita Electric Industrial Co., Ltd. Display device and projection-type display apparatus using the device
EP1359789B1 (en) * 1997-02-17 2011-09-14 Seiko Epson Corporation Display apparatus
JP3620538B2 (ja) 1997-02-17 2005-02-16 セイコーエプソン株式会社 表示装置
JP3723747B2 (ja) 2000-06-16 2005-12-07 松下電器産業株式会社 表示装置およびその駆動方法
SE516635C2 (sv) 2000-06-21 2002-02-05 Abb Ab Anordning för stränggjutning av metallmaterial
JP3757797B2 (ja) * 2001-01-09 2006-03-22 株式会社日立製作所 有機ledディスプレイおよびその駆動方法
KR100926506B1 (ko) 2001-07-30 2009-11-12 코닌클리케 필립스 일렉트로닉스 엔.브이. 플라즈마 디스플레이를 위한 움직임 보상된 상향변환
US7167169B2 (en) * 2001-11-20 2007-01-23 Toppoly Optoelectronics Corporation Active matrix oled voltage drive pixel circuit
JP4048969B2 (ja) * 2003-02-12 2008-02-20 セイコーエプソン株式会社 電気光学装置の駆動方法及び電子機器
JP2004334124A (ja) * 2003-05-12 2004-11-25 Matsushita Electric Ind Co Ltd 電流駆動装置及び表示装置
JP4049018B2 (ja) * 2003-05-19 2008-02-20 ソニー株式会社 画素回路、表示装置、および画素回路の駆動方法
JP4147410B2 (ja) * 2003-12-02 2008-09-10 ソニー株式会社 トランジスタ回路、画素回路、表示装置及びこれらの駆動方法
JP2006317696A (ja) * 2005-05-12 2006-11-24 Sony Corp 画素回路および表示装置、並びに画素回路の制御方法

Also Published As

Publication number Publication date
JP5550233B2 (ja) 2014-07-16
WO2007071679A1 (fr) 2007-06-28
EP1964093A1 (fr) 2008-09-03
US20090009504A1 (en) 2009-01-08
US8427404B2 (en) 2013-04-23
TW200725551A (en) 2007-07-01
KR101370881B1 (ko) 2014-03-07
TWI419105B (zh) 2013-12-11
US20130201089A1 (en) 2013-08-08
US8659525B2 (en) 2014-02-25
EP1964093B1 (fr) 2018-08-01
JP2009520225A (ja) 2009-05-21

Similar Documents

Publication Publication Date Title
US8659525B2 (en) Method of driving a display panel with depolarization
US8248331B2 (en) Image display device and method of controlling the same
US7609234B2 (en) Pixel circuit and driving method for active matrix organic light-emitting diodes, and display using the same
US8063858B2 (en) Active matrix display apparatus and driving method therefor
US7944412B2 (en) Semiconductor device, display apparatus, and display apparatus driving method
JP3854161B2 (ja) 表示装置
US7808455B2 (en) Display apparatus
US8138997B2 (en) Pixel, organic light emitting display using the same, and associated methods
US8654291B2 (en) Pixel circuit and display device
KR101809300B1 (ko) 표시 장치 및 그 구동 방법
EP1646032A1 (en) Pixel circuit for OLED display with self-compensation of the threshold voltage
KR101578761B1 (ko) 픽셀 트랜지스터 이동도에서의 변화를 보상하는 디스플레이 디바이스
JP2001142413A (ja) アクティブマトリクス型表示装置
US20090121981A1 (en) Organic light emitting display device and driving method using the same
US20040130513A1 (en) Method of driving electronic circuit, method of driving electronic apparatus, method of driving electro-optical apparatus, and electronic device
JP6721328B2 (ja) 表示装置
US20040032380A1 (en) Device for and method of driving luminescent display panel
KR101365646B1 (ko) 과도 용량성 결합을 이용하는 디스플레이 패널 및 제어방법
KR101399464B1 (ko) 용량성 결합에 의해 디스플레이 패널을 제어하는 방법
JP2003150108A (ja) アクティブマトリックス基板及びそれを用いた電流制御型発光素子の駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170201

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180201

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20200218

Year of fee payment: 7