KR20070007726A - 영상 신호 처리 장치 및 영상 신호의 처리 방법 - Google Patents

영상 신호 처리 장치 및 영상 신호의 처리 방법 Download PDF

Info

Publication number
KR20070007726A
KR20070007726A KR1020060064325A KR20060064325A KR20070007726A KR 20070007726 A KR20070007726 A KR 20070007726A KR 1020060064325 A KR1020060064325 A KR 1020060064325A KR 20060064325 A KR20060064325 A KR 20060064325A KR 20070007726 A KR20070007726 A KR 20070007726A
Authority
KR
South Korea
Prior art keywords
video signal
display
output
display unit
signal processing
Prior art date
Application number
KR1020060064325A
Other languages
English (en)
Other versions
KR101241530B1 (ko
Inventor
도루 니시
미쯔야스 아사노
가즈히꼬 우에다
마스요시 구로까와
가즈히꼬 니시보리
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20070007726A publication Critical patent/KR20070007726A/ko
Application granted granted Critical
Publication of KR101241530B1 publication Critical patent/KR101241530B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0135Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes
    • H04N7/0137Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes dependent on presence/absence of motion, e.g. of motion zones
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Television Systems (AREA)

Abstract

본 발명은, 영상 신호 처리 장치 및 영상 신호의 처리 방법에 관한 것으로, 예를 들면 액정 표시 패널의 구동용 신호의 생성에 적용함으로써, 디스플레이 장치의 다양한 특성에 따라서, 고화질에 의해 영상 신호를 표시할 수 있도록 한다. 본 발명은, 표시부(12)에 따라서, 표시부(12)가 처리 가능한 클럭 주파수 이하로 되도록, 입력 영상 신호 S1을 복수 계통으로 분할하여 복수 계통에 의한 출력 영상 신호 S21, S22를 출력하고, 이 출력 영상 신호 S21, S22에 의해 표시부(12)의 표시 가능 영역을 분할한 각 영역 AR1, AR2를 각각 구동한다.
출력 영상 신호, 입력 영상 신호, 클럭 주파수, 내삽 프레임,

Description

영상 신호 처리 장치 및 영상 신호의 처리 방법{VIDEO SIGNAL PROCESSING APPARATUS AND VIDEO SIGNAL PROCESSING METHOD}
도 1은 본 발명의 실시예1에 따른 영상 신호 처리 장치를 도시하는 블록도.
도 2는 도 1의 영상 신호 처리 장치에서 다른 디스플레이를 적용한 경우를 도시하는 블록도.
도 3은 도 2의 영상 신호 처리 장치에서, 프레임 주파수 120〔㎐〕에 의한 입력 영상 신호를 처리하는 경우를 도시하는 타임차트.
도 4는 도 2의 영상 신호 처리 장치에서, 프레임 주파수 60〔㎐〕에 의한 입력 영상 신호를 처리하는 경우를 도시하는 타임차트.
도 5는 본 발명의 실시예2에 따른 영상 신호 처리 장치를 도시하는 블록도.
도 6은 실시예4에 따른 영상 신호 장치에서, 프레임 주파수 120〔㎐〕에 의한 입력 영상 신호를 처리하는 경우를 도시하는 타임차트.
도 7은 실시예4에 따른 영상 신호 처리 장치에서, 프레임 주파수 60〔㎐〕에 의한 입력 영상 신호를 처리하는 경우를 도시하는 타임차트.
도 8은 실시예5에 따른 영상 신호 처리 장치를 도시하는 블록도.
<도면의 주요 부분에 대한 부호의 설명>
1, 11, 21, 31 : 영상 신호 처리 장치
2, 12 : 디스플레이
3 : 신호 처리 회로
4 : 지연 회로
6, 36 : 내삽 연산 회로
7 : 스위치 회로
[특허 문헌1] 일본 특원2002-104095호 공보
[특허 문헌2] 일본 특개2002-222634호 공보
본 발명은, 영상 신호 처리 장치 및 영상 신호의 처리 방법에 관한 것으로, 예를 들면 액정 표시 패널의 구동용 신호의 생성에 적용할 수 있다. 본 발명은, 표시부에 따라서, 표시부가 처리 가능한 클럭 주파수 이하로 되도록 계통수를 설정하고, 입력 영상 신호를 복수 계통으로 분할하여 복수 계통에 의한 출력 영상 신호를 출력하며, 이 출력 영상 신호에 의해 표시부의 각 영역을 각각 구동함으로써, 디스플레이 장치의 다양한 특성 등에 따라서, 고화질에 의해 영상 신호를 표시할 수 있도록 한다.
종래, 영상 신호의 포맷 변환 등에서는, 화질 향상을 위해 업 컨버터, 다운 컨버터에 의해 프레임 레이트를 증감시키고 있으며, 이 업 컨버터를 이용한 처리에 관하여, 예를 들면 특허 문헌1 등에 다양한 고안이 제안되어 있다.
또한 특허 문헌2에는, 복수의 액정 표시 패널을 이용하여 대화면에 의해 동화상을 표시하는 경우의 티어링을 방지하는 방법이 제안되어 있다.
그런데, 장래, 영상 신호를 표시하는 디스플레이 장치는, 다양하게 특성이 서로 다른 것이 제공된다고 생각된다. 이에 의해 영상 신호의 처리에서는, 이들 디스플레이 장치의 다양한 특성에 대응하여, 고화질에 의해 영상 신호를 표시하는 것이 요망된다.
본 발명은 이상의 점을 고려하여 이루어진 것으로, 디스플레이 장치의 다양한 특성에 대응하여, 고화질에 의해 영상 신호를 표시할 수 있는 영상 신호 처리 장치 및 영상 신호의 처리 방법을 제안하자고 하는 것이다.
이러한 과제를 해결하기 위해 청구항 1의 발명은, 표시부에 출력 영상 신호를 출력하여, 입력 영상 신호에 의한 영상을 상기 표시부에서 표시하는 영상 신호 처리 장치에 적용하여, 상기 입력 영상 신호를 소정의 계통으로 설정하여 상기 출력 영상 신호에 의해 출력하는 신호 처리부를 갖고, 상기 출력 영상 신호에 의해, 상기 표시부의 표시 가능 영역을 분할한 각 영역을 각각 구동하고, 상기 표시부에 따라서, 상기 출력 영상 신호의 클럭 주파수가 상기 표시부의 처리 가능한 클럭 주파수 이하로 되도록, 상기 소정의 계통의 계통수가 설정되도록 한다.
또한 청구항 5의 발명은, 표시부에 출력 영상 신호를 출력하여, 입력 영상 신호에 의한 영상을 상기 표시부에서 표시하는 영상 신호의 처리 방법에 적용하여, 상기 입력 영상 신호를 소정의 계통으로 설정하여 상기 출력 영상 신호에 의해 출력하는 영상 신호 처리의 스텝을 갖고, 상기 출력 영상 신호에 의해, 상기 표시부의 표시 가능 영역을 분할한 각 영역을 각각 구동하고, 상기 표시부에 따라서, 상기 출력 영상 신호의 클럭 주파수가 상기 표시부의 처리 가능한 클럭 주파수 이하로 되도록, 상기 소정의 계통의 계통수가 설정되도록 한다.
청구항 1의 구성에 의해, 표시부에 출력 영상 신호를 출력하여, 입력 영상 신호에 의한 영상을 상기 표시부에서 표시하는 영상 신호 처리 장치에 적용하여, 상기 입력 영상 신호를 소정의 계통으로 설정하여 상기 출력 영상 신호에 의해 출력하는 신호 처리부를 갖고, 상기 출력 영상 신호에 의해, 상기 표시부의 표시 가능 영역을 분할한 각 영역을 각각 구동하고, 상기 표시부에 따라서, 상기 출력 영상 신호의 클럭 주파수가 상기 표시부의 처리 가능한 클럭 주파수 이하로 되도록, 상기 소정의 계통의 계통수가 설정되도록 하면, 프레임 주파수가 높은 영상을 동작 속도가 느린 표시부에서 표시할 수 있으며, 이에 의해 디스플레이 장치의 다양한 특성에 대응하여, 고화질에 의해 영상 신호를 표시할 수 있다.
이에 의해 청구항 5의 구성에 따르면, 디스플레이 장치의 다양한 특성에 대응하여, 고화질에 의해 영상 신호를 표시할 수 있는 영상 신호의 처리 방법을 제공 할 수 있다.
이하, 적당히 도면을 참조하면서 본 발명의 실시예를 상술한다.
[실시예1]
(1) 실시예의 구성
도 1은 본 발명의 실시예에 따른 영상 신호 처리 장치를 도시하는 블록도이다. 이 영상 신호 처리 장치(1)는, 튜너, 게임기, DVD(Digital Versatile Disk) 플레이어 등의 각종 소스원으로부터 출력되는 입력 영상 신호 S1의 영상을 디스플레이(2)에 표시한다. 이를 위해, 영상 신호 처리 장치(1)는, 도시하지 않은 소스 절환 스위치에 의해, 이들 각종 소스원으로부터 논인터레이스 방식에 의한 프레임 주파수 60〔㎐〕의 입력 영상 신호 S1, 또는 논인터레이스 방식에 의한 프레임 주파수 120〔㎐〕의 입력 영상 신호 S1을 선택적으로 입력한다.
여기서 디스플레이(2)는, 이 영상 신호 처리 장치(1)에 일체로 설치된 액정 표시 패널로서, 프레임 주파수 120〔㎐〕에 의한 영상 신호를 표시 가능한 플랫 디스플레이이다. 또한 디스플레이(2)는, EL(Electro Luminescence) 표시 패널, 플라즈마 디스플레이 패널 등, 다양한 디스플레이를 널리 적용할 수 있다.
판별 회로(8)는, 예를 들면 입력 영상 신호 S1에 설정된 동기 신호의 카운트에 의해, 이 영상 신호 S1의 프레임 주파수를 검출하고, 이 검출 결과에 의해 계속되는 신호 처리 회로(3)의 동작을 절환한다.
신호 처리 회로(3)는, 예를 들면 집적 회로에 의해 구성되며, 이 영상 신호 처리 장치(1)의 표시에 관련되는 디스플레이(2)에 따른 설정에 의해, 또한 판별 회로(8)의 판별 결과에 의해, 동작을 절환하여, 디스플레이(2)에 영상 신호 S2를 출력한다.
즉 신호 처리 회로(3)에서, 프레임 메모리(FM)(4)는, 입력 영상 신호 S1을 1 프레임만큼 지연시켜 지연 영상 신호 S3을 출력한다.
내삽 연산 회로(6)는, 판정 회로(8)에 의한 판정 결과에 기초하여, 입력 영상 신호 S1이 프레임 주파수 60〔㎐〕에 의한 영상 신호인 경우에 동작하고, 예를 들면 움직임 보정의 방법을 적용한 입력 영상 신호 S1과 지연 영상 신호 S3을 이용한 내삽 연산 처리에 의해, 입력 영상 신호 S1의 연속하는 프레임간의 중간의 시점에 의한 내삽 프레임의 영상 신호 S5를 생성하여 출력한다.
스위치 회로(7)는, 사전의 설정, 판정 회로(8)의 판정 결과에 의해 동작을 절환하고, 이 신호 처리 회로(3)에 의한 영상 신호의 공급 대상인 디스플레이(2)가 프레임 주파수 120〔㎐〕에 의한 영상 신호를 표시 가능하며, 또한 입력 영상 신호 S1이 프레임 주파수 120〔㎐〕에 의한 영상 신호인 경우, 입력 영상 신호 S1을 선택하여 영상 신호 S2에 의해 출력한다. 이에 대하여 입력 영상 신호 S1이 프레임 주파수 60〔㎐〕에 의한 영상 신호인 경우, 입력 영상 신호 S1과, 내삽 프레임의 영상 신호 S5를 각각 프레임 단위로 시간축 압축함과 함께, 이 시간축 압축한 입력 영상 신호 S1, 내삽 프레임의 영상 신호 S5를 프레임 단위로 교대로 선택하고, 이에 의해 이들 입력 영상 신호 S1, 내삽 프레임의 영상 신호 S5를 다중화 처리하여 프레임 주파수 120〔㎐〕에 의한 영상 신호 S2를 출력한다. 이에 의해 이 경우, 스위치 회로(7)는, 내삽 연산 회로(6)와 함께 입력 영상 신호 S1의 프레임 주파수를 업 컨버트하는 업 컨버터를 구성한다.
이에 대하여 도 2에 도시하는 영상 신호 처리 장치(11)와 같이, 일체로 유지된 디스플레이(12)의 동작 주파수가 낮은 경우, 복수 계통에 의한 영상 신호 S21 및 S22를 출력한다. 여기서 디스플레이(12)는, 이 복수 계통에 의한 영상 신호 S21 및 S22의 출력에 대응하도록, 표시 영역이 수직 방향으로 복수의 영역으로 가상적으로 분할되며, 각 영역마다, 각 화소의 신호선에 구동 신호를 출력하는 수직 구동 회로가 설치되고, 또한 이 수직 구동 회로에 의한 구동에 대응하도록 각 화소를 라인 단위로 선택하는 수평 구동 회로가 각 영역의 화소를 동시 병렬적으로 선택한다. 이에 의해 디스플레이(12)는, 낮은 클럭 주파수에 의해 동작하여 높은 프레임 레이트에 의한 영상을 표시 가능하게 형성된다. 이 실시예에서는, 이 영역의 분할수가 값 2로 설정되며, 이에 의해 수직 방향, 상하의 각 영역 AR1 및 AR2마다에 각각 영상 신호 S21 및 S22를 입력하도록 형성된다. 이에 의해 디스플레이(12)는, 디스플레이(2)에 출력하는 프레임 주파수 120〔㎐〕에 의한 영상 신호 S2에 대응하는 클럭 주파수에서는 동작하는 것이 곤란하여, 이 영상 신호 S2에 대해서는 표시 곤란하지만, 이 영상 신호 S2에 의한 클럭 주파수의 1/2의 클럭 주파수에 의한 영상 신호 S21, S22에 대해서는, 표시 가능하게 구성된다.
이들에 의해 이 신호 처리 회로(3)는, 영상 신호의 출력에 관련되는 디스플레이(2, 12)에 따라서, 디스플레이(2, 12)에서 처리 가능한 클럭 주파수 이하로 되도록, 디스플레이(2, 12)에 출력하는 영상 신호의 계통수를 절환한다.
그러나 스위치 회로(7)는, 이와 같이 하여 2계통에 의해 영상 신호 S21, S22를 출력하도록 하고, 입력 영상 신호 S1의 프레임 주파수가 120〔㎐〕인 경우, 도 3에 도시한 바와 같이, 입력 영상 신호 S1(도 3의 (A))로부터 디스플레이(12)의 주사 개시측 영역 AR1에 대응하는 화상 데이터를 선택하여 메모리에 의해 시간축 신 장하고, 영상 신호 S21(도 3의 (C) 및 (E))에 의해 이 주사 개시측 영역 AR1의 구동용으로서 출력한다. 또한 지연 영상 신호 S3(도 3의 (B))으로부터 디스플레이(12)의 주사 종료측 영역 AR2에 대응하는 화상 데이터를 선택하여 메모리에 의해 시간축 신장하고, 영상 신호 S22(도 3의 (D) 및 (E))에 의해 이 주사 개시측 영역 AR2의 구동용으로서 출력한다. 또한 이 도 3에서, 부호 F-1, F0, F1, …은, 연속하는 프레임을 나타내고, 도 3의 (E)는, 각 시점에서 디스플레이(12)의 표시 화면에서 표시되는 프레임을 나타낸다.
이에 의해 디스플레이(12)의 주사 개시측 영역 AR1 및 주사 종료측 영역 AR2는, 이들 영역 AR1 및 AR2의 경계를 사이에 두고, 동일한 프레임을 표시할 수 있으며, 이에 의해 이 경계에 의한 화상의 불연속성을 방지할 수 있다.
이에 대하여 입력 영상 신호 S1의 프레임 주파수가 60〔㎐〕인 경우, 도 3과의 대비에 의해 도 4에 도시한 바와 같이, 스위치 회로(7)는, 입력 영상 신호 S1 및 내삽 프레임의 영상 신호 S5(도 4의 (A) 및 (B))로부터, 디스플레이(12)의 주사 개시측 영역 AR1에 대응하는 화상 데이터를 교대로 선택하고, 영상 신호 S21(도 4의 (D) 및 (F))에 의해 이 주사 개시측 영역 AR1의 구동용으로서 출력한다. 또한 여기서 프레임 F01은, 입력 영상 신호 S1에 의한 프레임 F0, F1 사이의 내삽 프레임이다. 또한 내삽 프레임의 영상 신호 S5 및 지연 영상 신호 S3(도 4의 (B) 및 (C))으로부터, 디스플레이(12)의 주사 종료측 영역 AR2에 대응하는 화상 데이터를 교대로 선택하고, 영상 신호 S22(도 4의 (E) 및 (F))에 의해 이 주사 종료측 영역 AR2의 구동용으로서 출력한다.
이에 의해 이 경우에도, 디스플레이(12)의 주사 개시측 영역 AR1 및 주사 종료측 영역 AR2는, 이들 영역 AR1 및 AR2의 경계를 사이에 두고, 동일한 프레임을 표시할 수 있으며, 이에 의해 이 경계에 의한 화상의 불연속성을 방지할 수 있다.
(2) 실시예의 동작
이상의 구성에서, 본 실시예에 따른 영상 신호 처리 장치(1)에서는(도 1 및 도 2), 소스 절환에 의해 선택된 입력 영상 신호 S1이 신호 처리 회로(3)에 입력되며, 여기서 이 입력 영상 신호 S1에 따라서, 또한 이 신호 처리 회로(3)에 의한 영상 신호의 출력처인 디스플레이(2, 12)에 따라서, 처리가 절환되어 입력 영상 신호 S1이 처리되며, 이에 의해 디스플레이 장치의 다양한 특성에 따라서, 또는 영상 신호의 다양한 포맷에 대응하여, 고화질에 의해 영상 신호를 표시하는 것이 가능하게 된다.
구체적으로, 입력 영상 신호 S1이 프레임 주파수 120〔㎐〕이며 (도 1), 디스플레이(2)가 이 프레임 주파수에 의한 영상 신호를 표시 가능할 정도로 동작 속도가 빠른 경우, 신호 처리 회로(3)는, 이 입력 영상 신호 S1을 어떠한 처리도 하지 않고 영상 신호 S2에 의해 디스플레이(2)에 출력한다. 이에 의해 이 경우, 고프레임 레이트에 의한 고화질에 의해 입력 영상 신호 S1을 표시할 수 있다.
또한 입력 영상 신호 S1이 프레임 주파수 60〔㎐〕이며, 디스플레이(2)가 프레임 주파수 120〔㎐〕에 의한 영상 신호를 표시 가능할 정도로 동작 속도가 빠른 경우, 영상 신호 처리 장치(1)에서는, 입력 영상 신호 S1과, 이 입력 영상 신호 S1을 1프레임 지연시킨 지연 영상 신호 S3과의 내삽 연산 처리에 의해, 입력 영상 신 호 S1의 인접하는 프레임간의 중간의 시점에 의한 내삽 프레임의 영상 신호 S5가 내삽 연산 회로(6)에서 생성되고, 이 내삽 프레임의 영상 신호 S5와 입력 영상 신호 S1의 스위치 회로(7)에서의 다중화 처리에 의해, 입력 영상 신호 S1이 프레임 주파수 120〔㎐〕의 영상 신호 S2로 변환된다. 영상 신호 처리 장치(1)에서는, 이 영상 신호 S2에 의해 디스플레이(2)가 구동된다. 이에 의해 이 영상 신호 처리 장치(1)에서는, 디스플레이(2)의 성능을 충분히 발휘하여 고화질에 의해 입력 영상 신호 S1에 의한 영상을 표시할 수 있다.
이에 대하여 프레임 주파수 120〔㎐〕에 의한 영상 신호를 표시 곤란할 정도로 디스플레이(12)의 동작 속도가 느린 경우(도 2), 이 디스플레이(12)의 표시 영역이 수직 방향으로 분할됨과 함께, 각 영역마다 각각 영상 신호를 입력하여 구동할 수 있도록 이 디스플레이(12)의 구동 회로가 형성된다. 또한 이에 대응하도록 신호 처리 회로(3)로부터 복수 계통에 의해 영상 신호 S21, S22가 출력되어 디스플레이(12)가 구동된다.
즉 이러한 경우에 있어서, 입력 영상 신호 S1이 프레임 주파수 120〔㎐〕인 경우(도 3), 영상 신호 처리 장치(11)에서는, 입력 영상 신호 S1로부터 디스플레이(12)의 주사 개시측 영역 AR1에 대응하는 화상 데이터가 선택되어 시간축 신장되며, 영상 신호 S21에 의해 디스플레이(12)에 출력된다. 또한 지연 영상 신호 S3으로부터 디스플레이(12)의 주사 종료측 영역 AR2에 대응하는 화상 데이터가 선택되어 시간축 신장되며, 영상 신호 S22에 의해 디스플레이(12)에 출력된다. 이에 의해 이 디스플레이(12)에서는, 1계통에 의해 영상 신호 S2에 의해 입력하여 처리하 는 경우에 비해, 클럭 주파수가 1/2로 저감된 영상 신호 S21 및 S22에 의해 영상을 표시하면 되고, 그 만큼, 영상 신호 처리 장치(11)에서는, 디스플레이(12)의 성능을 충분히 발휘시켜 고화질에 의해 입력 영상 신호 S1의 영상을 표시할 수 있다.
이에 대하여 입력 영상 신호 S1이 프레임 주파수 60〔㎐〕인 경우(도 4), 입력 영상 신호 S1 및 내삽 프레임의 영상 신호 S5로부터, 디스플레이(12)의 주사 개시측 영역 AR1에 대응하는 화상 데이터가 교대로 선택되며, 영상 신호 S21에 의해 디스플레이(12)에 출력된다. 또한 내삽 프레임의 영상 신호 S5 및 지연 영상 신호 S3으로부터, 디스플레이(12)의 주사 종료측 영역 AR2에 대응하는 화상 데이터가 교대로 선택되며, 영상 신호 S22에 의해 디스플레이(12)에 출력된다.
이에 의해 이 경우, 디스플레이(12)에서는, 프레임 주파수 60〔㎐〕에 의한 클럭에 의한 영상 신호 S21 및 S22에 의해, 입력 영상 신호 S1을 프레임 주파수 120〔㎐〕에 의해 표시할 수 있으며, 이 경우에도, 영상 신호 처리 장치(11)에서는, 디스플레이(12)의 성능을 충분히 발휘시켜 고화질에 의해 입력 영상 신호 S1의 영상을 표시할 수 있다.
이 일련의 처리에서, 영상 신호 처리 장치(11)에서는, 이들 입력 영상 신호 S1, 내삽 프레임의 영상 신호 S5, 지연 영상 신호 S3이 각각 프레임 주파수 60〔㎐〕이며, 이들 영상 신호 S1∼S5의 전반 부분, 후반 부분의 화상 데이터를 선택하여 영상 신호 S21 및 S22에 의해 출력함으로써, 이들 영상 신호 S1∼S5로부터 영상 신호 S21 및 S22를 생성하는 처리에서는, 처리 대상의 영상 신호 S1∼S5를 출력 영상 신호 S21 및 S22에 대응하도록 지연시켜 선택 출력하는 것만으로, 영상 신호 S21 및 S22를 생성할 수 있으며, 이에 의해 간이한 구성에 의해 영상 신호 S21 및 S22를 생성할 수 있다. 실제상, 이러한 영상 신호의 지연에서는, 프레임 주파수 120〔㎐〕의 영상 신호의 처리에 관련되는 시간축 신장용의 메모리를 이용하여 실행할 수 있으며, 이에 의해 프레임 주파수 120〔㎐〕의 영상 신호의 처리에 관련되는 구성을 유효하게 이용하여 간이한 처리에 의해 프레임 주파수를 증대한 영상을 동작 속도가 느린 디스플레이(12)에 의해 표시할 수 있다.
(3) 실시예의 효과
이상의 구성에 따르면, 표시부인 디스플레이에 따라서, 표시부가 처리 가능한 클럭 주파수 이하로 되도록 계통수를 설정하고, 입력 영상 신호를 복수 계통으로 분할하여 복수 계통에 의한 출력 영상 신호를 출력하고, 이 출력 영상 신호에 의해 표시부의 표시 가능 영역을 분할한 각 영역을 각각 구동함으로써, 디스플레이 장치의 다양한 특성에 대응하여, 고화질에 의해 영상 신호를 표시할 수 있다.
또한 표시 화면을 수직 방향으로 분할하여 이러한 영역을 설정하고, 입력 영상 신호 및 내삽 프레임의 영상 신호로부터, 주사 개시측의 영역 AR1에 대응하는 영상 신호를 교대로 선택하여 출력 영상 신호 S21을 출력함과 함께, 내삽 프레임의 영상 신호 및 지연 영상 신호로부터, 표시부의 주사 종료측의 영역 AR2에 대응하는 영상 신호를 교대로 선택하여 출력 영상 신호 S22를 출력함으로써, 영역의 경계에서의 영상의 불연속성을 유효하게 회피하여, 낮은 프레임 레이트에 의한 입력 영상 신호를 고화질에 의해 표시할 수 있다.
또한 입력 영상 신호 및 지연 영상 신호로부터, 각각 표시부의 주사 개시측 의 영역 AR1 및 주사 종료측의 영역 AR2에 대응하는 영상 신호를 선택하여 시간축 신장하고, 각 영역에 관련되는 출력 영상 신호를 출력함으로써, 영역의 경계에서의 영상의 불연속성을 유효하게 회피하여, 고프레임 레이트에 의한 입력 영상 신호를 고화질에 의해 표시할 수 있다.
[실시예2]
도 5는 본 발명의 실시예2에 따른 영상 신호 처리 장치를 도시하는 블록도이다. 이 영상 신호 처리 장치(21)는, 원하는 디스플레이(22)에 접속 가능하게, 디스플레이(22)와 별체로 구성된다. 또한 영상 신호 처리 장치(21)는, 디스플레이(22)의 접속에 의해, 이 디스플레이(22)에 영상 신호를 출력하는 인터페이스를 통하여, 이 디스플레이(22)에서의 영상 신호의 입력에 따른 인터페이스의 판별을 판별 회로(23)에 의해 검출한다. 또한 여기서 이 영상 신호의 입력에 관련되는 인터페이스의 판별은, 도 1 및 도 2에 대하여 상술한 계통수의 판별이며, 예를 들면 디스플레이(22)에 설정된 식별 코드의 검출에 의해 실행할 수 있다.
영상 신호 처리 장치(21)는, 이 판별 회로(23)의 판별에 의해, 도 1 및 도 2에 대하여 상술한 바와 같이, 디스플레이(22)에 출력하는 영상 신호의 계통수를 절환하여, 프레임 주파수 120〔㎐〕에 의한 영상 신호를 디스플레이(22)에 출력한다. 또한 이러한 판별 회로(23)에 의한 판정에서는, 유저의 설정의 검출에 의해 실행하도록 해도 된다.
이 실시예와 같이, 디스플레이 장치와 별체로 영상 신호 처리 장치를 구성하는 경우에 있어서도, 실시예1과 마찬가지의 효과를 얻을 수 있다.
[실시예3]
이 실시예에서는, 유저에 의한 조작에 응동하여 실시예1에 대하여 상술한 프레임 주파수 120〔㎐〕에 의한 복수 계통의 영상 신호 S2의 출력과, 프레임 주파수 60〔㎐〕에 의한 영상 신호 S2의 출력을 절환한다. 이 실시예에 따른 영상 신호 처리 장치는, 이 출력의 계통수의 절환에 관련되는 구성을 제외하고, 실시예1에 대하여 상술한 영상 신호 처리 장치(11)와 동일하게 구성된다. 또한 이에 의해 이 실시예에 따른 영상 신호 처리 장치의 디스플레이는, 컨트롤러의 제어에 의해 신호선에 구동 신호를 출력하는 수직 구동 회로가 동작을 절환하여, 제1 동작 모드에서는, 도 1에 대하여 상술한 디스플레이(2)와 동일하게 1계통에 의한 프레임 주파수 60〔㎐〕의 영상 신호 S2를 표시하는 것에 대하여, 제2 동작 모드에서는, 도 2에 대하여 상술한 디스플레이(12)와 동일하게 2계통에 의한 프레임 주파수 120〔㎐〕의 영상 신호 S21 및 S22를 표시한다.
즉 상술한 바와 같이 프레임 주파수 120〔㎐〕의 영상 신호 S21 및 S22를 표시하는 경우, 매끄러운 움직임에 의해 동화상을 표시할 수 있다. 그러나 소스에 따라서는, 이러한 매끄러운 움직임에 의한 표시보다, 다소 부자유스러운 움직임이 요구되는 경우가 있다. 특히, 영화의 경우, 코마 전송에 의한 표시인 것에 의해, 1계통의 영상 신호에 의한 프레임 주파수 60〔㎐〕에서 표시하는 쪽이, 마치 영화관에서 시청하고 있는 것 같은 분위기를 자아낼 수 있다.
이에 의해 이 실시예에서는, 유저의 취미, 기호에 따라서, 움직임이 매끄러운 영상과 움직임이 부자유스러운 영상을 절환하여 표시하여, 실시예1과 마찬가지 의 효과를 얻을 수 있다.
[실시예4]
그런데 실시예2에 대하여 상술한 영상 신호 S21 및 S22에 의해 동화상을 표시하여, 영역 AR1 및 AR2의 경계에서의 움직임의 불연속성을 방지할 수 있는 경우는, 이 경계를 넘는 물체가 이동하는 경우, 이 경계를 넘도록 물체가 이동하는 경우이며, 이 경계 이외의 부위에서 물체가 이동하고 있는 경우에는, 애당초 이러한 경계에서의 움직임의 불연속성은 발생하지 않는다.
이에 의해 이 실시예에서는, 이 경계의 부분에서의 움직임의 유무를 판정하여, 2계통에 의해 출력하는 영상 신호 S21, S22를 절환한다. 또한 이 실시예에 따른 영상 신호 처리 장치는, 이 경계에 관련되는 구성이 다른 점을 제외하고, 실시예2에 대하여 상술한 영상 신호 처리 장치(11)와 동일하게 구성됨으로써, 이 실시예에서는 도 2의 구성을 유용하여 설명한다.
이에 의해 이 실시예에서, 판별 회로(8)는, 입력 영상 신호 S1의 프레임 주파수를 판정함과 함께, 이 경계의 부분에서의 입력 영상 신호의 움직임을 검출한다. 즉 판정 회로(8)는, 이 경계를 사이에 둔 상하, 소정 라인수의 범위에서, 입력 영상 신호 S1의 연속하는 프레임간의 대응하는 화소간에서, 프레임간 차분값을 계산하고, 또한 이 프레임간 차분값의 절대값 합을 프레임마다 검출한다. 또한 이 절대값 합을 소정의 임계값에 의해 판정하고, 이에 의해 움직임의 유무를 검출한다.
신호 처리 회로(3)는, 이 판정 회로(8)에 의한 움직임 검출 결과에 기초하 여, 입력 영상 신호 S1에서, 경계를 넘는 일정한 범위에서 움직임이 검출되면, 도 3 및 도 4에 대하여 상술한 것과 마찬가지로 하여 영상 신호 S21 및 S22를 출력한다. 이에 대하여 경계를 넘는 일정한 범위에서 움직임이 검출되지 않을 경우, 도 3 및 도 4의 대비에 의해 각각 도 6 및 도 7에 도시한 바와 같이, 2개의 영역 AR1 및 AR2에 동일 프레임의 영상 신호 S21 및 S22를 출력한다.
이 실시예에 따르면, 경계에서 움직임이 불연속으로 되는 경우에 한하여, 2계통의 영상 신호의 타이밍을 서로 다르게 함으로써, 움직임의 불연속의 보정에 의한 문제점을 유효하게 회피하면서 불연속한 움직임만을 방지하여, 실시예1과 마찬가지의 효과를 얻을 수 있다.
[실시예5]
도 8은 본 발명의 실시예5에 따른 영상 신호 처리 장치를 도시하는 블록도이다. 이 영상 신호 처리 장치(31)는, 내삽 연산 회로(36)의 구성이 다른 점을 제외하고, 실시예1에 대하여 상술한 영상 신호 장치(1)와 동일하게 구성되며, 이에 의해 이 도 8에서, 영상 신호 장치(1)와 동일한 구성은, 대응하는 부호를 붙여 나타내고, 중복된 설명은 생략한다.
여기서 이 영상 신호 처리 장치(31)에서는, 내삽 연산 장치(36)에 의해, 순차적으로 1프레임씩 지연한 상술한 실시예와 마찬가지의 프레임 주파수에 의한 영상 신호 S1A, S3A, S5A를 영상 신호 S1로부터 생성하고, 이들 영상 신호 S1A, S3A, S5A를 스위치 회로(7)에 의해 선택 출력함으로써, 디스플레이 장치(12)의 다양한 특성에 대응하는 고화질에 의해 영상 신호 S1을 표시하도록 하고, 또는 이 디스플 레이 장치(12)에서의 영역 AR1 및 AR2의 경계에서 영상이 불연속으로 되지 않도록 한다.
내삽 연산 장치(36)는, 디스플레이 장치(12)의 각 라인의 수직 방향의 위치를 파라미터로 설정한 내삽 연산 처리에 의해, 이들 영상 신호 S1A, S3A, S5A를 생성하고, 이에 의해 각 라인의 구동의 시점에 대응하는 타이밍에 의해, 이들 영상 신호 S1A, S3A, S5A를 생성한다.
즉 내삽 연산 회로(36)는, 디스플레이(12)의 전체 라인수를 값 n에 의해 나타내고, 가장 상단의 라인에 대해서는, 입력되는 영상 신호 S1을 그대로 영상 신호 S1A에 의해 출력하며, 계속되는 2번째의 라인에 대해서는, 영상 신호 S1의 연속하는 프레임 F1 및 F2 사이를 (2-1)/(n-1)에 의해 내분하는 시점을 내삽점으로 설정한 내삽 연산 처리에 의해, 영상 신호 S1A를 출력한다. 또한 계속되는 3번째의 라인에 대해서는, 마찬가지로, 이들 프레임 F1 및 F2 사이를 (3-1)/(n-1)에 의해 내분하는 시점을 내삽점으로 설정한 내삽 연산 처리에 의해, 영상 신호 S1A를 출력한다. 또한 이러한 내삽 연산 처리를 다른 영상 신호 S3A, S5A에 대하여 마찬가지로 실행한다.
이 실시예와 같이, 각 라인의 수직 방향의 위치를 파라미터로 설정한 내삽 연산 처리에 의해 영상 신호를 생성하면, 한층 더 매끄러운 움직임에 의한 고화질에 의해 영상 신호를 표시할 수 있다.
[실시예6]
또한 상술한 실시예에서는, 프레임 주파수 120〔㎐〕, 60〔㎐〕의 입력 영상 신호를 프레임 주파수 120〔㎐〕에 의해 표시하는 경우에 대하여 설명하였지만, 본 발명은 이에 한하지 않고, 프레임 주파수 180〔㎐〕, 240〔㎐〕등에 의해 표시하는 경우에도 널리 적용할 수 있다.
또한 상술한 실시예에서는, 표시부인 디스플레이의 표시 화면을 상하로 2분할하여 구동하는 경우에 대하여 설명하였지만, 본 발명은 이에 한하지 않고, 분할수에서는 필요에 따라서 다양하게 설정할 수 있으며, 또한 수직 방향의 분할 대신에, 또는 수직 방향의 분할 외에 수평 방향으로 분할하도록 해도 된다.
또한 상술한 실시예에서는, 영상 신호의 출력 계통수를 1계통 및 2계통으로 설정하는 경우에 대하여 설명하였지만, 본 발명은 이에 한하지 않고, 계통수에서는, 필요에 따라서 다양하게 설정할 수 있다.
<산업상 이용 가능성>
본 발명은, 예를 들면 액정 표시 패널의 구동용 신호의 생성에 적용할 수 있다.
본 발명에 따르면, 디스플레이 장치의 다양한 특성에 대응하여, 고화질에 의해 영상 신호를 표시할 수 있다.

Claims (5)

  1. 표시부에 출력 영상 신호를 출력하여, 입력 영상 신호에 의한 영상을 상기 표시부에서 표시하는 영상 신호 처리 장치에 있어서,
    상기 입력 영상 신호를 소정의 계통으로 설정하여 상기 출력 영상 신호에 의해 출력하는 신호 처리부를 갖고,
    상기 출력 영상 신호에 의해, 상기 표시부의 표시 가능 영역을 분할한 각 영역을 각각 구동하고,
    상기 표시부에 따라서, 상기 출력 영상 신호의 클럭 주파수가 상기 표시부의 처리 가능한 클럭 주파수 이하로 되도록, 상기 소정의 계통의 계통수가 설정되는 것을 특징으로 하는 영상 신호 처리 장치.
  2. 제1항에 있어서,
    상기 소정의 계통의 계통수가 2계통이고,
    상기 표시부에서의 표시 가능 영역의 분할이 주사 개시단측과 주사 종료단측의 상하 방향의 2분할이며,
    상기 신호 처리부는,
    상기 입력 영상 신호의 내삽 연산 처리에 의해 상기 입력 영상 신호의 프레임간의 내삽 프레임의 영상 신호를 생성하는 내삽 연산부와,
    상기 입력 영상 신호를 1프레임의 기간만큼 지연시켜 지연 영상 신호를 출력 하는 지연부와,
    상기 입력 영상 신호 및 상기 내삽 프레임의 영상 신호로부터, 상기 표시부의 주사 개시측의 영역에 대응하는 영상 신호를 교대로 선택하여 상기 주사 개시측의 영역에 관련되는 상기 출력 영상 신호를 출력함과 함께, 상기 내삽 프레임의 영상 신호 및 상기 지연 영상 신호로부터, 상기 표시부의 주사 종료측의 영역에 대응하는 영상 신호를 교대로 선택하여 상기 주사 종료측의 영역에 관련되는 상기 출력 영상 신호를 출력하는 스위치
    를 갖는 것을 특징으로 하는 영상 신호 처리 장치.
  3. 제1항에 있어서,
    상기 소정의 계통의 계통수가 2계통이고,
    상기 표시부에서의 표시 가능 영역의 분할이 주사 개시단측과 주사 종료단측의 상하 방향의 2분할이며,
    상기 신호 처리부는,
    상기 입력 영상 신호를 1프레임의 기간만큼 지연시켜 지연 영상 신호를 출력하는 지연부와,
    상기 입력 영상 신호로부터, 상기 표시부의 주사 개시측의 영역에 대응하는 영상 신호를 선택하여 시간축 신장하고, 상기 주사 개시측의 영역에 관련되는 상기 출력 영상 신호를 출력함과 함께, 상기 지연 영상 신호로부터, 상기 표시부의 주사 종료측의 영역에 대응하는 영상 신호를 선택하여 시간축 신장하고, 상기 주사 종료 측의 영역에 관련되는 상기 출력 영상 신호를 출력하는 스위치
    를 갖는 것을 특징으로 하는 영상 신호 처리 장치.
  4. 제1항에 있어서,
    상기 표시부를, 일체로 유지하는 것을 특징으로 하는 영상 신호 처리 장치.
  5. 표시부에 출력 영상 신호를 출력하여, 입력 영상 신호에 의한 영상을 상기 표시부에서 표시하는 영상 신호의 처리 방법에 있어서,
    상기 입력 영상 신호를 소정의 계통으로 설정하여 상기 출력 영상 신호에 의해 출력하고,
    상기 출력 영상 신호에 의해, 상기 표시부의 표시 가능 영역을 분할한 각 영역을 각각 구동하며,
    상기 표시부에 따라서, 상기 출력 영상 신호의 클럭 주파수가 상기 표시부의 처리 가능한 클럭 주파수 이하로 되도록, 상기 소정의 계통의 계통수가 설정되는 것을 특징으로 하는 영상 신호의 처리 방법.
KR1020060064325A 2005-07-11 2006-07-10 신호 처리 장치, 신호 처리 방법 및 기록 매체 KR101241530B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005201107A JP4821194B2 (ja) 2005-07-11 2005-07-11 信号処理装置、信号処理方法及びプログラム
JPJP-P-2005-00201107 2005-07-11

Publications (2)

Publication Number Publication Date
KR20070007726A true KR20070007726A (ko) 2007-01-16
KR101241530B1 KR101241530B1 (ko) 2013-03-08

Family

ID=37075199

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060064325A KR101241530B1 (ko) 2005-07-11 2006-07-10 신호 처리 장치, 신호 처리 방법 및 기록 매체

Country Status (5)

Country Link
US (1) US7626601B2 (ko)
EP (1) EP1744550A1 (ko)
JP (1) JP4821194B2 (ko)
KR (1) KR101241530B1 (ko)
CN (1) CN1897667B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9135848B2 (en) 2011-10-07 2015-09-15 Samsung Display Co., Ltd. Display device

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4910499B2 (ja) * 2005-10-07 2012-04-04 セイコーエプソン株式会社 表示ドライバ、電気光学装置、電子機器及び駆動方法
WO2008099930A1 (ja) * 2007-02-16 2008-08-21 Victor Company Of Japan, Limited 画像表示装置及び画像表示方法
JP4737562B2 (ja) * 2008-06-19 2011-08-03 ソニー株式会社 情報処理装置および方法、並びにプログラム
KR100973561B1 (ko) * 2008-06-25 2010-08-03 삼성전자주식회사 표시장치
JP2010187192A (ja) * 2009-02-12 2010-08-26 Seiko Epson Corp 画像再生制御装置、画像再生制御方法及び画像再生制御プログラム
KR20100119354A (ko) * 2009-04-30 2010-11-09 삼성전자주식회사 표시 장치와 그 구동 방법
US20110058024A1 (en) * 2009-09-09 2011-03-10 Samsung Electronics Co., Ltd. Display apparatus and method of driving the same
JP6362116B2 (ja) * 2016-11-30 2018-07-25 キヤノン株式会社 表示装置及びその制御方法、プログラム、記憶媒体

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6331862B1 (en) * 1988-07-06 2001-12-18 Lg Philips Lcd Co., Ltd. Image expansion display and driver
US5485221A (en) * 1993-06-07 1996-01-16 Scientific-Atlanta, Inc. Subscription television system and terminal for enabling simultaneous display of multiple services
KR100217133B1 (ko) * 1996-09-03 1999-09-01 구자홍 플라즈마 디스플레이 판넬
JP3953561B2 (ja) 1996-10-15 2007-08-08 株式会社日立製作所 画像信号のフォーマット変換信号処理方法及び回路
US6181382B1 (en) * 1998-04-03 2001-01-30 Miranda Technologies Inc. HDTV up converter
JP3618049B2 (ja) * 1998-09-30 2005-02-09 京セラ株式会社 液晶表示装置の駆動方法
US6411267B1 (en) * 1999-11-17 2002-06-25 Sony Corporation Monitor adjustment by data manipulation
JP2001249644A (ja) * 2000-03-03 2001-09-14 Kyocera Corp 液晶表示装置
JP3711856B2 (ja) 2000-09-29 2005-11-02 日産自動車株式会社 装飾部材の取付構造
JP4357752B2 (ja) 2001-01-24 2009-11-04 エスアイアイ・ナノテクノロジー株式会社 広域と局所的帯電を中和させる電子照射手段及び集束イオンビーム装置
JP2002244634A (ja) * 2001-02-16 2002-08-30 Sharp Corp 画像表示システム及び画像表示装置
JP2003299039A (ja) 2002-04-05 2003-10-17 Sony Corp 映像信号変換器
KR100925453B1 (ko) * 2002-08-02 2009-11-06 삼성전자주식회사 액정 표시 장치 및 그의 구동 방법
EP1422928A3 (en) * 2002-11-22 2009-03-11 Panasonic Corporation Motion compensated interpolation of digital video signals
JP2005006275A (ja) * 2002-11-22 2005-01-06 Matsushita Electric Ind Co Ltd 補間フレーム作成装置、補間フレーム作成方法、および補間フレーム作成プログラム
KR100484182B1 (ko) * 2002-12-03 2005-04-20 삼성전자주식회사 디인터레이싱 장치 및 방법
JP4518757B2 (ja) 2003-07-18 2010-08-04 ソニー株式会社 撮像装置
US7400321B2 (en) * 2003-10-10 2008-07-15 Victor Company Of Japan, Limited Image display unit
KR100524311B1 (ko) * 2003-11-08 2005-10-28 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치
JP2005241787A (ja) * 2004-02-25 2005-09-08 Victor Co Of Japan Ltd 画像表示装置
WO2006117878A1 (ja) * 2005-04-28 2006-11-09 Hitachi, Ltd. フレームレート変換装置及び映像表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9135848B2 (en) 2011-10-07 2015-09-15 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
JP4821194B2 (ja) 2011-11-24
EP1744550A1 (en) 2007-01-17
KR101241530B1 (ko) 2013-03-08
US7626601B2 (en) 2009-12-01
CN1897667A (zh) 2007-01-17
JP2007020022A (ja) 2007-01-25
CN1897667B (zh) 2010-06-23
US20070008348A1 (en) 2007-01-11

Similar Documents

Publication Publication Date Title
KR101241530B1 (ko) 신호 처리 장치, 신호 처리 방법 및 기록 매체
EP2151996B1 (en) Image signal processing unit and method of processing image signal
US9307187B2 (en) Display control device and display control method
JP5177828B2 (ja) 画像レート変換方法及び画像レート変換装置
JP2005027068A (ja) 映像信号変換装置及び方法
US20070273789A1 (en) Pull-down signal detecting apparatus and pull-down signal detecting method and progressive scan converting apparatus and progressive scan converting method
US7239353B2 (en) Image format conversion apparatus and method
US20080043141A1 (en) Video signal scaling apparatus
WO2012137394A1 (ja) フレームレート変換方法及びそのフレームレート変換方法を用いた映像処理装置
WO2003055211A1 (fr) Processeur de signaux d&#39;image et procede de traitement
US7834866B2 (en) Display panel driver and display panel driving method
US7187417B2 (en) Video signal processing apparatus that performs frame rate conversion of a video signal
JP2011059312A (ja) 画像表示装置およびその制御方法
JP2010055001A (ja) 映像信号処理装置及び映像信号処理方法
JP2007074439A (ja) 映像処理装置
JP2004023673A (ja) 動きベクトル検出装置及び方法、動き補正装置及び方法
JP6655973B2 (ja) 車載表示制御装置
JP2011055021A (ja) 画像生成装置、表示システム及び画像生成方法
JPH09258707A (ja) 映像表示方式
KR20230073012A (ko) 영상 표시 장치 및 이의 동작 방법
JP2005208189A (ja) 映像表示装置
JP2013074384A (ja) 画像処理装置及び画像処理方法
JP2018197786A (ja) 表示装置、及びマルチディスプレイの表示方法
JP2000341583A (ja) 映像信号処理装置
JPH10174061A (ja) 映像データのバス転送方式

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160302

Year of fee payment: 4