KR20070000879A - 액정표시장치와 그 구동방법 - Google Patents
액정표시장치와 그 구동방법 Download PDFInfo
- Publication number
- KR20070000879A KR20070000879A KR1020050056542A KR20050056542A KR20070000879A KR 20070000879 A KR20070000879 A KR 20070000879A KR 1020050056542 A KR1020050056542 A KR 1020050056542A KR 20050056542 A KR20050056542 A KR 20050056542A KR 20070000879 A KR20070000879 A KR 20070000879A
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- data
- precharge
- output
- comparator
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2011—Display of intermediate tones by amplitude modulation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
본 발명은 데이터 집적회로의 발열 온도를 낮추고 소비전력을 줄이도록 한 액정표시장치와 그 구동방법에 관한 것이다.
이 액정표시장치는 데이터의 전압을 판단하는 비교기와; 상기 데이터의 전압이 제1 전압이면 프리차지 전압으로 액정표시패널의 데이터라인을 프리차지하는 반면에 상기 데이터의 전압이 상기 제1 전압보다 낮은 제2 전압이면 상기 프리차지전압보다 낮은 차지쉐어전압으로 상기 데이터라인을 프리차지하는 프리차지 제어부를 구비한다.
Description
도 1은 액정표시장치를 개략적으로 나타내는 블록도.
도 2는 도 1에 도시된 데이터 구동부를 상세히 나타내는 블록도.
도 3은 출력버퍼 내의 내부저항과 그 내부저항을 통해 흐르는 전류를 나타내는 회로도.
도 4는 외부 프리차지 전압으로 데이터라인을 프리차지하는 프리차징방식의 일예를 보여 주는 파형도.
도 5는 차지쉐어 전압으로 데이터라인을 프리차지하는 차지쉐어방식의 일예를 보여 주는 파형도.
도 6은 본 발명의 실시예에 따른 액정표시장치의 아날로그 샘플링 장치를 나타내는 회로도.
도 7은 도 6에 도시된 디멀티플렉서를 상세히 나타내는 회로도.
도 8은 도 6에 도시된 비교기의 제1 실시예를 나타내는 회로도.
도 9는 도 6에 도시된 비교기의 제2 실시예를 나타내는 회로도.
도 10은 도 6에 도시된 비교기의 제3 실시예를 나타내는 회로도.
도 11은 도 6에 도시된 비교기의 제4 실시예를 나타내는 회로도.
도 12는 본 발명의 실시예에 따른 액정표시장치의 데이터 집적회로로부터 출력되는 파형의 일예를 나타내는 파형도.
< 도면의 주요 부분에 대한 부호의 설명 >
1 : 타이밍 콘트롤러 2 : 액정표시패널
3 : 데이터 구동부 4 : 게이트 구동부
21, 61 : 데이터 레지스터 22 : 쉬프트 레지스터
23, 24, 62 : 래치 25, 64 : 디지털/아날로그 변환기
26a, 65 : 출력버퍼 27 : 감마전압 공급부
63 : 비교기 66 : 디멀티플렉서
pT, nT1, nT2, nT3 : 트랜지스터
본 발명은 액정표시장치에 관한 것으로, 특히 데이터 집적회로의 발열 온도를 낮추고 소비전력을 줄이도록 한 액정표시장치와 그 구동방법에 관한 것이다.
액정표시장치(Liquid Crystal Display)는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시하게 된다.
액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 스위칭소자의 능동적인 제어가 가능하기 때문에 동영상 구현에 유리하다. 액티브 매트릭스 타입의 액정표시소자에 사용되는 스위칭소자로는 주로 박막트랜지스터(Thin Film Transistor; 이하 "TFT"라 한다)가 이용되고 있다.
이러한 액정표시장치는 도 1과 같이 다수의 데이터라인들(5)과 다수의 게이트라인들(6)이 교차되며 그 교차부에 액정셀들을 구동하기 위한 TFT들이 형성된 액정표시패널(2)과, 데이터라인들(5)에 데이터를 공급하기 위한 데이터 구동부(3)와, 게이트라인들(6)에 스캔펄스를 공급하기 위한 게이트 구동부(4)와, 데이터 구동부(3)와 게이트 구동부(4)를 제어하기 위한 타이밍 콘트롤러(1)를 구비한다.
액정표시패널(2)은 두 장의 유리기판 사이에 액정이 주입되며, 그 하부 유리기판 상에 데이터라인들(5)과 게이트라인들(6)이 직교된다. 데이터라인들(5)과 게이트라인들(6)의 교차부에 형성된 TFT는 게이트라인(6)으로부터의 스캔펄스에 응답하여 데이터라인들(5)로부터의 데이터를 액정셀에 공급하게 된다. 이를 위하여, TFT의 게이트전극은 게이트라인(6)에 접속되며, 소스전극은 데이터라인(5)에 접속된다. 그리고 TFT의 드레인전극은 액정셀(Clc)의 화소전극에 접속된다. 또한, 액정표시패널(2)의 하부유리기판 상에는 액정셀의 전압을 유지시키기 위한 스토리지 캐패시터(Storage Capacitor, Cst)가 형성된다.
타이밍 콘트롤러(1)는 디지털 비디오 데이터(RGB), 수평 동기신호(H), 수직 동기신호(H, V) 및 클럭신호(CLK)를 입력받고 게이트 구동부(4)를 제어하기 위한 게이트 제어신호(GDC)를 발생함과 아울러 데이터 구동부(3)를 제어하기 위한 데이 터 제어신호(DDC)를 발생한다. 또한, 타이밍 콘트롤러(1)는 시스템으로부터의 데이터(RGB)를 데이터 구동부(3)에 공급한다. 데이터 제어신호(DDC)는 소스쉬프트클럭(SSC), 소스스타트펄스(SSP), 극성제어신호(POL) 및 소스출력인에이블신호(SOE) 등을 포함하여 데이터 구동부(3)에 공급된다. 게이트 제어신호(GDC)는 게이트스타트펄스(GSP), 게이트쉬프트클럭(GSC) 및 게이트출력인에이블(GOE) 등을 포함하여 게이트 구동부(4)에 공급된다.
게이트 구동부(4)는 타이밍 콘트롤러(1)로부터의 게이트 제어신호(GDC)에 응답하여 스캔펄스를 순차적으로 발생하는 쉬프트 레지스터, 스캔펄스의 스윙폭을 액정셀(Clc)의 구동에 적합한 레벨로 쉬프트 시키기 위한 레벨 쉬프터, 출력버퍼 등으로 구성된다. 이 게이트 구동부(4)는 스캔펄스를 게이트라인(6)에 공급함으로써 그 게이트라인(6)에 접속된 TFT들을 턴-온(Turn-on)시켜 데이터의 화소전압 즉, 아날로그 감마보상전압이 공급될 1 수평라인의 액정셀들(Clc)을 선택한다. 데이터 구동부(3)로부터 발생되는 데이터들은 스캔펄스에 의해 선택된 수평라인의 액정셀(Clc)에 공급된다.
데이터 구동부(3)는 타이밍 콘트롤러(1)로부터 공급되는 데이터구동 제어신호(DDC)에 응답하여 데이터를 데이터라인들(5)에 공급하게 된다. 이 데이터 구동부(3)는 타이밍 콘트롤러(1)로부터의 디지털 데이터(RGB)를 샘플링하고 그 데이터를 래치한 다음, 아날로그 감마전압으로 변환하게 된다. 이 데이터 구동부(3)는 도 2와 같은 구성을 가지는 다수의 데이터 집적회로(Integrated Circuit : 이하, "IC"라 한다)(2a)로 구현된다.
각각의 데이터 IC(3a)는 도 2와 같이 타이밍 콘트롤러(1)로부터 디지털 데이터(RGB)가 입력되는 데이터 레지스터(21)와, 샘플링 클럭을 발생하기 위한 쉬프트 레지스터(22)와, 쉬프트 레지스터(22)와 k(단, k는 m보다 작은 정수) 개의 데이터라인들(DL1 내지 DLk) 사이에 접속된 제1 래치(23), 제2 래치(24), 디지털/아날로그 변환기(Digital to Analog Converter : 이하, "DAC"라 한다)(25) 및 출력회로(26)와, 감마기준전압 발생부(4)와 DAC(25) 사이에 접속된 감마전압 공급부(27)를 구비한다.
데이터 레지스터(21)는 타이밍 콘트롤러(1)로부터의 디지털 데이터(RGB)를 제1 래치(23)에 공급한다. 쉬프트 레지스터(22)는 타이밍 콘트롤러(1)로부터의 소스 스타트 펄스(SSP)를 소스 샘플링 클럭신호(SSC)에 따라 쉬프트시켜 샘플링신호를 발생하게 된다. 또한, 쉬프트 레지스터(22)는 소스 스타트 펄스(SSP)를 쉬프트시켜 다음 단의 쉬프트 레지스터(22)에 캐리신호(CAR)를 전달하게 된다. 제1 래치(23)는 쉬프트 레지스터(22)로부터 순차적으로 입력되는 샘플링신호에 응답하여 데이터 레지스터(21)로부터의 디지털 데이터(RGB)를 순차적으로 샘플링한다. 제2 래치(24)는 제1 래치(23)로부터 입력되는 데이터를 래치한 다음, 래치된 데이터를 타이밍 콘트롤러(1)로부터의 소스 출력 인에이블신호(SOE)에 응답하여 동시에 출력한다. DAC(25)는 제2 래치(24)로부터의 데이터를 감마전압 공급부(27)로부터의 감마전압(DGH,DGL)으로 변환하게 된다. 감마전압(DGH,DGL)은 디지털 입력 데이터의 계조값 각각에 대응하는 아날로그 전압이다. 출력회로(26)는 데이터라인들 각각에 접속된 출력 버퍼(Output Buffer)를 포함한다. 감마전압 공급부(27)는 감마기준전 압 발생부(4)로부터 입력되는 감마 기준전압을 세분화하여 각 계조에 대응하는 감마전압을 DAC(25)에 공급하게 된다.
이러한 데이터 IC(3a)는 액정표시장치가 대형화, 고정세화로 발전하면서 부하가 증가하고 구동 주파수가 상승하여 발열양이 많아지게 되었다. 이러한 데이터 IC(3a)의 발열로 인하여 데이터 IC(3a)의 구동 신뢰성이 떨어지게 되었고 심지어는 발화되는 등의 안전상 위험성이 커지고 있다. 데이터 IC(3a)의 발열을 일으키는 주요 원인은 도 3과 같이 출력버퍼(26a)이다. 이 출력버퍼(26a)의 내부저항성분을 통해 흐르는 전류(iSOURCE, iSINK)로 인한 전력소모에 의해 데이터 IC(3a)가 발열된다.
최근에는 액정셀의 충전특성을 개선하고 소비전력을 줄이기 위하여 이웃하는 데이터라인들을 접속시켜 그 데이터라인들 사이의 차지 쉐어로 인하여 발생되는 차지쉐어전압(Charge share voltage)으로 데이터라인을 프리차지한 후에 데이터라인들을 분리한 상태에서 데이터전압을 각 데이터라인에 공급하는 차지쉐어 방식이나 미리 설정된 외부전압인 프리차지전압(Pre-charge)으로 데이터라인을 프리차지시킨 후에 데이터전압을 그 데이터라인에 공급하는 프리차지 방식으로 데이터 IC가 구현되고 있는 추세에 있다.
차지쉐어 방식은 도 4와 같이 차지쉐어전압(Vshare)으로부터 데이터전압으로 변하는 출력버퍼 구동구간에서 출력버퍼(26a)에 많은 전류가 흘러 발열과 소비전력이 크게 된다. 프리차지 방식은 도 5와 같이 데이터전압이 높을 때 예를 들면 노말리 블랙(Normaly black)에서 화이트전압에서 미리 비교적 높은 외부전압으로 공 급되는 프리차지전압(+Vpre, -Vpre)로 인하여 출력버퍼(26a)의 구동영역의 전압이 줄어들어 데이터 IC(3a)의 온도를 낮출 수 있으나 중간 이하의 데이터전압에서 높은 외부에서 공급되는 프리차지전압(+Vpre, -Vpre)으로 인하여 낮은 데이터전압의 프리차지 구동영역(51, 52)에서 데이터 IC(3a)의 온도가 상승하고 소비전력이 급증한다.
따라서, 본 발명의 목적은 데이터 집적회로의 발열 온도를 낮추고 소비전력을 줄이도록 한 액정표시장치와 그 구동방법을 제공함에 있다.
상기 목적을 달성하기 위하여, 본 발명에 따른 액정표시장치는 데이터의 전압을 판단하는 비교기와; 상기 데이터의 전압이 제1 전압이면 프리차지 전압으로 액정표시패널의 데이터라인을 프리차지하는 반면에 상기 데이터의 전압이 상기 제1 전압보다 낮은 제2 전압이면 상기 프리차지전압보다 절대치가 낮은 차지쉐어전압으로 상기 데이터라인을 프리차지하는 프리차지 제어부를 구비한다.
상기 비교기와 상기 프리차지 제어부는 상기 데이터라인을 구동하기 위한 데이터 집적회로 내에 내장된다.
상기 프리차지 제어부는 상기 비교기의 출력과 극성제어신호의 출력에 따라 소스출력인에이블신호를 다수의 출력단자 중 어느 하나로 출력하는 디멀티플렉서 와; 상기 디멀티플렉서의 출력에 따라 상기 차지쉐어 전압을 상기 데이터라인에 공급하기 위한 제1 트랜지스터와; 상기 디멀티플렉서의 출력에 따라 정극성 프리차지 전압을 상기 데이터라인에 공급하기 위한 제2 트랜지스터와; 상기 디멀티플렉서의 출력에 따라 부극성 프리차지 전압을 상기 데이터라인에 공급하기 위한 제3 트랜지스터를 구비한다.
상기 비교기는 상기 데이터의 비트 중 어느 하나를 상기 디멀티플렉서에 공급하는 신호배선을 구비한다.
상기 비교기는 상기 데이터의 상위 비트들을 논리합 연산하는 적어도 하나 이상의 게이트소자들을 구비한다.
상기 비교기는 상기 데이터의 25 가중치의 제1 상위 비트와 26가중치의 제2 상위 비트를 논리합 연산하는 OR 게이트와; 상기 OR 게이트의 출력과 상기 데이터의 27 가중치의 제3 상위 비트를 논리곱 연산하는 AND 게이트를 구비한다.
상기 비교기는 상기 데이터의 26가중치의 제1 상위 비트와 27가중치의 제2 상위 비트를 논리곱 연산하는 AND 게이트를 구비한다.
상기 비교기는 상기 데이터의 25 가중치의 제1 상위 비트와 26가중치의 제2 상위 비트를 논리합 연산하는 제1 AND 게이트와; 상기 제1 AND 게이트의 출력과 상기 데이터의 27가중치의 제3 상위 비트를 논리곱 연산하는 제2 AND 게이트를 구비한다.
상기 제1 전압은 127 계조 이상의 높은 데이터 전압, 160 계조 이상의 높은 데이터 전압, 191 계조 이상의 높은 데이터 전압, 224 계조 이상의 높은 데이터 전압 중 어느 하나이다.
상기 제2 전압은 상기 127 계조 미만의 낮은 데이터 전압, 상기 160 계조 미만의 낮은 데이터 전압, 상기 191 계조 미만의 낮은 데이터 전압, 상기 224 계조 미만의 낮은 데이터 전압 중 어느 하나이다.
상기 차지쉐어전압은 상기 프리차지 전압보다 절대치가 낮은 전압범위 내에서 전압이 서로 다른 적어도 두 개 이상의 차지쉐어전압을 포함한다.
상기 액정표시장치의 구동방법은 데이터의 전압을 판단하는 단계와; 상기 데이터의 전압이 제1 전압이면 프리차지 전압으로 액정표시패널의 데이터라인을 프리차지하는 단계와; 상기 데이터의 전압이 상기 제1 전압보다 낮은 제2 전압이면 상기 프리차지전압보다 절대치가 낮은 차지쉐어전압으로 상기 데이터라인을 프리차지하는 단계를 포함한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시예의 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 6 내지 도 12를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 6을 참조하면, 본 발명의 실시예에 따른 액정표시장치의 데이터 IC는 데이터 레지스터(61), 래치(62), 비교기(63), DAC(64), 출력버퍼(65), 디멀티플렉서(이하, "DMUX"라 함)(66)를 구비한다.
데이터 레지스터(61)는 타이밍 콘트롤러로부터의 디지털 데이터들을 래치(62)에 공급한다. 래치(62)는 쉬프트 레지스터로부터 순차적으로 입력되는 샘플링신호에 응답하여 데이터 레지스터(61)로부터의 디지털 데이터를 순차적으로 샘플링하여 래치한 다음, 동시에 출력하여 데이터의 직렬체계를 병렬체계로 변환한다. DAC(64)는 래치(62)로부터의 데이터를 아날로그 감마전압으로 변환한다. 출력버퍼(65)는 DAC(64)로부터의 아날로그 전압을 손실없이 p 타입 트랜지스터(pT)의 드레인단자에 공급한다. p 타입 트랜지스터(pT)는 소스출력인에이블신호(SOE)의 로우논리구간 동안 턴-온되어 출력버퍼(65)로부터의 아날로그 데이터 전압을 액정표시패널의 데이터라인으로 출력한다.
비교기(66)는 래치(62)로부터의 데이터를 입력받아 디지털 데이터의 계조값을 판단하고 그 디지털 데이터에 따라 DMUX(66)를 제어한다. 이 비교기(66)는 데이터전압이 높을 때 예컨대, 노말리 블랙모드에서 화이트 계조 전압과 그에 가까운전압에서 하이논리전압의 출력신호를 발생하는 반면에, 데이터전압이 상대적으로 낮을 때 예컨대, 노말리 블랙모드에서 블랙 계조 전압과 그에 가까운전압에서 로우논리전압의 출력신호를 발생한다. 데이터전압이 높은 전압 구간은 디지털 데이터가 8비트를 포함하여 표현 가능한 계조수가 256 개를 가정할 때 127 계조 이상의 전압, 160 계조 이상의 전압, 191 계조 이상의 전압 또는 224 계조 이상의 전압 중 어느 한 계조 전압 구간이며, 데이터전압이 상대적으로 낮은 전압 구간은 127 계조 미만의 전압, 160 계조 미만의 전압, 191 계조 미만의 전압 또는 224 계조 미만의 전압이다. 비교되는 계조값에 따라 비교기(66)는 입력되는 데이터의 상위 비트 수 와 회로구성이 달라지며 이에 대한 상세한 설명은 도 8 내지 도 11을 결부하여 후술하기로 한다.
DMUX(66)는 도 7과 같이 비교기(63)의 출력신호와 극성제어신호(POL)에 따라 소스출력인에이블신호(SOE)를 다수의 출력단자(M0 내지 M3) 중 어느 하나로 출력한다. DMUX(66)의 제1 및 제2 출력단자(MO, M1)에는 OR 게이트가 접속되고 그 OR 게이트의 출력단는 제1 n 타입 트랜지스터(nT1)의 게이트단자에 공급된다. 이러한 DMUX(66)는 도 7의 진리표에서와 같이 극성제어신호(POL)의 논리값에 관계없이 비교기(66)의 출력신호의 전압이 로우논리전압일 때 즉, 데이터전압이 저전압일 때 하이논리전압의 소스출력인에이블신호(SOE)를 OR 게이트를 경유하여 제1 n 타입 트랜지스터(nT1)의 게이트단자에 공급하여 프리차지전압(V-POS, V-NEG)보다 낮은 차지쉐어전압(Vshare)을 액정표시패널의 데이터라인에 공급한다. 이와 달리, DMUX(66)는 비교기(66)의 출력신호의 전압이 하이논리전압이고 극성제어신호(POL)의 전압이 로우논리전압일 때 즉, 데이터전압이 상대적으로 고전압이고 그 극성이 정극성(positive)일 때 하이논리전압의 소스출력인에이블신호(SOE)를 제2 n 타입 트랜지스터(nT2)의 게이트단자에 공급하여 정극성 프리차지전압(V-POS)을 액정표시패널의 데이터라인에 공급한다. 또한, DMUX(66)는 비교기(66)의 출력신호의 전압이 하이논리전압이고 극성제어신호(POL)의 전압이 하이논리전압일 때 즉, 데이터전압이 상대적으로 고전압이고 그 극성이 부극성(positive)일 때 하이논리전압의 소스출력인에이블신호(SOE)를 제3 n 타입 트랜지스터(nT3)의 게이트단자에 공급하여 부극성 프리차지전압(V-NEG)을 액정표시패널의 데이터라인에 공급한다. 이러한 DMUX(66), 트랜지스터들(pT, nT1, nT2, nT3) 및 제어/구동전압(POL, SOE, V-share, V-POS, V-NEG)는 데이터라인의 프리차지를 제어하는 프리차지 제어부 역할을 한다.
한편, 차지쉐어전압(V-Share)은 데이터 IC의 외부에 배치된 전원회로에서 별도로 발생될 수도 있고 데이터 IC 내에서 데이터라인들의 차지쉐어로 생성되는 전압일 수도 있다. 이러한 차지쉐어전압(V-Share)은 정극성 프리차지전압(V-POS)보다 낮고 부극성 프리차지전압(V-NEG)보다 낮은 전압 범위 내에서 두 개 이상으로 나뉘어질 수 있다.
도 8 내지 도 11은 비교기(63)의 다양한 실시예를 보여 주는 도면들이다.
본 발명의 제1 실시예에 따른 비교기(63)는 도 8과 같이 노말리 블랙 모드에서 127 계조 이상에서 하이논리로 발생되고 127 계조 미만에서 로우논리로 발생되는 27 가중치의 D7 bit를 DMUX(66)의 S1 입력단자에 입력한다. 따라서, 이 실시예의 비교기(63)는 D7 bit를 공급하기 위한 배선만으로 구현된다. 이러한 비교기(63)로 구현될 때, 본 발명에 따른 데이터 IC는 127 계조 이상의 데이터 전압에서 높은 프리차지 전압(V-POS, V-NEG)으로 데이터라인을 충전시켜 데이터 IC의 부담을 줄이고 127 계조 미만의 데이터 전압에서 낮은 차지쉐어전압(V-Share)으로 데이터라인을 충전시켜 데이터 IC의 부담을 줄이게 된다.
본 발명의 제2 실시예에 따른 비교기(63)는 도 9와 같이 26 가중치의 D6 bit와 25 가중치의 D5 bit를 논리합하는 OR 게이트와, 그 OR 게이트의 출력과 27 가중치의 D7 bit를 논리곱하는 AND 게이트로 구성된다. 이 비교기(63)의 AND 게이트 출력은 노말리 블랙 모드에서 160 계조 이상에서 하이논리로 발생되고 160 계조 미만에서 로우논리로 발생되어 DMUX(66)의 S1 입력단자에 입력한다. 따라서, 이 실시예의 비교기(63)는 두 개의 논리 게이트 소자로 구현되다. 이러한 비교기(63)로 구현될 때, 본 발명에 따른 데이터 IC는 160 계조 이상의 데이터 전압에서 높은 프리차지 전압(V-POS, V-NEG)으로 데이터라인을 충전시켜 데이터 IC의 부담을 줄이고 160 계조 미만의 데이터 전압에서 낮은 차지쉐어전압(V-Share)으로 데이터라인을 충전시켜 데이터 IC의 부담을 줄이게 된다.
본 발명의 제3 실시예에 따른 비교기(63)는 도 10과 같이 26 가중치의 D6 bit와 27가중치의 D7 bit를 논리곱는 AND 게이트로 구성된다. 이 비교기(63)의 AND 게이트 출력은 노말리 블랙 모드에서 191 계조 이상에서 하이논리로 발생되고 191 계조 미만에서 로우논리로 발생되어 DMUX(66)의 S1 입력단자에 입력한다. 따라서, 이 실시예의 비교기(63)는 하나의 논리 게이트 소자로 구현되다. 이러한 비교기(63)로 구현될 때, 본 발명에 따른 데이터 IC는 191 계조 이상의 데이터 전압에서 높은 프리차지 전압(V-POS, V-NEG)으로 데이터라인을 충전시켜 데이터 IC의 부담을 줄이고 191 계조 미만의 데이터 전압에서 낮은 차지쉐어전압(V-Share)으로 데이터라인을 충전시켜 데이터 IC의 부담을 줄이게 된다.
본 발명의 제4 실시예에 따른 비교기(63)는 도 11과 같이 26 가중치의 D6 bit와 25 가중치의 D5 bit를 논리곱하는 제1 AND 게이트와, 그 제1 AND 게이트의 출 력과 27가중치의 D7 bit를 논리곱하는 제2 AND 게이트로 구성된다. 이 비교기(63)의 AND 게이트 출력은 노말리 블랙 모드에서 224 계조 이상에서 하이논리로 발생되고 224 계조 미만에서 로우논리로 발생되어 DMUX(66)의 S1 입력단자에 입력한다. 따라서, 이 실시예의 비교기(63)는 두 개의 논리 게이트 소자로 구현되다. 이러한 비교기(63)로 구현될 때, 본 발명에 따른 데이터 IC는 224 계조 이상의 데이터 전압에서 높은 프리차지 전압(V-POS, V-NEG)으로 데이터라인을 충전시켜 데이터 IC의 부담을 줄이고 224 계조 미만의 데이터 전압에서 낮은 차지쉐어전압(V-Share)으로 데이터라인을 충전시켜 데이터 IC의 부담을 줄이게 된다.
도 6에서 8 bit의 제1 디지털 데이터가 256 계조(1111 1111)이면 비교기(63)의 출력이 하이논리전압으로 되고 극성제어신호(POL)가 하이논리전압일 때 정극성 프리차지전압(V-POS)으로 액정표시패널의 제1 데이터라인이 프리차지된다. 제1 디지털 데이터와 인접하는 제2 디지털 데이터가 제1 디지털 데이터와 동일하게 (1111 1111)이면 극성제어신호만 반전되어 부극성 프리차지전압(V-NEG)으로 액정표시패널의 제2 데이터라인이 프리차지된다. 제2 디지털 데이터와 인접한 제3 디지털 데이터와 그 제3 디지털 데이터와 인접하는 제4 디지털 데이터가 63 계조(0011 1111)이면 비교기(63)의 출력이 로우논리전압으로 반전되어 차지쉐어 전압(V-Share)으로 액정표시패널의 제3 및 제4 데이터라인이 프리차지된다.
도 12는 도 4 및 도 5와 동일한 데이터전압에서 본 발명에 따른 데이터 IC의 출력파형을 나타낸다.
도 12를 참조하면, 본 발명에 따른 데이터 IC는 고전압의 데이터전압이 입력되면 프리차지 기능을 사용하고 상대적으로 저전압의 데이터전압이 입력될 경우에 차지쉐어기능을 사용하여 출력버퍼의 동작구간을 줄여 전체소비전류가 줄뿐 아니라 프리차지전압을 더 높여 최고전압에서의 데이터 IC 발열온도를 낮출 수 있다.
상술한 바와 같이, 본 발명에 따른 액정표시장치와 그 구동방법은 데이터에 따라 프리차지전압과 차지쉐어전압을 선택적으로 사용하여 데이터 집적회로의 발열 온도를 낮추고 소비전력을 줄일 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.
Claims (13)
- 데이터의 전압을 판단하는 비교기와;상기 데이터의 전압이 제1 전압이면 프리차지 전압으로 액정표시패널의 데이터라인을 프리차지하는 반면에 상기 데이터의 전압이 상기 제1 전압보다 낮은 제2 전압이면 상기 프리차지전압보다 절대치가 낮은 차지쉐어전압으로 상기 데이터라인을 프리차지하는 프리차지 제어부를 구비하는 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 비교기와 상기 프리차지 제어부는 상기 데이터라인을 구동하기 위한 데이터 집적회로 내에 내장되는 것을 특징으로 하는 액정표시장치.
- 제 2 항에 있어서,상기 프리차지 제어부는,소스출력인에이블신호와 상기 데이터의 극성을 제어하는 극성제어신호를 입력받고;상기 비교기의 출력과 상기 극성제어신호의 출력에 따라 소스출력인에이블신호를 다수의 출력단자 중 어느 하나로 출력하는 디멀티플렉서와;상기 디멀티플렉서의 출력에 따라 상기 제2 전압의 데이터에서 상기 차지쉐어 전압을 상기 데이터라인에 공급하기 위한 제1 트랜지스터와;상기 디멀티플렉서의 출력에 따라 상기 제1 전압의 데이터에서 정극성 프리차지 전압을 상기 데이터라인에 공급하기 위한 제2 트랜지스터와;상기 디멀티플렉서의 출력에 따라 상기 제1 전압의 데이터에서 부극성 프리차지 전압을 상기 데이터라인에 공급하기 위한 제3 트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치.
- 제 3 항에 있어서,상기 비교기는,상기 데이터의 비트 중 어느 하나를 상기 디멀티플렉서에 공급하는 신호배선을 구비하는 것을 특징으로 하는 액정표시장치.
- 제 3 항에 있어서,상기 비교기는,상기 데이터의 상위 비트들을 논리합 연산하는 적어도 하나 이상의 게이트소자들을 구비하는 것을 특징으로 하는 액정표시장치.
- 제 5 항에 있어서,상기 비교기는,상기 데이터의 25 가중치의 제1 상위 비트와 26가중치의 제2 상위 비트를 논 리합 연산하는 OR 게이트와;상기 OR 게이트의 출력과 상기 데이터의 27 가중치의 제3 상위 비트를 논리곱 연산하는 AND 게이트를 구비하는 것을 특징으로 하는 액정표시장치.
- 제 5 항에 있어서,상기 비교기는,상기 데이터의 26가중치의 제1 상위 비트와 27가중치의 제2 상위 비트를 논리곱 연산하는 AND 게이트를 구비하는 것을 특징으로 하는 액정표시장치.
- 제 5 항에 있어서,상기 비교기는,상기 데이터의 25 가중치의 제1 상위 비트와 26가중치의 제2 상위 비트를 논리합 연산하는 제1 AND 게이트와;상기 제1 AND 게이트의 출력과 상기 데이터의 27가중치의 제3 상위 비트를 논리곱 연산하는 제2 AND 게이트를 구비하는 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 제1 전압은 127 계조 이상의 높은 데이터 전압, 160 계조 이상의 높은 데이터 전압, 191 계조 이상의 높은 데이터 전압, 224 계조 이상의 높은 데이터 전압 중 어느 하나이고;상기 제2 전압은 상기 127 계조 미만의 낮은 데이터 전압, 상기 160 계조 미만의 낮은 데이터 전압, 상기 191 계조 미만의 낮은 데이터 전압, 상기 224 계조 미만의 낮은 데이터 전압 중 어느 하나인 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 차지쉐어전압은,상기 프리차지 전압보다 절대치가 낮은 전압범위 내에서 전압이 서로 다른 적어도 두 개 이상의 차지쉐어전압을 포함하는 것을 특징으로 하는 액정표시장치.
- 데이터의 전압을 판단하는 단계와;상기 데이터의 전압이 제1 전압이면 프리차지 전압으로 액정표시패널의 데이터라인을 프리차지하는 단계와;상기 데이터의 전압이 상기 제1 전압보다 낮은 제2 전압이면 상기 프리차지전압보다 절대치가 낮은 차지쉐어전압으로 상기 데이터라인을 프리차지하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
- 제 11 항에 있어서,상기 제1 전압은 127 계조 이상의 높은 데이터 전압, 160 계조 이상의 높은 데이터 전압, 191 계조 이상의 높은 데이터 전압, 224 계조 이상의 높은 데이터 전압 중 어느 하나이고;상기 제2 전압은 상기 127 계조 미만의 낮은 데이터 전압, 상기 160 계조 미만의 낮은 데이터 전압, 상기 191 계조 미만의 낮은 데이터 전압, 상기 224 계조 미만의 낮은 데이터 전압 중 어느 하나인 것을 특징으로 하는 액정표시장치의 구동방법.
- 제 11 항에 있어서,상기 차지쉐어전압은,상기 프리차지 전압보다 절대치가 낮은 전압범위 내에서 전압이 서로 다른 적어도 두 개 이상의 차지쉐어전압을 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050056542A KR101157251B1 (ko) | 2005-06-28 | 2005-06-28 | 액정표시장치와 그 구동방법 |
CNB2005101340406A CN100476942C (zh) | 2005-06-28 | 2005-12-26 | 数据驱动器、液晶显示器及它们的驱动方法 |
US11/320,387 US7643002B2 (en) | 2005-06-28 | 2005-12-27 | Data driver, liquid crystal display and driving method thereof |
TW094146862A TWI288906B (en) | 2005-06-28 | 2005-12-27 | Liquid crystal display and driving method thereof |
JP2005377744A JP4813901B2 (ja) | 2005-06-28 | 2005-12-28 | 液晶表示装置とその駆動方法 |
JP2010252019A JP2011065179A (ja) | 2005-06-28 | 2010-11-10 | 液晶表示装置とその駆動方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050056542A KR101157251B1 (ko) | 2005-06-28 | 2005-06-28 | 액정표시장치와 그 구동방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070000879A true KR20070000879A (ko) | 2007-01-03 |
KR101157251B1 KR101157251B1 (ko) | 2012-06-15 |
Family
ID=37567160
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050056542A KR101157251B1 (ko) | 2005-06-28 | 2005-06-28 | 액정표시장치와 그 구동방법 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7643002B2 (ko) |
JP (2) | JP4813901B2 (ko) |
KR (1) | KR101157251B1 (ko) |
CN (1) | CN100476942C (ko) |
TW (1) | TWI288906B (ko) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20110067355A (ko) * | 2009-12-14 | 2011-06-22 | 엘지디스플레이 주식회사 | 영상 표시장치의 구동장치와 그 구동방법 |
KR20130051303A (ko) * | 2011-11-09 | 2013-05-20 | 엘지디스플레이 주식회사 | 액정표시장치 및 그의 차지쉐어 콘트롤방법 |
KR101468935B1 (ko) * | 2008-01-11 | 2014-12-04 | 삼성전자주식회사 | 선택적 프리차지를 위한 구동 회로 |
KR101521656B1 (ko) * | 2008-11-10 | 2015-05-20 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR20160090461A (ko) * | 2015-01-21 | 2016-08-01 | 엘지디스플레이 주식회사 | 소스 드라이버 회로 장치 및 이를 포함하는 표시장치 |
TWI582743B (zh) * | 2011-05-03 | 2017-05-11 | 矽工廠股份有限公司 | 用於顯示穩定的液晶面板驅動電路 |
KR20200020191A (ko) * | 2018-08-16 | 2020-02-26 | 엘지디스플레이 주식회사 | 표시장치와 그 구동 방법 |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5137321B2 (ja) * | 2006-04-20 | 2013-02-06 | ルネサスエレクトロニクス株式会社 | 表示装置、lcdドライバ及び駆動方法 |
JP4915841B2 (ja) * | 2006-04-20 | 2012-04-11 | ルネサスエレクトロニクス株式会社 | 階調電圧発生回路、ドライバic、及び液晶表示装置 |
JP4281775B2 (ja) * | 2006-09-29 | 2009-06-17 | セイコーエプソン株式会社 | 電気光学装置、走査線駆動回路、駆動方法および電子機器 |
KR101224459B1 (ko) * | 2007-06-28 | 2013-01-22 | 엘지디스플레이 주식회사 | 액정표시장치 |
JP5244402B2 (ja) * | 2008-01-11 | 2013-07-24 | 株式会社ジャパンディスプレイセントラル | 液晶表示装置 |
KR101303424B1 (ko) * | 2008-06-12 | 2013-09-05 | 엘지디스플레이 주식회사 | 액정표시장치와 그 구동방법 |
KR100952390B1 (ko) | 2008-06-30 | 2010-04-14 | 주식회사 실리콘웍스 | 액정표시장치의 구동회로 및 그 구동방법 |
KR101310379B1 (ko) * | 2008-12-03 | 2013-09-23 | 엘지디스플레이 주식회사 | 액정표시장치와 그 구동방법 |
US8654254B2 (en) * | 2009-09-18 | 2014-02-18 | Magnachip Semiconductor, Ltd. | Device and method for driving display panel using time variant signal |
JP2013101164A (ja) * | 2010-03-08 | 2013-05-23 | Panasonic Corp | 駆動電圧供給回路、表示装置 |
TWI427587B (zh) | 2010-05-11 | 2014-02-21 | Innolux Corp | 顯示器 |
WO2012014564A1 (ja) * | 2010-07-30 | 2012-02-02 | シャープ株式会社 | 映像信号線駆動回路およびそれを備える表示装置 |
CN103761939B (zh) * | 2010-12-06 | 2016-08-24 | 群康科技(深圳)有限公司 | 显示器 |
TWI412016B (zh) * | 2011-05-11 | 2013-10-11 | Au Optronics Corp | 液晶顯示裝置及其驅動方法 |
KR101920763B1 (ko) * | 2011-12-29 | 2019-02-14 | 엘지디스플레이 주식회사 | 표시장치 |
KR102082794B1 (ko) * | 2012-06-29 | 2020-02-28 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치의 구동 방법, 및 표시 장치 |
TWI500019B (zh) * | 2013-04-26 | 2015-09-11 | Novatek Microelectronics Corp | 顯示器驅動器以及顯示器驅動方法 |
CN104167189B (zh) * | 2013-05-17 | 2017-05-24 | 联咏科技股份有限公司 | 显示器驱动器以及显示器驱动方法 |
KR20160148831A (ko) * | 2015-06-16 | 2016-12-27 | 삼성디스플레이 주식회사 | 표시장치 및 그의 구동방법 |
CN104900180B (zh) * | 2015-07-01 | 2018-02-13 | 京东方科技集团股份有限公司 | 一种源极驱动电路及其驱动方法、显示装置 |
CN105551449A (zh) * | 2016-02-24 | 2016-05-04 | 京东方科技集团股份有限公司 | 驱动集成电路及其驱动方法、显示装置 |
CN105702213B (zh) * | 2016-03-22 | 2018-07-06 | 北京大学深圳研究生院 | 显示装置及其显示驱动器 |
US10460692B2 (en) | 2017-08-25 | 2019-10-29 | HKC Corporation Limited | Display panel and pre-charge switching method for pixel units thereof |
CN107507585B (zh) * | 2017-08-25 | 2019-11-05 | 惠科股份有限公司 | 显示面板及其像素单元预充电切换方法 |
TWI619110B (zh) * | 2017-09-08 | 2018-03-21 | 瑞鼎科技股份有限公司 | 應用於源極驅動器之預充電電路及預充電方法 |
CN110111719B (zh) * | 2019-05-16 | 2022-05-31 | 京东方科技集团股份有限公司 | 一种串行数据传输电路 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5600345A (en) * | 1995-03-06 | 1997-02-04 | Thomson Consumer Electronics, S.A. | Amplifier with pixel voltage compensation for a display |
JP3704716B2 (ja) * | 1997-07-14 | 2005-10-12 | セイコーエプソン株式会社 | 液晶装置及びその駆動方法、並びにそれを用いた投写型表示装置及び電子機器 |
JP3651371B2 (ja) * | 2000-07-27 | 2005-05-25 | 株式会社日立製作所 | 液晶駆動回路及び液晶表示装置 |
JP3730886B2 (ja) * | 2001-07-06 | 2006-01-05 | 日本電気株式会社 | 駆動回路及び液晶表示装置 |
KR100421053B1 (ko) * | 2002-02-22 | 2004-03-04 | 삼성전자주식회사 | 신호선의 프리차지 방법 및 프리차지 전압발생회로 |
KR100498542B1 (ko) | 2002-09-06 | 2005-07-01 | 엘지.필립스 엘시디 주식회사 | 액정표시장치의 신호구동회로 및 구동방법 |
JP2004166039A (ja) * | 2002-11-14 | 2004-06-10 | Alps Electric Co Ltd | 容量素子駆動回路 |
CN1296884C (zh) | 2003-02-18 | 2007-01-24 | 友达光电股份有限公司 | 降低液晶面板于待机模式时功率耗损的方法 |
JP3722812B2 (ja) * | 2003-07-08 | 2005-11-30 | シャープ株式会社 | 容量性負荷の駆動回路および駆動方法 |
JP3671973B2 (ja) * | 2003-07-18 | 2005-07-13 | セイコーエプソン株式会社 | 表示ドライバ、表示装置及び駆動方法 |
-
2005
- 2005-06-28 KR KR1020050056542A patent/KR101157251B1/ko active IP Right Grant
- 2005-12-26 CN CNB2005101340406A patent/CN100476942C/zh active Active
- 2005-12-27 TW TW094146862A patent/TWI288906B/zh active
- 2005-12-27 US US11/320,387 patent/US7643002B2/en active Active
- 2005-12-28 JP JP2005377744A patent/JP4813901B2/ja not_active Expired - Fee Related
-
2010
- 2010-11-10 JP JP2010252019A patent/JP2011065179A/ja active Pending
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101468935B1 (ko) * | 2008-01-11 | 2014-12-04 | 삼성전자주식회사 | 선택적 프리차지를 위한 구동 회로 |
KR101521656B1 (ko) * | 2008-11-10 | 2015-05-20 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR20110067355A (ko) * | 2009-12-14 | 2011-06-22 | 엘지디스플레이 주식회사 | 영상 표시장치의 구동장치와 그 구동방법 |
TWI582743B (zh) * | 2011-05-03 | 2017-05-11 | 矽工廠股份有限公司 | 用於顯示穩定的液晶面板驅動電路 |
KR20130051303A (ko) * | 2011-11-09 | 2013-05-20 | 엘지디스플레이 주식회사 | 액정표시장치 및 그의 차지쉐어 콘트롤방법 |
KR20160090461A (ko) * | 2015-01-21 | 2016-08-01 | 엘지디스플레이 주식회사 | 소스 드라이버 회로 장치 및 이를 포함하는 표시장치 |
KR20200020191A (ko) * | 2018-08-16 | 2020-02-26 | 엘지디스플레이 주식회사 | 표시장치와 그 구동 방법 |
Also Published As
Publication number | Publication date |
---|---|
US20060291298A1 (en) | 2006-12-28 |
KR101157251B1 (ko) | 2012-06-15 |
CN1892779A (zh) | 2007-01-10 |
JP4813901B2 (ja) | 2011-11-09 |
US7643002B2 (en) | 2010-01-05 |
TWI288906B (en) | 2007-10-21 |
JP2011065179A (ja) | 2011-03-31 |
JP2007011271A (ja) | 2007-01-18 |
CN100476942C (zh) | 2009-04-08 |
TW200701148A (en) | 2007-01-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101157251B1 (ko) | 액정표시장치와 그 구동방법 | |
KR101201127B1 (ko) | 액정표시장치와 그 구동방법 | |
KR101167407B1 (ko) | 액정표시장치와 그 구동방법 | |
US8487859B2 (en) | Data driving apparatus and method for liquid crystal display device | |
US7656382B2 (en) | Shift register and liquid crystal display device using the same | |
KR20060136017A (ko) | 액정 표시 장치의 데이터 구동 방법 및 장치 | |
KR20070000047A (ko) | 액정 표시 장치의 데이터 구동 방법 및 장치 | |
KR101278001B1 (ko) | 액정표시장치와 그 구동방법 | |
KR20080096907A (ko) | 액정표시장치의 구동회로 및 그 구동방법 | |
KR101510877B1 (ko) | 액정표시장치 및 그의 구동방법 | |
KR101284940B1 (ko) | 액정표시소자의 구동 장치 및 방법 | |
KR101250235B1 (ko) | 액정표시장치의 구동 회로 및 방법 | |
JPH0876726A (ja) | Tft液晶表示ディスプレイ | |
KR20080048716A (ko) | 액정표시장치와 그 구동방법 | |
KR20070069797A (ko) | 액정표시장치와 그 구동방법 | |
JPH0876147A (ja) | Tft液晶表示ディスプレイ | |
KR20070076022A (ko) | 액정표시장치와 그 구동방법 | |
KR100861270B1 (ko) | 액정표시장치 및 그의 구동방법 | |
KR101201332B1 (ko) | 액정표시장치와 그 구동방법 | |
KR20110035421A (ko) | 액정 표시장치의 구동장치와 그 구동방법 | |
KR20080078361A (ko) | 액정표시장치 및 그의 구동 방법 | |
KR101578219B1 (ko) | 액정표시장치 | |
KR100864971B1 (ko) | 액정표시소자의 구동방법 및 장치 | |
KR101037084B1 (ko) | 액정표시장치의 데이터 구동장치 및 방법 | |
JPH0738104B2 (ja) | 液晶駆動回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20150528 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20180515 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20190515 Year of fee payment: 8 |