KR20060028051A - 표시장치 및 이의 제조방법 - Google Patents

표시장치 및 이의 제조방법 Download PDF

Info

Publication number
KR20060028051A
KR20060028051A KR1020040077041A KR20040077041A KR20060028051A KR 20060028051 A KR20060028051 A KR 20060028051A KR 1020040077041 A KR1020040077041 A KR 1020040077041A KR 20040077041 A KR20040077041 A KR 20040077041A KR 20060028051 A KR20060028051 A KR 20060028051A
Authority
KR
South Korea
Prior art keywords
substrate
gate driver
electrode
seal line
reflective
Prior art date
Application number
KR1020040077041A
Other languages
English (en)
Other versions
KR101137737B1 (ko
Inventor
양용호
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040077041A priority Critical patent/KR101137737B1/ko
Priority to JP2004357807A priority patent/JP2006091813A/ja
Priority to US11/226,716 priority patent/US7898631B2/en
Priority to TW094132072A priority patent/TW200613825A/zh
Priority to CNB2005101068549A priority patent/CN100468174C/zh
Publication of KR20060028051A publication Critical patent/KR20060028051A/ko
Application granted granted Critical
Publication of KR101137737B1 publication Critical patent/KR101137737B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

상판과 하판간의 결합력을 향상시키기 위한 표시장치 및 이의 제조방법이 개시된다. 게이트 구동부는 표시패널 상에 형성되고, 결합부재는 표시영역을 감싸는 실라인 영역에 형성되며, 반사부재는 게이트 구동부에 인접하는 실라인 영역 외측의 제1 주변영역 또는 실라인 영역의 일부와 표시영역 사이의 제2 주변영역에 형성되어 결합부재를 경화시키기 위하여 제공되는 광을 결합부재에 제공한다. 따라서, 반사부재에 의해 결합부재를 경화시키기 위한 광을 반사시켜 보다 많은 양의 광을 게이트 구동부 상에 형성된 결합부재에 제공함에 따라 결합부재의 경화가 제대로 이루어지고, 그로 인해 상판과 하판의 결합력이 향상된다.

Description

표시장치 및 이의 제조방법{DISPLAY DEVICE AND METHOD OF MANUFACTURING THE SAME}
도 1은 본 발명의 제1 실시예에 따른 표시장치의 평면도이다.
도 2는 도 1에 도시된 Ⅰ-Ⅰ' 선에 따른 단면도이다.
도 3은 도 2에 도시된 제1 및 제2 반사막에 의한 자외선 반사원리를 나타낸 단면도이다.
도 4는 도 1에 도시된 게이트 구동부를 구체적으로 나타낸 블록도이다.
도 5는 도 4에 도시된 회로부의 등가회로이다.
도 6은 도 5에 도시된 제1 회로부를 개략적으로 나타낸 도면이다.
도 7a 내지 도 7c는 도 6에 도시된 제1 및 제2 트랜지스터의 다른 구성예들을 나타낸 도면들이다.
도 8a 내지 도 8c는 도 2에 도시된 어레이 기판을 제조하기 위한 제조공정을 나타낸 단면도들이다.
도 9는 본 발명의 제2 실시예에 따른 표시장치의 단면도이다.
도 10은 도 9에 도시된 제1 및 제2 반사패턴에 의한 자외선 반사원리를 나타낸 단면도이다.
도 11은 본 발명의 제3 실시예에 따른 표시장치의 평면도이다.
도 12는 도 11에 도시된 Ⅱ-Ⅱ' 선에 따른 단면도이다.
도 13은 도 12에 도시된 게이트 구동부의 일부분을 상세하게 나타낸 도면이다.
*도면의 주요 부분에 대한 부호의 설명*
100 : 어레이 기판 160 : 게이트 구동부
200 : 컬러필터 기판 300 : 액정표시패널
330 : 액정층 350 : 실런트
500 : 유기막 510 : 반사막
본 발명은 표시장치 및 이의 제조방법에 관한 것으로, 더욱 상세하게는 상판과 하판간의 결합력을 향상시키기 위한 표시장치 및 이의 제조방법에 관한 것이다.
일반적으로, 표시장치는 복수의 게이트 라인과 복수의 데이터 라인이 구비된 표시패널, 복수의 게이트 라인에 게이트 신호를 출력하는 게이트 구동부 및 복수의 데이터 라인에 데이터 신호를 출력하는 데이터 구동부로 이루어진다.
상기 게이트 구동부 및 데이터 구동부는 칩 형태로 이루어져 표시패널에 실장된다. 그러나, 최근에는 표시장치의 전체적인 사이즈를 감소시키면서 생산성을 증대시키기 위하여 상기 게이트 구동부를 표시패널에 내장하는 구조가 개발되고 있다.
또한, 상기 표시패널은 복수의 게이트 라인과 복수의 데이터 라인이 구비된 어레이 기판, 어레이 기판과 마주하는 컬러필터기판, 어레이 기판과 컬러필터기판과의 사이에 개재된 액정층 및 어레이 기판과 컬러필터기판을 결합시키는 실런트로 이루어진다.
상기 게이트 구동부가 표시패널의 어레이 기판에 내장되는 구조에서, 게이트 구동부와 컬러필터 기판에 형성된 공통전극과의 사이에서 기생 커패시턴스가 발생한다. 이러한 기생 커패시턴스는 게이트 구동부의 오동작을 유발한다.
최근에는, 기생 커패시턴스를 감소시키기 위한 방안으로 실런트를 게이트 구동부와 공통전극과의 사이에 배치시키는 구조가 제시되고 있다. 이때, 실런트는 광 경화성 물질로 이루어지므로, 실런트는 광에 의해서 경화되어 컬러필터 기판과 어레이 기판을 결합시킨다. 이때, 컬러필터 기판에는 게이트 구동부가 형성된 영역에 대응하여 차광층이 형성되므로, 일반적으로 광은 어레이 기판의 후면에서 입사된다.
그러나, 실런트가 게이트 구동부와 공통전극과의 사이에 구비된 구조에서 상기 실런트에 광을 제공하여 경화시키면, 상기 게이트 구동부에 의해서 실런트로 입사된 광량이 감소한다.
따라서, 실런트에 입사된 광량이 감소함에 따라 상기 실런트의 경화가 제대로 이루어지지 않고, 그 결과 어레이 기판과 컬러필터 기판과의 결합력이 감소되는 문제점이 있다.
따라서, 상기한 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 실런트에 제공되는 광량을 증가시켜 어레이 기판과 컬러필터 기판과의 결합력을 증가시키기 위한 표시장치를 제공함에 있다.
본 발명의 다른 목적은 상기 표시장치를 제조하기 위한 제조방법을 제공함에 있다.
상술한 목적을 달성하기 위한 본 발명은 표시패널, 게이트 구동부, 결합부재 및 반사부재를 포함한다. 상기 표시패널은 표시영역, 상기 표시영역을 감싸는 실라인 영역, 상기 실라인 영역의 외측에 형성된 제1 주변영역 및 상기 표시영역과 상기 실라인 영역의 일부 사이에 형성된 제2 주변영역을 구비한다. 상기 게이트 구동부는 상기 실라인 영역 중 상기 제2 주변영역에 인접한 실라인 영역에 형성되며, 상기 영상을 표시하는 구동신호를 상기 표시패널로 출력한다. 상기 결합부재는 상기 실라인 영역에 형성되고, 상기 반사부재는 상기 제1 주변영역 중 상기 게이트 구동부에 인접한 제1 주변영역 또는 상기 제2 주변영역에 형성되어, 상기 결합부재를 경화시키기 위해 외부로부터 제공되는 광을 상기 결합부재에 가이드한다.
본 발명의 다른 목적을 달성하기 위하여 표시영역을 감싸는 실라인 영역의 일부에 형성된 게이트 구동부와, 상기 게이트 구동부에 인접하는 실라인 영역에 형성된 반사부재를 갖는 제1 기판을 형성한다. 이어, 상기 실라인 영역에 결합부재를 형성하고, 상기 제1 기판에 대향하도록 제2 기판을 위치시킨 후 상기 제1 기판과 제2 기판을 결합하기 위해 상기 제1 기판의 배면에서 상기 결합부재를 경화시키기 위한 광을 제공한다. 여기서, 상기 광은 상기 반사부재에 의해 반사되어 상기 게이트 구동부 상에 위치하는 상기 결합부재에 제공된다.
이러한 표시장치 및 이의 제조방법에 따르면, 반사부재에 의해 결합부재를 경화시키기 위한 광을 반사시켜 보다 많은 양의 광을 게이트 구동부 상에 형성된 결합부재에 제공함에 따라 결합부재의 경화가 제대로 이루어진다.
이하, 본 발명에 따른 바람직한 실시예를 첨부도면을 참조하여 상세히 설명한다.
<실시예-1>
도 1은 본 발명의 제1 실시예에 따른 표시장치의 평면도이고, 도 2는 도 1에 도시된 Ⅰ-Ⅰ' 선에 따른 단면도이다.
도 1 및 도 2를 참조하면, 본 발명의 제1 실시예에 따른 표시장치(400)는 제1 및 제2 구동신호에 응답하여 영상을 표시하는 표시패널(300), 표시패널(300)에 구비되어 표시패널(300)에 상기 제1 및 제2 구동신호를 각각 출력하는 데이터 구동부 및 게이트 구동부(150, 160)를 포함한다.
상기 표시패널(300)은 어레이 기판(100), 어레이 기판(100)과 마주하는 컬러필터 기판(200), 어레이 기판(100)과 컬러필터 기판(200)과의 사이에 개재된 액정층(330) 및 어레이 기판(100)과 컬러필터 기판(200)을 결합시키는 실런트(350)로 이루어진다.
또한, 표시패널(300)은 상기 영상을 표시하는 표시영역(DA), 표시영역(DA)을 감싸는 실라인 영역(SA), 실라인 영역(SA)의 외측에 구비된 제1 주변영역(PA1) 및 표시영역(DA)과 실라인 영역(SA)의 일부와의 사이에 구비된 제2 주변영역(PA2)으로 이루어진다.
상기 표시영역(DA)에 대응하여 어레이 기판(100)의 제1 기판(110) 상에는 제1 내지 제n 게이트 라인(GL1 ~ GLn)과 제1 내지 제m 데이터 라인(DL1 ~ DLm)이 형성된다. 제1 내지 제n 게이트 라인(GL1 ~ GLn)과 제1 내지 제m 데이터 라인(DL1 ~ DLm)은 서로 절연되어 교차한다.
또한, 표시영역(DA)에 대응하여 제1 기판(110) 상에는 복수의 박막 트랜지스터 및 복수의 액정 커패시터가 더 형성된다. 예를 들어, 상기 복수의 박막 트랜지스터 중 제1 박막 트랜지스터(Tr1)의 게이트 전극은 제1 게이트 라인(GL1)과 전기적으로 연결되고, 제1 박막 트랜지스터(Tr1)의 소스 전극은 제1 데이터 라인(DL1)과 전기적으로 연결되며, 제1 박막 트랜지스터(Tr1)의 드레인 전극은 상기 복수의 액정 커패시터 중 제1 액정 커패시터(Clc1)에 연결된다.
상기 표시영역(DA)에 대응하여 제1 기판(110) 상에 형성되는 제1 박막 트랜지스터(Tr1) 상부에는 제1 유기막(130)이 형성된다. 이때, 제1 유기막(130)은 제1 박막 트랜지스터(Tr1)의 일부를 노출시키기 위한 콘택홀(135)을 갖는다.
상기 제1 유기막(130) 상에는 투명전극인 화소전극(140)이 형성되고, 화소전극(140)은 콘택홀(135)을 통해 제1 박막 트랜지스터(Tr1)와 전기적으로 연결된다. 또한, 화소전극(140) 상에는 컬러필터 기판(200)의 제2 기판(210)을 통과하여 입사되는 광을 반사시키기 위한 반사전극(150)이 형성된다. 상기 반사전극(150)은 하부에 형성된 화소전극(140)을 통해 제1 기판(110)을 통과하여 입사된 광을 투과시키 기 위한 투과창(155)을 갖는다.
상기 제1 주변영역(PA1)에서 어레이 기판(100)의 제1 기판(110)은 컬러필터 기판(200)의 제2 기판(210)보다 길게 연장되어, 제1 주변영역(PA1)에 대응하여 제1 기판(110) 상에는 칩 형태로 이루어진 데이터 구동부(150)가 실장된다. 상기 데이터 구동부(150)는 표시영역(DA)에 형성된 제1 내지 제n 데이터 라인(DL1 ~ DLm)과 전기적으로 연결된다. 따라서, 데이터 구동부(150)로부터 출력된 상기 제1 구동신호는 제1 내지 제m 데이터 라인(DL1 ~ DLm)으로 인가된다.
한편, 제2 주변영역(PA2)에 인접하는 실라인 영역(SA)에는 게이트 구동부(160)가 상기 복수의 박막 트랜지스터와 동일한 공정을 통해 동일한 시간상에서 형성된다. 상기 게이트 구동부(160)는 표시영역(DA)에 형성된 제1 내지 제n 게이트 라인(GL1 ~ GLn)과 전기적으로 연결된다. 따라서, 게이트 구동부(160)로부터 출력된 상기 제2 구동신호는 제1 내지 제n 게이트 라인(GL1 ~ GLn)으로 인가된다.
또한, 실라인 영역(SA)에는 어레이 기판(100)과 컬러필터 기판(200)을 결합시키는 실런트(350)가 형성된다. 상기 실런트(350)는 광 경화성 물질을 포함하고, 어레이 기판(100)과 컬러필터 기판(200)과의 사이에 개재된 상태에서 외부로부터 제공된 광을 입력받아 견고하게 경화되어 어레이 기판(100)과 컬러필터 기판(200)을 결합시킨다.
상기 실런트(350)는 실라인 영역(SA)에 형성된 게이트 구동부(160)의 전체를 커버한다. 이와 같이, 실런트(350)를 게이트 구동부(160)의 전체를 커버하도록 배치시키면, 컬러필터 기판(200)에 형성된 공통전극(220)과 게이트 구동부(160)와의 사이에서 생성되는 기생 커패시턴스를 감소시킬 수 있다.
상기 표시영역(DA) 및 제2 주변영역(PA2)에 대응하여 컬러필터 기판(200)과 어레이 기판(100)과의 사이에는 액정층(330)이 개재된다. 상기 액정층(330)은 컬러필터 기판(200)과 어레이 기판(100)이 실런트(350)에 의해서 결합되기 이전에 컬러필터 기판(200) 또는 어레이 기판(100) 상에 액정 적하 공정을 통해서 형성된다. 따라서, 실런트(350)를 상기 광에 경화시키는 단계에서도 어레이 기판(100)과 컬러필터 기판(200)과의 사이에는 액정층(330)이 형성되어 있다.
한편, 컬러필터 기판(200)은 제2 기판(210) 상에 전면적으로 형성된 공통전극(220) 및 실라인 영역(SA)과 게이트 구동부(160)가 형성된 실라인 영역(SA)에 인접한 제1 및 제2 주변영역(PA1,PA2)에 대응하도록 형성된 차광층(230)을 구비한다. 또한, 컬러필터 기판(200)은 제2 기판(210)과 공통전극(220)과의 사이에 컬러필터층(240)을 더 구비하고, 컬러필터층(240)은 레드, 그린 및 블루 색화소로 이루어진다.
또한, 게이트 구동부(160) 상부에는 소정의 패턴 테이퍼 각도(θ)를 갖는 제2 유기막(500)이 형성된다. 상기 제2 유기막(500)은 게이트 구동부(160)가 형성된 실라인 영역(SA) 및 실라인 영역(SA)에 인접하는 제1 및 제2 주변영역(PA1,PA2) 일부에 형성된다. 이때, 제2 유기막(500)은 제1 유기막(130)과 동일한 공정을 통해 동일 시간상에 형성된다.
상기 소정의 패턴 테이퍼 각도(θ)는 약 0 내지 50도이다. 이때, 제2 유기막(500)을 형성하기 위하여 증착된 유기물질층의 패터닝시 사용되는 마스크의 개구부 와 폐쇄부 간의 경계에서 제2 유기막(500)은 약 50도의 패턴 테이퍼 각도를 갖는다. 한편, 제2 유기막(500)의 패턴 테이퍼 각도를 50도 이하로 형성하기 위해서는 노광량을 조절하기 위한 슬릿 패턴을 갖는 마스크가 이용된다.
상기 제1 주변영역(PA1)에 대응하는 제2 유기막(500) 상부에는 제1 반사막(510)이 형성되고, 제2 주변영역(PA2)에 대응하는 제2 유기막(500) 상부에는 제2 반사막(520)이 형성된다. 상기 제1 및 제2 반사막(510,520)은 반사전극(150)과 동일한 공정을 통해 동일 시간상에 형성된다. 이때, 제1 및 제2 반사막(510,520)은 제2 유기막(500)의 패턴 테이퍼 각도(θ)와 동일한 기울기를 갖는다. 즉, 제1 및 제2 반사막(510,520)은 약 0 내지 50도의 기울기를 갖는다.
상기한 구성에서, 제1 및 제2 반사막(510,520)은 실런트(350)를 경화시키기 위하여 제1 기판(110)의 배면으로부터 제공되는 광을 반사시켜 게이트 구동부(160) 상부에 형성된 실런트(350)에 상기 광을 제공한다. 상기 광은 자외선이다.
도 3은 도 2에 도시된 제1 및 제2 반사막에 의한 자외선 반사원리를 나타낸 단면도이다.
도 3에 도시된 바와 같이, 게이트 구동부(160) 상부에 소정 패턴 테이퍼 각도(θ)를 갖는 제2 유기막(500)이 형성되고, 제1 주변영역(PA1)에 대응하는 제2 유기막(500) 상에 제1 반사막(510)이 형성되며, 제2 주변영역(PA2)에 대응하는 제2 유기막(500) 상에 제2 반사막(520)이 형성된다. 이때, 제1 및 제2 반사막(510,520)은 상기 소정 패턴 테이퍼 각도(θ)에 따른 기울기를 갖는다.
또한, 게이트 구동부(160) 상부에는 게이트 구동부(160)를 완전 커버하도록 실런트(350)가 형성된다.
이어, 실런트(350)를 경화시키기 위하여 제1 기판(110)의 배면으로부터 자외선(UV)이 공급된다. 상기 자외선(UV) 중 게이트 구동부(160)의 하부로 입사되는 제1 광(L1)은 게이트 구동부(160)에 의해 차단되어 실런트(350)에 도달되지 못한다. 한편, 상기 자외선(UV) 중 게이트 구동부(160)에 인접하는 제1 및 제2 주변영역(PA1,PA2)으로 입사되는 제2 광(L2)은 제1 및 제2 반사막(510,520)에 의해 반사되어 실런트(350)에 도달한다. 즉, 제2 광(L2)은 제1 및 제2 반사막(510,520)에 반사되어 경로가 변경됨에 따라 게이트 구동부(160) 상부에 형성된 실런트(350)에 도달한다.
따라서, 게이트 구동부(160)에 의해 상기 자외선(UV)의 일부가 차단되더라도, 나머지 일부가 실런트(350)에 도달하고, 이에 따라 실런트(350)의 경화가 제대로 이루어져 어레이 기판(100)과 컬러필터 기판(200)이 서로 견고하게 결합된다.
도 4는 도 1에 도시된 게이트 구동부를 구체적으로 나타낸 블록도이다.
도 4에 도시된 바와 같이, 게이트 구동부(160)는 서로 종속적으로 연결된 복수의 스테이지(SRC1 ~ SRCn+1)로 이루어져 게이트 신호를 순차적으로 출력하는 회로부(CS) 및 회로부(CS)에 각종 제어신호를 제공하는 배선부(LS)를 포함한다. 여기서, n은 짝수이다.
상기 복수의 스테이지(SRC1 ~ SRCn+1) 각각은 입력단자(IN), 클럭단자(CK), 제어단자(CT) 및 출력단자(GOUT)를 포함한다.
상기 클럭단자(CK)에는 제1 클럭(CK) 또는 제2 클럭(CKB)이 제공된다. 즉, 제1 클럭(CK_O)은 복수의 스테이지(SRC1 ~ SRCn+1) 중 홀수번째 스테이지(SRC1, SRC3, ... SRCn+1)로 제공되고, 제2 클럭(CKB)은 짝수번째 스테이지(SRC2, SRC4, ... SRCn)로 제공된다.
상기 홀수번째 스테이지(SRC1, SRC3, ...SRCn+1 )의 출력단자(GOUT)는 제1 클럭(CK)을 제1 게이트 구동신호로써 출력하고, 짝수번째 스테이지(SRC2, SRC4, ... SRCn)의 출력단자(GOUT)는 제2 클럭(CKB)을 제1 게이트 구동신호로써 출력한다.
상기 복수의 스테이지(SRC1 ~ SRCn+1)의 출력단자(GOUT)는 표시영역(DA)에 구비된 n 개의 게이트 라인(GL1, GL2, ... GLn)에 일대일 대응하도록 연결된다. 따라서, 상기 복수의 스테이지(SRC1 ~ SRCn+1)의 출력단자(GOUT)로부터 출력된 제1 게이트 구동신호는 제1 내지 제n 게이트 라인(GL1, GL2, ... GLn)에 순차적으로 인가된다. 여기서, 상기 더미 스테이지(SRCn+1)의 출력단자(GOUT)는 대응하는 게이트 라인이 존재하지 않기 때문에 플로팅 상태로 유지된다.
상기 입력단자(IN)는 이전 스테이지의 출력단자(GOUT)로부터 출력된 스테이지 구동신호를 수신하고, 상기 제어단자(CT)는 다음 스테이지의 출력단자(GOUT)로부터 출력된 스테이지 구동신호를 수신한다.
여기서, 첫 번째 스테이지(SRC1)의 이전 스테이지가 존재하지 않기 때문에, 첫 번째 스테이지(SRC1)의 입력단자(IN)에는 개시신호(STV)가 제공된다. 또한, 더미 스테이지(SRCn+1)의 다음 스테이지가 존재하지 않기 때문에, 더미 스테이지(SRCn+1)의 제어단자(CT)에도 개시신호(STV)가 제공된다.
한편, 복수의 스테이지(SRC1 ~ SRCn+1)는 접지전압이 제공되는 접지전압단자(VSS) 및 구동전압이 제공되는 구동전압단자(VDD)를 더 포함한다.
따라서, 회로부(CS)는 제1 내지 제n 게이트 라인(GL1 ~ GLn)에 순차적으로 게이트 신호를 출력한다.
상기 배선부(LS)는 회로부(CS)에 인접하여 구비되고, 배선부(LS)는 서로 평행하도록 연장된 개시신호배선(SL1), 전원전압배선(SL2), 접지전압배선(SL3), 제1 클럭배선(SL4) 및 제2 클럭배선(SL5)을 포함한다.
상기 개시신호배선(SL1)은 외부로부터 제공된 개시신호(STV)를 첫 번째 스테이지(SRC1)의 입력단자(IN1) 및 마지막 스테이지(SRCn+1)의 제어단자(CT)로 제공한다. 상기 제1 클럭배선(SL4)은 제1 클럭(CK)을 입력받아 홀수번째 스테이지(SRC1, SRC3, ... SRCn+1)의 클럭단자(CK)로 제공한다. 상기 제2 클럭배선(SL5)은 제2 클럭(CKB)을 입력받아 짝수번째 스테이지(SRC2, SRC4,...SRCn)의 클럭단자(CK)로 제공한다. 또한, 접지전압배선(SL3)은 접지전압(VSS)을 입력받아 복수의 스테이지(SRC1 ~ SRCn+1)의 접지전압단자(VSS)로 제공한다. 상기 전원전압배선(SL2)은 복수의 스테이지(SRC1 ~ SRCn+1)의 전원전압단자(VDD)로 제공한다.
도 5는 도 4에 도시된 회로부의 등가회로이다.
도 5를 참조하면, 회로부(CS)는 제1 내지 제n 게이트 라인(GL1 ~ GLn)에 직접적으로 연결되어 제1 내지 제n 게이트 라인(GL1 ~ GLn)에 상기 제2 구동신호를 출력하는 제1 회로부(CS1) 및 제1 회로부(CS1)를 구동시키는 제2 회로부(CS2)로 이루어진다.
상기 제1 회로부(CS1)는 풀업부(410) 및 풀다운부(420)를 포함한다. 또한, 제2 회로부(CS2)는 풀업 구동부(430) 및 풀다운 구동부(440)를 포함한다.
상기 풀업부(410)는 게이트 전극이 제1 노드(N1)에 연결되고, 소스 전극이 상기 클럭단자(CK)에 연결되며, 드레인 전극이 출력단자(OUT)에 연결된 제1 트랜지스터(TFT1)로 이루어진다. 상기 풀다운부(420)는 게이트 전극이 제2 노드(N2)에 연결되고, 드레인 전극이 출력단자(OUT)에 연결되며, 소스 전극이 접지전압단자(VSS)에 연결된 제2 트랜지스터(TFT2)로 이루어진다.
상기 풀업 구동부(430)는 제3 내지 제5 트랜지스터(TFT3,TFT4,TFT5)로 이루어져 풀업부(410)를 턴-온시킨다.
상기 제3 트랜지스터(TFT3)는 게이트 전극이 입력단자(IN)에 연결되고, 드레인 전극이 구동전압단자(VDD)에 연결되며, 소스 전극이 제1 노드(N1)에 연결된다. 상기 제4 트랜지스터(TFT4)는 게이트 전극과 드레인 전극이 구동전압단자(VDD)에 연결되고, 소스 전극이 제3 노드(N3)에 연결된다. 상기 제5 트랜지스터(TFT5)는 게이트 전극이 제1 노드(N1)에 연결되고, 드레인 전극이 제3 노드(N3)에 연결되며, 소스 전극이 접지전압단자(VSS)에 연결된다.
상기 풀다운 구동부(440)는 제6 및 제10 트랜지스터(TFT6,TFT7,TFT8,TFT9,TFT10)로 이루어져 풀업부(410)를 턴-오프시키면서 풀다운부(420)를 턴-온시킨다.
상기 제6 트랜지스터(TFT6)는 게이트 전극이 제3 노드(N3)에 연결되고, 드레인 전극이 구동전압단자(VDD)에 연결되며, 소스 전극이 제2 노드(N2)에 연결된다. 상기 제7 트랜지스터(TFT7)는 게이트 전극이 제1 노드(N1)에 연결되고, 드레인 전극이 제2 노드(N2)에 연결되며, 소스 전극이 접지전압단자(VSS)에 연결된다. 상기 제8 트랜지스터(TFT8)는 게이트 전극이 입력단자(IN)에 연결되고, 드레인 전극이 제2 노드(N2)에 연결되며, 소스 전극이 접지전압단자(VSS)에 연결된다.
상기 제9 트랜지스터(TFT9)는 게이트 전극이 제2 노드(N2)에 연결되고, 드레인 전극이 제1 노드(N1)에 연결되며, 소스 전극이 접지전압단자(VSS)에 연결된다. 상기 제10 트랜지스터(TFT10)는 게이트 전극이 제어단자(CT)에 연결되고, 드레인 전극이 제1 노드(N1)에 연결되며, 소스 전극이 접지전압단자(VSS)에 연결된다.
여기서, 제1 회로부(CS1)의 제1 및 제2 트랜지스터(TFT1,TFT2)는 제2 회로부(CS2)의 제3 내지 제10 트랜지스터(TFT3,...,TFT10)들 보다 상대적으로 큰 사이즈를 갖는다. 따라서, 제1 및 제2 트랜지스터(TFT1,TFT2)는 제3 내지 제10 트랜지스터(TFT3,...,TFT10)들에 비하여 상대적으로 큰 형성면적을 갖는다.
또한, 제1 및 제2 트랜지스터(TFT1,TFT2)는 서로 인접하지 않고, 서로 이격되어 배치된다.
도 6은 도 5에 도시된 제1 회로부를 개략적으로 나타낸 도면이다.
도 6에 도시된 바와 같이, 제1 회로부(CS1)는 제1 트랜지스터(TFT1)는 제1 회로부(CS1)가 형성되는 영역의 좌측 하부에 형성되고, 제2 트랜지스터(TFT2)는 제1 회로부(CS1)가 형성되는 영역의 우측 상부에 형성된다. 이때, 제1 회로부(CS1)가 형성되는 영역 중 제1 및 제2 트랜지스터(410,420)가 형성되고 남은 주의의 영역에 상대적으로 작은 형성면적을 갖는 제2 회로부(CS2)의 트랜지스터들이 형성될 수 있 다.
이처럼, 제1 및 제2 트랜지스터(410,420)는 서로 인접하도록 배치되지 않고, 서로 이격되어 배치됨에 따라 기존에 비하여 실런트(350)를 경화시키기 위하여 제1 기판(110)의 배면으로부터 제공되는 광을 보다 많이 통과시킬 수 있다. 따라서, 게이트 구동부(160) 상부에 형성된 실런트(350)로 보다 많은 양의 상기 광에 의해 실런트(350)가 제대로 경화되어 어레이 기판(100)과 컬러필터 기판(200)이 견고하게 결합된다.
도 7a 내지 도 7c는 도 6에 도시된 제1 및 제2 트랜지스터의 다른 구성예들을 나타낸 도면들이다.
도 7a에 도시된 바와 같이, 제1 회로부(CS1)를 구성하는 제1 트랜지스터(TFT1)는 제1 회로부(CS1)가 형성되는 영역의 좌측 상부에 형성되고, 제2 트랜지스터(TFT2)는 제1 회로부(CS1)가 형성되는 영역의 우측 하부에 형성된다.
도 7b를 참조하면, 제1 트랜지스터(TFT1)는 제1 회로부(CS1)가 형성되는 영역의 우측 상부에 형성되고, 제2 트랜지스터(TFT2)는 제1 회로부(CS1)가 형성되는 영역의 좌측 하부에 형성된다.
또한, 도 7c에 도시된 바와 같이, 제1 회로부(CS1)를 구성하는 제1 트랜지스터(TFT1)는 제1 회로부(CS1)가 형성되는 영역의 우측 하부에 형성되고, 제2 트랜지스터(TFT2)는 제1 회로부(CS1)가 형성되는 영역의 좌측 상부에 형성된다.
이처럼, 제1 회로부(CS1)의 제1 및 제2 트랜지스터(TFT1,TFT2)는 서로 이격되는 다양한 형태로 형성될 수 있다.
도 8a 내지 도 8c는 도 2에 도시된 어레이 기판을 제조하기 위한 제조공정을 나타낸 단면도들이다.
도 8a에 도시된 바와 같이, 제1 기판(110) 상의 표시영역(DA)에 게이트 전극(122), 드레인 전극(124) 및 소스 전극(126)을 갖는 박막 트랜지스터(120)를 형성한다. 또한, 제1 기판(110) 상의 실라인 영역(SA) 일부에 게이트 구동부(160)를 형성한다. 이때, 게이트 구동부(160)는 복수의 트랜지스터 및 배선들로 이루어진다. 상기 미설명된 부호 122는 게이트 절연막이고, 123은 액티브 층이다.
이어, 박막 트랜지스터(120) 및 게이트 구동부(160)가 형성된 제1 기판(110) 전면에 아크릴 수지와 같은 감광성 절연막(530)을 도포한다.
도 8b를 참조하면, 감광성 절연막(530) 상에 소정의 패턴이 형성되어 있는 마스크(540)를 형성한다. 이때, 마스크(540)는 박막 트랜지스터(120)의 드레인 전극(125) 일부를 노출시키기 위한 개구부(542)를 갖는다. 또한, 마스크(540)는 게이트 구동부(160)가 형성된 실라인 영역(SA)과 실라인 영역(SA)에 인접한 제1 및 제2 주변영역(PA1,PA2) 일부에 감광성 절연막(530)을 남기기 위한 폐쇄부(544)를 갖는다.
이어, 마스크(540)에 의해 감광성 절연막(530)을 노광한 후 테트라메틸-수산화암모늄(TMAH) 현상액을 이용하여 현상한다. 그러면, 표시영역(DA)에는 개구부(542)에 의해 노광된 영역에 콘택홀(135)을 갖는 제1 유기막(130)이 형성된다. 또한, 게이트 구동부(160)가 형성된 실라인 영역(SA) 및 실라인 영역(SA)에 인접하는 제1 및 제2 주변영역(PA1,PA2) 일부에는 소정 패턴 테이퍼 각도(θ)를 갖는 제2 유 기막(500)이 형성된다. 상기 소정 패턴 테이퍼 각도(θ)는 약 0 내지 50도이다.
도 8c를 참조하면, 제1 유기막(130) 상에 ITO 또는 IZO와 같은 투명 도전막을 균일한 두께로 증착하여 화소전극(140)을 형성한다. 상기 화소전극(140)은 콘택홀(135)을 통해 박막 트랜지스터(120)의 드레인 전극(125)과 전기적으로 접속된다.
상기 화소전극(140)이 형성된 제1 기판(110) 전면에 알루미늄과 같이 반사율이 높은 금속층을 균일한 두께로 증착하여 반사 전극층(550)을 형성한다.
이어, 도 2에서와 같이, 반사 전극층(550)을 패터닝하여 표시영역(DA)에 투과창(155)을 갖는 반사전극(150)을 형성하고, 제1 및 제2 주변 영역(PA1,PA2)에 제1 및 제2 반사막(510,520)을 각각 형성한다.
상술한 바와 같이, 본 발명의 제1 실시예는 게이트 구동부가 형성된 실라인 영역에 인접하는 제1 및 제2 주변영역에 소정 기울기를 갖는 반사막을 형성하고, 상기 반사막에 의해 어레이 기판의 배면으로부터 제공되는 자외선을 반사시킴에 따라 게이트 구동부의 상부에 형성된 실런트에 상기 자외선이 도달한다. 따라서, 상기 실런트의 경화가 제대로 이루어져 어레이 기판과 컬러필터 기판이 견고하게 결합된다.
<실시예-2>
도 9는 본 발명의 제2 실시예에 따른 표시장치의 단면도이다.
도 9에 도시된 바와 같이, 본 발명의 제2 실시예에 따른 표시장치(900)는 제1 및 제2 구동신호에 응답하여 영상을 표시하는 표시패널(800) 및 표시패널(800)에 구비되어 표시패널(800)에 상기 제1 구동신호를 영상을 출력하는 게이트 구동부 (650)를 포함한다. 또한, 표시장치(900)는 표시패널(800)에 구비되어 표시패널(800)에 상기 제2 구동신호를 출력하는 데이터 구동부(도시되지 않음)를 포함한다.
상기 표시패널(800)은 어레이 기판(600), 어레이 기판(600)과 마주하는 컬러필터 기판(700), 어레이 기판(600)과 컬러필터 기판(700)과의 사이에 개재된 액정층(830) 및 어레이 기판(600)과 컬러필터 기판(700)을 결합시키는 실런트(850)로 이루어진다.
또한, 표시패널(800)은 상기 영상을 표시하는 표시영역(DA), 표시영역(DA)을 감싸는 실라인 영역(SA), 실라인 영역(SA)의 외측에 구비된 제1 주변영역(PA1) 및 표시영역(DA)과 실라인 영역(SA)의 일부와의 사이에 구비된 제2 주변영역(PA2)으로 이루어진다.
상기 표시영역(DA)에 대응하여 어레이 기판(600)의 제1 기판(610) 상에는 복수의 게이트 라인(도시되지 않음) 및 복수의 데이터 라인(도시되지 않음)이 형성된다. 상기 게이트 라인과 상기 데이터 라인은 서로 절연되어 교차한다.
또한, 표시영역(DA)에 대응하여 제1 기판(610) 상에는 복수의 박막 트랜지스터(620)가 형성된다. 이때, 박막 트랜지스터(620)는 게이트 전극(도시되지 않음), 소스 전극(도시되지 않음) 및 드레인 전극(도시되지 않음)을 포함한다. 상기 게이트 전극은 상기 복수의 게이트 라인과 연결되고, 상기 소스 전극은 상기 복수의 데이터 라인과 연결된다.
상기 박막 트랜지스터(620) 상부에는 상기 드레인 전극을 부분적으로 노출시키는 콘택홀(635)을 갖는 유기막(630)이 형성되고, 유기막(630) 상에는 화소전극 (640)이 형성된다. 상기 화소전극(640)을 콘택홀(635)을 통해 박막 트랜지스터(620)의 상기 드레인 전극과 전기적으로 연결된다.
또한, 제2 주변영역(PA2)에 인접하는 실라인 영역(SA)에는 게이트 구동부(650)가 박막 트랜지스터(620)와 동일한 공정을 통해 동일한 시간상에서 형성된다. 상기 게이트 구동부(650)는 표시영역(DA)에 형성된 상기 복수의 게이트 라인과 전기적으로 연결된다. 따라서, 게이트 구동부(650)로부터 출력된 상기 제2 구동신호는 상기 복수의 게이트 라인으로 제공된다.
한편, 실라인 영역(SA)에는 어레이 기판(600)과 컬러필터 기판(700)을 결합시키는 실런트(850)가 형성된다. 상기 실런트(850)는 광 경화성 물질을 포함하고, 어레이 기판(600)과 컬러필터 기판(700)과의 사이에 개재된 상태에서 외부로부터 제공된 광을 입력받아 견고하게 경화되면서 어레이 기판(600)과 컬러필터 기판(700)을 결합시킨다. 상기 실런트(350)는 실라인 영역(SA)에 형성된 게이트 구동부(650)의 전체를 커버한다.
한편, 컬러필터 기판(700)은 제2 기판(210) 상에 전면적으로 형성된 공통전극(220) 및 실라인 영역(SA)과 게이트 구동부(160)가 형성된 실라인 영역(SA)에 인접한 제1 및 제2 주변영역(PA1,PA2)에 대응하도록 형성된 차광층(230)을 구비한다. 또한, 컬러필터 기판(200)은 제2 기판(210)과 공통전극(220)과의 사이에 컬러필터층(240)을 더 구비한다.
상기 표시영역(DA) 및 제2 주변영역(PA2)에 대응하여 컬러필터 기판(700)과 어레이 기판(600)과의 사이에는 액정층(830)이 개재된다. 상기 액정층(830)은 액정 적하 공정을 통해 형성된다.
상기 게이트 구동부(650)가 형성된 실라인 영역(SA)에 인접한 제1 및 제2 주변영역(PA1,PA2)에는 각각 제1 반사패턴(660)과 제2 반사패턴(670)이 형성된다.
상기 제1 및 제2 반사패턴(660,670)은 박막 트랜지스터(620)의 상기 게이트 전극, 상기 소스 전극 또는 상기 드레인 전극과 동일한 공정을 통해 동일 시간상에 형성된다. 즉, 제1 및 제2 주변영역(PA1,PA2)에 상기 게이트 전극, 상기 소스 전극 또는 상기 드레인 전극을 형성하기 위한 금속층을 증착하고, 상기 금속층을 패터닝함에 따라 소정의 이격거리를 갖는 복수개의 서브 패턴들로 이루어진 제1 및 제2 반사패턴(660,670)이 형성된다. 이때, 제1 및 제2 반사패턴(660,670)의 상기 서브 패턴들은 서로 이격된 아일랜드 패턴(Island pattern) 형상을 갖는다.
상기한 구성에서, 제1 및 제2 반사패턴(660,670)은 실런트(850)를 경화시키기 위하여 제1 기판(610)의 배면으로부터 제공되는 광을 반사시켜 게이트 구동부(650) 상부에 형성된 실런트(850)에 상기 광을 제공한다. 이때, 상기 광은 자외선이다.
도 10은 도 9에 도시된 제1 및 제2 반사패턴에 의한 자외선 반사원리를 나타낸 단면도이다.
도 10을 참조하면, 게이트 구동부(650)가 형성된 실라인 영역(SA)에 인접한 제1 및 제2 주변영역(PA1,PA2)에는 서로 이격된 복수의 서브패턴들로 이루어진 제1 및 제2 반사패턴(660,670)이 각각 형성된다. 또한, 게이트 구동부(650) 상부에는 게이트 구동부(650)를 완전 커버하도록 실런트(850)가 형성된다.
상기 실런트(850)를 경화시키기 위하여 제1 기판(610)의 배면으로부터 자외선(UV)이 공급된다. 상기 자외선(UV) 중 게이트 구동부(650)의 하부로 입사되는 제1 광(L1)은 게이트 구동부(650)에 의해 차단되어 실런트(850)에 도달되지 못한다. 한편, 상기 자외선(UV) 중 게이트 구동부(650)에 인접하는 제1 및 제2 주변영역(PA1,PA2)으로 입사되는 제2 광(L2)은 제1 및 제2 반사패턴(660,670)에 의해 산란되어 실런트(850)에 도달한다. 즉, 제2 광(L2)은 제1 및 제2 반사패턴(660,670)의 복수의 패턴들 사이로 통과되고, 상기 복수의 패턴들에 반사되어 광 산란이 발생한다. 이처럼 광 산란이 발생됨에 따라 제2 광(L2)이 게이트 구동부(650) 상부에 형성된 실런트(850)에 도달한다.
따라서, 게이트 구동부(650)에 의해 상기 자외선(UV)이 일부가 차단되더라도, 나머지 일부가 실런트(850)에 도달하고, 이에 따라 실런트(850)의 경화가 제대로 이루어져 어레이 기판(600)과 컬러필터 기판(700)이 서로 견고하게 결합된다.
<실시예-3>
도 11은 본 발명의 제3 실시예에 따른 표시장치의 평면도이고, 도 12는 도 11에 도시된 Ⅱ-Ⅱ' 선에 따른 단면도이며, 도 13은 도 12에 도시된 게이트 구동부의 일부분을 상세하게 나타낸 도면이다.
도 11 내지 도 13에 도시된 바와 같이, 본 발명의 제3 실시예에 따른 표시장치(1400)는 제1 및 제2 구동신호에 응답하여 영상을 표시하는 표시패널(1300), 표시패널(1300)에 구비되어 표시패널(1300)에 상기 제1 및 제2 구동신호를 각각 출력하는 데이터 구동부 및 게이트 구동부(1150, 1160)를 포함한다.
상기 표시패널(1300)은 어레이 기판(1100), 어레이 기판(1100)과 마주하는 컬러필터 기판(1200), 어레이 기판(1100)과 컬러필터 기판(1200)을 결합시키는 실런트(1350)로 이루어진다. 또한, 표시패널(1300)은 상기 영상을 표시하는 표시영역(DA), 표시영역(DA)을 감싸는 실라인 영역(SA), 실라인 영역(SA)의 외측에 구비된 제1 주변영역(PA1) 및 표시영역(DA)과 실라인 영역(SA)의 일부와의 사이에 구비된 제2 주변영역(PA2)으로 이루어진다.
여기서, 표시영역(DA)에 대응하여 어레이 기판(1100)의 제1 기판(1110)에는 복수의 게이트 라인(GL1,...,GLn), 복수의 데이터 라인(DL1,...,DLm), 복수의 박막 트랜지스터 및 액정 커패시터가 형성된다. 예를 들어, 상기 복수의 박막 트랜지스터 중 제1 박막 트랜지스터(Tr1)의 게이트 전극은 제1 게이트 라인(GL1)과 전기적으로 연결되고, 제1 박막 트랜지스터(Tr1)의 소스 전극은 제1 데이터 라인(DL1)과 전기적으로 연결되며, 제1 박막 트랜지스터(Tr1)의 드레인 전극은 상기 복수의 액정 커패시터 중 제1 액정 커패시터(Clc1)에 연결된다.
또한, 제1 주변영역(PA1)에 대응하여 제1 기판(1110) 상에는 칩 형태로 이루어진 데이터 구동부(1150)가 실장된다. 이때, 데이터 구동부(1150)는 데이터 라인(DL1,...,DLm)과 전기적으로 연결된다. 따라서, 데이터 구동부(1150)로부터 출력된 상기 제1 구동신호는 데이터 라인(DL1,...,DLm)으로 제공된다.
한편, 제2 주변영역(PA2)에 인접하는 실라인 영역(SA)과 제2 주변영역(PA2)에는 게이트 구동부(1160)가 상기 박막 트랜지스터와 동일한 공정을 통해 동일한 시간상에서 형성된다. 상기 게이트 구동부(1160)는 게이트 라인(GL1,...,GLn)과 전 기적으로 연결된다. 따라서, 게이트 구동부(1160)로부터 출력된 상기 제2 구동신호는 게이트 라인(GL1,...,GLn)으로 제공된다.
한편, 컬러필터 기판(1200)은 제2 기판(1210) 상에 전면적으로 형성된 공통전극(1220) 및 실라인 영역(SA)과 게이트 구동부(160)가 형성된 실라인 영역(SA)에 인접한 제1 및 제2 주변영역(PA1,PA2)에 대응하도록 형성된 차광층(1230)을 구비한다. 또한, 컬러필터 기판(1200)은 제2 기판(1210)과 공통전극(1220)과의 사이에 컬러필터층(도시되지 않음)을 더 구비한다.
상기 게이트 구동부(1160)는 배선부(1162), 제1 회로부(1164) 및 제2 회로부(1166)로 이루어진다. 상기 제1 회로부(1164)는 게이트 라인(GL1 ~ GLn)에 직접적으로 연결되어, 게이트 라인(GL1 ~ GLn)에 제2 구동신호를 출력하고, 제2 회로부(1166)는 제1 회로부(1164)를 구동시킨다. 여기서, 게이트 구동부(1160)의 상세 구성은 도 4와 동일하므로, 이에 대한 상세한 설명은 생략하기로 한다.
한편, 제1 및 제2 회로부(1164,1166)는 도 5에서와 같이, 복수개의 트랜지스터들로 구성된다. 즉, 제1 회로부(CS1)는 제1 및 제2 트랜지스터(TFT1,TFT2)로 이루어지고, 제2 회로부(CS2)는 제3 내지 제10 트랜지스터(TFT3,...,TFT10)로 이루어진다.
이때, 제1 회로부(1164)와 제2 회로부(1166)는 제1 이격거리(d1)를 갖는다. 상기 제1 이격거리(d1)는 약 200㎛이다.
상기 실라인 영역(SA)에는 어레이 기판(1100)과 컬러필터 기판(1200)을 결합시키는 실런트(1350)가 형성된다. 상기 실런트(1350)는 광 경화성 물질을 포함하 며, 어레이 기판(1100)과 컬러필터 기판(1200)과의 사이에 개재된 상태에서 외부로부터 제공된 광을 입력받아 견고하게 경화되면서 어레이 기판(1100)과 컬러필터 기판(1200)을 결합시킨다.
상기 실런트(1350)는 실라인 영역(SA)에 형성된 게이트 구동부(1160)의 일부분을 커버한다. 즉, 실런트(1350)는 게이트 구동부(1160)의 배선부(1162) 및 제2 회로부(1166)만을 커버하도록 형성된다. 이와 같이, 실런트(1350)를 게이트 구동부(1160)의 일부분을 커버하도록 배치시키면, 컬러필터 기판(1200)에 형성된 공통전극(1220)과 게이트 구동부(1160)와의 사이에서 생성되는 기생 커패시턴스를 감소시킬 수 있다.
또한, 제1 회로부(1164)와 제2 회로부(1166)는 제1 이격거리(d1)를 갖도록 형성됨에 따라 공정 편차상 실런트(1350)가 옆으로 퍼져서 제1 회로부(1164)를 덮는 것이 방지된다. 따라서, 실런트(1350)의 퍼짐에 따른 공정 편차에 의해 제1 회로부(1164)는 실런트(1350)로부터 제1 이격거리(d1) 보다 작은 제2 이격거리(d2)를 갖는다. 이때, 제2 이격거리(d2)는 약 50㎛이다.
한편, 게이트 구동부(1160)의 제1 회로부(1164)를 구성하는 트랜지스터들은 제2 회로부(1166)를 구성하는 트랜지스터들에 비하여 상대적으로 큰 사이즈를 갖는다. 즉, 제1 회로부(1164)를 구성하는 트랜지스터들이 상대적으로 큰 형성면적을 가지고, 제2 회로부(1166)를 구성하는 트랜지스터들이 상대적으로 작은 형성면적을 갖는다.
따라서, 실런트(1350)를 경화시키기 위하여 제1 기판(1110)의 배면으로부터 광이 제공되는 경우, 제2 회로부(1166)는 제1 회로부(1164)보다 상대적으로 많은 양의 상기 광을 통과시킬 수 있고, 그로 인해, 제2 회로부(1166) 상부에 형성된 실런트(1350)로 상기 광이 제공된다.
상술한 바와 같이, 본 발명의 제3 실시예는 게이트 구동부 중 배면으로부터 제공되는 광을 보다 많이 통과시킬 수 있는 부분 즉, 배선부 및 제2 회로부만을 커버하도록 실런트를 형성한다. 따라서, 게이트 구동부 상에 형성된 실런트에 보다 많은 양의 광이 도달하고, 그로 인해 실런트의 경화가 제대로 이루어져 어레이 기판과 컬러필터 기판이 견고하게 결합된다.
상술한 바와 같이, 본 발명은 게이트 구동부에 인접한 제1 주변영역과 제2 주변영역에 형성되어, 배면으로부터 제공되는 자외선을 반사시켜 상기 게이트 구동부 상에 형성되는 실런트에 제공하는 반사부재를 포함한다. 이때, 상기 반사부재는 소정의 기울기를 갖는 반사막이다. 또한, 상기 반사부재는 소정 간격을 가지도록 배열된 복수의 반사 패턴이다.
그러므로, 본 발명은 반사부재에 의해 자외선을 반사시켜 게이트 구동부 상에 형성된 실런트에 제공하여, 보다 많은 자외선이 상기 실런트에 제공된다.
따라서, 본 발명은 보다 많은 양의 자외선을 게이트 상부에 형성된 실런트에 제공함에 따라 상기 실런트의 경화가 제대로 이루어지고, 그로 인해 어레이 기판과 컬러필터 기판간의 결합력이 향상된다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (15)

  1. 표시영역, 상기 표시영역을 감싸는 실라인 영역, 상기 실라인 영역의 외측에 형성된 제1 주변영역 및 상기 표시영역과 상기 실라인 영역의 일부 사이에 형성된 제2 주변영역을 구비하는 표시패널;
    상기 실라인 영역 중 상기 제2 주변영역에 인접한 실라인 영역에 형성되고, 상기 영상을 표시하는 구동신호를 상기 표시패널로 출력하는 게이트 구동부;
    상기 실라인 영역에 형성된 결합부재; 및
    상기 제1 주변영역 중 상기 게이트 구동부에 인접한 제1 주변영역 또는 상기 제2 주변영역에 형성되어, 상기 결합부재를 경화시키기 위해 외부로부터 제공되는 광을 상기 결합부재에 가이드하는 반사부재를 포함하는 표시장치.
  2. 제1항에 있어서, 상기 반사부재는 상기 표시패널에 대해서 소정 기울기는 갖는 반사막인 것을 특징으로 하는 표시장치.
  3. 제2항에 있어서, 상기 표시패널은 자연광을 반사시키는 반사전극 및 인공광을 투과시키는 투명전극을 포함하고, 상기 반사부재는 상기 반사전극을 이루는 물질을 포함하는 것을 특징으로 하는 표시장치.
  4. 제1항에 있어서, 상기 반사부재는 아일랜드 형태를 갖는 복수의 반사 패턴들 인 것을 특징으로 하는 표시장치.
  5. 제4항에 있어서, 상기 표시패널은 제1 전극, 제2 전극 및 제3 전극을 갖는 스위칭 소자를 포함하고,
    상기 반사패턴들은 상기 제1 전극을 이루는 물질을 포함하는 것을 특징으로 하는 표시장치.
  6. 제4항에 있어서, 상기 표시패널은 제1 전극, 제2 전극 및 제3 전극을 갖는 스위칭 소자를 포함하고,
    상기 반사패턴은 상기 제2 및 제3 전극을 이루는 물질을 포함하는 것을 특징으로 하는 표시장치.
  7. 제1항에 있어서, 상기 표시패널은 스위칭 소자에 연결된 게이트 라인과 데이터 라인을 포함하고,
    상기 게이트 구동부는,
    상기 게이트 라인에 연결되어 상기 구동신호를 제공하는 제1 회로부;
    상기 제1 회로부를 구동시키는 제2 회로부; 및
    상기 제1 및 제2 회로부를 제어하는 제어신호를 제공하는 배선부를 포함하고,
    상기 결합부재는 상기 배선부 및 상기 제2 회로부를 커버하는 것을 특징으로 하는 표시장치.
  8. 제7항에 있어서, 상기 제1 회로부는 상기 제2 회로부로부터 이격된 것을 특징으로 하는 표시장치.
  9. 제7항에 있어서, 상기 제1 회로부는 제1 트랜지스터 및 제2 트랜지스터를 포함하고,
    상기 제1 트랜지스터는 상기 제2 트랜지스터로부터 이격된 것을 특징으로 하는 표시장치.
  10. 게이트 라인과 데이터 라인이 형성된 제1 기판, 상기 제1 기판과 마주하는 제2 기판 및 상기 제1 기판과 상기 제2 기판과의 사이에 개재되어 상기 제1 및 제2 기판을 결합시키는 결합부재로 이루어지고, 구동신호에 응답하여 영상을 표시하는 표시패널; 및
    상기 제1 기판 상에 구비되고, 외부로부터 복수의 신호를 입력받는 배선부 및 상기 배선부를 통해 입력된 상기 복수의 신호에 응답하여 상기 구동신호를 상기 게이트 라인으로 출력하는 회로부를 포함하고,
    상기 회로부는
    상기 게이트 라인과 연결되어 상기 구동신호를 상기 게이트 라인으로 출력하는 제1 회로부; 및
    상기 제1 회로부와 이격되어 형성되고, 상기 배선부로부터 입력되는 상기 복수의 신호에 응답하여 상기 제1 회로부를 구동시키는 제2 회로부를 포함하는 표시장치.
  11. 제10항에 있어서, 상기 결합부재는 상기 배선부 및 상기 제2 회로부를 커버하는 것을 특징으로 하는 표시장치.
  12. 제10항에 있어서, 상기 제1 회로부는 제1 트랜지스터 및 제2 트랜지스터를 포함하고,
    상기 제1 트랜지스터는 상기 제2 트랜지스터로부터 이격된 것을 특징으로 하는 표시장치.
  13. 표시영역을 감싸는 실라인 영역의 일부에 형성된 게이트 구동부와, 상기 게이트 구동부에 인접하는 실라인 영역에 형성된 반사부재를 갖는 제1 기판을 형성하는 단계;
    상기 실라인 영역에 결합부재를 형성하는 단계;
    상기 제1 기판에 대향하도록 제2 기판을 위치시키는 단계;
    상기 제1 기판과 제2 기판을 결합하기 위해 상기 제1 기판의 배면에서 상기 결합부재를 경화시키기 위한 광을 제공하는 단계를 포함하고,
    상기 광은 상기 반사부재에 의해 반사되어 상기 게이트 구동부 상에 위치하 는 상기 결합부재에 제공되는 것을 특징으로 하는 표시장치의 제조방법.
  14. 제13항에 있어서, 상기 제1 기판을 형성하는 단계는
    절연기판 상의 상기 표시영역에 박막 트랜지스터를 형성하고, 상기 실라인 영역의 일부에 상기 게이트 구동부를 형성하는 단계;
    상기 절연기판 전면에 유기물질을 증착하는 단계;
    상기 유기물질을 패터닝하여 상기 게이트 구동부 상부에 소정의 패턴 테이퍼 각도를 갖는 유기막을 형성하는 단계; 및
    상기 표시영역에 반사전극을 형성하고, 상기 게이트 구동부에 인접한 상기 실라인 영역의 상기 유기막 상에 상기 패턴 테이퍼 각도에 대응하는 기울기를 가지고 상기 반사전극을 이루는 물질을 포함하는 반사부재를 형성하는 단계를 포함하는 표시장치의 제조방법.
  15. 제13항에 있어서, 상기 제1 기판을 형성하는 단계는
    절연기판 상의 상기 표시영역에 제1 전극, 제2 전극 및 제3 전극을 갖는 박막 트랜지스터를 형성하고,
    상기 실라인 영역의 일부에 상기 게이트 구동부를 형성하며,
    상기 게이트 구동부에 인접한 상기 실라인 영역에 상기 제1, 제2 및 제3 전극들 중 어느 하나의 전극을 이루는 물질을 포함하는 반사부재를 형성하는 것을 특징으로 하는 표시장치의 제조방법.
KR1020040077041A 2004-09-24 2004-09-24 표시장치 및 이의 제조방법 KR101137737B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020040077041A KR101137737B1 (ko) 2004-09-24 2004-09-24 표시장치 및 이의 제조방법
JP2004357807A JP2006091813A (ja) 2004-09-24 2004-12-10 表示装置及びこれの製造方法
US11/226,716 US7898631B2 (en) 2004-09-24 2005-09-13 Display device with circuit unit, insulation film and reflective films in the seal region
TW094132072A TW200613825A (en) 2004-09-24 2005-09-16 Display device with improved seal and a method of manufacturing the same
CNB2005101068549A CN100468174C (zh) 2004-09-24 2005-09-26 具有改进的密封的显示装置及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040077041A KR101137737B1 (ko) 2004-09-24 2004-09-24 표시장치 및 이의 제조방법

Publications (2)

Publication Number Publication Date
KR20060028051A true KR20060028051A (ko) 2006-03-29
KR101137737B1 KR101137737B1 (ko) 2012-04-25

Family

ID=36098480

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040077041A KR101137737B1 (ko) 2004-09-24 2004-09-24 표시장치 및 이의 제조방법

Country Status (5)

Country Link
US (1) US7898631B2 (ko)
JP (1) JP2006091813A (ko)
KR (1) KR101137737B1 (ko)
CN (1) CN100468174C (ko)
TW (1) TW200613825A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101458914B1 (ko) * 2008-08-20 2014-11-07 삼성디스플레이 주식회사 액정 표시 장치
KR20140133924A (ko) * 2012-04-20 2014-11-20 샤프 가부시키가이샤 표시 장치

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101246830B1 (ko) 2006-06-09 2013-03-28 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR20080008795A (ko) * 2006-07-21 2008-01-24 삼성전자주식회사 표시 기판 및 이를 구비한 표시 장치
KR100970925B1 (ko) 2006-12-29 2010-07-20 엘지디스플레이 주식회사 액정표시장치 및 이의 제조방법
KR101430525B1 (ko) * 2007-01-15 2014-08-14 삼성디스플레이 주식회사 액정표시장치
KR101350709B1 (ko) * 2007-02-20 2014-01-14 삼성디스플레이 주식회사 표시패널 및 표시기판의 제조 방법
KR101374088B1 (ko) * 2007-03-08 2014-03-14 삼성디스플레이 주식회사 어레이 기판 및 이를 갖는 표시패널
JP5548466B2 (ja) * 2010-01-29 2014-07-16 株式会社ジャパンディスプレイ 液晶表示素子
KR20120067032A (ko) * 2010-12-15 2012-06-25 삼성모바일디스플레이주식회사 디스플레이 장치 및 그의 결정화 방법
WO2012176725A1 (ja) * 2011-06-23 2012-12-27 シャープ株式会社 液晶表示パネル
CN103163699B (zh) * 2011-12-08 2016-05-04 上海中航光电子有限公司 用于非晶硅栅极驱动电路的电容器及液晶显示器
CN104285177B (zh) * 2012-05-16 2017-10-27 夏普株式会社 液晶显示器
JP6155099B2 (ja) * 2013-05-31 2017-06-28 株式会社ジャパンディスプレイ 液晶表示装置
JP2015087480A (ja) * 2013-10-29 2015-05-07 株式会社ジャパンディスプレイ 表示装置およびその製造方法
TW201603249A (zh) * 2014-07-14 2016-01-16 元太科技工業股份有限公司 電路保護結構與具有電路保護結構的顯示裝置
CN104635394B (zh) * 2015-02-13 2017-07-18 深圳市华星光电技术有限公司 阵列基板及液晶显示面板
KR102343277B1 (ko) * 2015-03-26 2021-12-24 삼성디스플레이 주식회사 반사층을 포함하는 표시 장치
CN109884821B (zh) * 2019-04-19 2022-04-22 京东方科技集团股份有限公司 一种显示面板及其制备方法、显示装置
WO2021120104A1 (zh) * 2019-12-19 2021-06-24 京东方科技集团股份有限公司 显示基板及其制备方法、显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001222017A (ja) * 1999-05-24 2001-08-17 Fujitsu Ltd 液晶表示装置及びその製造方法
US6284087B1 (en) * 1999-10-22 2001-09-04 International Business Machines Corporation Method and system for curing an ultra-violet curable sealant that is shadowed by metallization
JP2003066486A (ja) * 2001-08-20 2003-03-05 Samsung Electronics Co Ltd 液晶表示装置と液晶表示装置用光照射装置
JP2003280013A (ja) * 2002-03-26 2003-10-02 Casio Comput Co Ltd 液晶表示素子
KR100911470B1 (ko) * 2003-01-30 2009-08-11 삼성전자주식회사 액정표시장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101458914B1 (ko) * 2008-08-20 2014-11-07 삼성디스플레이 주식회사 액정 표시 장치
KR20140133924A (ko) * 2012-04-20 2014-11-20 샤프 가부시키가이샤 표시 장치

Also Published As

Publication number Publication date
KR101137737B1 (ko) 2012-04-25
CN100468174C (zh) 2009-03-11
JP2006091813A (ja) 2006-04-06
US7898631B2 (en) 2011-03-01
US20060066604A1 (en) 2006-03-30
CN1752823A (zh) 2006-03-29
TW200613825A (en) 2006-05-01

Similar Documents

Publication Publication Date Title
KR101137737B1 (ko) 표시장치 및 이의 제조방법
US7714974B2 (en) Liquid crystal display device and method of fabricating the same
KR101261450B1 (ko) 액정 표시 장치와 그 제조 방법
KR100970925B1 (ko) 액정표시장치 및 이의 제조방법
JP5190580B2 (ja) 薄膜トランジスタ表示板及びこれを含む表示装置
KR101192792B1 (ko) Gip 구조의 액정표시장치
KR101160822B1 (ko) 박막 트랜지스터 표시판 및 이를 포함하는 표시 장치
JP2007004160A (ja) アレイ基板及びこれを具備した表示装置
DE602005004726D1 (de) Tafel mit Dünnschichttransistormatrix für Flüssigkristallanzeigegerät und Herstellungsverfahren dafür
KR20170113895A (ko) 표시 장치 및 이의 제조 방법
KR20070075583A (ko) 액정 표시 장치
KR20110124969A (ko) 표시 장치
JP2006091813A5 (ko)
KR101628200B1 (ko) 표시장치
KR101209048B1 (ko) 박막 트랜지스터 표시판, 이를 포함하는 표시 장치 및 표시 장치의 제조 방법
KR20080087225A (ko) 액정 표시 장치, 이의 제조방법 및 이의 구동방법
KR101055211B1 (ko) 액정표시장치의 제조방법
KR100281861B1 (ko) 순스태거형박막트랜지스터
US8248553B2 (en) Liquid crystal display panel of line on glass type and method of fabricating the same
KR101441384B1 (ko) 액정표시장치 및 그의 제조방법
KR100574367B1 (ko) 표시 소자용 박막 트랜지스터 기판 및 그 제조 방법
JPH10142632A (ja) アクティブマトリクス型液晶表示装置
KR20070015697A (ko) 액정 표시 패널과 이의 제조방법
KR20060009749A (ko) 표시장치
KR101647130B1 (ko) 액정표시장치용 어레이 기판 및 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160329

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180403

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190401

Year of fee payment: 8