KR101374088B1 - 어레이 기판 및 이를 갖는 표시패널 - Google Patents

어레이 기판 및 이를 갖는 표시패널 Download PDF

Info

Publication number
KR101374088B1
KR101374088B1 KR1020070022916A KR20070022916A KR101374088B1 KR 101374088 B1 KR101374088 B1 KR 101374088B1 KR 1020070022916 A KR1020070022916 A KR 1020070022916A KR 20070022916 A KR20070022916 A KR 20070022916A KR 101374088 B1 KR101374088 B1 KR 101374088B1
Authority
KR
South Korea
Prior art keywords
boundary
area
electrode
gate
array substrate
Prior art date
Application number
KR1020070022916A
Other languages
English (en)
Other versions
KR20080082273A (ko
Inventor
정영배
김동환
김진탁
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020070022916A priority Critical patent/KR101374088B1/ko
Priority to US11/956,494 priority patent/US7973898B2/en
Priority to JP2008057772A priority patent/JP5410024B2/ja
Priority to CN2008100831300A priority patent/CN101261413B/zh
Publication of KR20080082273A publication Critical patent/KR20080082273A/ko
Application granted granted Critical
Publication of KR101374088B1 publication Critical patent/KR101374088B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133512Light shielding layers, e.g. black matrix
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

외곽에 형성된 차광영역을 최소화하기 위한 어레이 기판 및 이를 갖는 표시패널이 개시된다. 어레이 기판은 베이스 기판, 게이트 배선들, 데이터 배선들, 화소부들 및 게이트 구동부를 포함한다. 베이스 기판은 표시영역, 표시영역의 외곽을 감싸는 경계영역 및 경계영역의 외곽을 감싸는 차광영역으로 구분된다. 게이트 배선들은 베이스 기판 상에 제1 방향으로 형성되고, 데이터 배선들은 베이스 기판 상에 제1 방향과 교차되는 제2 방향으로 형성된다. 화소부들은 표시영역에 형성되어 게이트 및 데이터 배선들과 전기적으로 연결된다. 게이트 구동부는 경계영역과 중첩되도록 형성되어, 게이트 배선들과 전기적으로 연결된다. 이와 같이, 게이트 구동부가 경계영역과 중첩되도록 형성됨에 따라, 차광영역의 폭이 보다 감소될 수 있다.
경계영역, 게이트 구동부, 경계전극

Description

어레이 기판 및 이를 갖는 표시패널{ARRAY SUBSTRATE AND DISPLAY PANEL HAVING THE SAME}
도 1은 본 발명의 일 실시예에 따른 표시패널을 개념적으로 도시한 사시도이다.
도 2는 도 1의 표시패널 중 어레이 기판을 개념적으로 도시한 평면도이다.
도 3은 도 2의 A부분을 확대해서 도시한 평면도이다.
도 4는 도 3의 I-I'선을 따라 절단한 단면도이다.
도 5는 도 2의 B부분을 확대해서 도시한 평면도이다.
도 6은 도 5의 Ⅱ-Ⅱ'선을 따라 절단한 단면도이다.
도 7은 도 3과 다른 실시예를 나타낸 평면도이다.
도 8은 도 7의 Ⅲ-Ⅲ'선을 따라 절단한 단면도이다.
도 9는 도 3과 또 다른 실시예를 나타낸 평면도이다.
도 10은 도 9의 Ⅳ-Ⅳ'선을 따라 절단한 단면도이다.
도 11은 도 4와 다른 실시예를 나타낸 단면도이다.
도 12는 도 11과 또 다른 실시예를 나타낸 단면도이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 어레이 기판 110 : 제1 베이스 기판
120 : 보호막 130 : 화소전극
140 : 경계전극 SL : 공통전압 배선
GD1 : 제1 게이트 구동회로 GD2 : 제2 게이트 구동회로
200 : 대향기판 210 : 제2 베이스 기판
220 : 외곽 차광막 230 : 컬러필터
240 : 평탄화막 250 : 공통전극
260 : 경계 차광막 300 : 액정층
350 : 실라인
본 발명은 어레이 기판 및 이를 갖는 표시패널에 관한 것으로, 보다 상세하게는 외곽에 형성된 차광영역을 최소화하기 위한 어레이 기판 및 이를 갖는 표시패널에 관한 것이다.
일반적으로 액정 표시장치는 두께가 얇고 무게가 가벼우며 전력소모가 낮은 장점이 있어, 모니터, 노트북, 휴대폰 등에 주로 사용된다. 상기 액정 표시장치는 액정의 광투과율을 이용하여 영상을 표시하는 액정 표시패널 및 상기 액정 표시패널의 하부에 배치되어 상기 액정 표시패널로 광을 제공하는 백라이트 어셈블리를 포함한다.
상기 액정 표시패널은 복수의 화소부들을 갖는 어레이 기판, 상기 어레이 기 판과 대향하며 공통전극을 갖는 대향기판, 상기 어레이 기판과 상기 대향기판 사이에 개재된 액정층 및 상기 어레이 기판과 상기 대향기판 사이에 개재되어 상기 액정층을 밀봉하는 실라인을 포함한다.
일반적으로, 상기 어레이 기판은 상기 화소전극들이 형성되는 표시영역, 상기 표시영역의 외곽을 감싸는 경계영역 및 상기 경계영역의 외곽을 감싸는 차광영역으로 구분될 수 있다. 이때, 상기 경계영역에는 블랙 또는 화이트 영상을 구현하기 위해 경계전극이 형성되고, 상기 차광영역에는 상기 화소부를 제어하는 게이트 구동부가 형성된다.
한편, 상기 대향기판에는 상기 어레이 기판의 상기 차광영역과 대응되게 외곽 차광막이 형성된다. 또한, 상기 실라인도 상기 어레이 기판의 상기 차광영역과 대응되는 위치에 형성된다.
이와 같이, 상기 게이트 구동부 및 상기 실라인이 상기 어레이 기판의 상기 차광영역 내에 형성됨에 따라, 상기 차광영영의 폭, 즉 상기 외곽 차광막의 폭이 증가될 수 밖에 없고, 그로 인해 상기 액정 표시패널의 사이즈가 증가되는 문제점이 발생된다.
따라서, 본 발명의 기술적 과제는 이러한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 게이트 구동부의 형성위치를 변경하여 차광영역을 최소화시킨 어레이 기판을 제공하는 것이다.
본 발명의 다른 목적은 상기한 어레이 기판을 구비하는 표시패널을 제공하는 것이다.
상기한 본 발명의 목적을 달성하기 위한 일 실시예에 따른 어레이 기판은 베이스 기판, 게이트 배선들, 데이터 배선들, 화소부들 및 게이트 구동부를 포함한다.
상기 베이스 기판은 표시영역, 상기 표시영역의 외곽을 감싸는 경계영역 및 상기 경계영역의 외곽을 감싸는 차광영역으로 구분된다. 상기 게이트 배선들은 상기 베이스 기판 상에 제1 방향으로 형성된다. 상기 데이터 배선들은 상기 베이스 기판 상에 상기 제1 방향과 교차되는 제2 방향으로 형성된다. 상기 화소부들은 상기 표시영역에 형성되어 상기 게이트 및 데이터 배선들과 전기적으로 연결된다. 상기 게이트 구동부는 상기 경계영역과 적어도 일부가 중첩되도록 형성되어, 상기 게이트 배선들과 전기적으로 연결된다.
이때, 상기 게이트 구동부는 상기 경계영역 및 상기 차광영역에 걸쳐서 형성되는 것이 바람직하고, 상기 어레이 기판은 상기 경계영역과 대응되도록 상기 게이트 구동부의 상부로 이격되어 형성된 경계전극을 더 포함하는 것이 바람직하다.
상기 화소부들은 상기 게이트 및 데이터 배선들과 전기적으로 연결된 박막 트랜지스터들과, 상기 게이트 및 데이터 배선들에 의해 정의된 화소 단위영역들 내에 형성되어, 상기 박막 트랜지스터들과 전기적으로 연결된 화소전극들을 포함할 수 있다.
여기서, 상기 어레이 기판은 상기 게이트 배선들, 상기 데이터 배선들, 상기 박막 트랜지스터들 및 상기 게이트 구동부를 덮어 보호하는 보호막을 더 포함하고, 상기 화소전극 및 상기 경계전극은 상기 보호막 상에 형성된다.
한편, 상기 어레이 기판은 상기 보호막에 의해 덮여지도록 형성되고, 상기 보호막에 형성된 경계 콘택홀을 통해 상기 경계전극과 전기적으로 연결되는 공통전압 배선을 더 포함하는 것이 바람직하다.
상기 경계영역은 상기 제1 방향으로의 일측에 형성된 좌측 경계영역, 상기 제1 방향으로의 타측에 형성된 우측 경계영역, 상기 제2 방향으로의 일측에 형성된 상측 경계영역, 및 상기 제2 방향으로의 타측에 형성된 하측 경계영역을 포함할 수 있다.
여기서, 상기 경계 콘택홀은 상기 상측 및 하측 경계영역 중 적어도 하나의 영역 내에 형성되거나, 상기 좌측 및 우측 경계영역 중 적어도 하나의 영역 내에 상기 게이트 구동부로부터 이격되어 형성될 수 있다.
상기 경계전극은 상기 경계영역 전체에 걸쳐 일체화된 형상으로 형성된 것이 바람직하다.
상기한 본 발명의 다른 목적을 달성하기 위한 일 실시예에 따른 표시패널은 어레이 기판, 상기 어레이 기판과 대향하는 대향기판 및 상기 어레이 기판과 상기 대향기판 사이에 개재된 액정층을 포함한다.
상기 어레이 기판은 표시영역, 상기 표시영역의 외곽을 감싸는 경계영역 및 상기 경계영역의 외곽을 감싸는 차광영역으로 구분되는 베이스 기판과, 상기 베이스 기판 상에 제1 방향으로 형성된 게이트 배선들과, 상기 베이스 기판 상에 상기 제1 방향과 교차되는 제2 방향으로 형성된 데이터 배선들과, 상기 표시영역에 형성되어 상기 게이트 및 데이터 배선들과 전기적으로 연결된 화소부들과, 상기 경계영역과 중첩되도록 형성되어, 상기 게이트 배선들과 전기적으로 연결된 게이트 구동부를 포함한다.
여기서, 상기 어레이 기판은 상기 게이트 배선들, 상기 데이터 배선들, 상기 박막 트랜지스터들 및 상기 게이트 구동부를 덮어 보호하는 보호막과, 상기 경계영역과 대응되도록 상기 보호막 상에 형성된 경계전극을 더 포함할 수 있다.
한편, 상기 대향기판은 상기 차광영역에 대응되는 위치에 형성된 외곽 차광막을 포함하고, 선택적으로 상기 경계영역의 일부를 커버하는 경계 차광막을 더 포함할 수 있다.
상기 경계전극은 상기 경계영역 전체에 걸쳐 일체화된 형상으로 형성된 것이 바람직하다. 상기 경계전극은 투명전극을 포함하거나 반사전극을 포함하거나 투명전극 및 반사전극을 모두 포함할 수 있다.
이러한 본 발명에 따르면, 게이트 구동부를 경계영역에 중첩되도록 경계전극 및 베이스 기판 사이에 형성함에 따라, 차광영역의 폭을 최소화시킬 수 있다.
이하, 도면들을 참조하여 본 발명의 바람직한 실시예들을 보다 상세하게 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시패널을 개념적으로 도시한 사시도이다.
도 1을 참조하면, 본 실시예에 의한 표시패널은 어레이 기판(100), 대향기 판(200) 및 액정층(300)을 포함한다.
상기 어레이 기판(100)은 매트릭스 형태로 배치되어 단위영상을 표시하기 위한 화소부들을 포함한다.
상기 대향기판(200)은 상기 어레이 기판(100)과 대향되게 배치되며, 전면에 형성된 공통전극을 포함한다.
상기 액정층(300)은 상기 어레이 기판(100) 및 상기 대향기판(200) 사이에 개재되고, 상기 두 기판 사이에 형성되는 전기장에 의해 배열이 변경되어 광투과율이 변경된다.
도 2는 도 1의 표시패널 중 어레이 기판을 개념적으로 도시한 평면도이다.
도 2를 참조하면, 상기 어레이 기판(100)은 화소부들(미도시), 게이트 배선들(미도시), 데이터 배선들(미도시) 및 게이트 구동부를 포함한다.
상기 게이트 배선들은 제1 방향으로 형성된다. 상기 데이터 배선들은 상기 제1 방향과 교차되는 제2 방향으로 형성된다. 상기 제2 방향은 상기 제1 방향과 수직한 것이 바람직하다.
상기 화소부들은 상기 게이트 배선들 및 상기 데이터 배선들과 전기적으로 연결된다. 상기 게이트 구동부는 상기 게이트 배선들과 전기적으로 연결된다.
상기 어레이 기판(100)은 표시영역(AR1), 경계영역(AR2), 및 차광영역(AR3)으로 구분된다. 이때, 상기 표시영역(AR1)은 평면적으로 보았을 때, 직사각형 형상을 갖는 것이 바람직하다. 상기 경계영역(AR2)은 상기 표시영역(AR1)의 외곽을 감싸는 형상을 갖고, 상기 차광영역(AR3)은 상기 경계영역(AR2)의 외곽을 감싸는 형 상을 갖는다.
여기서, 상기 경계영역(AR2)은 상기 표시영역(AR1)의 좌측에 형성된 좌측 경계영역, 상기 표시영역(AR1)의 우측에 형성된 우측 경계영역, 상기 표시영역(AR1)의 상측에 형성된 상측 경계영역, 및 상기 표시영역(AR1)의 하측에 형성된 하측 경계영역을 포함한다.
한편, 상기 화소부들은 상기 표시영역(AR1) 내에 매트릭스 형태로 형성된다. 상기 게이트 구동부는 상기 경계영역(AR2)과 중첩되도록 형성된다. 즉, 상기 게이트 구동부는 도 2에서와 같이 상기 경계영역(AR2) 및 상기 차광영역(AR3)에 걸쳐서 형성될 수 있고, 이와 다르게 상기 경계영역(AR2) 내에만 형성될 수도 있다.
상기 게이트 구동부는 상기 상기 게이트 배선들의 일측에 형성되어 상기 게이트 배선들의 일단과 전기적으로 연결된 제1 게이트 구동회로(GD1) 및 상기 게이트 배선들의 타측에 형성되어 상기 게이트 배선들의 타단과 전기적으로 연결된 제2 게이트 구동회로(GD2)를 포함하는 것이 바람직하다.
구체적으로 설명하면, 상기 제1 게이트 구동회로(GD1)는 상기 경계영역(AR2) 중 상기 좌측 경계영역과 중첩되도록 형성되고, 상기 제2 게이트 구동회로(GD2)는 상기 경계영역(AR2) 중 상기 우측 경계영역과 중첩되도록 형성된다.
한편, 상기 제2 게이트 구동회로(GD2)는 상기 제1 게이트 구동회로(GD1)와 거의 동일하므로, 상기 제1 게이트 구동회로(GD1)에 대해서만 설명하고 상기 제2 게이트 구동회로(GD2)에 대해서는 생략하기로 한다.
도 3은 도 2의 A부분을 확대해서 도시한 평면도이고, 도 4는 도 3의 I-I'선 을 따라 절단한 단면도이다.
도 2, 도 3 및 도 4를 참조하면, 상기 어레이 기판(100)은 제1 베이스 기판(110), 게이트 배선들(미도시), 게이트 절연막(미도시), 데이터 배선들(미도시), 제1 게이트 구동회로(GD1), 보호막(120), 화소부들 및 경계전극(140)을 포함한다.
상기 제1 베이스 기판(110)은 플레이트 형상을 갖고, 일례로 투명한 유리, 석영 또는 합성수지로 이루어진다.
상기 게이트 배선들은 상기 제1 베이스 기판(110) 상에 형성된다. 상기 게이트 절연막은 상기 게이트 배선들을 덮도록 상기 제1 베이스 기판(110) 상에 형성된다. 상기 데이터 배선들은 상기 게이트 절연막 상에 형성된다.
상기 제1 게이트 구동회로(GD1)는 상기 경계영역(AR2)과 중첩되도록 상기 제1 베이스 기판(110) 또는 상기 게이트 절연막 상에 형성된다.
상기 보호막(120)은 상기 게이트 배선들, 상기 데이터 배선들 및 상기 제1 게이트 구동회로(GD1)를 덮도록 상기 게이트 절연막 상에 형성된다. 상기 보호막(120)은 유기 절연막인 것이 바람직하다.
상기 화소부들은 박막 트랜지스터들(미도시) 및 화소전극(130)들을 포함한다. 상기 박막 트랜지스터들은 상기 게이트 배선들 및 상기 데이터 배선들과 전기적으로 연결되고, 상기 보호막(120)에 의해 덮여진다. 상기 화소전극(130)들은 상기 보호막(120) 상에 형성된다. 이때, 상기 화소전극(130)들은 상기 게이트 배선들 및 상기 데이터 배선들에 의해 정의되는 화소 단위영역(PU)들 내에 서로 이격되어 형성되는 것이 바람직하다.
상기 경계전극(140)은 상기 경계영역(AR2)과 대응되게 상기 보호막(120) 상에 형성된다. 상기 경계전극(140)은 상기 화소전극(130)들과 동일하게 투명한 도전성 물질로 이루어지는 것이 바람직하다.
한편, 상기 경계영역(AR2)은 복수의 경계 단위영역(BU)들로 구분될 수 있다. 상기 각 경계 단위영역(BU)은 상기 각 화소 단위영역(PU)과 동일한 크기를 갖는 것이 바람직하다. 이때, 상기 화소 단위영역(PU)들 및 상기 경계 단위영역(BU)은 일례로, 상기 제2 방향의 길이보다 상기 제1 방향의 길이가 더 긴 직사각형 형상을 갖는다.
상기 경계전극(140)은 상기 경계영역(AR2) 전체에 걸쳐 일체화된 형상을 갖는 것이 바람직하다. 즉, 상기 경계전극(140)은 상기 경계 단위영역(BU)들 모두에 걸쳐 일체화된 형상을 갖는 것이 바람직하다.
그 결과, 상기 제1 게이트 구동회로(GD1)는 상기 경계전극(140)과 중첩되도록 상기 경계전극(140)의 하부에 형성된다.
도 5는 도 2의 B부분을 확대해서 도시한 평면도이고, 도 6은 도 5의 Ⅱ-Ⅱ'선을 따라 절단한 단면도이다.
도 2, 도 5 및 도 6을 참조하면, 상기 어레이 기판(100)은 공통전압 배선(SL)을 더 포함한다.
상기 공통전압 배선(SL)은 상기 경계영역(AR2) 중 상기 상측 및 하측 경계영역 중 적어도 하나의 영역 내에 형성된다. 또한, 도면에는 도시되지 않았지만, 상기 공통전압 배선(SL)은 상기 화소전극(130)과 중첩되도록 상기 표시영역(AR1)에도 형성될 수 있다.
상기 공통전압 배선(SL)은 상기 게이트 배선들과 동일한 층에 형성되는 것이 바람직하고, 외부로부터 공통전압을 인가받는다.
상기 보호막(120)에는 상기 경계전극(140)을 상기 공통전압 배선(SL)과 전기적으로 연결시키기 위한 경계 콘택홀(122)이 형성된다. 상기 경계 콘택홀(122)은 상기 공통전압 배선(SL)과 대응되도록 상기 경계영역(AR2) 중 상기 상측 및 하측 경계영역 중 적어도 하나의 영역 내에 형성된다. 상기 경계 콘택홀(122)은 도면과 같이 상기 제1 방향을 따라 복수개로 형성될 수 있지만, 일체화된 한 개로 형성될 수도 있다.
한편, 도 1, 도 4 및 도 6을 참조하면, 상기 대향기판(200)은 제2 베이스 기판(210), 외곽 차광막(220), 컬러필터(230)들, 평탄화막(240) 및 공통전극(250)을 포함한다.
상기 제2 베이스 기판(210)은 플레이트 형상을 갖고, 일례로 투명한 유리, 석영 또는 합성수지로 이루어진다. 상기 제2 베이스 기판(210)은 상기 제1 베이스 기판(110)에 대향하여 배치된다.
상기 외곽 차광막(220)은 상기 어레이 기판(100)의 상기 차광영역(AR3)에 대응하여 상기 제2 베이스 기판(210) 상에 형성된다.
상기 컬러필터(230)들은 상기 어레이 기판(100)의 상기 표시영역(AR1)에 대응하여 상기 제2 베이스 기판(210) 상에 형성된다. 구체적으로, 상기 컬러필터(230)들은 상기 화소전극(130)들과 일대일로 대응되는 위치에 형성된다.
상기 평탄화막(240)은 상기 외곽 차광막(220) 및 상기 컬러필터(230)들을 덮도록 상기 제2 베이스 기판(210) 상에 형성된다.
상기 공통전극(250)은 투명한 도전성 물질로 이루어지며, 바람직하게 상기 평탄화막(240)의 전 영역 상에 형성된다. 상기 공통전극(250)은 상기 공통전압 배선과 동일하게 외부로부터 상기 공통전압을 인가 받는다.
따라서, 상기 경계영역(AR2)에 대응되는 상기 공통전극(250) 및 상기 경계전극(140) 사이에는 전기장이 형성되지 않는다. 그로 인해, 상기 표시패널(100)이 노말리 블랙모드(normally black mode)로 동작될 경우, 상기 표시패널(100)은 상기 경계영역으로 블랙영상을 표시하고, 상기 표시패널(100)이 노말리 화이트모드(normally white mode)로 동작될 경우, 상기 표시패널(100)은 상기 경계영역(AR2)으로 화이트영상을 표시한다.
한편, 상기 어레이 기판(100) 및 상기 대향기판(200) 사이에는 상기 액정층(300)을 밀봉하기 위한 실라인(350)이 형성된다. 구체적으로, 상기 실라인(350)은 상기 차광영역(AR3) 내에 배치되어, 상기 어레이 기판(100) 및 상기 대향기판(200)를 서로 결합시킨다.
도 7은 도 3과 다른 실시예를 나타낸 평면도이고, 도 8은 도 7의 Ⅲ-Ⅲ'선을 따라 절단한 단면도이다.
여기서, 도 7 및 도 8은 상기 공통전압 배선(SL) 및 상기 경계 콘택홀(122)을 제외하면, 도 3 및 도 4와 동일하다. 따라서, 도 7 및 도 8을 참조하여 상기 공통전압 배선(SL) 및 상기 경계 콘택홀(122)만을 설명하겠다.
상기 공통전압 배선(SL)은 상기 경계영역(AR2) 중 상기 좌측 및 우측 경계영역 중 적어도 하나의 영역 내에 형성되고, 상기 게이트 구동부로부터 이격되어 형성된다. 예를 들어, 상기 공통전압 배선(SL)은 상기 제1 게이트 구동회로(GD1)로부터 좌측으로 이격되어 상기 제1 베이스 기판(110) 상에 형성된다.
한편, 도면에는 도시되지 않았지만, 상기 공통전압 배선(SL)은 상기 화소전극(130)과 중첩되도록 상기 표시영역(AR1)에도 형성될 수 있다. 상기 공통전압 배선(SL)은 상기 게이트 배선들과 동일한 층에 형성되는 것이 바람직하고, 외부로부터 공통전압을 인가받는다.
상기 보호막(120)에는 상기 경계전극(140)을 상기 공통전압 배선(SL)과 전기적으로 연결시키기 위한 경계 콘택홀(122)이 형성된다.
상기 경계 콘택홀(122)은 상기 공통전압 배선(SL)과 대응되도록 상기 경계영역(AR2) 중 상기 좌측 및 우측 경계영역 중 적어도 하나의 영역 내에 형성된다. 상기 경계 콘택홀(122)은 도면과 같이 상기 제2 방향을 따라 복수개로 형성될 수 있지만, 일체화된 한 개로 형성될 수도 있다.
도 9는 도 3과 또 다른 실시예를 나타낸 평면도이고, 도 10은 도 9의 Ⅳ-Ⅳ'선을 따라 절단한 단면도이다.
여기서, 도 9 및 도 10은 상기 화소전극(130)들 및 상기 경계전극(140)을 제외하면, 도 3 및 도 4와 동일하다. 따라서, 도 7 및 도 8을 참조하여 상기 화소전극(130)들 및 상기 경계전극(140)만을 설명하겠다.
상기 화소전극(130)들은 상기 보호막(120) 상에 형성된다. 이때, 상기 화소 전극(130)들은 상기 게이트 배선들 및 상기 데이터 배선들에 의해 정의되는 화소 단위영역(PU)들 내에 서로 이격되어 형성되는 것이 바람직하다.
상기 화소전극(130)들 각각은 화소 투명전극(132) 및 화소 반사전극(134)을 포함한다. 상기 화소 투명전극(132)은 상기 보호막(120) 상에 상기 각 화소 단위영역(PU)과 대응되도록 형성된다. 상기 화소 반사전극(134)은 상기 화소 투명전극(132) 상에 상기 각 화소 단위영역(PU)의 일부와 대응되도록 형성된다.
그 결과, 상기 표시패널은 외부광 및 내부광을 이용하여 상기 표시영역(AR1)을 통해 영상을 표시할 수 있다.
상기 경계전극(140)은 상기 경계영역(AR2)과 대응되게 상기 보호막(120) 상에 형성된다. 이때, 상기 경계영역(AR2)은 복수의 경계 단위영역(BU)들로 구분될 수 있다. 상기 각 경계 단위영역(BU)은 상기 각 화소 단위영역(PU)과 동일한 크기를 갖는 것이 바람직하다.
상기 경계전극(140)은 경계 투명전극(142) 및 경계 반사전극(144)을 포함한다. 상기 경계 투명전극(142)은 상기 보호막(120) 상에 상기 경계영역(AR2) 전체에 걸쳐 일체화된 형상으로 형성된다. 즉, 상기 경계 투명전극(142)은 상기 경계 단위영역(BU)들 모두에 걸쳐 일체화된 형상으로 형성된다.
상기 경계 반사전극(144)은 상기 경계 투명전극(142) 상에 상기 각 경계 단위영역(BU)의 일부와 대응되도록 복수개가 형성된다. 이와 다르게, 상기 경계 반사전극(144)은 상기 각 경계 단위영역(BU)의 일부를 커버하도록 일체화된 형상으로 형성될 수 있다.
그 결과, 상기 표시패널은 외부광 및 내부광을 이용하여 상기 경계영역(AR2)을 통해 화이트 영상 또는 블랙 영상을 표시할 수 있다.
도 11은 도 4와 다른 실시예를 나타낸 단면도이다.
여기서, 도 11은 상기 대향기판이 경계 차광막(260)을 더 포함한다는 것만 제외하면, 도 4와 동일하다. 따라서, 도 1, 도 3 및 도 11을 참조하여 상기 경계 차광막(260)만을 설명하겠다.
상기 경계 차광막(260)은 상기 제2 베이스 기판(260) 상에 형성되어 상기 평탄화막(240)에 의해 덮여진다.
구체적으로, 상기 경계 차광막(260)은 상기 각 경계 단위영역(BU)의 일부를 커버하도록 상기 제2 베이스 기판(260) 상에 형성된다. 상기 경계 차광막(260)은 상기 각 경계 단위영역(BU)의 일부와 대응되도록 복수개로 형성될 수 있고, 이와 다르게 상기 각 경계 단위영역(BU)의 일부를 커버하도록 일체화된 형상으로 형성될 수 있다.
상기 경계 차광막(260)은 상기 경계영역(AR2)을 통해 화이트 영상을 구현할 경우, 상기 화이트 영상의 휘도를 조절할 수 있다. 즉, 상기 경계 차광막(260)이 상기 각 경계 단위영역(BU)을 커버하는 영역이 증가할 경우, 상기 화이트 영상의 휘도는 감소하고, 반면 상기 경계 차광막(260)이 상기 각 경계 단위영역(BU)을 커버하는 영역이 감소할 경우, 상기 화이트 영상의 휘도는 증가한다.
도 12는 도 11과 또 다른 실시예를 나타낸 단면도이다.
여기서, 도 12는 화소전극(130)들 및 경계전극(140)을 제외하면, 도 11과 동 일하다. 따라서, 도 3 및 도 12를 참조하여 상기 화소전극(130)들 및 상기 경계전극(140)만을 설명하겠다.
상기 화소전극(130)들은 상기 보호막(120) 상에 형성된다. 이때, 상기 화소전극(130)들은 상기 게이트 배선들 및 상기 데이터 배선들에 의해 정의되는 화소 단위영역(PU)들 내에 서로 이격되어 형성되는 것이 바람직하다.
상기 화소전극(130)들 각각은 화소 투명전극(132) 및 화소 반사전극(134)을 포함한다. 상기 화소 투명전극(132)은 상기 보호막(120) 상에 상기 각 화소 단위영역(PU)과 대응되도록 형성된다. 상기 화소 반사전극(134)은 상기 화소 투명전극(132) 상에 상기 각 화소 단위영역(PU)의 일부와 대응되도록 형성된다.
그 결과, 상기 표시패널은 외부광 및 내부광을 이용하여 상기 표시영역(AR1)을 통해 영상을 표시할 수 있다.
상기 경계전극(140)은 상기 경계영역(AR2)과 대응되게 상기 보호막(120) 상에 형성된다. 이때, 상기 경계영역(AR2)은 복수의 경계 단위영역(BU)들로 구분될 수 있다. 상기 각 경계 단위영역(BU)은 상기 각 화소 단위영역(PU)과 동일한 크기를 갖는 것이 바람직하다.
상기 경계전극(140)은 경계 투명전극(142) 및 경계 반사전극(144)을 포함한다. 상기 경계 투명전극(142)은 상기 보호막(120) 상에 상기 경계영역(AR2) 전체에 걸쳐 일체화된 형상으로 형성된다. 또한, 상기 경계 반사전극(144)도 상기 경계 투명전극(142) 상에 상기 경계영역(AR2) 전체에 걸쳐 일체화된 형상으로 형성된다.
즉, 상기 경계 투명전극(142) 및 상기 경계 투명전극(142)은 상기 경계 단위 영역(BU)들 모두에 걸쳐 일체화된 형상으로 형성된다. 그 결과, 상기 표시패널은 외부광을 이용하여 상기 경계영역(AR2)을 통해 화이트 영상 또는 블랙 영상을 표시할 수 있다. 여기서, 상기 표시패널이 상기 경계영역(AR2)을 통해 화이트 영상을 구현할 경우, 상기 경계 차광막(260)은 상기 화이트 영상의 휘도를 조절할 수 있다.
한편, 위에서는 상기 경계전극(140)이 상기 경계 투명전극(142) 및 상기 경계 반사전극(144) 모두를 포함하는 것으로 설명하였으나, 이와 다르게 상기 경계전극(140)이 상기 경계 반사전극(144)만을 포함할 수도 있다. 즉, 상기 경계 투명전극(142)은 생략되고, 상기 경계 투명전극(142)이 상기 보호막(120) 상에 직접 형성될 수 있다.
이와 같이 본 실시예들에 따르면, 상기 게이트 구동부가 상기 경계영역(AR2)에 중첩되도록 상기 경계전극(140) 및 상기 제1 베이스 기판(110) 사이에 형성된다. 그 결과, 상기 게이트 구동부를 커버하기 위해 상기 외곽 차광막(220)의 폭이 증가하는 것을 방지함으로써, 상기 차광영역(AR3)의 폭을 최소화시킬 수 있다.
이와 같은 본 발명에 의하면, 게이트 구동부가 경계영역에 중첩되도록 경계전극 및 제1 베이스 기판 사이에 형성됨에 따라, 게이트 구동부를 커버하기 위해 외곽 차광막의 폭이 증가하는 것을 방지할 수 있고, 그 결과 표시패널의 차광영역의 폭을 최소화시킬 수 있다.
앞서 설명한 본 발명의 상세한 설명에서는 본 발명의 바람직한 실시예를 참 조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (22)

  1. 표시영역, 상기 표시영역의 외곽을 감싸는 경계영역 및 상기 경계영역의 외곽을 감싸는 차광영역으로 구분되는 베이스 기판;
    상기 베이스 기판 상에 제1 방향으로 형성된 게이트 배선들;
    상기 베이스 기판 상에 상기 제1 방향과 교차되는 제2 방향으로 형성된 데이터 배선들;
    상기 표시영역에 형성되어 상기 게이트 및 데이터 배선들과 전기적으로 연결된 화소부들;
    상기 경계영역과 적어도 일부가 중첩되도록 형성되어, 상기 게이트 배선들과 전기적으로 연결된 게이트 구동부; 및
    상기 경계영역과 대응되도록 상기 게이트 구동부의 상부로 이격되어 형성된 경계전극을 포함하는 어레이 기판.
  2. 제1항에 있어서, 상기 게이트 구동부는 상기 경계영역 및 상기 차광영역에 걸쳐서 형성된 것을 특징으로 하는 어레이 기판.
  3. 삭제
  4. 제1항에 있어서, 상기 화소부들은
    상기 게이트 및 데이터 배선들과 전기적으로 연결된 박막 트랜지스터들; 및
    상기 게이트 및 데이터 배선들에 의해 정의된 화소 단위영역들 내에 형성되어, 상기 박막 트랜지스터들과 전기적으로 연결된 화소전극들을 포함하는 것을 특징으로 하는 어레이 기판.
  5. 제4항에 있어서, 상기 게이트 배선들, 상기 데이터 배선들, 상기 박막 트랜지스터들 및 상기 게이트 구동부를 덮어 보호하는 보호막을 더 포함하고,
    상기 화소전극 및 상기 경계전극은 상기 보호막 상에 형성된 것을 특징으로 하는 어레이 기판.
  6. 제5항에 있어서, 상기 보호막에 의해 덮여지도록 형성되고, 상기 보호막에 형성된 경계 콘택홀을 통해 상기 경계전극과 전기적으로 연결되는 공통전압 배선을 더 포함하는 것을 특징으로 하는 어레이 기판.
  7. 제6항에 있어서, 상기 경계영역은
    상기 표시영역의 좌측에 형성된 좌측 경계영역;
    상기 표시영역의 우측에 형성된 우측 경계영역;
    상기 표시영역의 상측에 형성된 상측 경계영역; 및
    상기 표시영역의 하측에 형성된 하측 경계영역을 포함하는 것을 특징으로 하는 어레이 기판.
  8. 제7항에 있어서, 상기 경계 콘택홀은 상기 상측 및 하측 경계영역 중 적어도 하나의 영역 내에 형성된 것을 특징으로 하는 어레이 기판.
  9. 제7항에 있어서, 상기 경계 콘택홀은 상기 좌측 및 우측 경계영역 중 적어도 하나의 영역 내에 상기 게이트 구동부로부터 이격되어 형성된 것을 특징으로 하는 어레이 기판.
  10. 제1항에 있어서, 상기 경계전극은 상기 경계영역 전체에 걸쳐 일체화된 형상으로 형성된 것을 특징으로 하는 어레이 기판.
  11. 제1항에 있어서, 상기 게이트 구동부는
    상기 게이트 배선들의 일단과 전기적으로 연결된 제1 게이트 구동회로; 및
    상기 게이트 배선들의 타단과 전기적으로 연결된 제2 게이트 구동회로를 포함하는 것을 특징으로 하는 어레이 기판.
  12. 어레이 기판, 상기 어레이 기판과 대향하는 대향기판 및 상기 어레이 기판과 상기 대향기판 사이에 개재된 액정층을 포함하는 표시패널에 있어서,
    상기 어레이 기판은
    표시영역, 상기 표시영역의 외곽을 감싸는 경계영역 및 상기 경계영역의 외곽을 감싸는 차광영역으로 구분되는 베이스 기판;
    상기 베이스 기판 상에 제1 방향으로 형성된 게이트 배선들;
    상기 베이스 기판 상에 상기 제1 방향과 교차되는 제2 방향으로 형성된 데이터 배선들;
    상기 표시영역에 형성되어 상기 게이트 및 데이터 배선들과 전기적으로 연결된 화소부들;
    상기 경계영역과 적어도 일부가 중첩되도록 형성되어, 상기 게이트 배선들과 전기적으로 연결된 게이트 구동부; 및
    상기 경계영역과 대응되도록 상기 게이트 구동부의 상부로 이격되어 형성된 경계전극을 포함하는 것을 특징으로 하는 표시패널.
  13. 제12항에 있어서, 상기 게이트 구동부는 상기 경계영역 및 상기 차광영역에 걸쳐서 형성된 것을 특징으로 하는 표시패널.
  14. 제12항에 있어서, 상기 어레이 기판은
    상기 게이트 배선들, 상기 데이터 배선들 및 상기 게이트 구동부를 덮어 보호하는 보호막을 더 포함하고,
    상기 경계전극은 상기 경계영역과 대응되도록 상기 보호막 상에 형성되는 것을 특징으로 하는 표시패널.
  15. 제14항에 있어서, 상기 대향기판은 상기 차광영역에 대응되는 위치에 형성된 외곽 차광막을 포함하는 것을 특징으로 하는 표시패널.
  16. 제15항에 있어서, 상기 경계전극은 상기 경계영역 전체에 걸쳐 일체화된 형상으로 형성된 것을 특징으로 하는 표시패널.
  17. 제16항에 있어서, 상기 경계전극은 투명전극을 포함하는 것을 특징으로 하는 표시패널.
  18. 제17항에 있어서, 상기 경계영역은 복수의 경계 단위영역들로 구성되고,
    상기 경계전극은 상기 경계 단위영역들 각각의 일부와 대응되도록 상기 투명전극 상에 형성된 반사전극을 더 포함하는 것을 특징으로 하는 표시패널.
  19. 제17항에 있어서, 상기 경계영역은 복수의 경계 단위영역들로 구분되고,
    상기 대향기판은 상기 경계 단위영역들 각각의 일부와 대응되는 위치에 형성된 경계 차광막을 더 포함하는 것을 특징으로 하는 표시패널.
  20. 제16항에 있어서, 상기 경계전극은 반사전극을 포함하는 것을 특징으로 하는 표시패널.
  21. 제20항에 있어서, 상기 경계전극은 상기 보호막 및 상기 반사전극 사이에 형성된 투명전극을 더 포함하는 것을 특징으로 하는 표시패널.
  22. 제20항에 있어서, 상기 경계영역은 복수의 경계 단위영역들로 구분되고,
    상기 대향기판은 상기 경계 단위영역들 각각의 일부와 대응되는 위치에 형성된 경계 차광막을 더 포함하는 것을 특징으로 하는 표시패널.
KR1020070022916A 2007-03-08 2007-03-08 어레이 기판 및 이를 갖는 표시패널 KR101374088B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020070022916A KR101374088B1 (ko) 2007-03-08 2007-03-08 어레이 기판 및 이를 갖는 표시패널
US11/956,494 US7973898B2 (en) 2007-03-08 2007-12-14 Array substrate, display panel having the same and a method thereof
JP2008057772A JP5410024B2 (ja) 2007-03-08 2008-03-07 アレイ基板及びこれを有する表示パネル
CN2008100831300A CN101261413B (zh) 2007-03-08 2008-03-07 阵列基板及其形成方法和具有阵列基板的显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070022916A KR101374088B1 (ko) 2007-03-08 2007-03-08 어레이 기판 및 이를 갖는 표시패널

Publications (2)

Publication Number Publication Date
KR20080082273A KR20080082273A (ko) 2008-09-11
KR101374088B1 true KR101374088B1 (ko) 2014-03-14

Family

ID=39741248

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070022916A KR101374088B1 (ko) 2007-03-08 2007-03-08 어레이 기판 및 이를 갖는 표시패널

Country Status (4)

Country Link
US (1) US7973898B2 (ko)
JP (1) JP5410024B2 (ko)
KR (1) KR101374088B1 (ko)
CN (1) CN101261413B (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103718231B (zh) * 2011-08-09 2018-09-14 夏普株式会社 显示装置
KR101957998B1 (ko) 2012-06-20 2019-07-03 삼성디스플레이 주식회사 표시 패널 및 이의 제조 방법
US9947739B2 (en) 2014-09-16 2018-04-17 Boe Technology Group Co., Ltd. Display device array substrate without frame
CN104269428B (zh) * 2014-09-16 2017-10-10 京东方科技集团股份有限公司 一种阵列基板及其显示装置
CN106782380B (zh) * 2016-12-28 2020-05-26 上海中航光电子有限公司 一种显示面板及其驱动方法、显示装置
CN108986669B (zh) * 2018-09-18 2024-01-30 武汉华星光电技术有限公司 显示面板及其制造方法
CN109637418B (zh) * 2019-01-09 2022-08-30 京东方科技集团股份有限公司 一种显示面板及其驱动方法、显示装置
CN113539130B (zh) * 2021-07-19 2023-04-11 Oppo广东移动通信有限公司 显示模组和显示设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100289483B1 (ko) * 1995-10-27 2001-05-02 마찌다 가쯔히꼬 액정 표시 장치
KR20040083675A (ko) * 2003-03-24 2004-10-06 삼성전자주식회사 액정표시장치

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06148678A (ja) * 1992-11-06 1994-05-27 Seiko Epson Corp 液晶表示装置
JP2002116425A (ja) 2000-10-05 2002-04-19 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2003043511A (ja) 2001-08-01 2003-02-13 Toshiba Corp 表示装置用電極基板及び液晶表示装置
JP3992984B2 (ja) * 2002-01-04 2007-10-17 シャープ株式会社 液晶表示パネル
KR100925455B1 (ko) * 2002-08-19 2009-11-06 삼성전자주식회사 액정 표시 장치용 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치
US8125601B2 (en) * 2003-01-08 2012-02-28 Samsung Electronics Co., Ltd. Upper substrate and liquid crystal display device having the same
JP3772888B2 (ja) * 2003-05-02 2006-05-10 セイコーエプソン株式会社 電気光学装置及び電子機器
JP2005227582A (ja) * 2004-02-13 2005-08-25 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
KR101137737B1 (ko) * 2004-09-24 2012-04-25 삼성전자주식회사 표시장치 및 이의 제조방법
JP2006220786A (ja) * 2005-02-09 2006-08-24 Sharp Corp アクティブマトリクス型表示装置
JP2006267937A (ja) * 2005-03-25 2006-10-05 Victor Co Of Japan Ltd 反射型の液晶表示装置
JP4697524B2 (ja) * 2005-03-30 2011-06-08 ソニー株式会社 アクティブマトリクス型液晶表示装置
KR100692091B1 (ko) * 2005-05-11 2007-03-12 엘지전자 주식회사 탑―이미션 방식의 유기전계발광소자 및 그 제조방법
JP5042467B2 (ja) * 2005-06-09 2012-10-03 シャープ株式会社 液晶表示装置および液晶パネル

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100289483B1 (ko) * 1995-10-27 2001-05-02 마찌다 가쯔히꼬 액정 표시 장치
KR20040083675A (ko) * 2003-03-24 2004-10-06 삼성전자주식회사 액정표시장치

Also Published As

Publication number Publication date
JP2008225473A (ja) 2008-09-25
CN101261413B (zh) 2012-06-20
KR20080082273A (ko) 2008-09-11
CN101261413A (zh) 2008-09-10
JP5410024B2 (ja) 2014-02-05
US20080218653A1 (en) 2008-09-11
US7973898B2 (en) 2011-07-05

Similar Documents

Publication Publication Date Title
KR101374088B1 (ko) 어레이 기판 및 이를 갖는 표시패널
KR102576557B1 (ko) 유기 발광 표시 장치
KR100925455B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치
KR20080106635A (ko) 어레이 기판, 이를 갖는 표시패널 및 이의 제조방법
JP2008225473A5 (ko)
KR20120094790A (ko) 액정 표시 장치
CN111290182A (zh) 液晶显示面板
KR101430526B1 (ko) 표시 기판 및 이를 갖는 표시 장치
US10935855B2 (en) Liquid crystal display device
JP2008015522A (ja) 表示パネル
JP2009069806A (ja) 液晶表示パネル、液晶表示パネルを備えた電子機器、及び液晶表示パネルの製造方法
US20230273490A1 (en) Display device
KR101904979B1 (ko) 네로우 베젤 타입 액정표시장치
KR20050078762A (ko) 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
KR101989001B1 (ko) 표시 장치
KR101368391B1 (ko) 액정표시장치
KR20080003998A (ko) 액정표시장치
KR101108313B1 (ko) 표시장치
KR20080024762A (ko) 액정표시장치
US20220171250A1 (en) Display device
WO2020144998A1 (ja) 表示装置
KR20060120917A (ko) 어레이 기판 및 이를 갖는 표시패널
JP4218795B2 (ja) 液晶表示装置
KR101491163B1 (ko) 액정표시장치
KR20130065068A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee