KR20080024762A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20080024762A
KR20080024762A KR1020060089311A KR20060089311A KR20080024762A KR 20080024762 A KR20080024762 A KR 20080024762A KR 1020060089311 A KR1020060089311 A KR 1020060089311A KR 20060089311 A KR20060089311 A KR 20060089311A KR 20080024762 A KR20080024762 A KR 20080024762A
Authority
KR
South Korea
Prior art keywords
pixel electrode
gate
liquid crystal
thin film
gate line
Prior art date
Application number
KR1020060089311A
Other languages
English (en)
Inventor
배주한
박대진
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060089311A priority Critical patent/KR20080024762A/ko
Publication of KR20080024762A publication Critical patent/KR20080024762A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정표시장치에 관한 것으로서, 표시영역과 비표시영역을 가지는 절연기판과; 상기 표시영역에 마련되어 있으며, 분리패턴에 의해 상기 제1화소전극부로부터 이격된 제2화소전극부를 포함하는 화소전극과; 상기 제1화소전극부 및 상기 제2화소전극부 각각에 연결되어 있는 제1박막트랜지스터 및 제2박막트랜지스터와; 상기 제1박막트랜지스터 및 상기 제2박막트랜지스터와 각각 연결되어 있는 제1게이트선 및 제2게이트선과; 상기 제1게이트선 및 상기 제2게이트선에 소정 개수의 프레임을 주기로 교호적으로 게이트 신호를 인가하는 게이트 구동부를 포함하는 것을 특징으로 한다.
이에 의해 사용자의 요구에 따라 시야각을 조정할 수 있는 액정표시장치가 제공된다.

Description

액정표시장치{LIQUID CRYSTAL DISPLAY}
도 1은 본 발명의 제1실시예에 따른 박막트랜지스터 기판의 배치도이고,
도 2는 도 1의 Ⅱ-Ⅱ 선을 따른 액정패널의 단면을 나타낸 도면이고,
도 3은 본 발명의 제1실시예에 따른 박막트랜지스터 기판과 컬러필터 기판의 사시도이고,
도 4a 및 도 4b 는 본 발명의 제1실시예에 따른 제1화소전극부에 인가되는 데이터전압과, 제2화소전극부에 인가되는 데이터전압을 나타내는 도면이고,
도 5a 및 도 5b는 제1프레임의 형성 시 본 발명의 제1실시예에 따른 액정층과, 제2프레임이 형성 시 액정층을 나타내는 도면이고,
도 6은 본 발명의 제2실시예에 따른 화소전극과 공통전극의 배치도이다.
* 도면의 주요부분의 부호에 대한 설명 *
100 : 박막트랜지스터 기판 191 : 화소전극
192 : 제1화소전극부 193 : 제2화소전극부
194 : 분리패턴 195 : 제1절개패턴
196 : 제2절개패턴 200 : 컬러필터기판
251 : 공통전극 300 : 액정층
본 발명은, 액정표시장치에 관한 것으로서, 보다 상세하게는 사용자의 요구에 따라 시야각을 조정할 수 있는 액정표시장치에 관한 것이다.
액정표시장치는 액정패널을 포함하며, 액정패널은 박막트랜지스터와 화소전극이 형성되어 있는 박막트랜지스터 기판, 공통전극이 형성되어 있는 컬러필터 기판 및 양 기판(100, 200) 사이에 형성된 액정층으로 이루어진다. 액정패널은 비발광소자이기 때문에 박막트랜지스터 기판의 후방에서 빛을 조사하는 백라이트 유닛이 마련될 수 있으며, 액정층의 배열 상태에 따라 빛의 투과량이 조절되어 화상이 형성된다.
액정표시장치는 박형, 소형, 저소비 전력에는 유리하나, 대형화, 풀컬러(full color) 실현, 컨트라스트(contrast) 향상 및 광시야각 등에 있어서 약점이 있다.
광시야각을 구현하고 액정의 응답속도를 향상시키기 위하여 화소전극 또는/및 공통전극에 절개패턴 또는 돌기를 형성하고, 이들 절개패턴 또는 돌기로 인하여 형성되는 전계(fringe field)를 이용하여 액정분자의 기우는 방향이 서로 다른 복수의 도메인을 형성한다. 이에 의해 액정 분자들의 눕는 방향을 조절하여 광시야각을 구현할 수 있다. 뿐만 아니라 개인 정보의 보안을 위해 협시야각을 구현할 필요성이 있지만 이러한 구조에서는 협시야각 구현이 어려운 문제점이 있다.
따라서 본 발명의 목적은 사용자의 요구에 따라 시야각을 조정할 수 있는 액정표시장치를 제공하는 것이다.
상기의 목적은, 표시영역과 비표시영역을 가지는 절연기판과; 상기 표시영역에 마련되어 있으며, 분리패턴에 의해 상기 제1화소전극부로부터 이격된 제2화소전극부를 포함하는 화소전극과; 상기 제1화소전극부 및 상기 제2화소전극부 각각에 연결되어 있는 제1박막트랜지스터 및 제2박막트랜지스터와; 상기 제1박막트랜지스터 및 상기 제2박막트랜지스터와 각각 연결되어 있는 제1게이트선 및 제2게이트선과; 상기 제1게이트선 및 상기 제2게이트선에 소정 개수의 프레임을 주기로 교호적으로 게이트 신호를 인가하는 게이트 구동부를 포함하는 액정표시장치에 의해 달성될 수 있다.
상기 프레임의 개수는 하나인 것이 바람직하다.
프레임은 초당 60회 이하의 횟수로 형성되는 것이 바람직하다.
상기 게이트 구동부는 상기 제1게이트선에 연결되어 있는 제1게이트 구동부와, 상기 제2게이트선에 연결되어 있는 제2게이트 구동부를 포함할 수 있다.
상기 제1게이트 구동부와 상기 제2게이트 구동부는 상기 표시영역을 사이에 두고 이격 배치되어 있을 수 있다.
상기 분리패턴은 상기 게이트선에 나란하게 마련되어 있을 수 있다.
상기 분리패턴은 상기 게이트선의 연장방향에 따른 꺾쇠 형상으로 마련될 수 있다.
상기 제1화소전극부는 제1개구패턴을 가지며, 상기 제2화소전극부는 제2개구패턴을 가질 수 있다.
상기 제1개구패턴은 상기 분리패턴에 나란하며, 상기 제2개구패턴은 상기 분리패턴에 수직일 수 있다.
상기 절연기판에 대향되어 있는 기판과, 절개패턴을 가지며 상기 기판 상에 형성되어 있는 공통전극을 더 포함할 수 있다.
이하에서는 도1 내지 도3을 참조하여 본 발명의 제1실시예에 따른 액정표시장치를 설명하겠다. 도 1은 본 발명의 제1실시예에 따른 박막트랜지스터 기판의 배치도이고, 도2는 도1의 Ⅱ-Ⅱ 선을 따른 액정패널의 단면을 나타낸 도면이고, 도3은 본 발명의 제1실시예에 따른 박막트랜지스터 기판과 컬러필터 기판의 사시도이고,
본 발명의 실시예에 따른 액정표시패널은 박막트랜지스터 기판(100)과 이에 대면하고 있는 컬러필터 기판(200), 그리고 이들 사이에 위치하고 있으며 이방성 굴절 특성을 가지는 액정분자(310)를 가지는 액정층(300)을 포함한다. 액정표시장치는 도시하지 않았으나, 박막트랜지스터 기판(100)의 배면에 위치하는 백라이트 유닛과 구동부를 더 포함한다.
박막트랜지스터 기판(100)에 대하여 설명하면 다음과 같다.
제1절연기판(111) 위에 게이트 배선(121, 122, 123, 124, 125, 126)이 형성되어 있다. 게이트 배선(121, 122, 123, 124, 125, 126)은 금속 단일층 또는 다중층일 수 있다. 게이트 배선(121, 122, 123, 124, 125, 126)은 가로 방향으로 뻗어 있는 제1게이트선(121) 및 제2게이트선(122) 그리고 제1게이트선(121), 제2게이트선(122)에 각각 연결되어 있는 제1게이트전극(123) 및 제2게이트전극(124)그리고 각각의 게이트선(121, 122)의 단부에 마련되어 있는 제1게이트패드(125) 및 제2게이트패드(126)를 포함한다. 게이트패드(125, 126)는 화소영역(P)의 외부에 위치하고 있으며 외부 회로와의 연결을 위해 폭이 확장되어 있다. 제1게이트패드(125) 및 제2게이트패드(126) 각각에는 제1게이트 구동부(510) 및 제2게이트 구동부(520)가 연결되어 제1게이트선(121) 및 제2게이트선(122)에 게이트 신호가 인가된다. 이 때 제1게이트선(121) 및 제2게이트선(122)에 한 프레임을 주기로 게이트 신호가 교호적으로 인가된다.
제1절연기판(111)위에는 실리콘 질화물(SiNx) 등으로 이루어진 게이트 절연막(141)이 게이트 배선(121, 122, 123, 124, 125, 126)을 덮고 있다.
제1게이트전극(123) 및 제2게이트전극(124)의 게이트 절연막(141) 상부에는 비정질 실리콘 등의 반도체로 이루어진 제1반도체층(141) 및 제2반도체층(142)이 형성되어 있다.
이하에서는 제1게이트전극(123) 상에 형성되어 있는 제1반도체층(141), 제 1저항접촉층(151) 및 제 2저항접촉층(152), 데이터배선(161, 162, 163, 164, 165)을 중심으로 설명하겠으며, 제2게이트전극(124) 상에 형성되어 있는 구성은 이와 동일하다.
제1반도체층(141)의 상부에는 실리사이드 또는 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 실리콘 등의 물질로 만들어진 제1저항접촉층(151) 및 제2저항접촉층(152)이 형성되어 있다. 저항접촉층(151,152)은 제1게이트전극(123)을 중심으로 2부분으로 나누어져 있다.
저항접촉층(151,152) 및 게이트 절연막(131) 위에는 데이터 배선(161,162,163,164,165)이 형성되어 있다. 데이터 배선(161,162,163,164,165)은 게이트선(121), 게이트선(121)과 교차하여 화소영역(P)을 형성하는 데이터선(161), 데이터선(161)의 일단은 외부 회로와의 연결을 위해 폭이 확장된 데이터패드(미도시), 데이터선(161)의 분지이며 제1저항접촉층(151)의 상부까지 연장되어 있는 제1소스전극(162), 제1소스전극(162)과 분리되어 있으며 제1게이트전극(123)을 중심으로 제1소스전극(162)의 반대쪽에 형성되어 있는 제1드레인전극(163)을 포함한다. 제1박막트랜지스터 (Tr1)는 제1게이트전극(123), 제1소스전극(162), 제1드레인전극(163)을 포함하여 이루어지며, 제1드레인전극(163)은 제1화소전극부(192)에 연결되어 있다.
또한 데이터선(161)은 제3저항접촉층(153)의 상부까지 연장되어 있는 제2소스전극(164)과, 제2소스전극(164)과 분리되어 있으며 제2게이트전극(124)을 중심으로 제2소스전극(164)의 반대쪽에 형성되어 있는 제2드레인전극(165)을 포함한다. 제2박막트랜지스터(Tr2)는 제2게이트전극(124), 제2소스전극(164) 및 제2드레인전 극(165)을 포함하여 이루어지며, 제2드레인전극(165)은 제2화소전극부(192)에 연결되어 있다.
데이터 배선(161,162,163,164,165) 및 이들이 가리지 않는 반도체층(141,142)의 상부에는 보호막(171)이 형성되어 있다. 보호막(171)은 질화규소 또는 아크릴계 유기절연막 등으로 이루어진다. 보호막(171)에는 제1드레인전극(163), 제2드레인전극(165)을 드러내는 접촉구(181, 182)가 형성되어 있다.
보호막(171)의 상부에는 화소전극(191)이 형성되어 있으며, 화소전극(191)은 통상 ITO(indium tin oxide) 또는 IZO(indium zinc oxide)등의 투명한 도전물질로 이루어진다.
화소전극(191)은 제1접촉구(181)를 통해 제1박막트랜지스터(Tr1)의 제1드레인전극(163)과 연결되어 있는 제1화소전극부(191)과, 제1화소전극부(191)과 분리되어 있으며 제2접촉구(182)를 통해 제2박막트랜지스터(Tr2)의 제2드레인전극(165)과 연결되어 있는 제2화소전극부(193)을 가지는 화소전극(191)을 포함한다. 제1화소전극부(192) 및 제2화소전극부(193)은 게이트선(121,122)에 대해 나란한 분리패턴(194)에 의하여 분리되어 있다. 본 발명에 따른 분리패턴의 형상은 본 실시예에 한정되지 않으며 제1게이트선(121) 및 제2게이트선(122)의 연장 방향에 따른 꺾쇠 형상이며, 제1게이트선(121) 및 제2게이트선(122)에 대해 45도를 이룰 수 있다.
이어서 컬러필터 기판(200)에 대하여 설명하겠다.
제2절연기판(211) 위에 블랙매트릭스(221)가 형성되어 있다. 블랙매트릭스(221)는 적색, 녹색 및 청색 필터 사이를 구분하며, 박막트랜지스터기판(100)에 위치하는 박막트랜지스터(Tr)로의 직접적인 광조사를 차단하는 역할을 한다. 블랙매트릭스(221)는 통상 검은색 안료가 첨가된 감광성 유기물질로 이루어져 있다. 상기 검은색 안료로는 카본블랙이나 티타늄 옥사이드 등을 사용한다.
컬러필터층(231)은 블랙매트릭스(221)를 경계로 하여 적색, 녹색 및 청색 필터가 반복되어 형성된다. 컬러필터층(미도시)은 백라이트 유닛(도시하지 않음)으로부터 조사되어 액정층(300)을 통과한 빛에 색상을 부여하는 역할을 한다. 컬러필터층(231)은 통상 감광성 유기물질로 이루어져 있다.
컬러필터층(231)과 컬러필터층(231)이 덮고 있지 않은 블랙매트릭스(221)의 상부에는 오버코트막(241)이 형성되어 있다. 오버코트막(241)은 컬러필터층(231)을 평탄화하면서, 컬러필터층(231)을 보호하는 역할을 하며 통상 아크릴계 에폭시 재료가 많이 사용된다.
오버코트막(241)의 상부에는 공통전극(251)이 형성되어 있다. 공통전극(251)은 ITO(indium tin oxide) 또는 IZO(indium zinc oxide)등의 투명한 도전물질로 이루어진다. 공통전극(251)은 제1화소전극부(192) 및 제1화소전극부(192)의 일 영역과, 분리패턴(194) 상에 마련되어 있다. 이 때 공통전극(251)은 화소전극(191) 의 게이트선(121, 122)에 인접한 영역을 가리지 않고 있다. 공통전극(251)이 화소전극(191)의 소정영역을 가리고 있지 않으므로 이 영역상의 액정분자(310)가 제대로 구동되지 않아 화질을 저하시킬 수 있다. 따라서 블랙매트릭스(221)가 이 영역에 대응되는 위치에 마련되는 것이 바람직하다. 제1절연기판(111)의 일 영역에는 외부로부터 신호를 전달 받는 패드(미도시)가 마련되어 있으며, 공통전 극(251)은 패드와 컨택되어 공통전압을 인가받아 화소전극(191)과 함께 액정층(300)에 전압을 인가한다. 본 실시예에 있어서 공통전극은
본 발명의 다른 실시예에 따른 화소전극(191)에는 절개패턴이 마련되어 화소전극(191) 상의 액정분자(310)가 기울어지는 방향이 서로 상이한 복수의 도메인을 형성하는 그 어떠한 형태로도 형성 가능하다.
이하에서는 도4 a내지 도5b를 참조하여 본 발명의 제1실시예에 따른 액정패널의 구동 및 그에 따른 화상의 형성에 대해 자세하게 설명하겠다.
본 실시예에 의하면 한 프레임을 주기로 제1게이트선(121) 및 제2게이트선(122)에 게이트신호가 교호적으로 인가된다.
도4a 및 도4b에서와 같이 제1프레임이 형성되는 시간(a~b) 동안 제1게이트선(121)으로 게이트신호가 인가되고, 제2게이트선(122)에는 게이트신호가 인가되지 않는다. 이에 따라 제1박막트랜지스터(Tr1)가 턴온되고 데이터구동부(600)에서 출력된 데이터 전압(Vd)이 제1화소전극부(192)에 인가된다.
이어서 제1프레임에 연속되는 제2프레임이 형성되는 시간(b~c)동안 제1게이트구동부(510)는 게이트신호를 출력하지 않고, 제2게이트구동부(520)로부터 출력된 게이트신호가 제2게이트선(122)을 통해 제2박막트랜지스터(Tr2)에 인가한다. 게이트신호의 인가와 동기하여 데이터선(161)은 외부로부터 데이터전압(Vd)을 제2화소전극부(193)에 전달한다.
이와 같이 제1화소전극부(192) 및 제2화소전극부(193)에 교호적으로 전압이 인가된다.
제1화소전극부(192)에만 전압이 인가되어 제1프레임이 형성되는 시간(a~b) 동안, 제1화소전극부(192)과 공통전극(251)의 사이에는 데이터전압과 공통전압 간의 전압차에 의한 전기장이 형성된다. 전기장이 형성되지 않은 상태에서 본 실시예에 따른 액정분자(310)는 장축(l)이 양 기판(100, 200)에 대해 수직을 이루는데, 전기장이 형성된 경우 제1화소전극부(192) 상의 액정분자(310)의 장축(l)은 도5a에서와 같이 B방향을 향하여 기울어진다. 이 때 제2화소전극부(193)에는 데이터전압이 인가되지 않으므로 제2화소전극부(193) 상의 액정분자(310)의 기울기는 변하지 않는다.
액정분자(310)는 장축(l)방향의 빛의 투과율이 낮으므로 사용자가 B지점에서 위치하는 경우 제1화소전극부(192)를 통과하는 빛은 인식되지 않는다. 사용자가 A지점 및 화면의 정면인 C지점에 위치하는 경우, 제1화소전극부(192) 및 제2화소전극부(193) 상의 액정분자(310)의 중간을 통과하는 빛을 인식하게 된다.
제2화소전극부(193)에만 전압이 인가되어 제2프레임이 형성되는 시간(b~c) 동안, 제2화소전극부(193)과 공통전극(251)의 사이에만 전기장이 형성된다. 이에 의해 제2화소전극부(193) 상의 액정분자(310)의 장축(l)은 도5b에서와 같이 A방향을 향하여 기울어지고, 제1화소전극부(192)상의 액정분자(310)는 기울어지지 않는다.
액정분자(310)는 장축(l)방향의 빛의 투과율이 낮으므로 사용자가 A지점에서 위치하는 경우 제2화소전극부(193)를 통과하는 빛은 인식되지 않는다. 사용자가 B지점 및 화면의 정면인 C지점에 위치하는 경우, 제1화소전극부(192) 및 제2화소전극부(193) 상의 액정분자(310)의 중간을 통과하는 빛을 인식하게 된다.
각각의 프레임은 초당 60회의 횟수로 반복된다. 이에 의해 B방향에서 빛이 인식되지 않는 제1프레임과 A방향에서의 빛이 인식되지 않는 제2프레임이 초당 60회의 횟수로 반복되므로 A방향 및 B방향에서는 화상이 제대로 형성되지 않고 깜박거리는 현상으로 인식되어 A방향 및 B방향에서의 협시야각이 구현된다. 이 때 프레임이 초당 반복되는 횟수가 60회 이상이 되는 경우 깜박거리는 현상이 인식되지 않으므로 초당 프레임의 반복횟수는 60회 이하인 것이 바람직하다.
이와 같이 본 실시예에 의하면 한 프레임을 주기로 제1화소전극부(192) 및 제2화소전극부(193)에 교호적으로 게이트신호가 인가되어 협시야각이 구현된다. 본 발명의 다른 실시예에 의하면 제1화소전극부 및 제2화소전극부에 교호적으로 게이트신호를 인가하는 주기는 한 프레임에 한정되지 않는다.
본 실시예에 의하면 단일의 화소전극(191)을 이루는 제1화소전극부(192)와 제2화소전극부(193)에 동시에 데이터전압이 인가되지 않으므로 제1화소전극부(192) 및 제2화소전극부(193) 중 어느 하나만을 통하여 빛이 출사된다. 따라서 화소전극(191) 전부를 통해 빛이 출사되는 종래의 경우에 비해 절반 정도의 빛이 출사되므로 휘도가 저하된다. 이를 보상하기 위해 백라이트의 휘도를 상승시키는 것이 바람직하다.
이하에서는 도6을 참조하여 본 발명의 제2실시예에 따른 액정패널의 구동 및 그에 따른 화상의 형성에 대해 설명하겠다.
본 실시예에 따른 액정패널에 있어서 화소전극(191)을 제외한 그 이외의 구성은 본 발명의 제1실시예와 동일하다.
화소전극(191)은 제1화소전극부(192)와 분리패턴(194)에 의해 상기 제1화소전극부(192)로부터 이격된 제2화소전극부(193)를 포함한다. 분리패턴(194)은 게이트선(121, 122)에 나란하게 마련되어 있으며 제1화소전극부(192)는 게이트선(121, 122)에 수직인 제1절개패턴(195)을 가지며, 제2화소전극부(193)는 게이트선(121, 122)에 나란한 제2절개패턴(196)을 가진다.
이러한 구성에 의하여 제1화소전극부(192) 상에 전기장이 형성되는 경우, 액정층(300)에는 액정분자(310)의 장축(l)이 좌우방향으로 기울어지는 제1도메인영역이 형성되며, 제2화소전극부(193) 상에 전기장이 형성되는 경우, 액정층(300)에는 액정분자(310)의 장축(l)이 상하방향으로 기울어지는 제2도메인영역이 형성된다.
본 실시예에 의하면 한 프레임을 주기로 제1게이트선(121) 및 제2게이트선(122)에 게이트신호가 교호적으로 인가된다.
제1게이트선(121)에만 게이트신호가 인가되는 제1프레임에는 제1화소전극부(192)에 데이터전압이 전달되어 제1도메인영역의 액정분자(310)의 장축(l)이 좌우방향으로 기울어진다. 액정분자(310)는 장축(l) 이외의 방향의 빛만을 통과시키므로 좌우방향으로의 협시야각이 구현된다.
이어서 제1프레임에 연속하며 제2 제2프레임에는 게이트선(122)에만 게이트신호가 인가된다. 게이트신호와 동기하여 제2화소전극부(193)에 데이터전압이 전달되고 액정분자(310)가 상하방향으로 기울어지므로 상하방향으로의 협시야각이 구현된다. 초당 60회의 회수로 각 프레임이 반복되는 경우 상하 좌우방향의 측면 협시야각이 구현된다. 이와 같이 측면시야각에 비해 정면시야각이 향상된 액정패널은 ATM(Automated Teller Machine)과 같이 개인의 정보 유지가 요구되는 표시장치에 사용될 수 있다.
비록 본발명의 몇몇 실시예들이 도시되고 설명되었지만, 본발명이 속하는 기술분야의 통상의 지식을 가진 당업자라면 본발명의 원칙이나 정신에서 벗어나지 않으면서 본 실시예를 변형할 수 있음을 알 수 있을 것이다. 본발명의 범위는 첨부된 청구항과 그 균등물에 의해 정해질 것이다.
이상 설명한 바와 같이, 본 발명에 따르면, 사용자의 요구에 따라 시야각을 조정할 수 있는 액정표시장치가 제공된다.

Claims (10)

  1. 표시영역과 비표시영역을 가지는 절연기판과;
    상기 표시영역에 마련되어 있으며, 분리패턴에 의해 상기 제1화소전극부로부터 이격된 제2화소전극부를 포함하는 화소전극과;
    상기 제1화소전극부 및 상기 제2화소전극부 각각에 연결되어 있는 제1박막트랜지스터 및 제2박막트랜지스터와;
    상기 제1박막트랜지스터 및 상기 제2박막트랜지스터와 각각 연결되어 있는 제1게이트선 및 제2게이트선과;
    상기 제1게이트선 및 상기 제2게이트선에 소정의 프레임을 주기로 교호적으로 게이트 신호를 인가하는 게이트 구동부를 포함하는 것을 특징으로 하는 액정표시장치.
  2. 제1항에 있어서,
    상기 프레임의 개수는 하나인 것을 특징으로 하는 액정표시장치.
  3. 제2항에 있어서,
    상기 프레임은 초당 60회 이하의 횟수로 형성되는 것을 특징으로 하는 액정표시장치.
  4. 제1항에 있어서,
    상기 게이트 구동부는 상기 제1게이트선에 연결되어 있는 제1게이트 구동부와, 상기 제2게이트선에 연결되어 있는 제2게이트 구동부를 포함하는 것을 특징으로 하는 액정표시장치.
  5. 제4항에 있어서,
    상기 제1게이트 구동부와 상기 제2게이트 구동부는 상기 표시영역을 사이에 두고 이격 배치되어 있는 것을 특징으로 하는 액정표시장치.
  6. 제1항에 있어서,
    상기 분리패턴은 상기 게이트선에 나란하게 마련되어 있는 것을 특징으로 하는 액정표시장치.
  7. 제1항에 있어서,
    상기 분리패턴은 상기 게이트선의 연장방향에 따른 꺾쇠 형상인 것을 특징으로 하는 액정표시장치.
  8. 제6항 또는 제7항에 있어서,
    상기 제1화소전극부는 제1개구패턴을 가지며, 상기 제2화소전극부는 제2개구 패턴을 가지는 것을 특징으로 하는 액정표시장치.
  9. 제6항에 있어서,
    상기 제1개구패턴은 상기 분리패턴에 나란하며, 상기 제2개구패턴은 상기 분리패턴에 수직인 것을 특징으로 하는 액정표시장치.
  10. 제1항에 있어서,
    상기 절연기판에 대향되어 있는 기판과;
    절개패턴을 가지며 상기 기판 상에 형성되어 있는 공통전극을 더 포함하는 것을 특징으로 하는 액정표시장치.
KR1020060089311A 2006-09-14 2006-09-14 액정표시장치 KR20080024762A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060089311A KR20080024762A (ko) 2006-09-14 2006-09-14 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060089311A KR20080024762A (ko) 2006-09-14 2006-09-14 액정표시장치

Publications (1)

Publication Number Publication Date
KR20080024762A true KR20080024762A (ko) 2008-03-19

Family

ID=39412953

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060089311A KR20080024762A (ko) 2006-09-14 2006-09-14 액정표시장치

Country Status (1)

Country Link
KR (1) KR20080024762A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017034122A1 (ko) * 2015-08-26 2017-03-02 엘지디스플레이 주식회사 박막 트랜지스터 및 표시 장치
US10840274B2 (en) 2015-08-26 2020-11-17 Lg Display Co., Ltd. Thin film transistor and display device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017034122A1 (ko) * 2015-08-26 2017-03-02 엘지디스플레이 주식회사 박막 트랜지스터 및 표시 장치
US10840274B2 (en) 2015-08-26 2020-11-17 Lg Display Co., Ltd. Thin film transistor and display device

Similar Documents

Publication Publication Date Title
US7830477B2 (en) Liquid crystal display device
JP5727120B2 (ja) 液晶表示装置
KR101359915B1 (ko) 액정표시장치
US9280021B2 (en) Liquid crystal display apparatus
KR100925455B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치
KR101310309B1 (ko) 표시패널
KR20080018773A (ko) 액정표시장치
JP2005196190A (ja) 液晶表示装置及びその製造方法
KR20080020168A (ko) 어레이 기판 및 이를 갖는 표시패널
KR101374088B1 (ko) 어레이 기판 및 이를 갖는 표시패널
KR100902244B1 (ko) 박막 트랜지스터형 액정 표시 장치
KR101310381B1 (ko) 수평 전계형 액정표시장치
KR20080061128A (ko) 표시 기판 및 이를 갖는 표시 장치
JP4584614B2 (ja) 液晶表示装置
KR20030052054A (ko) 액정표시소자
KR20080024762A (ko) 액정표시장치
KR101712544B1 (ko) 전기 영동 표시 장치
KR101368391B1 (ko) 액정표시장치
KR20080022355A (ko) 액정표시장치
KR20080024823A (ko) 액정표시장치
KR20090021938A (ko) 액정표시장치
KR20080003998A (ko) 액정표시장치
KR20060062908A (ko) 액정 표시 패널
KR20080011598A (ko) 액정표시장치와 이의 제조방법
KR20060135098A (ko) 컬러필터 기판 및 이를 포함하는 액정표시패널

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination