KR20050093983A - 아날로그/디지털 변환기 - Google Patents

아날로그/디지털 변환기 Download PDF

Info

Publication number
KR20050093983A
KR20050093983A KR1020040017869A KR20040017869A KR20050093983A KR 20050093983 A KR20050093983 A KR 20050093983A KR 1020040017869 A KR1020040017869 A KR 1020040017869A KR 20040017869 A KR20040017869 A KR 20040017869A KR 20050093983 A KR20050093983 A KR 20050093983A
Authority
KR
South Korea
Prior art keywords
signal
analog
output
digital discrete
digital
Prior art date
Application number
KR1020040017869A
Other languages
English (en)
Other versions
KR100605002B1 (ko
Inventor
김철
우대호
Original Assignee
주식회사 플레넷
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 플레넷 filed Critical 주식회사 플레넷
Priority to KR1020040017869A priority Critical patent/KR100605002B1/ko
Publication of KR20050093983A publication Critical patent/KR20050093983A/ko
Application granted granted Critical
Publication of KR100605002B1 publication Critical patent/KR100605002B1/ko

Links

Classifications

    • EFIXED CONSTRUCTIONS
    • E01CONSTRUCTION OF ROADS, RAILWAYS, OR BRIDGES
    • E01DCONSTRUCTION OF BRIDGES, ELEVATED ROADWAYS OR VIADUCTS; ASSEMBLY OF BRIDGES
    • E01D2/00Bridges characterised by the cross-section of their bearing spanning structure
    • E01D2/04Bridges characterised by the cross-section of their bearing spanning structure of the box-girder type
    • EFIXED CONSTRUCTIONS
    • E01CONSTRUCTION OF ROADS, RAILWAYS, OR BRIDGES
    • E01DCONSTRUCTION OF BRIDGES, ELEVATED ROADWAYS OR VIADUCTS; ASSEMBLY OF BRIDGES
    • E01D22/00Methods or apparatus for repairing or strengthening existing bridges ; Methods or apparatus for dismantling bridges
    • EFIXED CONSTRUCTIONS
    • E01CONSTRUCTION OF ROADS, RAILWAYS, OR BRIDGES
    • E01DCONSTRUCTION OF BRIDGES, ELEVATED ROADWAYS OR VIADUCTS; ASSEMBLY OF BRIDGES
    • E01D2101/00Material constitution of bridges
    • E01D2101/20Concrete, stone or stone-like material
    • E01D2101/24Concrete
    • E01D2101/26Concrete reinforced
    • E01D2101/28Concrete reinforced prestressed
    • E01D2101/285Composite prestressed concrete-metal

Landscapes

  • Engineering & Computer Science (AREA)
  • Architecture (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

본 발명은, 아날로그 신호를 이진 데이터로 변환하는 아날로그/디지털 변환기로서, 제공되는 아날로그 신호에서 특정 주기로 추출하여 디지털 이산 신호를 출력하는 신호 추출부와, 상기 신호 추출부로부터 출력되는 디지털 이산 신호를 n차 지연시켜 출력하는 n차 지연부와, 상기 신호 추출부로부터 출력되는 디지털 이산 신호를 n-1 번 순차적으로 지연시켜 지연되지 않은 값과 각 지연된 값에 대한 평균값을 구하여 출력하는 n차 이동 평균 필터와, 상기 n차 지연부의 출력과 상기 n차 이동 평균 필터의 출력을 비교하여 상기 디지털 이산 신호에 대응하는 이진 데이터를 출력하는 비교부를 구비한다.

Description

아날로그/디지털 변환기{ANALOG/DIGITAL CONVERTER}
본 발명은 아날로그/디지털 변환기(analog/digital converter)에 관한 것으로, 특히, 아날로그 신호를 이진 데이터로 변환하는 아날로그/디지털 변환기에 관한 것이다.
도 1은 종래의 디지털 이산 신호를 이진 데이터로 변환하는 일 실시 예를 나타낸 개략도로, 비교기(10)는 아날로그 신호에서 추출된 디지털 이산 신호를 입력하여, 특정 기준 레벨과 비교해서 하이 레벨(high level)과 로우 레벨(low level)로 이루어지는 이진 데이터로 변환시켜 출력한다.
그러나 이와 같은 종래의 기술에 있어서는 도 2와 같이 아날로그 신호에서 추출된 디지털 이산 신호가 직류 바이어스(DC bias)되어 인가될 경우, 그 인가되는 디지털 이산 신호는 항상 기준 레벨보다 높기 때문에, 비교기(20)는 하이 레벨만 출력하게 된다. 따라서, 비교기(20)는 디지털 이산 신호를 이진 데이터로 변환하는 기능을 수행하지 못하게 된다.
본 발명은 상술한 종래 기술의 문제점을 해결하기 위하여 안출한 것으로, 입력되는 아날로그 신호에서 추출된 디지털 이산 신호가 직류 바이어스 되었는지에 상관없이 그 디지털 이산 신호를 이진 데이터로 변환하는 아날로그/디지털 변환기를 제공하는데 그 목적이 있다.
이와 같은 목적을 달성하기 위한 본 발명은, 아날로그 신호를 이진 데이터로 변환하는 아날로그/디지털 변환기로서, 제공되는 아날로그 신호에서 특정 주기로 추출하여 디지털 이산 신호를 출력하는 신호 추출부와, 상기 신호 추출부로부터 출력되는 디지털 이산 신호를 n차 지연시켜 출력하는 n차 지연부와, 상기 신호 추출부로부터 출력되는 디지털 이산 신호를 n-1 번 순차적으로 지연시켜 지연되지 않은 값과 각 지연된 값에 대한 평균값을 구하여 출력하는 n차 이동 평균 필터와, 상기 n차 지연부의 출력과 상기 n차 이동 평균 필터의 출력을 비교하여 상기 디지털 이산 신호에 대응하는 이진 데이터를 출력하는 비교부를 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 실시 예를 상세히 설명하면 다음과 같다.
도 3은 본 발명에 따른 아날로그/디지털 변환기의 일 실시 예를 나타낸 블록도로, 신호 추출부(28), n차 지연부(30), n차 이동 평균 필터(32), 및 비교부(34)로 구성된다.
동 도면에 있어서, 신호 추출부(28)는 입력되는 아날로그 신호에서 특정 주기로 추출하여 디지털 이산 신호를 출력한다.
n차 지연부(30)는 신호 추출부(28)로부터 제공되는 디지털 이산 신호를 n차 지연시켜 비교부(34)로 제공한다.
n차 이동 평균 필터(32)는 신호 추출부(28)로부터 제공되는 디지털 이산 신호를 n-1 번 순차적으로 지연시켜 지연되지 않은 값과 각 지연된 값에 대한 평균값을 구하여 비교부(34)로 제공한다.
비교부(34)는 n차 지연부(30)의 출력과 n차 이동 평균 필터(32)의 출력을 비교하여 디지털 이산 신호에 대응하는 이진 데이터를 출력한다.
도 4는 도 3에 도시된 n차 이동 평균 필터(32)의 일 실시 예를 나타낸 블록도로, 제 1 내지 제 n-1 지연기(320, 322, ..., 324), 가산기(326), 및 평균값 산출부(328)로 구성된다.
동 도면에 있어서, 제 1 내지 제 n-1 지연기(320, 322, ..., 324)는 디지털 이산 신호를 순차적으로 지연시켜 가산기(326)로 제공한다.
가산기(326)는 제 1 지연기(320)로 입력되는 지연되지 않은 값과 제 1 내지 제 n-1 지연기(320, 322, ..., 324)로부터 제공되는 각 지연된 값을 모두 가산하여 평균값 산출부(328)로 제공한다.
평균값 산출부(328)는 가산기(326)로부터 제공되는 가산된 값을 n으로 나누어 비교부(34)로 제공한다.
상기 n은 2, 3, 4, ... 이다.
이상에서 본 발명에 대한 기술사상을 첨부도면과 함께 서술하였지만 이는 본 발명의 바람직한 실시 예를 예시적으로 설명한 것이지 본 발명을 한정하는 것은 아니다. 또한, 이 기술분야의 통상의 지식을 가진 자라면 누구나 본 발명의 기술사상의 범주를 이탈하지 않는 범위 내에서 다양한 변형 및 모방이 가능함은 명백한 사실이다.
이상에서 설명한 바와 같이 본 발명은, 입력되는 아날로그 신호에서 추출된 디지털 이산 신호가 직류 바이어스 되었는지에 상관없이 그 디지털 이산 신호를 이진 데이터로 변환한다. 따라서, 아날로그/디지털 변환기의 성능이 향상되는 효과가 있다.
도 1은 종래의 디지털 이산 신호를 이진 데이터로 변환하는 일 실시 예를 나타낸 개략도,
도 2는 도 1과 같은 실시 예의 입력으로 직류 바이어스 된 디지털 이산 신호가 인가될 경우를 나타낸 개략도,
도 3은 본 발명에 따른 아날로그/디지털 변환기의 일 실시 예를 나타낸 블록도,
도 4는 도 3에 도시된 n차 이동 평균 필터의 일 실시 예를 나타낸 블록도.

Claims (1)

  1. 아날로그 신호를 이진 데이터로 변환하는 아날로그/디지털 변환기로서,
    제공되는 아날로그 신호에서 특정 주기로 추출하여 디지털 이산 신호를 출력하는 신호 추출부와,
    상기 신호 추출부로부터 출력되는 디지털 이산 신호를 n차 지연시켜 출력하는 n차 지연부와,
    상기 신호 추출부로부터 출력되는 디지털 이산 신호를 n-1 번 순차적으로 지연시켜 지연되지 않은 값과 각 지연된 값에 대한 평균값을 구하여 출력하는 n차 이동 평균 필터와,
    상기 n차 지연부의 출력과 상기 n차 이동 평균 필터의 출력을 비교하여 상기 디지털 이산 신호에 대응하는 이진 데이터를 출력하는 비교부
    를 포함하는 아날로그/디지털 변환기.
    상기 n = 2, 3, 4, ...
KR1020040017869A 2004-03-17 2004-03-17 아날로그/디지털 변환기 KR100605002B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040017869A KR100605002B1 (ko) 2004-03-17 2004-03-17 아날로그/디지털 변환기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040017869A KR100605002B1 (ko) 2004-03-17 2004-03-17 아날로그/디지털 변환기

Publications (2)

Publication Number Publication Date
KR20050093983A true KR20050093983A (ko) 2005-09-26
KR100605002B1 KR100605002B1 (ko) 2006-07-26

Family

ID=37274906

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040017869A KR100605002B1 (ko) 2004-03-17 2004-03-17 아날로그/디지털 변환기

Country Status (1)

Country Link
KR (1) KR100605002B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100982103B1 (ko) * 2006-02-17 2010-09-13 베리지 (싱가포르) 피티이. 엘티디. 시간-디지털 변환기, 시간-디지털 변환 방법 및 컴퓨터 판독가능한 저장 매체

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100982103B1 (ko) * 2006-02-17 2010-09-13 베리지 (싱가포르) 피티이. 엘티디. 시간-디지털 변환기, 시간-디지털 변환 방법 및 컴퓨터 판독가능한 저장 매체

Also Published As

Publication number Publication date
KR100605002B1 (ko) 2006-07-26

Similar Documents

Publication Publication Date Title
US7808408B2 (en) Minimizing adverse effects of skew between two analog-to-digital converters
US5010347A (en) Analog-to-digital converter having an excellent signal-to-noise ratio for small signals
CA2562254C (en) A method and system for analog to digital conversion using digital pulse width modulation (pwm)
US20200195268A1 (en) Analog-to-digital converter with interpolation
US7187311B2 (en) Analog-to-digital converter cyclically repeating AD conversion
KR920007447A (ko) 수평윤곽 보상회로
CN103703686A (zh) 用于流水线模/数转换器中的减少的等待时间的经修改动态元件匹配
WO2005017643A3 (en) Data conversion methods and systems
EP1182781A3 (en) Multistage converter employing digital dither
CA1219338A (en) Signal processing circuit
WO2012120569A1 (ja) 時間差デジタル変換回路およびそれを備えた時間差デジタル変換器
KR100605002B1 (ko) 아날로그/디지털 변환기
JPH08162956A (ja) 単一のコンバータモジュールを使用する二重入力アナログ−ディジタルコンバータ
JPH0555919A (ja) アナログ・デイジタル変換方式
KR101783181B1 (ko) 델타-시그마 변조기
EP1043839A3 (en) Reduction of aperture distortion in parallel A/D converters
US20080068230A1 (en) Method of 1-bit hysteretic control in N-bit A/D conversion
JP3175070B2 (ja) Ad変換器
US11979167B2 (en) Low power and high speed data weighted averaging (DWA) to binary converter circuit
JPH03117034A (ja) オーバーサンプリング型アナログ・ディジタル変換器
US9438362B2 (en) Audio mixing device, method thereof, and electronic device
US6097325A (en) Synchronous sigma delta modulator including a decision circuit using a polyphase sampler
JPH05336402A (ja) 信号処理回路
JP2005252940A (ja) アナログデジタル変換器
Aruna et al. Design of Different High-Speed Data Converters using Verilog

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130515

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140620

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150702

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee