KR20030095828A - 주변기기 인터페이스 장치 및 그에 적합한 우선 순위 제어방법 - Google Patents

주변기기 인터페이스 장치 및 그에 적합한 우선 순위 제어방법 Download PDF

Info

Publication number
KR20030095828A
KR20030095828A KR1020020033404A KR20020033404A KR20030095828A KR 20030095828 A KR20030095828 A KR 20030095828A KR 1020020033404 A KR1020020033404 A KR 1020020033404A KR 20020033404 A KR20020033404 A KR 20020033404A KR 20030095828 A KR20030095828 A KR 20030095828A
Authority
KR
South Korea
Prior art keywords
interface
usb
signal
port
priority
Prior art date
Application number
KR1020020033404A
Other languages
English (en)
Inventor
최호중
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020020033404A priority Critical patent/KR20030095828A/ko
Priority to CNB031411347A priority patent/CN1220126C/zh
Priority to JP2003169224A priority patent/JP2004021993A/ja
Priority to US10/460,169 priority patent/US7516345B2/en
Priority to EP03013655A priority patent/EP1372081B1/en
Priority to DE60313077T priority patent/DE60313077T2/de
Publication of KR20030095828A publication Critical patent/KR20030095828A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4286Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a handshaking protocol, e.g. RS232C link
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0012High speed serial bus, e.g. IEEE P1394
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Bus Control (AREA)
  • Information Transfer Systems (AREA)

Abstract

본 발명은 주변기기의 인터페이스 장치에 관한 것으로서, 특히 다수의 인터페이스를 지원할 수 있는 장치 및 그에 적합한 우선 순위 제어 방법에 관한 것이다.
본 발명에 따른 주변 기기 인터페이스 장치는 각각이 적어도 하나의 인터페이스 방식을 지원하는 복수의 포트들; 각기 적합한 포트에 접속되며 해당 인터페이스 방식의 신호를 주변 기기에 적합한 인터페이스 방식의 신호로 변환하기 위한 다수의 인터페이스 변환기들; 상기 다수의 포트들로부터 각 인터페이스 방식의 신호들을 유입하여 접속된 인터페이스 방식을 판별하고, 두 개 이상의 인터페이스 방식에 접속되었을 경우 이들간의 우선 순위를 결정하는 우선 순위 제어부; 상기 우선 순위 제어부의 판별 결과에 따라 상기 다수의 인터페이스 변환기들을 중의 하나를 선택적으로 동작시키는 포트 선택부; 및 상기 다수의 인터페이스 변환기들에 접속되어 주변기기에 적합한 인터페이스 방식의 신호을 송수신하기 위한 접속부를 포함하는 것을 특징으로 한다.
본 발명에 따른 주변기기 인터페이스 장치 및 우선 순위 제어 방법은 다수의 인터페이스 방식을 지원할 수 있어서 주변기기의 확장성을 확보할 수 있게 하는 효과가 있다.

Description

주변기기 인터페이스 장치 및 그에 적합한 우선 순위 제어 방법{Interface device for a phripheral equipment and priority control method therefor}
본 발명은 주변기기의 인터페이스 장치에 관한 것으로서, 특히 다수의 인터페이스를 지원할 수 있는 주변기기 인터페이스 장치 및 그에 적합한 우선 순위 제어 방법에 관한 것이다.
정보 통신 기기의 발달과 더불어 다양한 인터페이스 방식들이 대두되고 있다. 예를 들면, IEEE 1394, USB, UART, RS202, 등이 있다. 이들 중에서 IEEE1394, USB는 컴퓨터의 인터페이스 방식으로 많이 채택되고 있다.
한편, 컴퓨터에 접속될 수 있는 주변 장치들의 개수는 한정이 없는 것에 비해 컴퓨터에서 제공할 수 있는 포트의 개수는 한정되어 있기 때문에 주변 장치가 다수의 인터페이스 방식을 지원할 수 있도록 하는 것이 바람직하다.
예를 들면, 하드 디스크는 대표적인 컴퓨터 주변 장치로서 최근에는 수십 기가대의 것들이 출시되고 있어 그 활용도가 날로 확대되고 있는 추세이다. 또한, 이동성을 높이기 위한 외장형 하드디스크도 출시되고 있다.
현재의 인텔 호환 컴퓨터는 각각이 2개의 하드디스크(master, slave)를 접속시킬 수 있는 2개의 하드디스크 버스를 지원하고 있다. 통상 1-2개의 CD-ROM 드라이브(혹은 DVD-ROM 드라이브), 1개의 CD-RW 드라이브를 사용하는 것을 감안하면 2개의 하드디스크 정도만이 하드디스크 버스를 통하여 접속될 수 있을 뿐 더 이상 하드디스크를 더 이상 증설하는 것이 어렵다.
이에 따라 IEEE 1394, USB, 등의 다중 인터페이스 방식을 지원하도록 하는 하드디스크가 발표되고 있다.
이러한 다중 인터페이스를 지원하는 하드디스크는 다수의 브릿지(bridge, 어떤 인터페이스 방식의 신호를 다른 인터페이스 방식의 신호로 변환시켜주는 장치)들을 구비하고, 이들 브릿지들 중의 하나를 선택적으로 사용한다. 예를 들어, USB/IDE 브릿지는 USB 인터페이스 방식의 신호를 하드 디스크의 표준인 IDE 인터페이스 방식의 신호로 변환시켜 준다.
이러한 다중 인터페이스를 지원하는 하드디스크는 직접 연결 방식과 멀티플렉서를 사용하는 방식으로 분류할 수 있다.
직접 연결 방식의 하드 디스크는 각 인터페이스 방식에 해당하는 접속 포트들과 각각의 접속 포트에 연결된 브릿지들을 구비하며, 어떤 브릿지를 사용할 것인지는 전적으로 사용자의 선택에 의존하고 있다.
멀티플렉서를 사용하는 방식은 각 인터페이스 방식에 해당하는 접속 포트들과 각각의 접속 포트에 연결된 브릿지들을 구비하며, 멀티플렉서를 이용하여 사용되는 인터페이스 방식에 적합한 브릿지에서 변환된 신호들 중의 하나를 선택적으로 사용한다.
그러나, 종래의 직접 연결 방식의 하드 디스크는 두 개 이상의 인터페이스 방식이 접속되어 있을 경우에 어떤 인터페이스 방식인지를 확인 및 대처할 수 없기 때문에 오동작 혹은 고장의 원인이 되는 문제점이 있다.
한편, 종래의 멀티플렉서를 사용하는 방식에서는 사용되는 브릿지 뿐만 아니라 다른 브릿지들에도 전원이 인가되며, 이에 따라 다른 브릿지들도 동작하고 있는 상태이기 때문에 이로 인한 전력 소모 및 잡음의 가능성이 있고 멀티플렉서를 사용함에 의해 하드디스크의 소형화를 저해한다는 등의 문제점들이 있다.
본 발명은 상기의 문제점을 해결하기 위한 것으로서, 다수의 인터페이스 방식을 지원하면서 두 개 이상의 인터페이스 포트를 통하여 접속이 된 경우 이들 사이의 우선 순위를 제어할 수 있는 개선된 주변기기 인터페이스 장치를 제공하는 것을 그 목적으로 한다.
본 발명의 다른 목적은 상기의 장치에 적합한 우선 순위 제어 방법을 제공하는 것에 있다.
도 1은 종래의 외장형 하드디스크의 구성을 보이는 것이다.
도 2는 종래의 외장형 하드디스크의 다른 구성을 보이는 것이다.
도 3은 본 발명에 따른 주변기기 인터페이스 장치의 바람직한 실시예의 구성을 보이는 블록도이다.
도 4는 도 3에 도시된 포트 선택부의 상세한 구성을 보이는 회로도이다.
도 5는 도 4에 도시된 장치에 입력되는 상보적인 신호들(USB_EN, 1394_EN)을 발생하기 위한 버퍼의 구성을 보이는 것이다.
도 6은 본 발명의 다른 실시예의 구성을 보이는 블록도로서 다수의 인터페이스 방식에 적용된 예를 보이는 것이다.
도 7은 본 발명에 따른 주변기기 인터페이스 방법의 일 실시예를 보이는 흐름도이다.
도 8은 본 발명에 따른 주변기기 인터페이스 방법의 다른 실시예를 보이는 흐름도이다.
상기의 목적을 달성하는 본 발명에 따른 주변기기 인터페이스 장치는
각각이 적어도 하나의 인터페이스 방식을 지원하는 복수의 포트들;
각기 적합한 포트에 접속되며 해당 인터페이스 방식의 신호를 주변 기기에 적합한 인터페이스 방식의 신호로 변환하기 위한 다수의 인터페이스 변환기들;
상기 다수의 포트들로부터 각 인터페이스 방식의 신호들을 유입하여 접속된 인터페이스 방식을 판별하고, 두 개 이상의 인터페이스 방식에 접속되었을 경우 이들간의 우선 순위를 결정하는 우선 순위 제어부;
상기 우선 순위 제어부의 판별 결과에 따라 상기 다수의 인터페이스 변환기들을 중의 하나를 선택적으로 동작시키는 포트 선택부; 및
상기 다수의 인터페이스 변환기들에 접속되어 주변기기에 적합한 인터페이스 방식의 신호을 송수신하기 위한 접속부를 포함하는 것을 특징으로 한다.
상기의 다른 목적을 달성하는 본 발명에 따른 우선 순위 제어 방법은
각각이 하나의 인터페이스 방식을 지원하는 적어도 두개의 포트들과 각기 적합한 포트에 접속되며 해당 인터페이스 방식의 신호를 주변기기에 적합한 인터페이스 방식의 신호로 변환하기 위한 적어도 두개의 인터페이스 변환기들을 구비하는 주변기기 인터페이스 장치의 우선 순위 제어 방법에 있어서,
상기 두 개의 포트들 사이의 우선 순위를 읽어들이는 과정;
읽어들인 우선 순위 설정에 근거하여 높은 우선 순위의 포트가 연결되어 있는 지를 판단하는 과정;
높은 우선 순위의 포트가 연결되어 있으면 높은 우선 순위의 포트를 선택하고, 나머지 낮은 우선 순위의 포트에 상응하는 변환기에 제공되는 전원을 차단하는 과정; 및
높은 우선 순위의 포트가 접속되어 있지 않다면 낮은 우선 순위의 포트가 접속되어 있는 지를 판단하여 낮은 우선 순위의 포트가 접속되어 있다면 해당 포트를 선택하고 나머지 높은 우선 순위의 포트에 상응하는 변환기에 제공되는 전원을 차단하는 과정을 포함하는 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명의 구성 및 동작을 상세히 설명하기로 한다.
도 1은 종래의 외장형 하드디스크의 구성을 보이는 것으로서 직접 연결 방식의 하드 디스크의 예를 보이는 것이다. 도 1에 도시된 바와 같이 직접 연결 방식의 외장형 하드디스크는 IEEE1394 방식의 컨넥터가 접속될 수 있는 IEEE1394포트(102), IEEE1394 신호의 물리 계층 처리를 담당하는 IEEE1394 물리층 처리기(104), IEEE1394 신호의 링크 계층 처리를 담당하는 IEEE1394/IDE 브릿지(106), USB 방식의 컨넥터가 접속될 수 있는 USB 포트(108), USB 신호의 물리계층 및 링크 계층 처리를 담당하는 USB/IDE 브릿지(110), 그리고 ATAPI(Advanced Technology Attachment Packet Interface) 버스 컨넥터(112)를 구비한다.
도 1에 도시된 장치에 있어서, 사용자는 IEEE1394 포트(102)와 USB(Universal Serial Bus) 포트(108)중의 어느 하나를 선택적으로 사용할 수 있을 뿐이다.
그러나 도 1에 도시된 장치는 EEE1394 물리층 처리기(104), IEEE1394/IDE 브릿지(106), 그리고 USB/IDE 브릿지(110)가 항상 동작하고 있기 때문에 어느 한 방식을 사용하고 있을 때 다른 한 방식의 브릿지에 의해 전력이 소모되고, ATAPI 신호에 잡음이 혼입될 수 있다는 문제점이 있다.
또한, 사용자의 부주의에 의해 IEEE1394 포트(102)와 USB 포트(108)가 모두 접속될 경우 오동작하거나 고장을 유발시킬 수 있다는 문제점도 있다.
도 2는 종래의 외장형 하드디스크의 다른 구성을 보이는 것으로서 멀티플렉서를 사용하는 하드 디스크의 예를 보이는 것이다.
도 2에 도시된 바와 같이 멀티플렉서 방식의 외장형 하드디스크는 IEEE1394 방식의 컨넥터가 접속될 수 있는 IEEE1394 포트(202), IEEE1394 신호의 물리 계층 처리를 담당하는 IEEE1394 물리층 처리기(204), IEEE1394 신호의 링크 계층 처리를담당하는 IEEE1394/IDE 브릿지(206), USB 방식의 컨넥터가 접속될 수 있는 USB 포트(208), USB 신호의 물리계층 및 링크 계층 처리를 담당하는 USB/IDE 브릿지(210), IEEE1394/IDE 브릿지(206)와 USB/IDE 브릿지(210)의 출력들 중의 하나를 선택적으로 출력하는 멀티플렉서/디멀티플렉서(214), 그리고 ATAPI 버스 컨넥터(212)를 구비한다.
도 2에 도시된 장치에 있어서, 멀티플렉서/디멀티플렉서(214)의 동작은 USB 포트에 인가되는 신호에 의해 제어된다. USB 컨넥터는 전원핀(Vp), 접지핀(GROUND), 그리고 2개의 차동 신호핀(D1, D2)들을 포함한다. 멀티플렉서/디멀티플렉서(214)의 선택 동작은 전원핀(Vp)에 인가되는 USB 전원(Vusb)에 의해 제어된다. 즉, USB 전원(Vusb)이 인가되면 멀티플렉서/디멀티플렉서(214)는 USB/IDE 브릿지(210)와 ATAPI 버스 컨넥터(212)가 접속될 수 있도록 동작하고, USB 전원(Vusb)이 인가되지 않으면 멀티플렉서/디멀티플렉서(214)는 IEEE1394/IDE 브릿지(206)와 ATAPI 버스 컨넥터(212)가 접속될 수 있도록 동작한다.
멀티플렉서/디멀티플렉서(214)의 동작에 의해 도 2에 도시된 장치는 IEEE1394 포트(102)와 USB 포트(108)가 모두 접속될 경우에도 사용되는 인터페이스 방식을 판단하여 적절히 대응할 수 있게 된다.
그러나, 도 2에 도시된 장치에 있어서도 도 1에 도시된 장치에서와 마찬가지로 EEE1394 물리층 처리기(104), IEEE1394/IDE 브릿지(106), 그리고 USB/IDE 브릿지(110)가 항상 동작하고 있기 때문에 어느 한 방식을 사용하고 있을 때 다른 한 방식의 브릿지에 의해 전력이 소모되고, ATAPI 신호에 잡음이 혼입될 수 있다는 문제점이 있다.
한편, 멀티플렉서/디멀티플렉서(214)는 IDE 방식의 신호선 수만큼의 멀티플렉서/디멀티플렉서들을 구비하여야 하기 때문에 외장형 하드디스크의 소형화를 저해하고, 절환 동작에 의해 잡음이 혼입될 수 있다는 문제점도 있다.
도 3은 본 발명에 따른 주변기기 인터페이스 장치의 바람직한 실시예의 구성을 보이는 블록도로서 하드 디스크 드라이브에 적용된 예를 도시한 것이다. 도 2에 도시된 장치와 비교해보면, 도 3에 도시된 장치는 멀티플렉서/디멀티플렉서를 사용하지 않고 있으며, 전원 공급을 제어함에 의해 IEEE1394/IDE 브릿지(106)와 USB/IDE 브릿지(110)가 선택적으로 동작할 수 있음을 알 수 있다.
도 3에 도시된 장치는 IEEE1394 방식의 컨넥터가 접속될 수 있는 IEEE1394 포트(302), IEEE1394 신호의 물리 계층 처리를 담당하는 IEEE1394 물리층 처리기(304), IEEE1394 신호의 링크 계층 처리를 담당하는 IEEE1394/IDE 브릿지(306), USB 방식의 컨넥터가 접속될 수 있는 USB 포트(308), USB 신호의 물리계층 및 링크 계층 처리를 담당하는 USB/IDE 브릿지(310), EEE1394 물리층 처리기(304), IEEE1394/IDE 브릿지(306), 그리고 USB/IDE 브릿지(310)의 동작을 제어하는 포트 선택부(314), 그리고 ATAPI 버스 컨넥터(312)를 구비한다.
도 3에 도시된 장치에 있어서, 포트 선택부(314)의 동작은 USB 포트에 인가되는 신호에 의해 제어된다. 즉, USB 전원(Vusb)이 인가되면 포트 선택부(314)는 IEEE1394 물리층 처리기(304), IEEE1394/IDE 브릿지(306)에는 동작 전원 IEEE_VCC가 인가되지 않게 하고, USB/IDE 브릿지(310)에는 동작 전원 USB_VCC가 인가되도록동작한다. 이에 따라 도 3에 도시된 장치가 USB 포트(310)를 통하여 접속된 경우에는 EEE1394 물리층 처리기(304), IEEE1394/IDE 브릿지(306)는 동작하지 않고 USB/IDE 브릿지(310)만이 동작하게 된다. 이에 따라 IEEE1394/IDE 브릿지(306)에 의해 잡음이 혼입될 수 있는 가능성이 배제된다.
한편, USB 전원(Vusb)이 인가되지 않으면(즉, IEEE 포트를 통하여 접속된 경우에는) 포트 선택부(314)는 EEE1394 물리층 처리기(304), IEEE1394/IDE 브릿지(306)에는 동작 전원 IEEE1394_VCC가 인가되게 하고, USB/IDE 브릿지(310)에는 동작 전원 USB_VCC가 인가되지 않도록 동작한다. 이에 따라 도 3에 도시된 장치가 IEEE 포트(302)를 통하여 접속된 경우에는 EEE1394 물리층 처리기(304), IEEE1394/IDE 브릿지(306)는 동작하고 USB/IDE 브릿지(310)는 동작하지 않게 된다. 이에 따라 USB/IDE 브릿지(310)에 의해 잡음이 혼입될 수 있는 가능성이 배제된다.
또한, 도 3에 도시된 장치는 도 2에 도시된 장치와 같이 멀티플렉서/디멀티플렉서(214)를 사용하지 않기 때문에 외장형 하드디스크에 적용될 경우 그것을 소형화시키는 데 일조하게 된다.
도 4는 도 3에 도시된 포트 선택부의 상세한 구성을 보이는 회로도이다.
도 4에 도시된 장치는 상보적(complement)인 두 입력(,)을 입력받고, 이들 두 입력의 상태와 동작 모드(Active low, high)에 따라 서로 배타적인 출력(OUTA, OUTB)들을 발생한다. 여기서, 동작 모드는 Active low이며 OUTA는 IEEE 동작 전원(IEEE_VCC)에 상응하고, OUTB는 USB 동작 전원(USB_VCC)에 상응한다.
예를 들어,가 각각 로직0 및 로직1이 되면, OUTA=VIN이 출력되고 OUTB는 출력되지 않게 된다. 반대로가 각각 로직1 및 로직0이 되면, OUTA는 출력되지 않고 OUTB=VIN이 출력된다.
도 5는 도 4에 도시된 장치에 입력되는 상보적인 신호들(USB_EN, IEEE1394_EN)을 발생하기 위한 버퍼의 구성을 보이는 것이다. Vusb가 인가되면 USB_EN=1이 되고, Tr(516)이 단락되어 IEEE1394_EN=0이 출력되며, 반대로 Vusb가 인가되지 않으면 USB_EN=0이 되고 Tr(516)이 오픈되어 IEEE1394_EN=1이 출력되게 된다.
포트 선택부(314)의 동작에 의해 USB 인터페이스 방식과 IEEE 인터페이스 방식간의 우선 순위가 확립된다. 즉, EEE1394 포트(302)와 USB 포트(308)가 모두 접속될 경우 USB 포트(308)만이 사용될 수 있게 되어 오동작 및 고장이 예방된다.
도 3에 도시된 장치에 있어서 USB 인터페이스 방식과 IEEE 인터페이스 방식간의 우선 순위를 변경할 수 있다. 이를 위해서는 버퍼(316)에 USB 방식의 전원 신호(Vusb)가 아닌 IEEE 방식의 전원 신호(Vieee)를 인가시켜주면 된다.
도 3에 도시된 장치는 IEEE1394 및 USB 방식만을 사용하는 경우에 적용된 것이다. 그러나, 도 3에 도시된 장치는 다수의 인터페이스 방식을 사용하는 경우에도 용이하게 확장될 수 있음을 주지하여야 한다.
도 6은 본 발명의 다른 실시예의 구성을 보이는 블록도로서 다수의 인터페이스 방식에 적용된 예를 보이는 것이다.
도 6에 도시된 장치는 다수의 인터페이스 방식에 적합한 포트들(602a -602n), 해당 포트에 연결되며 다수의 인터페이스 방식에 적합한 변환기들(604a - 604n), 각 변환기들(604a - 604n)의 동작 전원을 제어하는 포트 선택부(614), 우선 순위 제어부(616) 그리고 ATAPI 버스 컨넥터(612)를 구비한다.
포트는 예를 들면, IEEE1394 방식의 컨넥터가 접속될 수 있는 IEEE1394 포트, USB 방식의 컨넥터가 접속될 수 있는 USB 포트 등이 될 수 있다.
또한, 변환기(604)는 예를 들면, IEEE1394 신호의 물리 계층 처리를 담당하는 IEEE1394 물리층 처리기 및 IEEE1394 신호의 링크 계층 처리를 담당하는 IEEE1394/IDE 브릿지로 구성되는 IEEE/IDE 변환기, USB/IDE 브릿지로 구성되는 USB/IDE 변환기 등이 될 수 있다.
우선 순위 제어부(616)는 다수의 인터페이스 방식의 신호들을 유입하고 이들중에서 어떤 인터페이스 방식이 사용되고 있는 지를 나타내는 식별 신호를 발생한다. 또한, 두 개 이상의 신호들이 유입되는 경우에는 주어진 우선 순위에 의해 우선 순위를 판단하고, 그에 상응하는 식별 신호를 발생한다.
포트 선택부(614)는 그에 인가되는 식별 신호에 상응하는 전원을 발생한다. 이때, 다른 전원들은 디스에이블 상태가 된다.
우선 순위 제어부(616) 및 포트 선택부(614)의 동작에 의해 인터페이스 방식간의 우선 순위가 확립된다. 즉, 두 개 이상의 포트를 통해 두 개 이상의 인터페이스 방식이 사용될 경우 어느 한 인터페이스 방식 만이 사용될 수 있게 되어 오동작 및 고장이 예방된다.
도 7은 본 발명에 따른 인터페이스 방법의 일 실시예를 보이는 흐름도이다.
도 7에 도시된 주변기기 인터페이스 방법에 의하면 도 2에 도시된 것과 같은 2개의 인터페이스 포트들을 구비하는 주변기기 인터페이스 장치에서 설정된 우선 순위에 따라 하나의 인터페이스 포트만이 선택되고 나머지의 인터페이스 포트는 디스에이블된다. 디스에이블시키는 방법은 도 2를 참조하여 설명된 바와 같이 선택되지 않은 인터페이스 포트에 상응하는 변환기의 동작을 디스에이블시키는 것에 의해 달성되며, 구체적으로는 변환기의 전원을 차단한다.
먼저, 우선 순위 설정을 읽어들인다.(s802) 우선 순위는 예를 들면, USB →IEEE1394와 같이 설정될 수 있다.
읽어들인 우선 순위 설정에 근거하여 높은 우선 순위의 포트가 연결되어 있는 지를 판단한다.(s804)
높은 우선 순위의 포트가 연결되어 있으면 높은 우선 순위의 포트를 선택한다.(s806)
나머지 낮은 우선 순위의 포트에 상응하는 변환기에 제공되는 전원을 차단한다.(s808)
s804단계에서 높은 우선 순위의 포트가 접속되어 있지 않다면 그보다 낮은 우선 순위의 포트가 접속되어 있는 지를 판단한다.(s810) 낮은 우선 순위의 포트도 접속되어 있지 않다면 s802단계로 복귀한다.
만일 낮은 우선 순위의 포트가 접속되어 있다면 해당 포트를 선택한다.(s812)
나머지 높은 우선 순위의 포트에 상응하는 변환기에 제공되는 전원을 차단한다.(s814)
선택된 포트를 사용하여 주변기기를 운용한다.(s816)
도 7에 도시된 방법은 도 6에 도시된 것과 같이 다수의 인터페이스 포트들을 구비하는 인터페이스 장치에도 용이하게 적용할 수 있다.
이 경우 s808 및 s812과정은 선택된 포트를 제외한 다른 포트들에 해당하는 변환기들에 공급되는 전원을 차단하는 동작을 수행하도록 변경되고, s810과정도 차하위 우선 순위의 포트가 접속되어 있지 않다면 차차하위 우선 순위의 포트의 접속 여부를 판단하는 식으로 변경되게 된다.
도 8은 본 발명에 따른 주변기기 인터페이스 방법의 다른 실시예를 보이는 흐름도이다.
도 8에 도시된 주변기기 인터페이스 방법에 의하면 도 6에 도시된 것과 같은 2개 이상의 인터페이스 포트들을 구비하는 주변기기 인터페이스 장치에서 접속된 인터페이스 포트들 중에서 설정된 우선 순위에 따라 최우선 순위의 인터페이스 포트 하나 만이 선택되고 나머지의 인터페이스 포트들은 디스에이블된다. 디스에이블시키는 방법은 도 6을 참조하여 설명된 바와 같이 선택되지 않은 인터페이스 포트들에 상응하는 변환기들의 동작을 디스에이블시키는 것에 의해 달성되며, 구체적으로는 변환기들의 동작 전원을 차단한다.
먼저, 두개 이상의 포트들이 접속되어 있는 지를 판단한다.(s902)
하나의 포트만이 접속되어 있다면 접속된 포트를 선택한다.(s904) 즉, 접속된 포트에 해당하는 변환기에만 동작 전원을 공급한다.
두개 이상의 포트들이 접속되어 있다면 설정된 우선 순위에 따라 보다 높은 우선 순위를 가지는 포트만일 선택된다.
우선 순위 설정을 읽어들인다.(s906) 우선 순위는 예를 들면, USB →IEEE1394→RS232C→,,,와 같이 설정될 수 있다.
읽어들인 우선 순위 설정에 근거하여 보다 높은 우선 순위의 포트를 선택한다.(s908)
선택되지 않은 포트들에 해당하는 변환기들에 제공되는 전원들을 차단한다.(s910)
선택된 포트를 사용하여 주변기기를 운용한다.(s912)
당업자는 본 발명의 실시예로 설명된 하드 디스크 인터페이스 장치 및 우선 순위 제어 방법이 외장형 하드디스크에도 용이하게 적용될 수 있음을 잘 알 수 있다. 또한, 당업자는 본 발명의 설명된 하드 디스크 인터페이스 장치 및 우선 순위 제어 방법이 하드 디스크 뿐만 아니라 다른 주변장치에도 별다른 변형이나 변경없이 용이하게 적용될 수 있음을 잘 알수 있다.
따라서, 당업자는 본 발명은 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니며, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지의 치환, 변형 및 변경이 가능하다는 것을 주지하여야 할 것이다.
상술한 바와 같이 본 발명에 따른 주변기기 인터페이스 장치 및 우선 순위 제어 방법은 다수의 인터페이스 방식을 지원할 수 있어서 주변기기의 확장성을 확보할 수 있게 하는 효과가 있다.
또한, 본 발명에 따른 주변기기 인터페이스 장치 및 우선 순위 제어 방법은 외장형 하드디스크에 적용될 경우 외장형 하드디스크의 크기를 될수록 소형화할 수 있게 하며, 안정적인 동작을 가능하게 하는 효과가 있다.

Claims (16)

  1. 다수의 인터페이스 방식에 적합한 신호들을 유입하기 위한 다수의 포트들;
    각기 적합한 포트에 접속되며 해당 인터페이스 방식의 신호를 하드디스크에 적합한 인터페이스 방식의 신호로 변환하기 위한 다수의 인터페이스 변환기들;
    상기 다수의 포트들로부터 각 인터페이스 방식의 신호들을 유입하여 접속된 인터페이스 방식을 판별하고, 두 개 이상의 인터페이스 방식에 접속되었을 경우 이들간의 우선 순위를 결정하는 우선 순위 판별부;
    상기 우선 순위 제어부의 판별 결과에 따라 상기 다수의 인터페이스 변환기들을 선택적으로 동작시키기 위해 전원의 공급을 제어하는 포트 선택부; 및
    상기 다수의 인터페이스 변환기들에 접속되어 하드 디스크에 적합한 인터페이스 방식의 신호을 송수신하기 위한 접속부를 포함하는 하드 디스크 인터페이스 장치.
  2. 제1항에 있어서, 상기 인터페이스 변환기들은 적어도 IEEE1394 방식 및 USB 방식에 적합한 변환기들을 포함하는 것을 특징으로 하는 하드 디스크 인터페이스장치.
  3. 제2항에 있어서, 상기 포트 선택부는 USB 전원 신호에 응답하여 IEEE1394 방식 및 USB 방식에 적합한 변환기들에 제공되는 전원을 제어하는 것을 특징으로 하는 하드 디스크 인터페이스 장치.
  4. 제3항에 있어서, 상기 USB 전원 신호의 상태에 따라 USB 포트를 통하여 접속되었는 지의 여부를 나타내는 인에이블 신호(ENB) 및 인에이블 신호와 반대의 로직상태를 가지는 신호()를 발생하는 버퍼를 더 구비하는 것을 특징으로 하는 하드 디스크 인터페이스 장치.
  5. 제3항에 있어서, 상기 포트 선택부는 IEEE1394 전원 신호에 응답하여 IEEE1394 방식 및 USB 방식에 적합한 변환기들에 제공되는 전원을 제어하는것을 특징으로 하는 하드 디스크 인터페이스 장치.
  6. 제2항에 있어서, 상기 포트 선택부는 USB 전원 신호에 응답하여 IEEE1394 방식 및 USB 방식에 적합한 변환기들에 제공되는 전원을 제어하는 것을 특징으로 하는 하드 디스크 인터페이스 장치.
  7. 적어도 USB 및 IEEE1394 인터페이스 방식에 적합한 신호들을 유입하기 위한USB 및 IEEE1394 인터페이스 포트들;
    USB 및 IEEE1394 인터페이스 포트들 각각에 접속되며 해당 인터페이스 방식의 신호를 하드디스크에 적합한 인터페이스 방식의 신호로 변환하기 위한 USB/IDE 및 IEEE1394/IDE 인터페이스 변환기들;
    상기 USB 포트들로부터 USB 인터페이스 방식의 신호들 중에서 전원 신호(USB 전원 신호)에 응답하여 상기 IEEE1394/IDE 인터페이스 변환기들의 동작 전원의 공급을 제어하는 포트 선택부; 및
    상기 USB/IDE 및 IEEE1394/IDE 인터페이스 변환기들에 접속되며 이들과 하드 디스크 사이에서 IDE 인터페이스 방식의 신호을 송수신하기 위한 접속부를 포함하는 하드 디스크 인터페이스 장치.
  8. 제7항에 있어서, 상기 USB 전원 신호의 상태에 따라 상기 USB 포트를 통하여 접속되었는 지의 여부를 나타내는 인에이블 신호(ENB) 및 인에이블 신호와 반대의 로직상태를 가지는 신호()를 발생하여 상기 포트 선택부에 제공하는 버퍼를 더 구비하는 것을 특징으로 하는 하드 디스크 인터페이스 장치.
  9. 각각이 적어도 하나의 인터페이스 방식을 지원하는 복수의 포트들;
    각기 적합한 포트에 접속되며 해당 인터페이스 방식의 신호를 주변 기기에 적합한 인터페이스 방식의 신호로 변환하기 위한 다수의 인터페이스 변환기들;
    상기 다수의 포트들로부터 각 인터페이스 방식의 신호들을 유입하여 접속된인터페이스 방식을 판별하고, 두 개 이상의 인터페이스 방식에 접속되었을 경우 이들간의 우선 순위를 결정하는 우선 순위 제어부;
    상기 우선 순위 제어부의 판별 결과에 따라 상기 다수의 인터페이스 변환기들을 중의 하나를 선택적으로 동작시키는 포트 선택부; 및
    상기 다수의 인터페이스 변환기들에 접속되어 주변기기에 적합한 인터페이스 방식의 신호을 송수신하기 위한 접속부를 포함하는 주변기기 인터페이스 장치.
  10. 제9항에 있어서, 상기 인터페이스 변환기들은 적어도 IEEE1394 방식 및 USB 방식에 적합한 변환기들을 포함하는 것을 특징으로 하는 주변기기 인터페이스 장치.
  11. 제10항에 있어서, 상기 포트 선택부는 USB 전원 신호에 응답하여 IEEE1394 방식 및 USB 방식에 적합한 변환기들에 제공되는 전원을 제어하는 것을 특징으로 하는 주변기기 인터페이스 장치.
  12. 제11항에 있어서, 상기 USB 전원 신호의 상태에 따라 USB 포트를 통하여 접속되었는 지의 여부를 나타내는 인에이블 신호(ENB) 및 인에이블 신호와 반대의 로직상태를 가지는 신호()를 발생하는 버퍼를 더 구비하는 것을 특징으로 하는 주변기기 인터페이스 장치.
  13. 제11항에 있어서, 상기 포트 선택부는 IEEE1394 신호에 응답하여 IEEE1394 방식 및 USB 방식에 적합한 변환기들에 제공되는 전원을 제어하는것을 특징으로 하는 주변기기 인터페이스 장치.
  14. 제10항에 있어서, 상기 포트 선택부는 USB 신호에 응답하여 IEEE1394 방식 및 USB 방식에 적합한 변환기들에 제공되는 전원을 제어하는 것을 특징으로 하는 주변기기 인터페이스 장치.
  15. 각각이 하나의 인터페이스 방식을 지원하는 적어도 두개의 포트들과 각기 적합한 포트에 접속되며 해당 인터페이스 방식의 신호를 주변기기에 적합한 인터페이스 방식의 신호로 변환하기 위한 적어도 두개의 인터페이스 변환기들을 구비하는 주변기기 인터페이스 장치의 우선 순위 제어 방법에 있어서,
    상기 두 개의 포트들 사이의 우선 순위를 읽어들이는 과정;
    읽어들인 우선 순위 설정에 근거하여 높은 우선 순위의 포트가 연결되어 있는 지를 판단하는 과정;
    높은 우선 순위의 포트가 연결되어 있으면 높은 우선 순위의 포트를 선택하고, 나머지 낮은 우선 순위의 포트에 상응하는 변환기에 제공되는 전원을 차단하는 과정; 및
    높은 우선 순위의 포트가 접속되어 있지 않다면 낮은 우선 순위의 포트가 접속되어 있는 지를 판단하여 낮은 우선 순위의 포트가 접속되어 있다면 해당 포트를선택하고 나머지 높은 우선 순위의 포트에 상응하는 변환기에 제공되는 전원을 차단하는 과정을 포함하는 주변기기 인터페이스 장치의 우선 순위 제어 방법.
  16. 각각이 하나의 인터페이스 방식을 지원하는 복수의 포트들과 각기 적합한 포트에 접속되며 해당 인터페이스 방식의 신호를 주변기기에 적합한 인터페이스 방식의 신호로 변환하기 위한 복수의 인터페이스 변환기들을 구비하는 주변기기 인터페이스 장치의 우선 순위 제어 방법에 있어서,
    두 개 이상의 포트들이 접속되어 있는 지를 판단하는 과정;
    하나의 포트만이 접속되어 있다면 접속된 포트를 선택하고, 접속된 포트에 해당하는 변환기에만 동작 전원을 공급하는 과정;
    두 개 이상의 포트들이 접속되어 있다면 포트들 사이의 우선 순위를 읽어들이는 과정; 및
    읽어들인 우선 순위 설정에 근거하여 보다 높은 우선 순위의 포트를 선택하고, 선택되지 않은 포트들에 해당하는 변환기들에 제공되는 전원들을 차단하는 과정을 포함하는 주변기기 인터페이스 장치의 우선 순위 제어 방법.
KR1020020033404A 2002-06-14 2002-06-14 주변기기 인터페이스 장치 및 그에 적합한 우선 순위 제어방법 KR20030095828A (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020020033404A KR20030095828A (ko) 2002-06-14 2002-06-14 주변기기 인터페이스 장치 및 그에 적합한 우선 순위 제어방법
CNB031411347A CN1220126C (zh) 2002-06-14 2003-06-11 外围接口设备及其优先级控制方法
JP2003169224A JP2004021993A (ja) 2002-06-14 2003-06-13 周辺機器のインタフェース装置及び周辺機器の優先順位制御方法
US10/460,169 US7516345B2 (en) 2002-06-14 2003-06-13 Interface device for peripherals and priority control method thereof
EP03013655A EP1372081B1 (en) 2002-06-14 2003-06-16 Interface device for peripherals and priority control method therefor
DE60313077T DE60313077T2 (de) 2002-06-14 2003-06-16 Peripherieschnittstellenvorrichtung und Prioritätssteuerungsverfahren

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020033404A KR20030095828A (ko) 2002-06-14 2002-06-14 주변기기 인터페이스 장치 및 그에 적합한 우선 순위 제어방법

Publications (1)

Publication Number Publication Date
KR20030095828A true KR20030095828A (ko) 2003-12-24

Family

ID=29578257

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020033404A KR20030095828A (ko) 2002-06-14 2002-06-14 주변기기 인터페이스 장치 및 그에 적합한 우선 순위 제어방법

Country Status (6)

Country Link
US (1) US7516345B2 (ko)
EP (1) EP1372081B1 (ko)
JP (1) JP2004021993A (ko)
KR (1) KR20030095828A (ko)
CN (1) CN1220126C (ko)
DE (1) DE60313077T2 (ko)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100475093B1 (ko) * 2002-09-13 2005-03-10 삼성전자주식회사 둘 이상의 입력포트를 구비하는 집적 회로 장치 및 시스템
KR100518596B1 (ko) * 2003-09-09 2005-10-04 삼성전자주식회사 실제 동작 속도의 테스트 벤치를 생성하는 디스크인터페이스 장치, 및 이를 구비한 디스크 인터페이스시스템, 및 그 방법
TWI259958B (en) * 2003-09-29 2006-08-11 Ali Corp Bridge controller for IDE slave interface and USB host/OTG interface
US20050080966A1 (en) * 2003-10-09 2005-04-14 Cruz Arnaldo R. Communication steering for use in a multi-master shared resource system
US20050080961A1 (en) * 2003-10-09 2005-04-14 Bedwell Ryan D. Communication steering for use in a multi-master shared resource system
GB0406423D0 (en) * 2004-03-22 2004-04-21 Oxford Semiconductor Ltd Data interface
US7831748B2 (en) * 2004-08-10 2010-11-09 Microsoft Corporation Extended USB protocol with selective broadcast mechanism
JP4254653B2 (ja) * 2004-08-10 2009-04-15 ブラザー工業株式会社 インストールプログラムおよびインストール方法
TWI310159B (en) * 2005-01-18 2009-05-21 Incomm Technologies Co Ltd An adapter for connecting a portable memory unit to a host, and a memory device having the adapter
TWI266991B (en) * 2005-03-29 2006-11-21 Ind Tech Res Inst A data access device for using in computer of power off status
US7755787B2 (en) * 2005-04-29 2010-07-13 Hewlett-Packard Development Company, L.P. Method and system for managing shared printers
CN100505685C (zh) 2005-08-09 2009-06-24 华为技术有限公司 通信网络中对网络地址/端口转换请求进行处理的方法
CN100463340C (zh) * 2005-08-19 2009-02-18 鸿富锦精密工业(深圳)有限公司 通用串行总线接口功率控制电路
CN1964231B (zh) * 2005-11-09 2010-05-26 鸿富锦精密工业(深圳)有限公司 多功能适配器
US7580357B2 (en) * 2005-12-01 2009-08-25 Via Technologies, Inc. Method for implementing varying grades of service quality in a network switch
US20100225953A1 (en) * 2006-03-20 2010-09-09 Ernst Engst Method and assembly for releasing and configuring specific system operations of a printer or photocopier
US20080126593A1 (en) * 2006-07-11 2008-05-29 Hsuan-Yi Wang Expansion module for a USB port and a method thereof
CN101364210B (zh) * 2007-08-06 2012-05-30 鸿富锦精密工业(深圳)有限公司 一种可扩展使用组成部件的便携式电脑
US20090313412A1 (en) * 2008-06-13 2009-12-17 Cheng-Su Huang Hub Capable of Enhancing Power Supplying Capability
JP5221251B2 (ja) 2008-08-27 2013-06-26 株式会社バッファロー 記憶装置
CN101452732B (zh) * 2008-12-30 2011-04-06 成都市华为赛门铁克科技有限公司 存储设备及控制接口的方法、系统
JP4643726B2 (ja) * 2009-05-26 2011-03-02 株式会社東芝 情報処理装置及び電力供給方法
TWI463322B (zh) * 2009-08-06 2014-12-01 Asustek Comp Inc 具有雙主機之電腦系統
CN102156680B (zh) * 2010-02-11 2015-09-30 爱国者电子科技有限公司 多种连接器的主机装置及传输数据方法和协议选择装置
CN102480164A (zh) * 2010-11-26 2012-05-30 中兴通讯股份有限公司 混合能源供电系统及方法
WO2013082783A1 (zh) * 2011-12-08 2013-06-13 华为技术有限公司 数据处理方法及设备
JP2014115687A (ja) * 2012-12-06 2014-06-26 Canon Inc データ処理装置、データ処理装置の制御方法、及びプログラム
CN103605481B (zh) * 2013-10-31 2017-07-14 华为技术有限公司 磁盘控制方法、装置及设备
US10862861B2 (en) * 2016-01-07 2020-12-08 Hewlett-Packard Development Company, L.P. Use of a network address by a network accessory
CN109508309A (zh) * 2017-09-15 2019-03-22 神讯电脑(昆山)有限公司 电子装置及自动切换连结路径方法
WO2019240796A1 (en) * 2018-06-14 2019-12-19 Hewlett-Packard Development Company, L.P. Delegation of universal serial bus power among multiple ports
US10979044B2 (en) * 2019-03-14 2021-04-13 Infineon Technologies Ag Chip reset via communication interface terminals
CN111752876B (zh) * 2020-05-26 2023-03-14 苏州浪潮智能科技有限公司 一种用于接口优先级仲裁的系统
CN111694779A (zh) * 2020-06-18 2020-09-22 京东方科技集团股份有限公司 接口切换装置、通信设备及接口切换方法
CN114034979A (zh) * 2021-11-12 2022-02-11 昆明理工大学 一种交流输电线路测距方法及系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63286918A (ja) * 1987-05-20 1988-11-24 Hitachi Ltd 情報処理装置の電力供給方式
JPH11175206A (ja) * 1997-12-10 1999-07-02 Hitachi Ltd 周辺機器接続装置
KR200230770Y1 (ko) * 2001-02-21 2001-07-19 주식회사 새로텍 다수의 인터페이스를 지원하는 외장형 저장장치
KR200229996Y1 (ko) * 2001-02-21 2001-07-19 주식회사 새로텍 다수의 인터페이스를 지원하는 외장형 저장장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2965643B2 (ja) 1990-08-20 1999-10-18 株式会社東芝 増設用ユニットの接続制御機構
JPH10187583A (ja) * 1996-12-27 1998-07-21 Canon Inc データ通信装置及び方法
US5922062A (en) 1997-06-26 1999-07-13 Vlsi Technology, Inc. Combined IDE and SCSI disk controller interface for common hardware reference platforms
US6356968B1 (en) 1997-09-03 2002-03-12 Cirrus Logic, Inc Apparatus and method for transparent USB-to-1394 bridging and video delivery between a host computer system and a remote peripheral device
FR2776400B1 (fr) 1998-03-18 2000-04-28 Bull Sa Sous-systeme de disques a multiples interfaces configurables
US6212633B1 (en) * 1998-06-26 2001-04-03 Vlsi Technology, Inc. Secure data communication over a memory-mapped serial communications interface utilizing a distributed firewall
JP3420136B2 (ja) * 1999-10-27 2003-06-23 日本電気株式会社 接続制御回路
JP2001160026A (ja) 1999-12-02 2001-06-12 Mitsumi Electric Co Ltd 変換ユニットおよびそれを備えたusb対応機器
JP3450274B2 (ja) * 2000-04-26 2003-09-22 エヌイーシーマイクロシステム株式会社 通信制御回路
JP2002009796A (ja) * 2000-06-26 2002-01-11 Sony Corp データ転送システム及びデータ転送管理装置並びにデータ転送方法
JP2002140140A (ja) 2000-10-31 2002-05-17 Canon Inc インターフェースを備えた装置
US6915363B2 (en) * 2001-12-13 2005-07-05 Seagate Technology Llc System for selectively controlling spin-up control for data storage devices in an array using predetermined out of band (OOB) signals
JP2003233579A (ja) 2002-02-08 2003-08-22 Canon Inc 記憶装置および処理方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63286918A (ja) * 1987-05-20 1988-11-24 Hitachi Ltd 情報処理装置の電力供給方式
JPH11175206A (ja) * 1997-12-10 1999-07-02 Hitachi Ltd 周辺機器接続装置
KR200230770Y1 (ko) * 2001-02-21 2001-07-19 주식회사 새로텍 다수의 인터페이스를 지원하는 외장형 저장장치
KR200229996Y1 (ko) * 2001-02-21 2001-07-19 주식회사 새로텍 다수의 인터페이스를 지원하는 외장형 저장장치

Also Published As

Publication number Publication date
EP1372081B1 (en) 2007-04-11
EP1372081A2 (en) 2003-12-17
US7516345B2 (en) 2009-04-07
EP1372081A3 (en) 2006-03-08
JP2004021993A (ja) 2004-01-22
DE60313077D1 (de) 2007-05-24
CN1220126C (zh) 2005-09-21
CN1467605A (zh) 2004-01-14
US20030233499A1 (en) 2003-12-18
DE60313077T2 (de) 2007-12-20

Similar Documents

Publication Publication Date Title
KR20030095828A (ko) 주변기기 인터페이스 장치 및 그에 적합한 우선 순위 제어방법
EP1546898B1 (en) Interface integrated circuit device for a usb connection
US20070079033A1 (en) Universal serial bus device having logical circuit for conversive and immediate host reset operation
US6735671B1 (en) System for accessing hard disk drive built in computer in which hard disk drive built in its computer can be accessed from outside its computer even if computer is not driven
US20060242527A1 (en) Microprocessor with trace module
JP2001067159A (ja) インターフェース切替装置
US6919878B2 (en) Keyboard/mouse switching controller
KR100265550B1 (ko) 버스제어기를갖는데이타프로세서
KR100205111B1 (ko) 퍼스널 컴퓨터의 하드 디스크 드라이브 자동 교체장치
KR100407563B1 (ko) 유니버셜 시리얼 버스 장치
US7058842B2 (en) Microcontroller with multiple function blocks and clock signal control
TWI829060B (zh) 處理電路、控制系統及控制方法
US7405592B2 (en) Integrated circuit capable of minimizing switch transitions
US8120418B2 (en) Large-scale integrated circuit
JP2009032072A (ja) 双方向バスの方向制御装置
KR100631731B1 (ko) 노트북 피씨의 인터페이스장치 및 방법
US6988159B2 (en) Cableless embedded simplex/duplex channel SCSI implementation
KR100643234B1 (ko) 통신제어장치
KR20050118093A (ko) 다중 전송 장치 및 시스템
KR100518563B1 (ko) 드라이브에서의 마스터/슬레이브 설정 인터페이스 장치
KR20010063912A (ko) 마스터 및 슬레이브 기능 변환장치
JP2004318837A (ja) パッシブカードアダプタ
JP2006107392A (ja) カードコントローラ
JP2004318836A (ja) Pcカード制御装置及びpcカード制御方法
JP2004318835A (ja) Pcカード制御装置及びpcカード制御方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20040930

Effective date: 20051220