KR20030089563A - 반도체 소자의 제조방법 - Google Patents
반도체 소자의 제조방법 Download PDFInfo
- Publication number
- KR20030089563A KR20030089563A KR1020020027006A KR20020027006A KR20030089563A KR 20030089563 A KR20030089563 A KR 20030089563A KR 1020020027006 A KR1020020027006 A KR 1020020027006A KR 20020027006 A KR20020027006 A KR 20020027006A KR 20030089563 A KR20030089563 A KR 20030089563A
- Authority
- KR
- South Korea
- Prior art keywords
- source
- silicide
- drain region
- heat treatment
- semiconductor device
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 24
- 238000004519 manufacturing process Methods 0.000 title claims description 12
- 229910021332 silicide Inorganic materials 0.000 claims abstract description 37
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims abstract description 29
- 238000000034 method Methods 0.000 claims abstract description 28
- 239000011229 interlayer Substances 0.000 claims abstract description 23
- 238000010438 heat treatment Methods 0.000 claims abstract description 22
- 230000004888 barrier function Effects 0.000 claims abstract description 14
- 239000007789 gas Substances 0.000 claims abstract description 13
- 239000001257 hydrogen Substances 0.000 claims abstract description 13
- 229910052739 hydrogen Inorganic materials 0.000 claims abstract description 13
- 239000010410 layer Substances 0.000 claims abstract description 13
- GVGCUCJTUSOZKP-UHFFFAOYSA-N nitrogen trifluoride Chemical compound FN(F)F GVGCUCJTUSOZKP-UHFFFAOYSA-N 0.000 claims abstract description 13
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims abstract description 12
- 229910052751 metal Inorganic materials 0.000 claims abstract description 11
- 239000002184 metal Substances 0.000 claims abstract description 11
- 239000000758 substrate Substances 0.000 claims abstract description 10
- 239000012298 atmosphere Substances 0.000 claims abstract description 9
- 125000004435 hydrogen atom Chemical class [H]* 0.000 claims description 12
- 238000000151 deposition Methods 0.000 claims description 4
- 238000005530 etching Methods 0.000 claims description 4
- 238000002156 mixing Methods 0.000 claims description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 abstract description 10
- 229910052796 boron Inorganic materials 0.000 abstract description 10
- 238000009792 diffusion process Methods 0.000 abstract description 6
- 229910052757 nitrogen Inorganic materials 0.000 abstract description 3
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 abstract 1
- 239000000203 mixture Substances 0.000 abstract 1
- 239000010408 film Substances 0.000 description 31
- 230000015572 biosynthetic process Effects 0.000 description 6
- 239000000463 material Substances 0.000 description 4
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 229910052759 nickel Inorganic materials 0.000 description 3
- 229910052721 tungsten Inorganic materials 0.000 description 3
- 229910015900 BF3 Inorganic materials 0.000 description 2
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 2
- WTEOIRVLGSZEPR-UHFFFAOYSA-N boron trifluoride Chemical compound FB(F)F WTEOIRVLGSZEPR-UHFFFAOYSA-N 0.000 description 2
- 229910052731 fluorine Inorganic materials 0.000 description 2
- 239000011737 fluorine Substances 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 125000006850 spacer group Chemical group 0.000 description 2
- 229910004491 TaAlN Inorganic materials 0.000 description 1
- 229910008484 TiSi Inorganic materials 0.000 description 1
- 238000005280 amorphization Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 238000002425 crystallisation Methods 0.000 description 1
- 230000008025 crystallization Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 239000012299 nitrogen atmosphere Substances 0.000 description 1
- 230000006911 nucleation Effects 0.000 description 1
- 238000010899 nucleation Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823871—Complementary field-effect transistors, e.g. CMOS interconnection or wiring or contact manufacturing related aspects
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/45—Ohmic electrodes
- H01L29/456—Ohmic electrodes on silicon
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
본 발명은 실리사이드 형성시의 접촉 저항의 증가를 방지할 수 있는 반도체 소자의 제조방법을 개시한다. 개시된 본 발명의 방법은, 게이트 전극 및 소오스/드레인 영역을 포함한 트랜지스터가 형성되고 상기 트랜지스터를 덮도록 층간절연막이 형성된 반도체 기판을 제공하는 단계와, 상기 층간절연막을 식각하여 소오스/드레인 영역을 노출시키는 콘택홀을 형성하는 단계와, 상기 콘택홀의 측벽과 노출된 소오스/드레인 영역 및 층간절연막 상에 베리어막을 형성하는 단계와, 상기 기판 결과물을 열처리하여 베리어막과 소오스/드레인 영역의 계면에 실리사이드를 형성하는 단계와, 상기 콘택홀을 포함한 층간절연막 상에 플러그용 금속막을 증착하는 단계를 포함하는 반도체 소자의 제조방법에 있어서, 상기 실리사이드 형성을 위한 열처리는 질소(N2), 플로로화질소(NF3) 및 수소(H2)의 혼합 가스 분위기 하에서 급속열처리로 수행하는 것을 특징으로 하며, 여기서, 상기 급속열처리는 500∼1,000℃의 온도에서 10∼200초 동안 수행하고, 상기 플로로화질소(NF3)와 수소(H2) 가스의 혼합비는 5∼50wt% 정도로 한다. 본 발명에 따르면, 실리사이드 형성을 위한 급속열처리는 질소(N2), 플로로화질소(NF3) 및 수소(H2)를 혼합한 가스 분위기에서 수행함으로써 보론의 확산 억제를 통해 접촉 저항의 증가를 방지할 수 있다.
Description
본 발명은 반도체 소자의 제조방법에 관한 것으로, 보다 상세하게는, 낮은 접촉 저항을 구현할 수 있는 반도체 소자의 제조방법에 관한 것이다.
반도체 소자의 특성 개선을 위한 방법으로서, CMOS에서의 소오스/드레인 영역의 접촉 저항(contact resistance) 및 면 저항(sheet resistance)을 감소시키기위한 연구가 활발하게 진행되고 있다. 특히, 낮은 비저항을 가지면서 낮은 접촉 저항을 구현할 수 있는 물질로 Ti, Co 및 Ni 실리사이드 물질이 주로 고려되고 있다.
이와 같은 물질들은 낮은 비저항과 접촉 저항을 가지고 있고, 선택적으로 소오스/드레인 영역 상에만 실리사이드를 형성할 수 있는 특성을 가지고 있다. 여기서, 선택적으로 소오스/드레인 영역 상에만 실리사이드를 형성하는 공정을 살리사이드 공정(Self Aligned Silicides process)이라 칭한다.
상기 살리사이드 공정은 금속막을 증착한 후에 1차 급속열처리 공정을 통해 중간상의 실리사이드를 형성하고, 그런다음, 선택적 용액 식각에 의해서 소오스/드레인 영역 상에만 실리사이드 물질을 잔류시키며, 이어서, 2차 급속열처리 공정을 수행하여 최종적으로 실리사이드 박막을 형성하는 기술이다.
이와 같은 살리사이드 공정은 실리콘과 금속 사이의 접촉 저항을 최소화할 수 있으므로, 주로 고효율 논리 반도체 소자의 제조에 주로 응용된다.
한편, 고집적 메모리 반도체 소자는 비교적 높은 접촉 저항에서도 소자 구현이 가능하기 때문에 전술한 살리사이드 공정을 그대로 적용하지 않는다. 다시말해, 상기 고집적 메모리 반도체 소자는 소오스/드레인 영역의 모든 부분에 선택적으로 실리사이드를 형성하는 살리사이드 공정을 이용하지 않으며, 그 대신, 식각 공정을 통해 소오스/드레인 영역의 일부를 노출시킨 후에 베리어막을 형성하고, 이어, 열처리를 통해 소오스/드레인 영역의 일부분에만 실리사이드를 형성하는 공정을 이용한다.
이 경우, P+ 및 N+의 소오스/드레인 영역에 동시에 형성되며, 이렇게 형성된실리사이드를 제거하지 않은 상태로 후속 공정에서 텅스텐과 같은 금속으로 금속배선을 형성하게 된다.
상기에서, 가장 많이 사용되는 실리사이드의 예로는 C54 상의 Ti-실리사이드를 들 수 있다. 상기 C54 상의 Ti-실리사이드(TiSi2)는 낮은 비저항(<20 μΩ/㎝), 양호한 열적 안정성 등의 우수한 특성을 갖지며, 650℃ 이하의 열처리 온도에서 비교적 높은 비저항 값(60∼90 μΩ/㎝)을 갖는 중간상인 C49 상을 형성한 후, 700∼900℃에서 낮은 비저항 값을 갖는 C54 상으로 상변화한다.
한편, 상기 Ti-실리사이드는 소자 선폭이 0.25㎛ 이하인 경우에 C54 상으로의 상변화가 어렵다. 이것은 C54 상의 결정화 부분(nucleation site)이 0.25㎛ 이하의 선폭에서는 확보되지 않기 때문이다. 이러한 특성을 라인 위스 이펙트(line width effect)라 칭하며, PAI(Pre-amorphization implant) 및 Mo 불순물 추가 등의 기술이 연구되고 있는 바, 상기 라인 위스 이펙트는 극복 가능하리라 예상된다.
그러나, 상기 Ti-실리사이드는 최근들어 소자의 집적도가 높아지면서 소오스/드레인 영역의 크기가 감소됨으로써 실제 형성되는 면적이 감소하게 되었는데, 이렇게 면적이 감소된 Ti-실리사이드는 후속 열처리 공정에 의해서 접촉 저항이 급격하게 증가된다. 특히, P+ 소오스/드레인 영역에 형성된 실리사이드의 접촉 저항은 N+ 소오스/드레인 영역에 형성된 그것 보다 대략 5배 정도 높은 값을 나타내는 것으로 알려져 있다.
이러한 특성은 P+ 소오스/드레인 영역을 형성할 때 보론(B)을 이온주입한 것과 관련된 것으로, 베리어막 형성 이후의 열처리 공정에서 상기 보론이 실리사이드층으로 쉽게 확산되어 불순물 농도가 낮아짐으로써 실리사이드와 실리콘의 접촉 저항이 증가되기 때문이다.
결국, Ti-실리사이드를 적용하더라도 상기와 같은 이유로 인해 접촉 저항이 증가될 경우, 고집적 메모리 반도체 소자에서의 트랜지스터의 동작 특성이 열화될 수 밖에 없다.
따라서, 본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, 낮은 접촉 저항을 구현할 수 있는 반도체 소자의 제조방법을 제공함에 그 목적이 있다.
도 1a 내지 도 1c는 본 발명의 실시예에 따른 반도체 소자의 제조방법을 설명하기 위한 공정 단면도.
* 도면의 주요 부분에 대한 부호의 설명 *
1 : 반도체 기판 2 : 소자분리막
3 : 게이트 전극 4 : 스페이서
5 : 소오스/드레인 영역 10 : 트랜지스터
11 : 제1층간절연막 12 : 제2층간절연막
13 : 콘택홀 14 : 베리어막
15 : 실리사이드막 16 : 플러그용 금속막
상기와 같은 목적을 달성하기 위하여, 본 발명은 게이트 전극 및 소오스/드레인 영역을 포함한 트랜지스터가 형성되고 상기 트랜지스터를 덮도록 층간절연막이 형성된 반도체 기판을 제공하는 단계와, 상기 층간절연막을 식각하여 소오스/드레인 영역을 노출시키는 콘택홀을 형성하는 단계와, 상기 콘택홀의 측벽과 노출된 소오스/드레인 영역 및 층간절연막 상에 베리어막을 형성하는 단계와, 상기 기판 결과물을 열처리하여 베리어막과 소오스/드레인 영역의 계면에 실리사이드를 형성하는 단계와, 상기 콘택홀을 포함한 층간절연막 상에 플러그용 금속막을 증착하는 단계를 포함하는 반도체 소자의 제조방법에 있어서, 상기 실리사이드 형성을 위한 열처리는 질소(N2), 플로로화질소(NF3) 및 수소(H2)의 혼합 가스 분위기 하에서 급속열처리로 수행하는 것을 특징으로 하는 반도체 소자의 제조방법을 제공한다.
여기서, 상기 급속열처리는 500∼1,000℃의 온도에서 10∼200초 동안 수행하며, 상기 플로로화질소(NF3)와 수소(H2) 가스의 혼합비는 5∼50wt% 정도로 한다.
본 발명에 따르면, 실리사이드 형성을 위한 급속열처리는 질소(N2), 플로로화질소(NF3) 및 수소(H2)를 혼합한 가스 분위기에서 수행함으로써 보론의 확산 억제를 통해 접촉 저항의 증가를 방지할 수 있다.
(실시예)
이하, 첨부된 도면을 참조해서 본 발명의 바람직한 실시예를 보다 상세하게 설명하도록 한다.
도 1a 내지 도 1c는 본 발명의 실시예에 따른 반도체 소자의 제조방법을 설명하기 위한 공정 단면도이다.
도 1a를 참조하면, 트렌치형의 소자분리막(2)이 구비된 반도체 기판(1) 상에 공지의 공정에 따라 스페이서(4)를 구비한 게이트 전극(3)을 형성하고, 그 양측의 기판 영역에 200∼2,000Å 깊이로 LDD 영역을 구비한 P+ 및 N+의 소오스/드레인 영역(5)을 형성하여 트랜지스터를 형성한다. 여기서, 상기 게이트 전극(3)은 게이트 산화막, 폴리실리콘막, 금속-실리사이드막 및 하드 마스크막의 적층 구조로 형성함이 바람직하며, 상기 P+의 소오스/드레인 영역(5)은 보론(B)의 이온주입을 통해 형성함이 바람직하다.
상기 트랜지스터(10)를 덮도록 기판(1)의 전 영역 상에 질화막 재질의 제1층간절연막(11)을 증착한다. 그런다음, 상기 제1층간절연막(11) 상에 산화막 재질의제2층간절연막(12)을 두껍게 증착하고, 에치백(etch-back) 또는 CMP(Chemical Mechanical polishing) 공정을 통해 그 표면을 평탄화시킨다. 바람직하게, 제1층간절연막(11)은 100∼500Å 두께로 증착하며, 제2층간절연막(12)은 1,000∼10,000Å 두께로 증착한다.
상기 제2 및 제1층간절연막(12, 11)의 일부분을 선택적으로 건식 식각하고, 이를 통해, 상기 소오스/드레인 영역(5)을 노출시키는 콘택홀(13)을 형성한다.
도 1b를 참조하면, 노출된 소오스/드레인 영역(5) 표면에 대한 클리닝을 행하고, 이어서, 상기 콘택홀(13)의 측벽과 노출된 소오스/드레인 영역(5) 및 제2층간절연막(12) 상에 Ti/TiN의 베리어막(14)을 증착한다. 이때, Ti는 접촉 저항에 미치는 영향을 고려해서 20∼200Å 두께로 증착하며, TiN은 50∼500Å 두께로 증착한다. 여기서, 형성하고자 하는 실리사이드의 종류에 따라 Ti 대신에 Co, W 및 Ni 중의 어느 하나를 증착할 수 있으며, 또한, TiN 대신에 WN, TaN, TaAlN 및 WBN 중의 어느 하나를 증착할 수도 있다.
도 1c를 참조하면, 상기 단계까지의 기판 결과물에 대해 열처리를 수행하고, 이 결과로서 상기 소오스/드레인 영역(5)과 베리어막(14)의 계면에 Ti-실리사이드(15)를 형성한다. 이때, 상기 열처리는 질소 분위기에서 수행하는 종래의 방법 대신에 질소(N2), 플로로화질소(NF3) 및 수소(H2)의 혼합 가스 분위기에 수행하며, 그리고, 500∼1,000℃의 온도에서 10∼200초 동안 급속열처리로 수행한다. 또한, 상기 플로로화질소(NF3)와 수소(H2) 가스의 혼합비는 5∼50wt% 정도로 설정한다.
여기서, 실리사이드 형성을 위한 급속열처리를 질소(N2), 플로로화질소(NF3) 및 수소(H2)의 혼합 가스 분위기에서 수행하게 되면, 보론의 이온주입을 위해 플로로화보론(BF2)를 사용하는 경우에 플로린(F)이 보론의 확산을 억제하는 것과 마찬가지로 상기 플로로화질소(NF3)에서의 플로린(F)이 P+ 소오스/드레인 영역에 이온주입되어 있는 보론의 확산을 억제하는 역할을 하게 된다. 또한, 수소(H2) 가스는 베리어막이 질화막화되는 것을 억제하며, 그래서, 실리사이드가 원활하게 형성되도록 기능하게 된다.
결국, 본 발명의 방법에서와 같이 베리어막 형성후의 실리사이드 형성을 위한 급속열처리를 질소(N2), 플로로화질소(NF3) 및 수소(H2)의 혼합 가스 분위기 하에서 수행하게 되면, 상기 플로로화질소(NF3)가 보론의 확산을 방지하고, 그리고, 수소(H2)가 실리사이드의 형성을 원할하게 되도록 함으로써, 접촉 저항의 증가를 방지할 수 있게 되고, 그래서, 고집적 메모리 반도체 소자의 동작 특성을 안정화시킬 수 있게 된다.
계속해서, 상기 콘택홀(13)이 완전 매립되도록 상기 콘택홀(13)을 포함한 제2층간절연막(12) 상에 W, Co, Ni, Ta, 및 Cu 중의 어느 하나, 바람직하게 W으로 이루어진 플러그용 금속막(16)을 증착한다.
이후, 도시되지 않았으나, 상기 제2층간절연막이 노출될 때까지 상기 플러그용 금속막 및 베리어막을 에치백 또는 CMP하여 콘택 플러그를 형성하고, 이어, 상기 제2층간절연막 상에 상기 콘택 플러그와 콘택되게 금속배선을 형성한다. 그리고나서, 공지의 후속 공정을 진행하여 고집적 메모리 소자를 완성한다.
이상에서와 같이, 본 발명은 실리사이드 형성을 위한 열처리를 질소, 플로로화질소 및 수소의 혼합 가스 분위기에서 수행함으로써 열처리 동안의 보론 확산을 억제하여 접촉 저항의 증가를 방지할 수 있으며, 또한, 실리사이드의 형성을 원할하게 할 수 있는 바, 고집적 메모리 반도체 소자의 동작 특성을 안정화 및 향상시킬 수 있다.
기타, 본 발명은 그 요지가 일탈하지 않는 범위에서 다양하게 변경하여 실시할 수 있다.
Claims (3)
- 게이트 전극 및 소오스/드레인 영역을 포함한 트랜지스터가 형성되고 상기 트랜지스터를 덮도록 층간절연막이 형성된 반도체 기판을 제공하는 단계와, 상기 층간절연막을 식각하여 상기 소오스/드레인 영역을 노출시키는 콘택홀을 형성하는 단계와, 상기 콘택홀의 측벽과 노출된 소오스/드레인 영역 및 층간절연막 상에 베리어막을 형성하는 단계와, 상기 기판 결과물을 열처리하여 베리어막과 소오스/드레인 영역의 계면에 실리사이드를 형성하는 단계와, 상기 콘택홀을 포함한 층간절연막 상에 플러그용 금속막을 증착하는 단계를 포함하는 반도체 소자의 제조방법에 있어서,상기 실리사이드 형성을 위한 열처리는 질소(N2), 플로로화질소(NF3) 및 수소(H2)의 혼합 가스 분위기 하에서 급속열처리로 수행하는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항 또는 제 2 항에 있어서, 상기 급속열처리는 500∼1,000℃의 온도에서 10∼200초 동안 수행하는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서, 상기 플로로화질소(NF3)와 수소(H2) 가스의 혼합비는5∼50wt%로 하는 것을 특징으로 하는 반도체 소자의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0027006A KR100464651B1 (ko) | 2002-05-16 | 2002-05-16 | 반도체 소자의 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0027006A KR100464651B1 (ko) | 2002-05-16 | 2002-05-16 | 반도체 소자의 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030089563A true KR20030089563A (ko) | 2003-11-22 |
KR100464651B1 KR100464651B1 (ko) | 2005-01-03 |
Family
ID=32383082
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2002-0027006A KR100464651B1 (ko) | 2002-05-16 | 2002-05-16 | 반도체 소자의 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100464651B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100609239B1 (ko) * | 2003-12-08 | 2006-08-02 | 동부일렉트로닉스 주식회사 | 반도체 소자의 제조 방법 |
US20180331118A1 (en) * | 2017-05-12 | 2018-11-15 | Sandisk Technologies Llc | Multi-layer barrier for cmos under array type memory device and method of making thereof |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2809113B2 (ja) * | 1994-09-29 | 1998-10-08 | 日本電気株式会社 | 半導体装置の製造方法 |
US5672525A (en) * | 1996-05-23 | 1997-09-30 | Chartered Semiconductor Manufacturing Pte Ltd. | Polysilicon gate reoxidation in a gas mixture of oxygen and nitrogen trifluoride gas by rapid thermal processing to improve hot carrier immunity |
KR19980068260A (ko) * | 1997-02-17 | 1998-10-15 | 김광호 | 금속실리사이드를 갖는 게이트패턴 형성방법 |
KR100316721B1 (ko) * | 2000-01-29 | 2001-12-12 | 윤종용 | 실리사이드막을 구비한 반도체소자의 제조방법 |
JP2002025940A (ja) * | 2000-07-03 | 2002-01-25 | Sanyo Electric Co Ltd | 半導体装置の製造方法 |
-
2002
- 2002-05-16 KR KR10-2002-0027006A patent/KR100464651B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100609239B1 (ko) * | 2003-12-08 | 2006-08-02 | 동부일렉트로닉스 주식회사 | 반도체 소자의 제조 방법 |
US20180331118A1 (en) * | 2017-05-12 | 2018-11-15 | Sandisk Technologies Llc | Multi-layer barrier for cmos under array type memory device and method of making thereof |
Also Published As
Publication number | Publication date |
---|---|
KR100464651B1 (ko) | 2005-01-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100434697B1 (ko) | 반도체소자의 제조방법 | |
KR100413740B1 (ko) | 반도체 장치 및 그 제조 방법 | |
US8643126B2 (en) | Self aligned silicided contacts | |
US7682968B2 (en) | Self-aligned metal to form contacts to Ge containing substrates and structure formed thereby | |
US5933741A (en) | Method of making titanium silicide source/drains and tungsten silicide gate electrodes for field effect transistors | |
US10651042B2 (en) | Salicide bottom contacts | |
JPH11177065A (ja) | 半導体装置およびその製造方法 | |
JP4146859B2 (ja) | 半導体装置の製造方法 | |
US6100191A (en) | Method for forming self-aligned silicide layers on sub-quarter micron VLSI circuits | |
US20070202695A1 (en) | Method for fabricating a semiconductor device | |
JPH08250451A (ja) | 半導体装置の製造方法 | |
KR100464651B1 (ko) | 반도체 소자의 제조방법 | |
US20060115967A1 (en) | Methods of manufacturing a semiconductor device | |
US6777300B2 (en) | Method to improve silicide formation on polysilicon | |
KR100706823B1 (ko) | 티타늄나이트라이드막을 이용한 확산방지막과오믹콘택층의 동시 형성 방법 | |
KR100414229B1 (ko) | 티타늄나이트라이드막을 이용한 확산방지막과오믹콘택층의 동시 형성 방법 | |
US7960280B2 (en) | Process method to fully salicide (FUSI) both N-poly and P-poly on a CMOS flow | |
KR100431085B1 (ko) | 반도체 소자의 트랜지스터 제조 방법 | |
KR100380153B1 (ko) | 반도체 소자의 제조 방법 | |
KR101039143B1 (ko) | p형 폴리게이트 형성방법 및 이를 이용한 듀얼 폴리게이트 형성방법 | |
KR100613585B1 (ko) | 반도체 소자의 제조 방법 | |
KR20030043174A (ko) | 반도체 장치의 제조방법 | |
KR20010073274A (ko) | 반도체장치의 실리사이드층 형성방법 | |
JP2003347312A (ja) | 半導体装置の製造方法 | |
JPH11121398A (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20101125 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |