KR20020082395A - 랜드 그리드 어레이형 반도체장치 및 그의 실장방법 - Google Patents
랜드 그리드 어레이형 반도체장치 및 그의 실장방법 Download PDFInfo
- Publication number
- KR20020082395A KR20020082395A KR1020010080426A KR20010080426A KR20020082395A KR 20020082395 A KR20020082395 A KR 20020082395A KR 1020010080426 A KR1020010080426 A KR 1020010080426A KR 20010080426 A KR20010080426 A KR 20010080426A KR 20020082395 A KR20020082395 A KR 20020082395A
- Authority
- KR
- South Korea
- Prior art keywords
- external electrode
- semiconductor device
- substrate
- pad
- grid array
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 87
- 238000000034 method Methods 0.000 title claims description 11
- 239000000758 substrate Substances 0.000 claims description 109
- 238000002844 melting Methods 0.000 claims description 6
- 230000008018 melting Effects 0.000 claims description 6
- 238000000137 annealing Methods 0.000 claims 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 12
- 229910052802 copper Inorganic materials 0.000 description 8
- 239000010949 copper Substances 0.000 description 8
- 238000007747 plating Methods 0.000 description 8
- 238000005538 encapsulation Methods 0.000 description 5
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 4
- 239000011889 copper foil Substances 0.000 description 4
- JEIPFZHSYJVQDO-UHFFFAOYSA-N iron(III) oxide Inorganic materials O=[Fe]O[Fe]=O JEIPFZHSYJVQDO-UHFFFAOYSA-N 0.000 description 4
- 238000007789 sealing Methods 0.000 description 3
- 239000003822 epoxy resin Substances 0.000 description 2
- 230000004907 flux Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 239000010931 gold Substances 0.000 description 2
- 238000010030 laminating Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 229920000647 polyepoxide Polymers 0.000 description 2
- 238000005452 bending Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000155 melt Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/52—Mounting semiconductor bodies in containers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3431—Leadless components
- H05K3/3436—Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/0502—Disposition
- H01L2224/05022—Disposition the internal layer being at least partially embedded in the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/0502—Disposition
- H01L2224/05023—Disposition the whole internal layer protruding from the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/05568—Disposition the whole external layer protruding from the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1301—Shape
- H01L2224/13016—Shape in side view
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/8112—Aligning
- H01L2224/81136—Aligning involving guiding structures, e.g. spacers or supporting members
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/8119—Arrangement of the bump connectors prior to mounting
- H01L2224/81193—Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed on both the semiconductor or solid-state body and another item or body to be connected to the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/812—Applying energy for connecting
- H01L2224/8121—Applying energy for connecting using a reflow oven
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/818—Bonding techniques
- H01L2224/81801—Soldering or alloying
- H01L2224/81815—Reflow soldering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01004—Beryllium [Be]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/111—Pads for surface mounting, e.g. lay-out
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0364—Conductor shape
- H05K2201/0367—Metallic bump or raised conductor not used as solder bump
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09372—Pads and lands
- H05K2201/0949—Pad close to a hole, not surrounding the hole
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09745—Recess in conductor, e.g. in pad or in metallic substrate
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09781—Dummy conductors, i.e. not used for normal transport of current; Dummy electrodes of components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/04—Soldering or other types of metallurgic bonding
- H05K2203/0465—Shape of solder, e.g. differing from spherical shape, different shapes due to different solder pads
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/04—Soldering or other types of metallurgic bonding
- H05K2203/048—Self-alignment during soldering; Terminals, pads or shape of solder adapted therefor
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/321—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Wire Bonding (AREA)
- Electric Connection Of Electric Components To Printed Circuits (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
Abstract
실장기판의 외부전극에 대해서의 위치결정 정밀도의 향상을 도모할 수 있도록 개량된 랜드 그리드 어레이형 반도체장치를 제공하는 것을 주요한 목적으로 한다. 기판(2)의 한쪽 면에, 외부전극(11)이 에리어 어레이 형태로 배치되어 있다. 외부전극(11)은, 외부 전극패드(11a)와 외부 전극배선(6)을 포함한다. 외부 전극패드(11a)는, 원주 형태로 형성된 제 1 패드층(12)과, 이 제 1 패드층(12)의 표면을 덮도록 설치되고, 원추 형태로 형성된 제 2 패드층(13)을 포함한다.
Description
본 발명은, 일반적으로, 랜드 그리드 어레이형 반도체장치에 관한 것으로, 보다 특정적으로는, 실장기판측의 전극부에 대한 실장시의 위치결정 정밀도의 향상과, 그것에 따른 실장후의 실장기판과의 접합 신뢰성을 향상시킬 수 있도록 개량된 랜드 그리드 어레이형 반도체장치에 관한 것이다. 본 발명은, 또한, 그와 같은 랜드 그리드 어레이형 반도체장치의 실장방법에 관한 것이다.
도 9는 종래의 랜드 그레이 어레이형 반도체장치의 단면도이고, 도 10은 그것의 저면도이다.
이들 도면을 참조하면, 반도체장치(7)는 기판(2)을 구비한다. 기판(2)의 한쪽 면에 외부전극(3)이 설치되고, 기판(2)의 다른쪽 면에 글래스 에폭시 수지 등의재료로 형성된 반도체 소자 등을 봉지하는 봉지부(1)가 설치되어 있다. 기판(2)의 표면 및 내부에는, 반도체 소자와 전기적, 물리적인 접합을 형성하는 구리 등으로 구성된 전극배선이 형성되어 있다. 외부전극(3)은, 도시된 것과 같이, 기판(2)의 봉지부(1)와 대향하는 다른쪽측의 표면에 노출되어 있다. 외부전극(3)은, 실장기판과 전기적, 물리적인 접합을 형성하는 구리 등으로 구성되어 있다.
외부전극(3)은, 원주 형태로 표면이 평활한 외부 전극패드(4)와, 기판(2)의 내부에서 스루홀(5)을 거쳐 외부로 인출된 외부 전극배선(6)으로 구성된다. 외부전극(3)은, 기판의 봉지부(1)와 대향하는 측에, 격자 형태로, 즉 에리어 어레이(area array) 형태로 배치되어 있다.
외부전극(3)이 평면 내에서 격자 형태로 배치되어 있기 때문에, 전극간 피치가 넓어도, 부품면적당의 전극수는 더욱 많이 확보할 수 있는 점에서, 구조상 유리한 구조로 되어 있다.
다음에, 종래의 랜드 그리드 어레이형 반도체장치의 동작에 대해 설명한다.
도 11을 참조하면, 여기에서는, 반도체장치(7)를 실장기판(8)에 실장하는 동작에 대해 설명한다. 실장기판(8)은 글래스 에폭시 수지 등의 재료로 구성된다. 실장기판(8)의 표면에는, 도시하지 않았지만, 반도체장치(7)와 전기적, 물리적인 접합을 형성하는 구리 등으로 구성된 전극배선이 설치되어 있다. 기판 외부전극(9)은, 실장기판(8)의 표면에 노출되어 있으며, 반도체장치(7)와 전기적, 물리적인 접합을 형성하는 구리 등으로 구성되어 있다. 기판 외부전극(9)은, 실장기판(8)의 표면 상에 있어서, 반도체장치(7)의 외부전극(3)과 대향하는 위치에, 에리어 어레이형태로 배치된다. 접합매체(10)는, 땜납 페이스트 등으로 구성되어, 기판 외부전극(9)의 위에, 인쇄법, 디스펜스법 등에 의해 인쇄, 도포된다.
종래의 반도체장치(7)의 실장 동작은 다음과 같다. 즉, 미리 접합매체(10)를 실장기판(8)의 기판 외부전극(9)에 인쇄, 도포한다. 그 상태에서, 반도체장치(7)를 실장기판(8) 위에 탑재한다. 다음에, 반도체장치(7)의 외부 전극패드(4)를 접합매체(10)에 눌러, 이들을 고착시킨다. 더구나, 반도체장치(7)가 탑재된 상태의 실장기판(8)을 접합매체(10)의 융점 이상의 온도에서 리플로우한다. 이것에 의해, 접합매체(10)가 용융하여, 반도체장치(7)와 실장기판(8)이 전기적, 물리적으로 접합된다.
종래의 반도체장치는 이상과 같이 구성되어 있기 때문에, 도 11을 참조하여, 실장기판(8) 위에 반도체장치(7)를 탑재할 때에, 접합매체(10)의 공급량의 변동 및 반도체장치(7)의 휘어짐에 의한 실장 높이의 변동 등에 의해, 외부 전극패드(4)와 접합매체(10)가 충분히 고착되지 않아, 리플로우 후에, 전부 또는 일부의 외부 전극패드(4)가 기판 외부전극(9)과 접합되지 않는다는 문제점이 있었다.
본 발명은 상기한 것과 같은 문제점을 해결하기 위해 이루어진 것으로, 기판 실장시에 있어서, 실장기판과 반도체장치의 위치결정 정밀도의 향상을 도모할 수 있도록 개량된, 랜드 그리드 어레이형 반도체장치를 제공하는 것을 목적으로 한다.
본 발명의 또 다른 목적은, 실장후에 있어서, 실장기판과 반도체장치의 접합신뢰성을 향상시킬 수 있도록 개량된, 랜드 그리드 어레이형 반도체장치를 제공함에 있다.
본 발명의 또 다른 목적은, 그와 같은 랜드 그리드 어레이형 반도체장치의 실장방법을 제공함에 있다.
도 1은 실시예 1에 관한 랜드 그리드 어레이형 반도체장치의 단면도이고,
도 2는 실시예 1에 관한 랜드 그리드 어레이형 반도체장치의 저면도이며,
도 3은 실시예 1에 관한 랜드 그리드 어레이형 반도체장치를 실장기판에 실장한 상태의 단면도이고,
도 4는 실시예 2에 관한 랜드 그리드 어레이형 반도체장치의 단면도이며,
도 5는 실시예 2에 관한 랜드 그리드 어레이형 반도체장치를 실장기판에 실장한 상태의 단면도이고,
도 6은 실시예 3에 관한 랜드 그리드 어레이형 반도체장치의 단면도이며,
도 7은 실시예 3에 관한 랜드 그리드 어레이형 반도체장치의 저면도이고,
도 8은 실시예 3에 관한 랜드 그리드 어레이형 반도체장치를 실장기판에 실장한 상태를 나타낸 단면도이며,
도 9는 종래의 랜드 그리드 어레이형 반도체장치의 단면도이고,
도 10은 종래의 랜드 그리드 어레이형 반도체장치의 저면도이며,
도 11은 종래의 랜드 그리드 어레이형 반도체장치를 실장기판에 실장한 상태를 나타낸 단면도이다.
* 도면의 주요부분에 대한 부호의 설명 *
1: 봉지부2: 기판
5: 스루홀6: 외부 전극배선
12: 외부 전극패드의 제 1 패드층
13: 외부 전극패드의 제 2 패드층
14: 접합매체
본 발명의 제 1 국면에 따른 랜드 그리드 어레이형 반도체장치는, 에리어 어레이 형태로 외부전극이 배치되어 있다. 상기 외부전극은, 외부 전극패드와, 상기 기판의 내부로부터 스루홀을 거쳐 외부로 인출된 외부 전극배선을 포함한다. 상기 외부 전극패드는, 원주 형태 또는 각주 형태로 형성된 제 1 패드층과, 이 제 1 패드층의 표면을 덮도록 설치되고, 원추 형태 또는 각추 형태로 형성된 제 2 패드층을 포함한다.
본 발명의 바람직한 실시예에 따르면, 상기 제 2 패드층의 표면에는, 오목부가 형성되어 있다.
본 발명의 더욱 바람직한 실시예에 따르면, 상기 오목부는, 원추 형태 또는 각추 형태로 형성된 요홈이다.
본 발명의 더욱 바람직한 실시예에 따르면, 상기 기판의 한쪽의 면에는, 상기 외부 전극패드와는 다른 형상을 갖고, 이 외부 전극패드와 전기적으로 물리적으로 도통하고 있지 않은 더미전극이 더 설치되어 있다.
본 발명의 더욱 바람직한 실시예에 따르면, 상기 더미전극은, 원주 형태 또는 각주 형태로 형성된 제 1 층과, 이 제 1 층의 표면을 덮도록 설치되고, 원추 형태 또는 각추 형태로 형성된 제 2 층을 포함한다.
본 발명의 제 2 국면에 따른 랜드 그리드 어레이형 반도체장치의 제조방법에 있어서는, 우선, 기판과, 상기 기판의 한쪽 면에, 에리어 어레이 형태로 배치된 외부전극을 구비하고, 상기 외부전극은, 외부 전극패드와, 상기 기판의 내부로부터 스루홀을 거쳐 외부로 인출된 외부 전극배선을 포함하며, 상기 외부 전극패드는, 원주 형태 또는 각주 형태로 형성된 제 1 패드층과, 이 제 1 패드층의 표면을 덮도록 설치되고, 원추 형태 또는 각추 형태로 형성된 제 2 패드층을 포함하는 랜드 그리드 어레이형 반도체장치를 준비한다. 기판 외부전극과, 이 기판 외부전극의 표면을 덮도록 설치된 접합매체를 갖는 실장기판을 준비한다. 상기 랜드 그리드 어레이형 반도체장치의 상기 제 2 패드층을 상기 실장기판의 상기 접합매체에 눌러넣어, 상기 실장기판에 상기 랜드 그리드 어레이형 반도체장치를 고착시킨다. 상기 랜드 그리드 어레이형 반도체장치가 탑재된 상기 실장기판을 상기 접합매체의 융점 이상의 온도로 어닐링한다.
본 발명의 바람직한 실시예에 따르면, 상기 제 2 패드층의 표면에는, 오목부가 형성되어 있다.
본 발명의 더욱 바람직한 실시예에 따르면, 상기 오목부는, 원추 형태 또는 각추 형태로 형성된 요홈이다.
[실시예]
이하, 본 발명의 실시예를 도면을 참조하여 설명한다.
실시예 1:
도 1은 본 실시예에 관한 랜드 그리드 어레이형 반도체장치의 단면도이고, 도 2는 그것의 하측 방향에서 본 저면도이다. 이때, 상기한 종래예와 동일한 부분에는, 동일한 도면부호를 붙여, 그것의 설명을 반복하지 않는다.
이들 도면을 참조하면, 반도체장치(15)는 기판(2)을 구비한다. 외부전극(11)은, 기판(2)의 봉지부(1)와 대향하는 측의 표면에 노출되어 있다. 외부전극(11)은, 실장기판과 전기적, 물리적인 접합을 형성하기 위한 것이다. 외부전극(11)은, 외부 전극패드(11a)와, 기판(2)의 외부로부터 스루홀(5)을 통해 외부로 인출되는 외부 전극배선(6)을 포함한다. 외부 전극패드(11a)는, 원주 형태로 형성된 제 1 패드층(12)과, 제 1 패드층(12)의 표면을 덮도록 설치되고, 각추형으로 형성된 제 2 패드층(13)을 포함한다. 제 1 패드층(12)은, 동박 또는 동박에 구리 도금을 적층한 것으로 이루어지고, 그것의 두께는 12㎛∼32㎛의 범위 내에 있다. 제 2 패드층(13)은, 구리 도금을 적층한 것으로, 정점까지의 높이는 12㎛∼62㎛의 범위 내에 있다.
제 2 패드층(13)의 표면에, 이 제 2 패드층(13)의 표면의 산화를 방지하기 위한 녹방지매체(14)가 형성되어 있다. 녹방지매체(14)는, 기판을 실장할 때의 접합매체와의 접합을 촉진하기 위한 역할도 한다. 녹방지매체(14)는, 플럭스(flux) 또는 니켈 도금과 금 도금의 적층으로 이루어진다.
외부전극(11)은, 기판(2)의 봉지부(1)와 대향하는 측에 에리어 어레이 형태로 배치되지만, 그것의 배치방법에 대해서는 특별히 한정되지 않는다. 또한, 상기한 실시예에서는, 제 1 패드층(12)이 원주 형태인 경우를 예시하였지만, 각주이어도 된다. 또한, 제 2 패드층(13)이 원추인 경우를 예시하였지만, 각추라도 된다. 더구나, 각주, 각추에 대해서, 그것의 면수는 특히 한정되지 않는다.
다음에, 동작에 대해 설명한다.
도 3은 실시예 1에 관한 랜드 그리드 어레이형 반도체장치를 실장기판에 실장한 상태의 단면도이다. 이때, 종래예와 동일부분에는, 동일한 참조부호를 붙여, 그것의 설명을 반복하지 않는다.
반도체장치(15)를 실장기판(8)에 실장함에 있어서, 미리 접합매체(10)를 실장기판(8)의 기판 외부전극(9) 위에 인쇄, 도포한다. 그 상태에서, 반도체장치(15)를 실장기판(8) 위에 탑재한다. 이때, 녹방지매체(14)로 덮인 외부 전극패드(13)를 실장기판(8) 위에 탑재한다. 이때, 녹방지매체(14)로 덮인 외부 전극패드(13)를 기판 외부전극(9) 위에 형성된 접합매체(10)에 눌러넣어, 이들을 고착시킨다. 더구나, 반도체장치(15)가 탑재된 상태의 실장기판(8)을 접합매체(10)의 융점 이상의 온도에서 리플로우한다. 이것에 의해, 접합매체(10)가 용융하여, 반도체장치(15)와 실장기판(8)이 전기적, 물리적으로 접합된다.
본 발명의 실시예에 따르면, 반도체장치(15)의 외부 전극패드(13)를 원추 또는 각추 형태로 형성하는 것에 의해, 실장기판(8) 위에 반도체장치를 실장할 때에, 외부 전극패드(13)와 접합매체(10)의 고착성이 향상된다. 이것에 의해, 반도체장치(15)의 외부전극(11)과 실장기판(8)의 기판 외부전극(9)의 위치결정 정밀도가 향상되고, 더구나, 실장 후의 실장기판(8)과 반도체장치(15)와의 접합 신뢰성을 향상시킬 수 있는 효과를 나타낸다.
실시예 2:
도 4는, 실시예 2에 관한 랜드 그리드 어레이형 반도체장치의 단면도이다. 이때, 이 도면에 있어서, 실시예 1에 관한 장치와 동일 부분에는, 동일한 참조번호를 붙여, 그것의 설명을 반복하지 않는다.
도 4를 참조하면, 외부 전극패드(13)의 표면에, 요홈(16)이 형성되어 있다. 요홈(16)은, 원추 또는 각추의 형상을 갖고, 내부를 향해 연장되어 있다. 외부 전극패드(13)의 표면에는, 녹방지매체(14)가 설치되어 있다. 이때, 요홈(16)의 위치, 수량은 특히 한정되지 않는다.
다음에, 동작에 대해 설명한다.
도 5는, 실시예 2에 관한 랜드 그리드 어레이형 반도체장치를 실장기판에 실장한 상태를 나타낸 단면도이다. 이때, 본 실시예 1에 관한 장치와 동일 부분에는, 동일한 참조번호를 붙여, 그것의 설명을 반복하지 않는다.
반도체장치(17)를 실장기판(8)에 실장함에 있어서, 미리 접합매체(10)를 실장기판(8)의 기판 외부전극(9) 위에 인쇄, 도포해 놓는다. 그 상태에서, 반도체장치(17)를 실장기판(8) 위에 탑재한다. 이때, 녹방지매체(14)에 덮이고, 표면에 요홈(16)이 형성된 외부 전극패드(13)를 기판 외부전극(9) 위의 접합매체(10)에 눌러넣어, 이들을 고착시킨다. 더구나, 반도체장치(17)가 탑재된 상태의 실장기판(8)을 접합매체(10)의 융점 이상의 온도에서 리플로우한다. 이것에 의해, 접합매체(10)가용융하여, 반도체장치(17)와 실장기판(8)이 전기적, 물리적으로 접합된다.
본 발명의 실시예에 따르면, 외부 전극패드(13)의 표면에, 원추 또는 각추 형태의 요홈(16)이 형성되어 있기 때문에, 실장기판(8) 위에 반도체장치(17)를 실장할 때에, 외부 전극패드(13)와 접합매체(10)의 고착성이 향상된다. 이것에 의해, 반도체장치(17)의 외부전극(11)과 실장기판(8)의 기판 외부전극(9)의 위치결정 정밀도가 향상된다. 더구나, 실장 후의 실장기판(8)의 반도체장치(17)의 접합 신뢰성을 향상된다.
실시예 3:
도 6은, 실시예 3에 관한 랜드 그리드 어레이형 반도체장치의 단면도이며, 도 7은 그것의 하측에서 본 저면도이다. 도면 중에서, 상기한 실시예에 관한 장치와 동일 부분에는 동일한 참조번호를 붙여, 그것의 설명을 반복하지 않는다.
이들 도면을 참조하면, 반도체장치(22)는 기판(2)을 구비한다. 더미전극(18)이 기판(2)의 봉지부(1)와 대향하는 측의 표면에 설치되어 있다. 더미전극(18)은, 외부전극(11)과는 다른 형상을 갖고, 외부전극(11)과는 전기적, 물리적으로 도통하고 있지 않다.
더미전극(18)은, 서로 중첩되도록 형성된 제 1 외부 전극패드(19)와 제 2 외부 전극패드(20)를 포함한다. 제 1 외부 전극패드(19)는, 본 실시예에서는 원주의 형상을 갖지만, 각주의 형상이어도 된다. 제 1 외부 전극패드(19)의 두께는, 12㎛∼32㎛의 범위 내에 있다. 제 1 외부 전극패드(19)는, 동박 또는 동박에 구리 도금을 적층한 것으로 이루어진다. 제 2 외부 전극패드(20)는, 제 1 외부전극 패드(19)의 표면 전체면을 덮도록 형성되어 있다. 제 2 외부 전극패드(20)는 본 실시예에서는, 원추이지만, 각추의 형태를 갖더라도 된다. 제 2 외부 전극패드(20)의 정점까지의 높이는, 12㎛∼62㎛의 범위 내에 있다. 제 2 외부 전극패드(20)는, 구리 도금을 적층한 것으로 구성된다. 녹방지매체(21)는, 외부 전극패드(20)의 표면의 산화를 방지하고, 기판을 실장할 때의 접합매체와의 접합을 촉진하기 위해 설치되어 있다. 녹방지매체(21)는, 플럭스 또는 니켈 도금과 금 도금의 적층으로 이루어진다. 더미전극(18)은, 기판(2)의 봉지부(1)와 대향하는 측에 배치되지만, 배치방법과 그것의 개수에 대해서는 특별히 한정되지 않는다. 또한, 본 실시예에 있어서, 각주, 각추에 대해서는 그것의 면수를 특별히 한정하지 않는다.
다음에, 동작에 대해 설명한다.
도 8은, 실시예 3에 관한 랜드 그리드 어레이형 반도체장치를 실장기판에 실장한 상태를 나타낸 단면도이다. 본 도면에 있어서, 상기한 실시예에 관한 장치와 동일 부분에는 동일한 참조번호를 붙여, 그것의 설명을 반복하지 않는다.
도 8을 참조하면, 반도체장치(22)를 실장기판(8)에 실장함에 있어서, 미리, 접합매체(10)를 실장기판(8)의 기판 외부전극(9) 위에 인쇄, 도포하여 놓는다. 그 상태에서, 반도체장치(22)를 실장기판(8) 상에 탑재한다. 이때, 녹방지매체 14에 덮인 외부 전극패드 13(외부전극(11)측)과 녹방지매체 21에 덮인 외부 전극패드 20(더미전극(18)측)을 기판 외부전극(9) 상의 접합매체(10)에 눌러넣어, 이들을 고착시킨다. 더구나, 반도체장치(22)가 탑재된 상태의 실장기판(8)을 접합매체(10)의 융점 이상의 온도에서 리플로우한다. 이것에 의해, 접합매체(10)가 용융하여, 반도체장치(22)와 실장기판(8)이 전기적, 물리적으로 접합된다.
본 실시예에 따르면, 외부전극(11)측의 외부 전극패드 13에 덧붙여, 더미전극(18)측에 외부 전극패드(20)를 형성하는 것에 의해, 실장기판(8)에 반도체장치(22)를 실장할 때에, 더미전극(18)측의 외부 전극패드(20)가 외부전극(11)과 접합매체(10)와의 고착성을 조장시킨다. 그 결과, 외부전극(11)과 접합매체(10)의 고착성이 향상되고, 이것에 의해, 반도체장치(22)의 외부전극(11)과 실장기판(8)의 기판 외부전극(9)의 위치결정 정밀도가 향상된다. 더구나, 실장후의 실장기판(8)과 반도체장치(22)와의 접합 신뢰성이 향상된다.
이때, 외부전극(11)측의 외부 전극패드(13) 또는 더미전극(18)측의 외부 전극패드(20)에 어느 한 개의 표면, 또는 그것의 양쪽의 표면에, 전술한 요홈(16)을 형성하여도, 더욱 양호한 효과가 얻어진다.
이번에 개시된 실시예는 모든 점에서 예시를 들기 위한 것으로 제한적인 것은 아니라고 생각해야 할 것이다. 본 발명의 범위는 전술한 설명이 아니라 특허청구범위에 의해 표시되며, 특허청구범위와 균등의 의미 및 범위 내에서 모든 변형을 포함하는 것이 의도된다.
이상 설명한 것과 같이, 본 발명의 제 1 국면에 따른 랜드 그리드 어레이형반도체장치에 따르면, 반도체장치의 외부전극과 실장기판의 기판 외부전극과의 위치결정 정밀도가 향상된다. 더구나, 실장 후의 실장기판과 반도체장치의 접합 신뢰성이 향상된다.
또한, 본 발명의 제 2 국면에 따른 랜드 그리드 어레이형 반도체장치의 실장방법에 따르면, 반도체장치의 외부전극과 실장기판의 기판 외부전극의 위치결정 정밀도가 향상된다. 더구나, 실장 후의 실장기판과 반도체장치의 접합 신뢰성이 향상된다.
Claims (3)
- 기판(2)과,상기 기판(2)의 한쪽 면에, 에리어 어레이 형태로 배치된 외부전극(11)을 구비하고,상기 외부전극(11)은, 외부 전극패드(11a)와, 상기 기판(2)의 내부로부터 스루홀(5)을 거쳐 외부로 인출된 외부 전극배선(6)을 포함하며,상기 외부 전극패드(11a)는, 원주 형태 또는 각주 형태로 형성된 제 1 패드층(12)과, 이 제 1 패드층(12)의 표면을 덮도록 설치되고, 원추 형태 또는 각추 형태로 형성된 제 2 패드층(13)을 포함하는 랜드 그리드 어레이형 반도체장치.
- 제 1항에 있어서,상기 제 2 패드층(13)의 표면에는, 오목부(16)가 형성되어 있는 것을 특징으로 하는 랜드 그리드 어레이형 반도체장치.
- 기판(2)과, 상기 기판(2)의 한쪽 면에, 에리어 어레이 형태로 배치된 외부전극(11)을 구비하고, 상기 외부전극(11)은, 외부 전극패드(11a)와, 상기 기판(2)의 내부로부터 스루홀(5)을 거쳐 외부로 인출된 외부 전극배선(6)을 포함하며, 상기외부 전극패드(11a)는, 원주 형태 또는 각주 형태로 형성된 제 1 패드층(12)과, 이 제 1 패드층(12)의 표면을 덮도록 설치되고, 원추 형태 또는 각추 형태로 형성된 제 2 패드층(13)을 포함하는 랜드 그리드 어레이형 반도체장치를 준비하는 공정과,기판 외부전극(9)과, 이 기판 외부전극(9)의 표면을 덮도록 설치된 접합매체(14)를 갖는 실장기판(8)을 준비하는 공정과,상기 랜드 그리드 어레이형 반도체장치의 상기 제 2 패드층(13)을 상기 실장기판(8)의 상기 접합매체(14)에 눌러넣어, 상기 실장기판(8)에 상기 랜드 그리드 어레이형 반도체장치를 고착시키는 공정과,상기 랜드 그리드 어레이형 반도체장치가 탑재된 상기 실장기판(8)을 상기 접합매체(14)의 융점 이상의 온도로 어닐링하는 공정을 구비한 것을 특징으로 하는 랜드 그리드 어레이형 반도체장치의 제조방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001120717A JP2002313995A (ja) | 2001-04-19 | 2001-04-19 | ランドグリッドアレイ型半導体装置およびその実装方法 |
JPJP-P-2001-00120717 | 2001-04-19 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020082395A true KR20020082395A (ko) | 2002-10-31 |
KR100457029B1 KR100457029B1 (ko) | 2004-11-16 |
Family
ID=18970712
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2001-0080426A KR100457029B1 (ko) | 2001-04-19 | 2001-12-18 | 랜드 그리드 어레이형 반도체장치 및 그의 실장방법 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6590286B2 (ko) |
JP (1) | JP2002313995A (ko) |
KR (1) | KR100457029B1 (ko) |
DE (1) | DE10162948A1 (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10221857A1 (de) * | 2002-05-16 | 2003-11-27 | Osram Opto Semiconductors Gmbh | Verfahren zum Befestigen eines Halbleiterchips in einem Kunststoffgehäusekörper, optoelektronisches Halbleiterbauelement und Verfahren zu dessen Herstellung |
JP4104490B2 (ja) * | 2003-05-21 | 2008-06-18 | オリンパス株式会社 | 半導体装置の製造方法 |
FR2876244B1 (fr) * | 2004-10-04 | 2007-01-26 | Commissariat Energie Atomique | Composant muni d'un ensemble de micropointes conductrices dures et procede de connexion electrique entre ce composant et un composant muni de protuberances conductrices ductiles |
FR2876193B1 (fr) * | 2004-10-04 | 2007-01-26 | Commissariat Energie Atomique | Dispositif nanoimprime comportant des motifs metalliques et procede de nanoimpression de motifs metalliques |
FR2876243B1 (fr) * | 2004-10-04 | 2007-01-26 | Commissariat Energie Atomique | Composant a protuberances conductrices ductiles enterrees et procede de connexion electrique entre ce composant et un composant muni de pointes conductrices dures |
JP2007123478A (ja) * | 2005-10-27 | 2007-05-17 | Shindengen Electric Mfg Co Ltd | チップキャリア型パッケージ |
JP2008130812A (ja) * | 2006-11-21 | 2008-06-05 | Mitsubishi Electric Corp | 表面実装型電子部品及びその実装構造 |
CN102169845B (zh) * | 2011-02-22 | 2013-08-14 | 中国科学院微电子研究所 | 一种用于三维封装的多层混合同步键合结构及方法 |
CN102610537B (zh) * | 2012-03-28 | 2015-03-11 | 上海交通大学 | 一种半导体器件低温固态键合的方法 |
FR2996053A1 (fr) * | 2012-09-27 | 2014-03-28 | Commissariat Energie Atomique | Procede d'assemblage de deux composants electroniques, de type flip-chip, assemblage obtenu selon le procede. |
US10989735B2 (en) | 2019-08-21 | 2021-04-27 | Facebook Technologies, Llc | Atomic force microscopy tips for interconnection |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2789910B2 (ja) * | 1992-01-28 | 1998-08-27 | カシオ計算機株式会社 | Icチップの接続構造およびその方法 |
JP3349058B2 (ja) * | 1997-03-21 | 2002-11-20 | ローム株式会社 | 複数のicチップを備えた半導体装置の構造 |
JP3080047B2 (ja) * | 1997-11-07 | 2000-08-21 | 日本電気株式会社 | バンプ構造体及びバンプ構造体形成方法 |
JPH11312711A (ja) * | 1998-04-30 | 1999-11-09 | Murata Mfg Co Ltd | 電子部品の接続方法 |
JPH11354561A (ja) * | 1998-06-09 | 1999-12-24 | Advantest Corp | バンプ形成方法及びバンプ |
JP3451987B2 (ja) * | 1998-07-01 | 2003-09-29 | 日本電気株式会社 | 機能素子及び機能素子搭載用基板並びにそれらの接続方法 |
JP3502776B2 (ja) * | 1998-11-26 | 2004-03-02 | 新光電気工業株式会社 | バンプ付き金属箔及び回路基板及びこれを用いた半導体装置 |
-
2001
- 2001-04-19 JP JP2001120717A patent/JP2002313995A/ja not_active Withdrawn
- 2001-10-23 US US09/983,127 patent/US6590286B2/en not_active Expired - Fee Related
- 2001-12-18 KR KR10-2001-0080426A patent/KR100457029B1/ko not_active IP Right Cessation
- 2001-12-20 DE DE10162948A patent/DE10162948A1/de not_active Ceased
Also Published As
Publication number | Publication date |
---|---|
US20020153608A1 (en) | 2002-10-24 |
KR100457029B1 (ko) | 2004-11-16 |
JP2002313995A (ja) | 2002-10-25 |
US6590286B2 (en) | 2003-07-08 |
DE10162948A1 (de) | 2002-10-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1005086B1 (en) | Metal foil having bumps, circuit substrate having the metal foil, and semiconductor device having the circuit substrate | |
KR100523495B1 (ko) | 반도체 장치 및 그 제조 방법 | |
US6208521B1 (en) | Film carrier and laminate type mounting structure using same | |
US5998864A (en) | Stacking semiconductor devices, particularly memory chips | |
US5760469A (en) | Semiconductor device and semiconductor device mounting board | |
US6344683B1 (en) | Stacked semiconductor package with flexible tape | |
US6297553B1 (en) | Semiconductor device and process for producing the same | |
JP3838331B2 (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
US20030030137A1 (en) | Semiconductor device and method of manufacturing the same, circuit board, and electronic instrument | |
JPH10242210A (ja) | 集積回路装置の実装構造およびその製造方法 | |
KR20090040841A (ko) | 배선 기판 및 그 제조 방법과 반도체 장치 | |
JP2005079581A (ja) | テープ基板、及びテープ基板を用いた半導体チップパッケージ、及び半導体チップパッケージを用いたlcd装置 | |
US8067698B2 (en) | Wiring substrate for use in semiconductor apparatus, method for fabricating the same, and semiconductor apparatus using the same | |
KR100457029B1 (ko) | 랜드 그리드 어레이형 반도체장치 및 그의 실장방법 | |
WO2007114106A1 (ja) | 半導体装置、それを用いた積層型半導体装置、ベース基板、および半導体装置の製造方法 | |
JPH01235170A (ja) | マイクロ入出力ピンおよびその製造方法 | |
KR100411862B1 (ko) | 배선기판 및 반도체장치 | |
US20010023139A1 (en) | Center bond flip chip semiconductor carrier and a method of making and using it | |
EP1041618A1 (en) | Semiconductor device and manufacturing method thereof, circuit board and electronic equipment | |
US6369331B1 (en) | Printed circuit board for semiconductor package and method of making same | |
KR100346899B1 (ko) | 반도체장치 및 그 제조방법 | |
JP2008198916A (ja) | 半導体装置及びその製造方法 | |
CN107305849A (zh) | 封装结构及其制作方法 | |
CN100499054C (zh) | 半导体装置及其制造方法 | |
KR100246367B1 (ko) | 반도체 패키지 및 그 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20081024 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |