KR20020062170A - 플라즈마 디스플레이 패널 및 그의 구동방법 - Google Patents

플라즈마 디스플레이 패널 및 그의 구동방법 Download PDF

Info

Publication number
KR20020062170A
KR20020062170A KR1020020002483A KR20020002483A KR20020062170A KR 20020062170 A KR20020062170 A KR 20020062170A KR 1020020002483 A KR1020020002483 A KR 1020020002483A KR 20020002483 A KR20020002483 A KR 20020002483A KR 20020062170 A KR20020062170 A KR 20020062170A
Authority
KR
South Korea
Prior art keywords
voltage
switch
voltage source
inductor
initialization waveform
Prior art date
Application number
KR1020020002483A
Other languages
English (en)
Other versions
KR100452697B1 (ko
Inventor
구본철
이응관
강봉구
김영환
윤상진
정윤권
서주원
나중민
이봉현
유현목
Original Assignee
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자주식회사 filed Critical 엘지전자주식회사
Priority to US10/250,899 priority Critical patent/US7079088B2/en
Priority to JP2002558248A priority patent/JP4149263B2/ja
Priority to PCT/KR2002/000072 priority patent/WO2002058041A1/en
Publication of KR20020062170A publication Critical patent/KR20020062170A/ko
Application granted granted Critical
Publication of KR100452697B1 publication Critical patent/KR100452697B1/ko
Priority to US11/330,994 priority patent/US20060114180A1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 정현파의 초기화파형을 생성할 수 있도록 한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
본 발명에 의하면 정현파를 이용하여 벽전하를 형성한다.

Description

플라즈마 디스플레이 패널 및 그의 구동방법{PLASMA DISPLAY PANEL AND DRIVING METHOD THEREOF}
본 발명은 플라즈마 디스플레이 패널 및 그의 구동방법에 관한 것으로 특히, 정현파의 초기화파형을 생성할 수 있도록 한 플라즈마 디스플레이 패널 및 그의 구동방법에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 가스방전에 의해 발생되는 진공 자외선이 형광체를 여기시킬 때 형광체로부터 가시광선이 발생되는 것을 이용한 표시장치이다. PDP는 지금까지 표시수단의 주종을 이루어왔던 음극선관(Cathode Ray Tube : CRT)에 비해 두께가 얇고 가벼우며, 고선명대형화면의 구현이 가능하다는 점등의 장점이 있다. PDP는 매트릭스 형태로 배열된 다수의 방전셀들로 구성되며, 하나의 방전셀은 화면의 한 화소를 이루게 된다.
도 1은 종래의 3 전극 교류 면방전형 PDP의 방전셀 구조를 도시한 사시도이다.
도 1을 참조하면, 종래의 3 전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 제 1전극(12Y) 및 제 2전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스 전극(20X)을 구비한다.
제 1전극(12Y)과 제 2전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전체층(22), 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체층(26)이 도포된다. 어드레스전극(20X)은 제 1전극(12Y) 및 제 2전극(12Z)과 교차되는 방향으로 형성된다.
격벽(24)은 어드레스전극(20X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상부기판(10), 하부기판(18)과 격벽(24) 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.
도 2는 종래의 3전극 교류 면방전형 플라즈마 디스플레이의 구동장치를 나타내는 도면이다.
도 2를 참조하면, 종래의 3전극 교류 면방전형 PDP의 구동장치는 m×n 개의 방전셀들(1)이 제 1전극라인들(Y1내지Ym), 제 2전극라인들(Z1내지Zm) 및 어드레스전극라인들(X1내지Xn)과 접속되게끔 매트릭스 형태로 배치된 PDP(30)와, 제 1전극라인들(Y1내지Ym)을 구동하기 위한 제 1서스테인 구동부(32)와, 제 2전극라인들(Z1내지Zm)을 구동하기 위한 제 2서스테인 구동부(34)와, 기수 번째 어드레스전극라인들(X1,X3,…,Xn-3,Xn-1)과 우수 번째 어드레스전극라인들(X2,X4,…,Xn-2,Xn)을 분할 구동하기 위한 제 1 및 제 2 어드레스 구동부(36A,36B)를 구비한다.
제 1서스테인 구동부(32)는 제 1전극라인들(Y1내지Ym)에 스캔펄스를 순차적으로 공급한다. 또한, 제 1서스테인 구동부(32)는 제 1전극라인들(Y1내지Ym)에 공통적으로 서스테인펄스를 공급한다. 제 2서스테인 구동부(34)는 제 2전극라인들(Z1내지Zm) 모두에 서스테인 펄스를 공급한다.
제 1 및 제 2 어드레스 구동부(36A,36B)는 스캔펄스에 동기되게끔 영상 데이터를 어드레스전극라인들(X1내지Xn)에 공급하게 된다. 제 1 어드레스 구동부(36A)는 기수 번째 어드레스전극라인들(X1,X3,…,Xn-3,Xn-1)에 영상데이터를 공급한다. 제 2 어드레스 구동부(36B)는 우수 번째 어드레스전극라인들(X2,X4,…,Xn-2,Xn)에 영상데이터를 공급한다.
이와 같은 PDP는 화상의 계조(Gray Level)를 표현하기 위하여 한 프레임을방전횟수가 다른 여러 서브필드로 나누어 구동하고 있다. 각 서브필드는 다시 방전을 균일하게 일으키기 위한 초기화 기간, 방전셀을 선택하기 위한 어드레스 기간 및 방전횟수에 따라 계조를 표현하는 서스테인 기간으로 나뉘어진다.
예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임 기간(16.67㎳)은 도 3과 같이 8개의 서브필드들(SF1내지SF8)로 나누어지게 된다. 아울러, 8개의 서브 필드별(SF1내지SF8) 각각은 어드레스 기간과 서스테인 기간으로 다시 나누어지게 된다. 여기서, 각 서브필드의 초기화기간 및 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
한편, PDP는 어드레스 기간에 어드레스 방전에 의해 선택되는 방전셀의 발광여부에 따라 선택적 쓰기(Selective Writing) 방식과 선택적 소거(Selective erasing)방식으로 대별된다.
선택적 쓰기 방식의 구동방법은 초기화기간에 전화면을 턴-오프(Turn-off) 시킨 후 어드레스 기간에 선택된 방전셀들을 턴-온(Turn-on)시키게 된다. 이어서, 서스테인 기간에는 어드레스 방전에 의해 선택된 방전셀들을 서스테인 방전시킴으로써 화상을 표시하게 된다.
선택적 소거 방식의 구동방법은 초기화기간에 전화면을 턴-온시킨 후 어드레스 기간에 선택된 방전셀들을 턴-오프시키게 된다. 이어서, 서스테인 기간에는 어드레스 방전에 의해 선택되지 않은 방전셀들을 서스테인 방전시킴으로써 화상을 표시하게 된다.
도 4는 종래의 선택적 쓰기 구동방식에 있어서 서브필드 별로 PDP의 각 전극라인에 공급되는 구동파형을 나타내는 파형도이다.
도 4를 참조하면, 하나의 서브필드는 전 화면을 초기화하는 초기화기간, 전 화면을 선순차 방식으로 스캔하면서 데이터를 기입하는 어드레스 기간 및 데이터가 기입된 셀들의 발광 상태를 유지시키는 서스테인 기간으로 나뉘어진다.
먼저 초기화기간에는 제 1전극라인들(Y1내지Ym)에 초기화파형(RP)이 공급된다. 제 1전극라인들(Y1내지Ym)에 초기화파형(RP)이 공급되면 제 1전극라인들(Y1내지Ym)과 제 2전극라인들(Z1내지Zm) 간에 초기화방전이 발생되어 방전셀이 초기화된다. 이때, 어드레스전극라인들(X1내지Xn)에는 오방전 방지펄스가 공급된다.
어드레스 기간에는 제 1전극라인들(Y1내지Ym)에 스캔펄스(-Vs)가 순차적으로 인가된다. 어드레스전극라인들(X1내지Xn)에는 스캔펄스(-Vs)에 동기되는 데이터펄스(Vd)가 인가된다. 이때, 데이터펄스(Vd) 및 스캔펄스(-Vs)가 인가된 방전셀들에서는 어드레스 방전이 일어난다.
서스테인 기간에는 제 1전극라인들(Y1내지Ym) 및 제 2전극라인들(Z1내지Zm)에 제 1 및 제 2서스테인펄스(SUSPy,SUSPz)가 공급된다. 이때, 어드레스 방전이 발생된 방전셀들에서는 서스테인 방전이 발생된다.
한편, 도 4에 도시된 구형파의 초기화파형(RP)은 방전셀들에서 강한 초기화방전을 일으켜 방전셀들을 일정한 상태로 만든다. 하지만, 방전셀들에서 강한 초기화방전이 일어나면 이에 대응되는 빛이 발생되고, 이 빛에 의해콘트라스트(Contrast)가 저하된다. 이와 같은 단점을 보완하기 위하여 도 5와 같은 웨버의 램프파형이 제안되었다.
도 5는 종래의 플라즈마 디스플레이 패널의 각 전극라인에 공급되는 구동파형을 나타내는 파형도이다.
도 5를 참조하면, 초기화기간에 제 1전극라인들(Y1내지Ym)에는 상승기울기(Ru) 및 하강기울기(Rd)를 가지는 램프파형(R)이 인가된다. 램프파형(R)의 상승기간(Ru)에는 서서히 상승하는 전압이 방전셀들로 공급된다. 방전셀 내에서 서서히 전압이 상승하면 방전가스를 통해 흐르는 전류가 제한된다. 따라서, 방전셀 내에서 다수의 미세방전에 의해 벽전하가 형성된다.
또한, 램프파형(R)의 하강기간(Rd)에는 서서히 하강하는 전압이 방전셀들로 공급된다. 이와 같은 램프파형(R)의 하강기간(Rd)에는 미세방전에 의해 셀 내의 벽전하 양을 줄이고, 최종 벽전하 양을 모든 방전셀간에 균일화시킨다.
한편, 램프파형(R)은 방전셀에서 미세방전을 일으키기 때문에 초기화기간에 약한 빛을 발생한다. 따라서, 초기화기간에 발생되는 빛의 양이 줄어들어 PDP의 콘트라스트가 향상된다.
도 6은 종래의 램프파형 발생부를 나타내는 도면이다.
도 6을 참조하면, 종래의 램프파형 발생부는 상승 램프파형 발생부(40)와, 하강 램프파형 발생부(42)를 구비한다.
상승 램프파형 발생부(40)는 램프파형 전압원(Vcc)과 제 1전극(Y)의 사이에 설치되는 제 1스위칭소자(M1)와, 제 1스위칭소자(M1)의 게이트전극과 램프파형 전압원(Vcc) 사이에 설치되는 제 1커패시터(C1)와, 제 1스위칭소자(M1)의 게이트전극과 제 1램프 제어 발생부(44) 사이에 설치되는 제 1가변저항(VR1)을 구비한다.
제 1스위칭소자(M1)의 게이트전극과 제 1램프 제어 발생부(44)의 사이에는 역전류 방지를 위한 다이오드들(D2,D3,D4)과 다이오드들을 보호하기 위한 저항들(R3,R5)이 설치된다. 제 1가변저항(VR1)과 제 1램프 제어 발생부(44)의 사이에는 제 4저항(R4)이 설치된다. 이와 같은 제 4저항(R4)은 제 1가변저항(VR1)의 가변범위를 줄이기 위해 설치된다.
제 1커패시터(C1)와 램프파형 전압원(Vcc)의 사이에는 제 1다이오드(D1) 및 제 1저항(R1)이 병렬로 설치된다. 제 1다이오드(D1)와 제 1커패시터(C1) 사이에는 제 1커패시터(C1)를 보호하기 위한 제 2저항(R2)이 설치된다.
상승 램프파형 발생부(40)의 동작과정을 상세히 설명하면, 먼저 제 1램프 제어 발생부(44)에서 생성된 램프 제어신호가 제 4저항(R4) 및 제 1가변저항(VR1)을 경유하여 제 1스위칭소자(M1)로 공급된다.
이때, 제 1스위칭소자(M1)로 공급되는 램프 제어신호는 제 1가변저항(VR1) 및 제 4저항(R4)의 저항값과 제 1커패시터(C1)의 커패시턴스에 의해 기울기를 갖는다. 다시 말하여, 제 1가변저항(VR1) 및 제 4저항(R4)의 저항값과 제 1커패시터(C1)의 커패시턴스에 의해 게이트전극으로 공급되는 전압은 서서히 증가하게 된다.
따라서, 램프파형 전압원(Vcc)으로부터 제 1스위칭소자(M1)를 경유하여 제 1전극(Y)으로 공급되는 전압은 상승기울기를 갖는다.
하강 램프파형 발생부(42)는 기저전압원(GND)과 제 1전극(Y)의 사이에 설치되는 제 2스위칭소자(M2)와, 제 2스위칭소자(M2)의 게이트전극과 드레인전극의 사이에 설치되는 제 2커패시터(C2)와, 제 2스위칭소자(M2)의 게이트전극과 제 2램프 제어 발생부(46)의 사이에 설치되는 제 2가변저항(VR2)을 구비한다.
제 2스위칭소자(M2)의 게이트전극과 제 2램프 제어 발생부(46) 사이에는 전류의 흐름을 제어하기 위한 제 5다이오드(D5)가 설치된다. 제 5다이오드(D5)와 제 2램프 제어 발생부(46) 사이에는 제 5다이오드(D5)를 보호하기 위한 제 6저항(R6)이 설치된다. 제 2가변저항(VR2)과 제 2램프 제어 발생부(46) 사이에는 제 9저항(R9)이 설치된다. 이와 같은 제 9저항(R9)은 제 2가변저항(VR2)의 가변범위를 줄이기 위해 설치된다.
제 2스위칭소자(M2)의 드레인전극과 제 2커패시터(C2) 사이에는 제 6다이오드(D6) 및 제 8저항(R8)이 병렬로 설치된다. 제 6다이오드(D6)와 제 2커패시터(C2) 사이에는 제 2커패시터(C2)를 보호하기 위한 제 7저항(R7)이 설치된다.
하강 램프파형 발생부(42)의 동작과정을 상세히 설명하면, 먼저 제 1전극(Y)에 상승구간(Ru)의 램프파형(R)이 공급된 후 제 2램프 제어 발생부(46)에서 생성된 램프 제어신호가 제 2스위칭소자(M2)로 공급된다. 이와 같은 램프 제어신호는 제 9저항(R9) 및 제 2가변저항(VR2)을 경유하여 제 2스위칭소자(M2)의 게이트전극에 입력된다.
이때, 제 2스위칭소자(M2)로 공급되는 램프 제어신호는 제 2가변저항(VR2),제 9저항(R9)의 저항값과 제 2커패시터(C2)의 커패시턴스에 의해 기울기를 갖는다. 다시 말하여, 제 2가변저항(VR2) 및 제 9저항(R9)의 저항값과 제 2커패시터(C2)의 커패시턴스에 의해 게이트전극으로 공급되는 전압은 서서히 증가하게 된다. 따라서, 제 1전극(Y)으로부터 제 2스위칭소자(M2)를 경유하여 기저전압원(GND)으로 공급되는 전압은 하강기울기를 갖는다.
이와 같은 종래의 램프파형 발생부는 스위칭소자들(M1,M2)의 저항을 이용하여 램프파형을 생성한다. 다시 말하여, 드레인전극과 소오스전극의 채널범위를 조절함으로써 램프파형을 생성하게 된다. 따라서, 종래의 스위칭소자들에는 많은 열이 발생하게 되고, 이에 따라 스위칭소자들이 파괴될 염려가 있다.
아울러, 방전셀을 균일하게 방전시키기 위하여 400V 이상의 전압값을 가지는 램프파형 전압원이 설치되어야 한다.
따라서, 본 발명의 목적은 정현파의 초기화파형을 생성할 수 있도록 한 플라즈마 디스플레이 패널 및 그의 구동방법을 제공하는데 있다.
도 1은 종래의 교류 면방전 플라즈마 디스플레이 패널의 방전셀 구조를 나타내는 사시도.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 전체적인 전극라인 및 방전셀의 배치 구조를 도시한 평면도.
도 3은 도 1에 도시된 플라즈마 디스플레이 패널의 한 프레임 계조를 나타내는 도면.
도 4는 서브필드 별로 플라즈마 디스플레이 패널의 각 전극에 공급되는 구동파형을 나타내는 파형도.
도 5는 초기화기간에 램프파형이 인가되는 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 6은 도 5에 도시된 램프파형을 생성하기 위한 램프파형 발생부를 나타내는 회로도.
도 7은 공진회로의 원리를 나타내는 회로도.
도 8은 도 7에 도시된 인덕터 및 커패시터의 전류/전압을 나타내는 파형도.
도 9a 및 도 9b는 본 발명의 제 1실시예에 의한 초기화파형 발생부를 나타내는 회로도 및 파형도.
도 10a 및 도 10b는 본 발명의 제 2실시예에 의한 초기화파형 발생부를 나타내는 회로도 및 파형도.
도 11은 본 발명의 제 1실시예에 의한 초기화파형이 적용된 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 12a 및 12b는 본 발명의 제 3실시예에 의한 초기화파형 발생부를 나타내는 회로도.
도 13은 도 12에 도시된 초기화파형 발생부에 의해 생성되는 초기화파형의 상승부를 나타내는 도면.
도 14는 도 12에 도시된 초기화파형 발생부에 의해 생성되는 초기화파형의 하강부를 나타내는 도면.
도 15는 발명의 제 4실시예에 의한 초기화파형 발생부를 나타내는 회로도.
도 16은 도 15에 도시된 초기화파형 발생부에 의해 생성되는 초기화파형을 나타내는 파형도.
도 17은 본 발명의 제 5실시예에 의한 초기화파형 발생부를 나타내는 회로도.
도 18은 도 17에 도시된 초기화파형 발생부에 의해 생성되는 초기화파형을 나타내는 파형도.
도 19는 본 발명의 제 6실시예에 의한 초기화파형 발생부를 나타내는 회로도.
도 20은 도 19에 도시된 초기화파형 발생부에 의해 생성되는 초기화파형을 나타내는 파형도.
도 21은 본 발명의 제 7실시예에 의한 초기화파형 발생부를 나타내는 회로도.
도 22는 도 21에 도시된 초기화파형 발생부에 의해 생성되는 초기화파형을 나타내는 파형도.
도 23은 본 발명의 제 8실시예에 의한 초기화파형 발생부를 나타내는 블록도.
상기 목적을 달성하기 위하여, 본 발명에 따른 플라즈마 디스플레이 패널의 구동방법은 정현파를 이용하여 벽전하를 형성한다.
상기 정현파는 초기화기간에 초기화파형으로 이용된다.
상기 초기화파형은, 정현파에 해당하는 디지털신호가 공급되는 단계와, 디지털신호가 아날로그 신호로 변환되는 단계와, 아날로그 신호가 증폭되는 단계를 포함한다.
상기 정현파는 공진회로에 의하여 생성된다.
상기 공진회로에서 발생되는 상승 및 하강의 정현파 중 적어도 하나 이상의 정현파가 초기화파형으로 이용된다.
방전셀에 상승 정현파가 공급될 때 방전셀 내에서 다수의 미세방전이 발생되어 되어 방전셀 내에 벽전하가 형성되고, 방전셀에 하강 정현파가 공급될 때 방전셀 내에서 다수의 미세방전이 발생되어 모든 방전셀에 균일한 벽전하가 형성된다.
상기 초기화파형은, 정현파로 제 1전압까지 상승하는 단계와, 제 1전압으로부터 정현파로 하강하는 단계를 포함한다.
상기 초기화파형은, 기저전압으로부터 정현파로 제 1전압까지 상승하는 단계와, 제 1전압과 다른 전압인 제 2전압으로 변화되는 단계와, 제 2전압을 유지하는 단계와, 제 2전압으로부터 정현파로 하강하는 단계를 포함한다.
상기 제 2전압의 전압값은 제 1전압의 전압값보다 낮게 설정된다. 상기 초기화파형은, 제 1전압까지 상승하는 단계와, 제 1전압을 유지하는 단계와, 제 1전압으로부터 상기 정현파로 하강하는 단계를 포함한다.
상기 초기화파형은, 기저전압으로부터 제 1전압으로 상승하는 단계와, 제 1전압으로부터 정현파로 제 2전압으로 상승하는 단계와, 제 2전압과 다른 전압인 제 3전압으로 변화되는 단계와, 제 3전압을 유지하는 단계와, 제 3전압으로부터 정현파로 하강하는 단계를 포함한다.
상기 제 3전압의 전압값은 제 2전압의 전압값보다 낮게 설정된다. 상기 제 1 및 제 3전압의 전압값은 동일하게 설정된다.
상기 제 3전압으로부터 정현파로 기저전위까지 하강한다.
상기 제 3전압으로부터 정현파로 부극성전위까지 하강한다.
상기 초기화파형은, 정현파로 제 1전압까지 상승하는 단계와, 상승된 제 1전압을 유지하는 단계와, 제 1전압으로부터 기저전위로 하강하는 단계를 포함한다.
본 발명의 플라즈마 디스플레이 패널은 용량성부하를 가지는 플라즈마 디스플레이 패널과, 초기화기간에 패널로 전압을 공급하기 위한 전압원과, 전압원과 패널 사이에 설치되어 전압원으로부터 전압이 공급될 때 정현파를 생성하기 위한 초기화파형 생성부를 구비한다.
상기 초기화파형 생성부는, 디지털신호를 공급하기 위한 제어부와, 디지털신호를 아날로그 신호로 변환하기 위한 디지털-아날로그 컨버터와, 아날로그 신호를 증폭하기 위한 증폭부를 구비한다.
상기 초기화파형 생성부는 용량성부하와 공진회로를 형성하기 위한 인덕터를 구비한다.
상기 인덕터와 전압원 사이에 설치되어 초기화기간에 턴-온되는 스위치를 구비한다.
상기 패널과 기저전압원 사이에 설치되어 용량성 부하가 초기화될 때 턴-온되는 스위치를 구비한다.
상기 스위치와 인덕터 사이에 설치되어 용량성 부하로부터 공급되는 전류가 스위치쪽으로 공급되는 것을 방지하기 위한 다이오드를 추가로 구비한다.
본 발명의 플라즈마 디스플레이 패널은 용량성부하를 가지는 플라즈마 디스플레이 패널과, 초기화기간에 패널로 전압을 공급하기 위한 전압원과, 상기 패널에 스캔펄스, 서스테인펄스 및 소거펄스 등을 공급하기 위한 외부 구동부들과, 용량성 부하와 공진을 일으켜 패널에 초기화파형을 공급하기 위한 초기화파형 생성부와, 초기화파형 생성부와 외부 구동부들 사이에 설치되어 초기화파형 생성부와 외부 구동부를 전기적으로 분리하기 위한 격리부를 구비한다.
상기 격리부는 적어도 하나 이상의 스위치를 구비한다.
상기 초기화파형 생성부는, 전압원과, 전압원과 격리부 사이에 설치되는 제 1스위치와, 제 1스위치와 격리부 사이에 설치되어 전압원으로부터 전압이 공급될 때 용량성부하와 공진하는 인덕터와, 인덕터의 양단과 기저전압원 사이에 설치되는 제 2 및 제 3스위치를 구비한다.
상기 제 1스위치와 인덕터 사이에 역전류를 방지하기 위하여 설치되는 다이오드를 추가로 구비한다.
상기 격리부는, 초기화파형 생성부와 외부 구동부들 사이에 병렬로 설치되는 제 1 및 제 2스위치와, 제 1스위치에 접속되어 초기화파형 생성부로부터 공급되는 전류를 상기 용량성부하로 공급하기 위한 제 1다이오드와, 제 2스위치에 접속되어 용량성부하로부터 공급되는 전류를 초기화파형 생성부 쪽으로 공급하기 위한 제 2다이오드를 구비한다.
상기 제 1스위치가 턴-온될 때 상승기울기를 가지는 초기화파형이 상기 패널로 공급된다.
상기 초기화파형의 상승기울기는 인덕터의 인덕턴스에 의하여 결정된다.
상기 인덕터의 인덕턴스가 제 1값을 가질 때 제 1상승 기울기를 가지고, 인덕턴스가 제 1값보다 큰 제 2값을 가질 때 제 1상승 기울기보다 완만한 제 2상승 기울기를 가지는 초기화파형이 공급된다.
상기 제 2스위치가 턴-온될 때 용량성 부하에 충전된 전압이 하강 기울기를 가지고 기저전압원으로 공급된다.
상기 초기화파형의 하강기울기는 인덕터의 인덕턴스에 의하여 결정된다.
상기 인덕터의 인덕턴스가 제 1값을 가질 때 제 1하강 기울기를 가지고, 인덕턴스가 제 1값보다 큰 제 2값을 가질 때 제 1하강 기울기보다 완만한 제 2하강 기울기를 가지는 초기화파형이 공급된다.
상기 제 3스위치가 턴-온될 때 인덕터가 초기화된다.
상기 격리부와 외부 구동부들 사이에 설치되어 초기화파형의 하강 시작전압을 조절하기 위한 초기화파형 변형부를 구비한다.
상기 초기화파형 변형부는, 변형 전압원과, 변형 전압원과 용량성부하 설치되는 제 1스위치와, 용량성 부하와 기저전압원 사이에 설치되는 제 2스위치를 구비한다.
상기 제 2스위치는 용량성부하가 초기화될 때 턴-온된다.
상기 변형 전압원의 전압값은 초기화파형의 최대값과 상이하게 설정된다.
상기 변형 전압원의 전압값은 초기화파형의 최대값 보다 낮게 설정된다.
상기 용량성 부하에 전압이 충전된 후 용량성 부하의 전압이 변형 전압원의 전압값과 동일해 질 수 있도록 제 1스위치가 턴-온된다.
상기 초기화파형 생성부는, 제 1전압원과, 제 1전압원과 격리부 사이에 설치되는 제 1스위치와, 제 1스위치와 격리부 사이에 설치되어 자신에게 전압이 공급될 때 용량성 부하와 공진하는 인덕터와, 인덕터에 접속되는 제 2전압원과, 제 2전압원과 인덕터 사이에 설치되는 제 2스위치를 구비한다.
상기 제 1스위치와 제 1전압원 사이에 설치되어 제 1전압원쪽으로 공급되는 전류를 통과시키기 위한 다이오드를 구비한다.
상기 제 2스위치와 인덕터 사이에 설치되어 인덕터로 공급되는 전류를 통과시키기 위한 다이오드를 구비한다.
상기 인덕터의 양단과 기저전압원 사이에 설치되어 인덕터가 초기화될 때 턴-온되는 제 3 및 제 4스위치를 구비한다.
상기 격리부와 외부 구동부들 사이에 설치되어 초기화파형의 상승 및 하강 시작전압을 조절하기 위한 초기화파형 변형부를 구비한다.
상기 초기화파형 변형부는, 제 3전압원과 용량성부하 사이에 설치되는 제 3스위치와, 제 4전압원과 용량성부하 사이에 설치되는 제 4스위치와, 기저전압원과 용량성부하 사이에 설치되는 제 5스위치를 구비한다.
상기 제 3스위치가 턴-온될 때 용량성부하에 제 3전압원의 전압이 공급되고 용량성부하에 제 3전압원의 전압이 충전된 후 제 2스위치가 턴-온되어 용량성부하에 상승기울기를 가지는 초기화파형이 공급된다.
상기 초기화파형의 상승기울기는 인덕터의 인덕턴스에 의하여 결정된다.
상기 인덕터의 인덕턴스가 제 1값을 가질 때 제 1상승 기울기를 가지고, 인덕턴스가 제 1값보다 큰 제 2값을 가질 때 제 1상승 기울기보다 완만한 제 2상승 기울기를 가지는 초기화파형이 공급된다.
상기 용량성부하에 공급되는 초기화파형의 전압은 제 2전압원의 2배의 전압에서 제 3전압을 감한 값으로 설정된다.
상기 용량성 부하에 전압이 충전된 후 제 4스위치가 턴-온되어 용량성부하의 전압이 제 4전압원의 전압값으로 변환된다.
상기 제 4전압원의 전압값은 초기화파형의 최대값보다 낮게 설정된다.
상기 용량성부하의 전압이 제 4전압원의 전압값으로 변경된 후 제 1스위치가 턴-온되어 용량성부하에 하강기울기를 가지는 초기화파형이 공급된다.
상기 초기화파형의 하강기울기는 인덕터의 인덕턴스에 의하여 결정된다.
상기 인덕터의 인덕턴스가 제 1값을 가질 때 제 1하강 기울기를 가지고, 인덕턴스가 제 1값보다 큰 제 2값을 가질 때 제 1하강 기울기보다 완만한 제 2하강 기울기를 가지는 초기화파형이 공급된다.
상기 제 1전압원의 전압값은 제 4전압원의 전압값과 다르게 설정된다.
상기 제 1전압원의 전압값은 제 4전압원의 전압값의 절반으로 설정된다.
상기 제 1전압원의 전압값은 제 4전압원의 전압값의 절반보다 작게 설정된다.
상기 제 5스위치가 턴-온될 때 용량성부하가 초기화된다.
본 발명의 플라즈마 디스플레이 패널은 용량성부하를 가지는 플라즈마 디스플레이 패널과, 초기화기간에 패널로 전압을 공급하기 위한 제 1 전압원과, 용량성부하에 연결되어 패널에 정현파신호가 공급되게 하는 인덕터와, 인덕터를 경유하여 용량성부하에 접속되어 정현파의 진폭을 결정하는 제 2 전압원을 구비한다.
상기 제 1전압원과 용량성부하 사이에 설치되는 스위치를 구비한다.
상기 제 2전압원과 인덕터 사이에 설치되어 용량성부하에 충전된 전압이 방전될 때 턴-온되는 스위치를 구비한다.
상기 제 2전압원의 전압값은 제 1전압원의 절반으로 설정된다.
상기 패널과 기저전압원 사이에 설치되어 용량성 부하가 초기화될 때 턴-온되는 스위치를 구비한다.
본 발명은 플라즈마 디스플레이 패널은 정현파신호를 생성하는 수단과, 상기 정현파신호에 응답하여 벽전하를 형성하는 다수의 셀을 구비한다.
본 발명은 플라즈마 디스플레이 패널은 전압원과, 플라즈마 디스플레이 패널과, 상기 패널과 상기 전압원 사이에 접속된 인덕터와, 상기 인덕터와 상기 전압원 사이에 접속된 스위치를 구비하고, 상기 스위치는 상기 패널에 벽전하가 형성되게 구동된다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 7 내지 도 23을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 7은 본 발명에 따른 공진회로의 원리를 나타내는 회로도이다.
도 7을 참조하면, 본 발명에 따른 공진회로는 전압원(Vr) 및 커패시터(Cp)와, 전압원(Vr)과 커패시터(Cp) 사이에 직렬로 설치되는 스위치(SW) 및 인덕터(Lr)를 구비한다.
전압원(Vr)은 스위치(SW)가 턴-온될 때 소정의 전압을 인덕터(Lr) 및 커패시터(Cp)로 공급한다. 스위치(SW)는 턴-온 및 턴-오프되면서 전압의 공급시점을 결정한다. 인덕터(Lr) 및 커패시터(Cp)는 전압원(Vr)으로부터 전압이 공급될 때 공진회로(LC 공진회로)를 형성한다.
스위치(SW)가 턴 온되어 인덕터(Lr) 및 커패시터(Cp)에 공급되는 전압은 수학식 1에 의해 결정된다.
수학식 1에 라플라스 변환식을 적용하여 수학식 2를 유도한다.
수학식 2가 초기조건을 만족하도록 i(o+)=0 및 q(0+)=0을 대입하면 수학식 3이 유도된다.
수학식 3을 역변환하여 수학식 4를 유도한다.
수학식 3 및 수학식 4에서 인덕터(Lr)에 인가되는 전압(VL)은 수학식 5와 같이 유도된다.
수학식 3 및 수학식 4에서 커패시터(Cp)에 인가되는 전압(Vc)은 수학식 6과 같이 유도된다.
수학식들에서 공진회로의 주기는가 되고, 커패시터(Cp)에 최고의 전압(2Vr)이 인가되는데 걸리는 시간은가 된다.
도 8은 수학식 4 내지 수학식 6에 의해 나타나는 전압 및 전류 파형도를 나타나내는 도면이다. 여기서, 커패시터(Cp)는 방전셀의 등가회로로 가정한다.
도 8을 참조하면, 커패시터(Cp) 및 인덕터(Lr)의 공진에 의해 커패시터(Cp)에는 t=T/2의 주기일 때 최고점의 전압이 충전된다. 이때, 커패시터(Cp)에는 전압원(Vr)의 2배의 전압(2Vr)이 충전된다.
한편, 커패시터(Cp)에 충전되는 전압은 t=T/4의 주기에서 최고의 기울기를 갖고, t=3T/4의 주기에서 최저치의 기울기를 갖는다. 본 발명에서는 상승 정현파를 이용하여 방전셀 내에서 미세방전을 일으키고, 이 미세방전을 이용하여 방전셀 내에 벽전하를 형성한다. 또한, 하강 정현파가 인가되는 동안 발생되는 미세방전에 의해 셀 내의 벽전하 양을 줄이고, 최종 벽전하 양을 모든 방전셀간에 균일화시킨다.
도 9a는 본 발명의 제 1실시예에 의한 초기화파형 발생부를 나타내는 도면이다.
도 9a를 참조하면, 본 발명의 제 1실시예에 의한 초기화파형 발생부는 커패시터(Cp) 및 초기화 전압원(Vr)과, 커패시터(Cp)와 초기화 전압원(Vr) 사이에 직렬로 설치되는 제 1스위치(SW1) 및 인덕터(Lr)와, 커패시터(Cp)와 기저전압원(GND) 사이에 설치되는 제 2스위치(SW2)를 구비한다.
커패시터(Cp)는 방전셀을 등가적으로 나타낸 것이다. 초기화 전압원(Vr)은 제 1스위치(SW1)가 턴-온될 때 소정의 전압을 인덕터(Lr)를 경유하여 커패시터(Cp)(즉, 제 1전극(Y))로 공급한다. 인덕터(Lr)는 초기화 전압원(Vr)의 2배에 해당하는 전압(2Vr)이 커패시터(Cp)로 공급될 수 있도록 초기화 전압원(Vr)으로부터 커패시터(Cp)로 전압이 공급될 때 커패시터(Cp)와 공진을 일으킨다.
도 9b를 참조하여 동작과정을 상세히 설명하면, 먼저 t1 시점에 제 2스위치(SW2)가 턴-온된다. 제 2스위치(SW2)가 턴-온되면 커패시터(Cp)가 기저전압원(GND)에 접속되어 초기화된다. 커패시터(Cp)가 초기화된 후 t2 시점에 제 2스위치(SW2)가 턴-오프된다.
이후, t3 시점에 제 1스위치(SW1)가 턴-온된다. 제 1스위치(SW1)가 턴-온되면 초기화 전압원(Vr)의 전압이 인덕터(Lr) 및 커패시터(Cp)로 공급된다. 이때, 인덕터(Lr) 및 커패시터(Cp)는 공진회로를 형성한다. 따라서, 커패시터(Cp)에는 2Vr의 전압이 상승 및 하강되면서 공급된다.
한편, 2Vr의 전압이 방전셀(즉, 커패시터(Cp))들로 공급될 때 방전셀들에서는 다수의 미세방전이 발생되고, 이 미세방전에 의해 방전셀 내에 벽전하가 형성된다. 또한, 방전셀들에서 전압이 하강할 때 미세방전에 의해 셀 내의 벽전하 양이 줄어들어 최종 벽전하 양이 모든 방전셀간에 균일화된다.
방전셀에 균일한 벽전하가 형성된 후 t4 시점에 제 1스위치(SW1)가 턴-오프된다. 이후, t5 시점에 제 2스위치(SW2)가 턴-온되어 방전셀이 초기화된다. 본 발명의 제 1실시예에 의한 초기화파형 발생부는 t1 내지 t5의 과정을 반복하면서 방전셀에 벽전하를 생성하게 된다. 한편, 이와 같은 본 발명의 제 1실시예에 의한 초기화파형 발생부는 선택적 쓰기 방식의 PDP에 적용된다.
도 10a는 본 발명의 제 2실시예에 의한 초기화파형 발생부를 나타내는 도면이다.
도 10a를 참조하면, 본 발명의 제 2실시예에 의한 초기화파형 발생부는 커패시터(Cp) 및 초기화 전압원(Vr)과, 커패시터(Cp)와 초기화 전압원(Vr) 사이에 직렬로 접속되는 제 1스위치(SW1), 다이오드(D1) 및 인덕터(Lr)와, 커패시터(Cp)와 기저전압원(GND) 사이에 설치되는 제 2스위치(SW2)를 구비한다.
커패시터(Cp)는 방전셀을 등가적으로 나타낸 것이다. 초기화 전압원(Vr)은 제 1스위치(SW1)가 턴-온될 때 소정의 전압을 인덕터(Lr)를 경유하여 커패시터(Cp)로 공급한다. 인덕터(Lr)는 초기화 전압원(Vr)의 2배에 해당하는 전압(2Vr)이 커패시터(Cp)로 공급될 수 있도록 초기화 전압원(Vr)으로부터 커패시터(Cp)로 전압이 공급될 때 커패시터(Cp)와 공진을 일으킨다. 다이오드(D1)는 커패시터(Cp)에 하강 기울기의 파형이 공급되지 않도록 전류의 흐름을 제어한다.
도 10b를 참조하여 동작과정을 상세히 설명하면, 먼저 t1의 시점에서는 제 2스위치(SW2)가 턴-온된다. 제 2스위치(SW2)가 턴-온되면 커패시터(Cp)가 초기화된다. 커패시터(Cp)가 초기화된 후 t2의 시점에 제 2스위치(SW2)가 턴-오프된다.
t3 시점에는 제 1스위치(SW1)가 턴-온된다. 제 1스위치(SW1)가 턴-온되면 초기화 전압원(Vr)의 전압이 인덕터(Lr) 및 커패시터(Cp)로 공급된다. 이때, 인덕터(Lr) 및 커패시터(Cp)의 공진에 의하여 2Vr의 전압이 기울기를 가지고 상승하면서 커패시터(Cp)에 공급된다. 커패시터(Cp)에 2Vr이 공급된 후 커패시터(Cp)는 소정시간(제 2스위치(SW2)의 턴 온될 때까지의 시간)동안 2Vr의 전압을 유지한다.
이후, t4의 시점에서 제 1스위치(SW1)가 턴-오프되고, t5 시점에 제 2스위치(SW2)가 턴-온된다. 제 2스위치(SW2)가 턴-온되면 커패시터(Cp)에 충전된 전압이 기저전압원(GND)으로 방전된다.
이와 같은, 본 발명의 제 2실시예에 의한 초기화파형 발생부는 커패시터(Cp)에 2Vr의 전압이 공급된 후 다이오드(D1)에 의하여 커패시터(Cp)에 공급된 전압이 하강하지 않는다. 즉, 다이오드(D1)에 의하여 하강 정현파가 발생되지 않는다. 이와 같이 하강 정현파가 발생되지 않으면 방전셀에서 생성된 벽전하가 소거되지 않는다. 따라서, 본 발명의 제 2실시예에 의한 초기화파형 발생부는 선택적 소거 방식의 PDP에 적용된다.
도 11은 본 발명의 제 1실시예에 의한 초기화파형 발생부가 적용된 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도이다.
도 11을 참조하면, 본 발명의 실시예에 의한 PDP는 전화면을 초기화하는 초기화기간, 전 화면을 선순차 방식으로 스캔하면서 데이터를 기입하는 어드레스 기간 및 데이터가 기입된 셀들의 발광 상태를 유지시키는 서스테인 기간 및 서스테인 발광을 소거하기 위한 소거기간으로 나뉘어진다.
먼저 초기화기간에는 본 발명의 제 1실시예에 의한 초기화파형 발생부로부터 상승기울기 및 하강기울기를 가지는 정현파(Resp)가 인가된다. 정현파(Resp)의 상승기간에는 서서히 전압이 상승하게 되어 방전셀 내에서 미세방전이 일어나고, 이 미세방전에 의해 방전셀 내에 벽전하들이 형성된다. 램프파형(Resp)의 하강기간에는 서서히 하강하는 전압에 의해 미세방전이 발생되고, 이 미세방전에 의해 셀 내의 벽전하 양이 줄어듦과 아울러 방전셀간 벽전하 양이 균일화된다.
어드레스 기간에 제 1전극(Y)들에는 스캔펄스(Scp)가 순차적으로 인가된다. 어드레스 기간에 어드레스전극(D)들에는 스캔펄스(Scp)에 동기되는 데이터펄스(Dp)가 공급된다. 이때, 데이터펄스(Dp) 및 스캔펄스(Scp)가 인가된 방전셀들에서는 어드레스 방전이 일어난다.
서스테인 기간에는 제 1전극(Y)들 및 제 2전극(Z)들에 교번적으로 제 1 및 제 2서스테인펄스(SUSPy,SUSPz)가 공급되어 어드레스 방전이 발생된 방전셀들에서 서스테인 방전을 일으킨다.
소거기간에는 제 1전극(Y)들 및 제 2전극(Z)들에 소거펄스(Erp)가 공급된다. 제 1전극(Y)들 및 제 2전극(Z)들에 소거펄스(Erp)가 공급되면 서스테인 기간에 발생된 서스테인 방전이 소거된다.
도 12a는 본 발명의 제 3실시예에 의한 초기화파형 발생부를 상세히 나타내는 도면이다.
도 12a를 참조하면, 본 발명의 제 3 실시예에 의한 초기화파형 발생부는 초기화파형을 생성하기 위한 초기화파형 생성부(52)와, 초기화파형 생성부(52)와 제 1전극(Y) 사이에 설치되어 초기화파형 생성부(52)를 제 1전극(Y)으로부터 격리시키기 위한 격리부(51)를 구비한다. 패널 커패시터(Cp)는 방전셀을 등가적으로 나타낸 것이다.
초기화파형 생성부(52)는 초기화 전압원(Vr)과, 초기화 전압원(Vr)과 격리부(50)의 사이에 직렬로 접속되는 제 1 스위치(SW1), 제 1 다이오드(D1) 및 인덕터(Lr)와, 제 1노드점(N1)과 기저전압원(GND) 사이에 설치되는 제 2스위치(SW2)와, 제 2노드점(N2)과 기저전압원(GND) 사이에 설치되는 제 3스위치(SW3)를 구비한다.
제 1 스위치(SW1)는 제 1전극(Y)에 초기화파형이 공급될 때 턴-온된다. 즉, 제 1 스위치(SW1)가 턴-온되면 초기화 전압원(Vr)의 전압이 인덕터(Lr)로 공급된다. 제 2 스위치(SW2)는 초기화파형의 하강기간에 턴-온된다. 제 3 스위치(SW3)는 인덕터(Lr)를 초기화하기 위하여 턴-온된다. 제 1 다이오드(D1)는 역전류를 방지하기 위하여 설치된다.
초기화파형 생성부(52)와 제 1전극(Y)의 사이에는 스캔펄스(Scp), 서스테인펄스(SUSPy) 및 소거펄스(Erp) 등을 생성하기 위한 외부 구동부가 설치된다. 격리부(51)는 외부 구동부와 초기화파형 생성부(52)를 격리시키기 위하여 설치된다. 즉, 격리부(51)는 외부 구동부 및 초기화파형 생성부(52)의 직접적인 연결에 의해 초기화파형이 왜곡되는 것을 방지한다.
이와 같은 격리부(50)는 제 4스위칭소자(SW4)를 구비한다. 제 4스위칭소자(SW4)는 초기화파형 생성부(52)로부터 초기화파형이 제 1전극(Y)으로 공급될 때 턴-온된다. 한편, 격리부(51)는 도 12b와 같이 구성될 수 있다.
도 12b에 도시된 격리부(50)는 초기화파형 생성부(52)와 제 1전극(Y)의 사이에 설치되는 제 4 스위치(SW4) 및 제 2다이오드(D2)와, 제 4스위치(SW4) 및 제 2다이오드(D2)와 병렬로 설치되는 제 5스위치(SW5) 및 제 3다이오드(D3)를 구비한다. 제 2다이오드(D2) 및 제 3다이오드(D3)는 서로 반대 방향으로 전류가 통과되도록 설치된다.
도 12b 및 도 13을 참조하여 초기화파형 발생부에서 상승파형이 생성되는 과정을 상세히 설명하기로 한다.
도 12b 및 도 13을 참조하면, 먼저 제 2스위치(SW2) 및 제 3스위치(SW3)가 턴-온되어 인덕터(Lr)가 초기화된다. 인덕터(Lr)가 초기화된 후 t1 시점에서 제 2및 제 3스위치(SW2,SW3)가 턴-오프됨과 아울러 제 4스위치(SW4)가 턴-온된다. 제 4스위치(SW4)가 턴-온되면 인덕터(Lr)와 패널 커패시터(Cp)가 전기적으로 접속된다.
제 4스위치(SW4)가 턴-온된 후 t2 시점에서 제 1스위치(SW1)가 턴-온된다. 제 1 스위치(SW1)가 턴-온되면 초기화 전압원(Vr), 인덕터(Lr) 및 패널 커패시터(Cp)가 전기적으로 접속된다. 따라서, 제 1 스위치(SW1)가 턴-온되면 인덕터(Lr) 및 패널 커패시터(Cp)의 공진에 의해 제 1전극(Y)들에 도 13과 같이 기울기를 가지는 공진파형(즉, 초기화 파형)이 공급된다.
이때, 초기화 파형의 전압은 공진에 의해 커패시터(Cp)에는 초기화 전압원(Vr)의 2배에 해당하는 전압이 공급된다. 이와 같은 초기화 파형은 소정시간동안 제 1전극(Y)에 공급된다. 한편, 초기화 파형의 기울기는 인덕터(Lr)의 용량값을 조정함으로써 조절할 수 있다.
도 12b 및 도 14를 참조하여 초기화파형 발생부에서 하강파형이 생성되는 과정을 상세히 설명하기로 한다.
도 12b 및 도 14를 참조하면, 먼저 t3 시점에서 제 5 스위치(SW5)가 턴-온된다. 제 5 스위치(SW5)가 턴-온되면 패널 커패시터(Cp)와 인덕터(Lr)가 전기적으로 접속된다. 이후 t4 시점에서 제 2 스위치(SW2)가 턴-온된다.
제 2 스위치(SW2)가 턴-온되면 기저전압원(GND), 인덕터(Lr), 패널커패시터(Cp)가 전기적으로 접속된다. 즉, 패널 커패시터(Cp)에 충전된 전압이 인덕터(Lr)를 거쳐 기저전위(GND)로 공급된다. 이때, 패널 커패시터(Cp)와 인덕터(Lr)의 공진에 의해 제 1전극(Y)들에는 도 14와 같이 하강 기울기를 가지는 공진파형(즉, 초기화 파형)이 공급된다. 한편, 초기화 파형의 기울기는 인덕터(Lr)의 용량값을 조정함으로써 조절할 수 있다.
이와 같이 패널 커패시터(Cp)에 충전된 전압이 방전된 후 t5 시점에서 제 5 스위치가 턴-오프된다. 이후, t6 시점에서 제 3 스위치(SW3)가 턴-온되어 인덕터(Lr)가 초기화된다. 이와 같은, 본 발명의 실시예들에서는 초기화파형 발생부의 스위치를 조작하여 다양한 모양의 초기화파형을 생성할 수 있다.
도 15는 본 발명의 제 4 실시예에 의한 초기화파형 발생부를 나타내는 도면이다.
도 15를 참조하면, 본 발명의 제 4 실시예에 의한 초기화파형 발생부는 초기화파형 생성부(52), 격리부(50) 및 초기화파형 변형부(64)를 구비한다. 초기화파형 변형부(64)는 초기화파형의 하강 시작전압을 조절하기 위하여 사용된다.
초기화파형 변형부(64)는 변형 전압원(Vs)과 제 1 노드(N1) 사이에 직렬로 설치되는 제 6 스위치(SW6)와, 제 1노드(N1)와 기저전압원(GND)사이에 설치되는 제 7스위치(SW7)를 구비한다.
동작과정을 도 16을 참조하여 상세히 설명하면, 먼저 t1 기간에 제 2 스위치(SW2), 제 3 스위치(SW3) 및 제 7 스위치(SW7)가 턴-온된다. 제 2 스위치(SW2), 제 3 스위치(SW3) 및 제 7 스위치(SW7)가 턴-온되면 인덕터(Lr) 및패널 커패시터(Cp)가 초기화된다. 이후 제 4스위치(SW4)가 턴-온된다. 제 4 스위치(SW4)가 턴-온되면 인덕터(Lr)와 패널 커패시터(Cp)가 전기적으로 접속된다.
제 4 스위치(SW4)가 턴-온된 후 제 2 스위치(SW2), 제 3 스위치(SW3) 및 제 7 스위치(SW7)가 턴-오프된다. 제 2 스위치(SW2), 제 3 스위치(SW3) 및 제 7 스위치(SW7)가 턴-오프된 후 t2 기간에 제 1 스위치(SW1)가 턴-온된다. 제 1 스위치(SW1)가 턴-온되면 초기화 전압원(Vr)의 전압이 인덕터(Lr) 및 패널 커패시터(Cp)로 공급된다.
이때, 인덕터(Lr) 및 패널 커패시터(Cp)의 공진에 의해 제 1전극(Y)들에 상승 기울기를 가지는 초기화 파형이 공급된다. 한편, 초기화 파형은 인덕터(Lr) 및 패널 커패시터(Cp)의 공진에 의해 초기화 전압원(Vr)의 2배에 해당하는 전압값을 갖는다.
이후 제 4 스위치(SW4) 및 제 1 스위치(SW1)가 턴-오프된다. 제 4 스위치(SW4) 및 제 1 스위치(SW1)가 턴-오프되면 초기화 전압원(Vr)의 전압이 인덕터(Lr)로 공급되지 않는다.
이후 t3 기간에 제 2 스위치(SW2), 제 3 스위치(SW3) 및 제 6 스위치(SW6)가 턴-온된다. 제 2 스위치(SW2), 제 3 스위치(SW3)가 턴-온되면 인덕터(Lr)가 기저전위(GND)에 접속되어 초기화된다. 제 6 스위치(SW6)가 턴-온되면 변형 전압원(Vs)의 전압이 패널 커패시터(Cp)로 공급된다.
다시 말하여, 제 6스위치(SW6)가 턴-온되면 패널 커패시터(Cp)에 충전된 전압(2Vr)이 변형 전압원(Vs)의 전압값까지 낮아지게 된다.
이때, 격리부(50)내의 스위치들(SW4,SW5)은 턴-오프 상태를 유지한다. 패널 커패시터(Cp)는 t3의 기간동안 변형 전압(Vs)을 유지한다. 한편, 변형 전압원(Vs)의 전압값은 초기화 전압원(Vr)의 2배의 전압, 즉, 2Vr의 전압보다 낮게 설정된다.
이후 제 3 스위치(SW3), 제 6 스위치(SW6)가 턴-오프된다. 제 6스위치(SW6)가 턴-오프되면 패널 커패시터(Cp)에 변형전압(Vs)이 공급되지 않는다. 이후 제 5 스위치(SW5)가 턴-온된다. 제 5 스위치(SW5)가 턴-온되면 패널 커패시터(Cp)와 인덕터(Lr)가 전기적으로 접속된다.
따라서, 패널 커패시터(Cp)에 충전된 전압이 인덕터(Lr)를 거쳐 기저전위(GND)로 공급된다. 이때, 패널 커패시터(Cp)와 인덕터(Lr)의 공진에 의해 기저전위(GND)로 공급되는 전압은 하강 기울기를 가지며 t4의 기간동안 하강한다. 이후, 제 3 스위치(SW5) 및 제 7 스위치(SW7)가 턴-온되어 패널 커패시터 및 인덕터를 초기화한다.
도 17은 본 발명의 제 5실시예에 의한 초기화파형 발생부를 나타내는 도면이다.
도 17을 참조하면, 본 발명의 제 5실시예에 의한 초기화파형 발생부는 커패시터(Cp), 제 1초기화 전압원(Vr) 및 제 2초기화 전압원(2Vr)과, 커패시터(Cp)와 제 2초기화 전압원(2Vr) 사이에 설치되는 제 1스위치(SW1)와, 커패시터(Cp)와 제 1초기화 전압원(Vr) 사이에 직렬로 설치되는 제 2스위치(SW2), 다이오드(D1) 및 인덕터(Lr)와, 커패시터(Cp)와 기저전압원(GND) 사이에 설치되는 제 3스위치(SW3)를 구비한다.
커패시터(Cp)는 방전셀의 패널 커패시턴스를 등가적으로 나타낸 것이다. 제 2초기화 전압원(2Vr)은 커패시터(Cp)가 충전될 수 있도록 소정의 전압을 공급한다. 제 1초기화 전압원(Vr)은 하강 공진범위를 설정하기 위하여 이용된다. 본 발명에서 제 1초기화 전압원(Vr)의 전압은 제 2초기화 전압원(2Vr)의 1/2로 설정된다. 따라서, 2Vr에서 하강하기 시작한 전압은 기저전위까지 하강하게 된다. 만일, 제 1초기화 전압원(Vr)의 전압이 기저전위로 설정된다면, 2Vr에서 하강하기 시작한 전압은 -2Vr의 전압까지 하강하게 된다.
다이오드(D1)는 커패시터(Cp)에 상승 공진파형이 공급되지 않도록 전류의 흐름을 제어한다. 인덕터(Lr)는 커패시터(Cp)에 충전된 전압이 기울기를 가지고 방전될 수 있도록 커패시터(Cp)와 공진을 일으킨다.
도 18을 참조하여 동작과정을 상세히 설명하면, 먼저 t1의 시점에 제 3스위치(SW3)가 턴-온된다. 제 3스위치(SW3)가 턴-온되면 커패시터(Cp)가 기저전위(GND)에 접속되어 초기화된다. 커패시터(Cp)가 초기화된 후 t2 시점에 제 3스위치(SW3)가 턴-오프된다.
제 3스위치(SW3)가 턴-오프된 후 t3 시점에 제 1스위치(SW1)가 턴-온된다. 제 1스위치(SW1)가 턴-온되면 제 2초기화 전압원(2Vr)의 전압이 커패시터(Cp)로 공급된다. 따라서, 커패시터(Cp)에는 2Vr의 전압이 충전된다.
커패시터(Cp)에 2Vr의 전압이 충전된 후 t4 시점에 제 1스위치(SW1)가 턴-오프된다. 제 1스위치(SW1)가 턴-오프된 후 t5의 시점에 제 2스위치(SW2)가 턴-온된다. 제 2스위치(SW2)가 턴-온되면 커패시터(Cp), 인덕터(Lr), 다이오드(D1) 및 제1초기화 전압원(Vr)이 전기적으로 접속된다.
이때, 커패시터(Cp) 및 인덕터(Lr)는 공진회로를 형성한다. 이와 같이 커패시터(Cp) 및 인덕터(Lr)가 공진회로를 형성하면 커패시터(Cp)에 충전된 전압은 기울기를 가지고 기저전압(GND)까지 하강하게 된다. 이후, t6의 시점에 제 2스위치(SW2)가 턴-오프된다.
제 2스위치(SW2)가 턴-오프된 후 t7의 시점에 제 3스위치(SW3)가 턴-온되어 커패시터(Cp)가 초기화된다.
도 19는 본 발명의 제 6실시예에 의한 초기화파형 발생부를 나타내는 도면이다.
도 19를 참조하면, 본 발명의 제 6실시예에 의한 초기화파형 발생부는 초기화파형 생성부(70), 격리부(72) 및 초기화파형 변형부(74)를 구비한다. 초기화파형 변형부(74)는 상승 및 하강 전압을 조절하기 위하여 이용된다.
초기화파형 생성부(70)는 격리부(72)에 접속되는 인덕터(Lr)와, 인덕터(Lr)와 제 1전압원(Va) 사이에 직렬로 접속되어 커패시터(Cp)에 충전된 전압의 방전경로를 제공하는 제 1스위치(SW1) 및 제 1다이오드(D1)와, 인덕터(Lr)와 제 2전압원(Vb) 사이에 직렬로 접속되어 커패시터(Cp)에 충전경로를 제공하는 제 2스위치(SW2) 및 제 2다이오드(D2)를 구비한다.
제 1전압원(Va)은 커패시터(Cp)에 충전된 전압이 방전될 때 하강 공진범위를 결정한다. 제 2전압원(Vb)은 커패시터(Cp)에 전압이 충전될 때 상승 공진범위를 결정한다.
제 1다이오드(D1)는 커패시터(Cp)에서 공급되는 전류를 제 1전압원(Va)으로 공급한다. 제 2다이오드(D2)는 제 2전압원(Vb)으로부터 공급되는 전류를 커패시터(Cp)로 공급한다.
인덕터(Lr)의 양끝단에는 제 3 및 제 4스위치(SW3,SW4)가 설치된다. 제 3 및 제 4스위치(SW3,SW4)는 기저전압원(GND)과 접속되어 인덕터(Lr)를 초기화하기 위하여 턴-온된다.
초기화파형 변형부(74)는 제 3전압원(Vc) 및 제 4전압원(Vd)과, 제 3전압원(Vc)과 커패시터(Cp) 사이에 설치되는 제 6스위치(SW6)와, 제 4전압원(Vd)과 커패시터(Cp) 사이에 설치되는 제 7스위치(SW7)와, 기저전압원(GND)과 커패시터(Cp) 사이에 설치되는 제 8스위치(SW8)를 구비한다.
제 3전압원(Vc)은 제 6스위치(SW6)가 턴-온될 때 커패시터(Cp)에 초기 충전전압을 공급한다. 제 4전압원(Vd)은 제 7스위치(SW7)가 턴-온될 때 커패시터(Cp)에 전압을 공급한다. 따라서, 제 7스위치(SW7)가 턴-온되면 커패시터(Cp)는 Vd의 전압을 유지하게 된다.
제 3전압원(Vc)의 전압값과 제 4전압원(Vd)의 전압값은 동일하게 설정되거나 상이하게 설정될 수 있다.
격리부(72)는 외부 구동부와 초기화파형 생성부(70)를 격리시키기 위하여 설치된다. 즉, 격리부(72)는 외부 구동부 및 초기화파형 생성부(70)의 직접적인 연결에 의해 초기화파형이 왜곡되는 것을 방지한다. 이와 같은 격리부(72)는 제 5스위치(SW5)를 구비한다.
동작과정을 도 20을 참조하여 상세히 설명하기로 한다. 먼저, 제 3스위치(SW3), 제 4스위치(SW4) 및 제 8스위치(SW8)가 턴-온된다. 제 3 및 제 4스위치(SW3,SW4)가 턴-온되면 인덕터(Lr)가 초기화된다. 제 8스위치(SW8)가 턴-온되면 커패시터(Cp)가 초기화된다. 인덕터(Lr) 및 커패시터(Cp)가 초기화된 후 3스위치(SW3), 제 4스위치(SW4) 및 제 8스위치(SW8)가 턴-오프된다.
이후, t1 시점에 제 6스위치(SW6)가 턴-온된다. 제 6스위치(SW6)가 턴-온되면 제 3전압원(Vc)의 전압이 커패시터(Cp)로 공급된다. 따라서, 커패시터(Cp)에는 제 3전압원(Vc)의 전압값이 충전된다. 커패시터(Cp)에 제 3전압원(Vc)의 전압값이 충전된 후 제 6스위치(SW6)는 턴-오프된다.
제 6스위치(SW6)가 턴-오프된 후 t2 시점에 제 2스위치(SW2) 및 제 5스위치(SW5)가 턴-온된다. 제 2 및 제 5스위치(SW2,SW5)가 턴-온되면 커패시터(Cp), 인덕터(Lr), 제 2다이오드(D2) 및 제 2전압원(Vb)이 전기적으로 접속된다. 따라서, 제 2전압원(Vb)의 전압이 제 2다이오드(D2), 인덕터(Lr)를 경유하여 커패시터(Cp)로 공급된다.
이때, 인덕터(Lr) 및 커패시터(Cp)의 공진에 의해 커패시터(Cp)에는 상승기울기를 가지는 전압이 공급된다. 한편, 커패시터(Cp)에 충전되는 최고점의 전압은 2Vb-Vc로 결정된다. 다시 말하여, 커패시터(Cp)에 제 3전압원(Vc)의 전압이 충전되어 있기 때문에 공진에 의하여 2Vb-Vc의 전압까지 전압이 상승하게 된다.
커패시터(Cp)에 2Vb-Vc의 전압이 충전된 후 제 2 및 제 5스위치(SW2,SW5)가 턴-오프된다. 이후, t3의 시점에 제 7스위치(SW7), 제 3스위치(SW3) 및 제 4스위치(SW4)가 턴-온된다. 제 7스위치(SW7)가 턴-온되면 커패시터(Cp)가 제 4전압원(Vd)에 접속된다. 따라서, 커패시터(Cp)에 충전된 2Vb-Vc의 전압은 Vd의 전압까지 하강하게 된다. 이후, 커패시터(Cp)는 Vd의 전압을 소정시간 동안 유지한다.
한편, 제 3 및 제 4스위치(SW3,SW4)가 턴-온되면 인덕터(Lr)가 기저전압원(GND)에 접속된다. 따라서, 인덕터(Lr)가 초기화된다.
이후, 제 3스위치(SW3), 제 4스위치(SW4) 및 제 7스위치(SW7)는 턴-오프된다. 제 3스위치(SW3), 제 4스위치(SW4) 및 제 7스위치(SW7)가 턴-오프된 후 t4 시점에 제 1 및 제 5스위치(SW1,SW5)가 턴-온된다.
제 1 및 제 5스위치(SW1,SW5)가 턴-온되면 제 1전압원(Va), 제 1다이오드(D1), 인덕터(Lr) 및 커패시터(Cp)가 전기적으로 접속된다. 따라서, 커패시터(Cp)에 충전된 전압은 인덕터(Lr) 및 다이오드(D1)를 경유하여 제 1전압원(Va)으로 공급된다.
이때, 인덕터(Lr) 및 커패시터(Cp)의 공진에 의해 커패시터(Cp)에서 방전되는 전압은 하강 기울기를 갖는다. 한편, 커패시터(Cp)는 2Va-Vd의 전압까지 방전된다. 다시 말하여, 커패시터(Cp)에는 제 4전압원(Vd)의 전압이 충전되어 있기 때문에 공진에 의하여 2Va-Vd의 전압까지 하강하게 된다.
커패시터(Cp)의 전압이 2Va-Vd의 전압까지 하강한 후 제 1스위치(SW1) 및 제 5스위치(SW5)가 턴-오프된다. 이후, t5시점에 제 3스위치(SW3) 및 제 4스위치(SW4)가 턴-온된다. 제 3 및 제 4스위치(SW3,SW4)가 턴-온되면 인덕터(Lr)가 초기화된다.
한편, 본 발명에서 제 1전압원(Va)의 전압값은 제 4전압원(Vd)의 절반으로 설정된다.
이와 같은 제 7실시예가 도 21 및 도 22에 도시되어 있다.
도 21 및 도 22를 참조하면, 본 발명의 제 7실시예에서 초기화파형 생성부(78)에 포함되어 있는 제 1전압원(Vb/2)의 전압값은 제 4전압원(Vd)의 절반으로 설정된다.
이와 같이 제 1전압원(Vd/2)의 전압값이 제 4전압원(Vd)의 절반으로 설정되면 도 22에 도시된 바와 같이 커패시터(Cp)에 충전된 전압은 기저전압(GND)까지 하강하게 된다.
동작과정을 상세히 설명하면, 먼저, 제 3스위치(SW3), 제 4스위치(SW4) 및 제 8스위치(SW8)가 턴-온된다. 제 3 및 제 4스위치(SW3,SW4)가 턴-온되면 인덕터(Lr)가 초기화된다. 제 8스위치(SW8)가 턴-온되면 커패시터(Cp)가 초기화된다. 인덕터(Lr) 및 커패시터(Cp)가 초기화된 후 3스위치(SW3), 제 4스위치(SW4) 및 제 8스위치(SW8)가 턴-오프된다.
이후, t1 시점에 제 6스위치(SW6)가 턴-온된다. 제 6스위치(SW6)가 턴-온되면 제 3전압원(Vc)의 전압이 커패시터(Cp)로 공급된다. 따라서, 커패시터(Cp)에는 제 3전압원(Vc)의 전압값이 충전된다. 커패시터(Cp)에 제 3전압원(Vc)의 전압값이 충전된 후 제 6스위치(SW6)는 턴-오프된다.
제 6스위치(SW6)가 턴-오프된 후 t2 시점에 제 2스위치(SW2) 및 제5스위치(SW5)가 턴-온된다. 제 2 및 제 5스위치(SW2,SW5)가 턴-온되면 커패시터(Cp), 인덕터(Lr), 제 2다이오드(D2) 및 제 2전압원(Vb)이 전기적으로 접속된다. 따라서, 제 2전압원(Vb)의 전압이 제 2다이오드(D2), 인덕터(Lr)를 경유하여 커패시터(Cp)로 공급된다.
이때, 인덕터(Lr) 및 커패시터(Cp)의 공진에 의해 커패시터(Cp)에는 상승기울기를 가지는 전압이 공급된다. 한편, 커패시터(Cp)에 충전되는 최고점의 전압은 2Vb-Vc로 결정된다. 다시 말하여, 커패시터(Cp)에 제 3전압원(vc)의 전압이 충전되어 있기 때문에 공진에 의하여 2Vb-Vc의 전압까지 전압이 상승하게 된다.
커패시터(Cp)에 2Vb-Vc의 전압이 충전된 후 제 2 및 제 5스위치(SW2,SW5)가 턴-오프된다. 이후, t3의 시점에 제 7스위치(SW7), 제 3스위치(SW3) 및 제 4스위치(SW4)가 턴-온된다. 제 7스위치(SW7)가 턴-온되면 커패시터(Cp)가 제 4전압원(Vd)에 접속된다. 따라서, 커패시터(Cp)에 충전된 2Vb-Vc의 전압은 Vd의 전압까지 하강하게 된다. 이후, 커패시터(Cp)는 Vd의 전압을 소정시간 동안 유지한다.
한편, 제 3 및 제 4스위치(SW3,SW4)가 턴-온되면 인덕터(Lr)가 기저전압원(GND)에 접속된다. 따라서, 인덕터(Lr)가 초기화된다.
이후, 제 3스위치(SW3), 제 4스위치(SW4) 및 제 7스위치(SW7)는 턴-오프된다. 제 3스위치(SW3), 제 4스위치(SW4) 및 제 7스위치(SW7)가 턴-오프된 후 t4 시점에 제 1 및 제 5스위치(SW1,SW5)가 턴-온된다.
제 1 및 제 5스위치(SW1,SW5)가 턴-온되면 제 1전압원(vd/2), 제1다이오드(D1), 인덕터(Lr) 및 커패시터(Cp)가 전기적으로 접속된다. 따라서, 커패시터(Cp)에 충전된 전압은 인덕터(Lr) 및 다이오드(D1)를 경유하여 제 1전압원(vd/2)으로 공급된다.
이때, 인덕터(Lr) 및 커패시터(Cp)의 공진에 의해 커패시터(Cp)에서 방전되는 전압은 하강 기울기를 갖는다. 한편, 커패시터(Cp)에서 방전되는 전압원 2vd/2-Vd의 전압까지 방전된다. 따라서, 커패시터(Cp)는 기저전위(GND)까지 하강한다.
커패시터(Cp)의 전압이 기저전위까지 하강한 후 t5 시점에 제 3스위치(SW3), 제 4스위치(SW4) 및 제 8스위치(SW8)가 턴-온된다. 제 3 및 제 4스위치(SW3,SW4)가 턴-온되면 인덕터(Lr)가 초기화된다. 제 8스위치(SW8)가 턴-온되면 커패시터(Cp)에 기저전위(GND)가 공급된다.
도 23은 본 발명의 제 8실시예에 의한 초기화파형 발생부를 나타내는 도면이다.
도 23을 참조하면, 본 발명의 제 8실시예에 의한 초기화파형 발생부는 제어부(90), 디지털-아날로그 컨버터(Digital-to-Analog Converter : 이하 "DA 컨버터"라 함)(92) 및 증폭부(94)를 구비한다.
제어부(90)는 정현파를 생성할 수 있는 디지털신호를 DA 컨버터(92)로 공급한다. DA 컨버터(92)는 제어부(90)로부터 공급되는 디지털신호를 아날로그 신호로 변환한다. 이때, DA 컨버터(92)에서는 저압의 정현파가 출력된다.
DA 컨버터(92)에서 출력된 저압의 정현파는 증폭부(94)로 공급된다.증폭부(94)는 DA 컨버터(92)에서 입력된 저압의 정현파를 증폭하여 PDP의 제 1전극(Y)으로 공급한다. 이때, 제 1전극(Y)에는 상승 및 하강 기울기를 가지는 고압의 정현파가 공급된다. 이와 같은 정현파는 초기화파형으로 이용된다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널 및 그의 구동방법에 의하면 공진을 이용하여 초기화파형을 생성한다. 따라서, 초기화 전압원의 2배의 전압을 제 1전극으로 공급할 수 있고, 이에 따라 소비전력을 저감할 수 있다. 아울러, 본 발명은 스위칭소자들의 저항을 이용하여 초기화파형을 생성하지 않기 때문에 스위칭소자들의 파괴를 방지할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (66)

  1. 정현파를 이용하여 벽전하를 형성시키는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  2. 제 1항에 있어서,
    상기 정현파는 초기화기간에 초기화파형으로 이용되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  3. 제 2항에 있어서,
    상기 초기화파형은,
    상기 정현파에 해당하는 디지털신호가 공급되는 단계와,
    상기 디지털신호가 아날로그 신호로 변환되는 단계와,
    상기 아날로그 신호가 증폭되는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  4. 제 2항에 있어서,
    상기 정현파는 공진회로에 의하여 생성되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 제 4항에 있어서,
    상기 공진회로에서 발생되는 상승 및 하강의 정현파 중 적어도 하나 이상의 정현파가 상기 초기화파형으로 이용되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  6. 제 5항에 있어서,
    방전셀에 상기 상승 정현파가 공급될 때 상기 방전셀 내에서 다수의 미세방전이 발생되어 되어 상기 방전셀 내에 벽전하가 형성되고,
    상기 방전셀에 상기 하강 정현파가 공급될 때 상기 방전셀 내에서 다수의 미세방전이 발생되어 모든 방전셀에 균일한 벽전하가 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  7. 제 5항에 있어서,
    상기 초기화파형은,
    상기 정현파로 제 1전압까지 상승하는 단계와,
    상기 제 1전압으로부터 상기 정현파로 하강하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  8. 제 5항에 있어서,
    상기 초기화파형은,
    기저전압으로부터 상기 정현파로 제 1전압까지 상승하는 단계와,
    상기 제 1전압과 다른 전압인 제 2전압으로 변화되는 단계와,
    상기 제 2전압을 유지하는 단계와,
    상기 제 2전압으로부터 상기 정현파로 하강하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  9. 제 8항에 있어서,
    상기 제 2전압의 전압값은 상기 제 1전압의 전압값보다 낮게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  10. 제 5항에 있어서,
    상기 초기화파형은,
    제 1전압까지 상승하는 단계와,
    상기 제 1전압을 유지하는 단계와,
    상기 제 1전압으로부터 상기 정현파로 하강하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  11. 제 5항에 있어서,
    상기 초기화파형은,
    기저전압으로부터 제 1전압으로 상승하는 단계와,
    상기 제 1전압으로부터 상기 정현파로 제 2전압으로 상승하는 단계와,
    상기 제 2전압과 다른 전압인 제 3전압으로 변화되는 단계와,
    상기 제 3전압을 유지하는 단계와,
    상기 제 3전압으로부터 상기 정현파로 하강하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  12. 제 11항에 있어서,
    상기 제 3전압의 전압값은 상기 제 2전압의 전압값보다 낮게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  13. 제 11항에 있어서,
    상기 제 1 및 제 3전압의 전압값은 동일하게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  14. 제 11항에 있어서,
    상기 제 3전압으로부터 상기 정현파로 기저전위까지 하강하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  15. 제 11항에 있어서,
    상기 제 3전압으로부터 상기 정현파로 부극성전위까지 하강하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  16. 제 5항에 있어서,
    상기 초기화파형은,
    상기 정현파로 제 1전압까지 상승하는 단계와,
    상기 상승된 제 1전압을 유지하는 단계와,
    상기 제 1전압으로부터 기저전위로 하강하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  17. 용량성부하를 가지는 플라즈마 디스플레이 패널과,
    초기화기간에 상기 패널로 전압을 공급하기 위한 전압원과,
    상기 전압원과 상기 패널 사이에 설치되어 상기 전압원으로부터 전압이 공급될 때 정현파를 생성하기 위한 초기화파형 생성부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  18. 제 17항에 있어서,
    상기 초기화파형 생성부는,
    상기 디지털신호를 공급하기 위한 제어부와,
    상기 디지털신호를 아날로그 신호로 변환하기 위한 디지털-아날로그 컨버터와,
    상기 아날로그 신호를 증폭하기 위한 증폭부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  19. 제 17항에 있어서,
    상기 초기화파형 생성부는 상기 용량성부하와 공진회로를 형성하기 위한 인덕터를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  20. 제 19항에 있어서,
    상기 인덕터와 상기 전압원 사이에 설치되어 상기 초기화기간에 턴-온되는 스위치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  21. 제 17항에 있어서,
    상기 패널과 기저전압원 사이에 설치되어 상기 용량성 부하가 초기화될 때 턴-온되는 스위치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  22. 제 20항에 있어서,
    상기 스위치와 상기 인덕터 사이에 설치되어 용량성 부하로부터 공급되는 전류가 상기 스위치쪽으로 공급되는 것을 방지하기 위한 다이오드를 추가로 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  23. 용량성부하를 가지는 플라즈마 디스플레이 패널과,
    초기화기간에 상기 패널로 전압을 공급하기 위한 전압원과,
    상기 패널에 스캔펄스, 서스테인펄스 및 소거펄스 등을 공급하기 위한 외부 구동부들과,
    상기 용량성 부하와 공진을 일으켜 상기 패널에 초기화파형을 공급하기 위한 초기화파형 생성부와,
    상기 초기화파형 생성부와 상기 외부 구동부들 사이에 설치되어 상기 초기화파형 생성부와 상기 외부 구동부를 전기적으로 분리하기 위한 격리부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  24. 제 23항에 있어서,
    상기 격리부는 적어도 하나 이상의 스위치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  25. 제 23항에 있어서,
    상기 초기화파형 생성부는,
    전압원과,
    상기 전압원과 상기 격리부 사이에 설치되는 제 1스위치와,
    상기 제 1스위치와 상기 격리부 사이에 설치되어 상기 전압원으로부터 전압이 공급될 때 상기 용량성부하와 공진하는 인덕터와,
    상기 인덕터의 양단과 기저전압원 사이에 설치되는 제 2 및 제 3스위치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  26. 제 25항에 있어서,
    상기 제 1스위치와 상기 인덕터 사이에 역전류를 방지하기 위하여 설치되는 다이오드를 추가로 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  27. 제 23항에 있어서,
    상기 격리부는,
    상기 초기화파형 생성부와 상기 외부 구동부들 사이에 병렬로 설치되는 제 1 및 제 2스위치와,
    상기 제 1스위치에 접속되어 상기 초기화파형 생성부로부터 공급되는 전류를 상기 용량성부하로 공급하기 위한 제 1다이오드와,
    상기 제 2스위치에 접속되어 상기 용량성부하로부터 공급되는 전류를 상기 초기화파형 생성부 쪽으로 공급하기 위한 제 2다이오드를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  28. 제 25 또는 제 27항에 있어서,
    상기 제 1스위치가 턴-온될 때 상승기울기를 가지는 상기 초기화파형이 상기 패널로 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  29. 제 28항에 있어서,
    상기 초기화파형의 상기 상승기울기는 상기 인덕터의 인덕턴스에 의하여 결정되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  30. 제 29항에 있어서,
    상기 인덕터의 인덕턴스가 제 1값을 가질 때 제 1상승 기울기를 가지고, 상기 인덕턴스가 상기 제 1값보다 큰 제 2값을 가질 때 상기 제 1상승 기울기보다 완만한 제 2상승 기울기를 가지는 초기화파형이 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  31. 제 25 또는 제 27항에 있어서,
    상기 제 2스위치가 턴-온될 때 상기 용량성 부하에 충전된 전압이 하강 기울기를 가지고 상기 기저전압원으로 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  32. 제 31항에 있어서,
    상기 초기화파형의 상기 하강기울기는 상기 인덕터의 인덕턴스에 의하여 결정되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  33. 제 32항에 있어서,
    상기 인덕터의 인덕턴스가 제 1값을 가질 때 제 1하강 기울기를 가지고, 상기 인덕턴스가 상기 제 1값보다 큰 제 2값을 가질 때 상기 제 1하강 기울기보다 완만한 제 2하강 기울기를 가지는 초기화파형이 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  34. 제 25항에 있어서,
    상기 제 3스위치가 턴-온될 때 상기 인덕터가 초기화되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  35. 제 23항에 있어서,
    상기 격리부와 상기 외부 구동부들 사이에 설치되어 상기 초기화파형의 하강 시작전압을 조절하기 위한 초기화파형 변형부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  36. 제 35항에 있어서,
    상기 초기화파형 변형부는,
    변형 전압원과,
    상기 변형 전압원과 상기 용량성부하 설치되는 제 1스위치와,
    상기 용량성 부하와 기저전압원 사이에 설치되는 제 2스위치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  37. 제 36항에 있어서,
    상기 제 2스위치는 상기 용량성부하가 초기화될 때 턴-온되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  38. 제 36항에 있어서,
    상기 변형 전압원의 전압값은 상기 초기화파형의 최대값과 상이하게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  39. 제 38항에 있어서,
    상기 변형 전압원의 전압값은 상기 초기화파형의 최대값 보다 낮게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  40. 제 36항에 있어서,
    상기 용량성 부하에 전압이 충전된 후 상기 용량성 부하의 전압이 상기 변형 전압원의 전압값과 동일해 질 수 있도록 상기 제 1스위치가 턴-온되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  41. 제 23항에 있어서,
    상기 초기화파형 생성부는,
    제 1전압원과,
    상기 제 1전압원과 상기 격리부 사이에 설치되는 제 1스위치와,
    상기 제 1스위치와 상기 격리부 사이에 설치되어 자신에게 전압이 공급될 때 상기 용량성 부하와 공진하는 인덕터와,
    상기 인덕터에 접속되는 제 2전압원과,
    상기 제 2전압원과 상기 인덕터 사이에 설치되는 제 2스위치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  42. 제 41항에 있어서,
    상기 제 1스위치와 상기 제 1전압원 사이에 설치되어 상기 제 1전압원쪽으로 공급되는 전류를 통과시키기 위한 다이오드를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  43. 제 41항에 있어서,
    상기 제 2스위치와 상기 인덕터 사이에 설치되어 상기 인덕터로 공급되는 전류를 통과시키기 위한 다이오드를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  44. 제 41항에 있어서,
    상기 인덕터의 양단과 기저전압원 사이에 설치되어 상기 인덕터가 초기화될 때 턴-온되는 제 3 및 제 4스위치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  45. 제 41항에 있어서,
    상기 격리부와 상기 외부 구동부들 사이에 설치되어 상기 초기화파형의 상승 및 하강 시작전압을 조절하기 위한 초기화파형 변형부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  46. 제 45항에 있어서,
    상기 초기화파형 변형부는,
    제 3전압원과 상기 용량성부하 사이에 설치되는 제 3스위치와,
    제 4전압원과 상기 용량성부하 사이에 설치되는 제 4스위치와,
    기저전압원과 상기 용량성부하 사이에 설치되는 제 5스위치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  47. 제 46항에 있어서,
    상기 제 3스위치가 턴-온될 때 상기 용량성부하에 제 3전압원의 전압이 공급되고 상기 용량성부하에 상기 제 3전압원의 전압이 충전된 후 상기 제 2스위치가 턴-온되어 상기 용량성부하에 상승기울기를 가지는 초기화파형이 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  48. 제 47항에 있어서,
    상기 초기화파형의 상승기울기는 상기 인덕터의 인덕턴스에 의하여 결정되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  49. 제 48항에 있어서,
    상기 인덕터의 인덕턴스가 제 1값을 가질 때 제 1상승 기울기를 가지고, 상기 인덕턴스가 상기 제 1값보다 큰 제 2값을 가질 때 상기 제 1상승 기울기보다 완만한 제 2상승 기울기를 가지는 초기화파형이 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  50. 제 47항에 있어서,
    상기 용량성부하에 공급되는 상기 초기화파형의 전압은 상기 제 2전압원의 2배의 전압에서 상기 제 3전압을 감한 값으로 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  51. 제 47항에 있어서,
    상기 용량성 부하에 전압이 충전된 후 상기 제 4스위치가 턴-온되어 상기 용량성부하의 전압이 상기 제 4전압원의 전압값으로 변환되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  52. 제 47항에 있어서,
    상기 제 4전압원의 전압값은 상기 초기화파형의 최대값보다 낮게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  53. 제 51항에 있어서,
    상기 용량성부하의 전압이 상기 제 4전압원의 전압값으로 변경된 후 상기 제 1스위치가 턴-온되어 상기 용량성부하에 하강기울기를 가지는 초기화파형이 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  54. 제 53항에 있어서,
    상기 초기화파형의 하강기울기는 상기 인덕터의 인덕턴스에 의하여 결정되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  55. 제 54항에 있어서,
    상기 인덕터의 인덕턴스가 제 1값을 가질 때 제 1하강 기울기를 가지고, 상기 인덕턴스가 상기 제 1값보다 큰 제 2값을 가질 때 상기 제 1하강 기울기보다 완만한 제 2하강 기울기를 가지는 초기화파형이 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  56. 제 46항에 있어서,
    상기 제 1전압원의 전압값은 상기 제 4전압원의 전압값과 다르게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  57. 제 46항에 있어서,
    상기 제 1전압원의 전압값은 상기 제 4전압원의 전압값의 절반으로 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  58. 제 46항에 있어서,
    상기 제 1전압원의 전압값은 상기 제 4전압원의 전압값의 절반보다 작게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  59. 제 46항에 있어서,
    상기 제 5스위치가 턴-온될 때 상기 용량성부하가 초기화되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  60. 용량성부하를 가지는 플라즈마 디스플레이 패널과,
    초기화기간에 상기 패널로 전압을 공급하기 위한 제 1 전압원과,
    상기 용량성부하에 연결되어 상기 패널에 정현파신호가 공급되게 하는 인덕터와,
    상기 인덕터를 경유하여 상기 용량성부하에 접속되어 상기 정현파의 진폭을 결정하는 제 2 전압원을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  61. 제 60항에 있어서,
    상기 제 1전압원과 상기 용량성부하 사이에 설치되는 스위치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  62. 제 60항에 있어서,
    상기 제 2전압원과 상기 인덕터 사이에 설치되어 상기 용량성부하에 충전된 전압이 방전될 때 턴-온되는 스위치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  63. 제 60항에 있어서,
    상기 제 2전압원의 전압값은 상기 제 1전압원의 절반으로 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  64. 제 60항에 있어서,
    상기 패널과 기저전압원 사이에 설치되어 상기 용량성 부하가 초기화될 때 턴-온되는 스위치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  65. 정현파신호를 생성하는 수단과,
    상기 정현파신호에 응답하여 벽전하를 형성하는 다수의 셀을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  66. 전압원과,
    플라즈마 디스플레이 패널과,
    상기 패널과 상기 전압원 사이에 접속된 인덕터와,
    상기 인덕터와 상기 전압원 사이에 접속된 스위치를 구비하고,
    상기 스위치는 상기 패널에 벽전하가 형성되게 구동되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR10-2002-0002483A 2001-01-18 2002-01-16 플라즈마 디스플레이 패널 및 그의 구동방법 KR100452697B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US10/250,899 US7079088B2 (en) 2001-01-18 2002-01-17 Plasma display panel and driving method thereof
JP2002558248A JP4149263B2 (ja) 2001-01-18 2002-01-17 プラズマディスプレイパネル及びその駆動方法
PCT/KR2002/000072 WO2002058041A1 (en) 2001-01-18 2002-01-17 Plasma display panel and driving method thereof
US11/330,994 US20060114180A1 (en) 2001-01-18 2006-01-13 Plasma display panel and driving method thereof

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR1020010003005 2001-01-18
KR20010003005 2001-01-18
KR1020010015755 2001-03-26
KR20010015755 2001-03-26

Publications (2)

Publication Number Publication Date
KR20020062170A true KR20020062170A (ko) 2002-07-25
KR100452697B1 KR100452697B1 (ko) 2004-10-14

Family

ID=27736607

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0002483A KR100452697B1 (ko) 2001-01-18 2002-01-16 플라즈마 디스플레이 패널 및 그의 구동방법

Country Status (2)

Country Link
KR (1) KR100452697B1 (ko)
TW (1) TWI274306B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100471965B1 (ko) * 2002-05-24 2005-03-08 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 회로 및 그 구동 방법
KR100536223B1 (ko) * 2004-02-25 2005-12-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19737662A1 (de) * 1997-08-29 1999-03-04 Thomson Brandt Gmbh Wechselspannungsgenerator zur Steuerung eines Plasma-Wiedergabeschirms
KR100662279B1 (ko) * 2000-09-28 2007-01-02 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100390886B1 (ko) * 2001-05-21 2003-07-12 주식회사 유피디 교류형 플라즈마 디스플레이 패널의 구동회로

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100471965B1 (ko) * 2002-05-24 2005-03-08 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 회로 및 그 구동 방법
KR100536223B1 (ko) * 2004-02-25 2005-12-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법

Also Published As

Publication number Publication date
TWI274306B (en) 2007-02-21
KR100452697B1 (ko) 2004-10-14

Similar Documents

Publication Publication Date Title
JP4149263B2 (ja) プラズマディスプレイパネル及びその駆動方法
KR100404839B1 (ko) 플라즈마 디스플레이 패널의 어드레스 방법 및 장치
US7006057B2 (en) Apparatus and method for driving scan electrodes of alternating current plasma display panel
KR100433213B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
US6867552B2 (en) Method of driving plasma display device and plasma display device
KR20020062142A (ko) 평면 표시 장치의 구동 회로
KR20040065711A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100571212B1 (ko) 플라즈마 디스플레이 패널 구동 장치 및 방법
KR100692040B1 (ko) 플라즈마 표시 패널의 구동 장치 및 방법
KR100658356B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법
JP2006528790A (ja) プラズマディスプレイパネルの駆動装置およびその方法
JP4748878B2 (ja) プラズマディスプレイ装置
CN100377189C (zh) 等离子体显示板及其驱动方法
JP2006323343A (ja) プラズマディスプレイ装置及びその駆動方法
KR100452697B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동방법
EP1696411A2 (en) Plasma display device
KR100432648B1 (ko) 유지 방전 특성을 개선한 플라즈마 디스플레이 패널의구동 장치 및 그 구동 방법
KR100647755B1 (ko) 구동 회로, 구동 방법, 및 플라즈마 디스플레이 장치
KR100389019B1 (ko) 플라즈마 디스플레이 패널의 리셋회로
KR100692869B1 (ko) 플라즈마 표시장치
KR100645789B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100421674B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100705815B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법
KR100458567B1 (ko) 멀티 레벨의 구동 전압을 발생하는 플라즈마 디스플레이패널의 구동 장치 및 그 구동 방법
KR100728685B1 (ko) 플라즈마 디스플레이 구동 장치 및 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090929

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee