KR100728685B1 - 플라즈마 디스플레이 구동 장치 및 구동 방법 - Google Patents

플라즈마 디스플레이 구동 장치 및 구동 방법 Download PDF

Info

Publication number
KR100728685B1
KR100728685B1 KR1020050091432A KR20050091432A KR100728685B1 KR 100728685 B1 KR100728685 B1 KR 100728685B1 KR 1020050091432 A KR1020050091432 A KR 1020050091432A KR 20050091432 A KR20050091432 A KR 20050091432A KR 100728685 B1 KR100728685 B1 KR 100728685B1
Authority
KR
South Korea
Prior art keywords
sustain
unit
signal
voltage
energy recovery
Prior art date
Application number
KR1020050091432A
Other languages
English (en)
Other versions
KR20070036424A (ko
Inventor
안병남
정해영
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050091432A priority Critical patent/KR100728685B1/ko
Priority to CNA2006101394523A priority patent/CN1975840A/zh
Publication of KR20070036424A publication Critical patent/KR20070036424A/ko
Application granted granted Critical
Publication of KR100728685B1 publication Critical patent/KR100728685B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 구동 장치 및 구동 방법에 관한 것으로서, 패널 커패시터로부터 무효전력을 회수하는 에너지 회수부와, 패널 커패시터로 서스테인 신호를 인가하는 서스테인 신호 인가부와, 서스테인 신호 인가부와 연동하여 마진전압을 인가하는 마진전압부를 포함하여 구성되어 서스테인 구간동안 인가되는 첫 번째 서스테인 펄스를 다른 서스테인 펄스보다 높은 전압을 가지도록 하여 최초 서스테인 방전이 안정적으로 발생하도록 하고, 서스테인 펄스 상승동작시 제 1 경로 차단 스위치를 통하지 않도록 회로 출력 종단에 가깝게 에너지 회수부의 일부를 배치하여 상기 스위치의 발열현상을 저감시키고 보드 기생 성분에 의한 서스테인 파형왜곡 현상을 감소시키는 효과가 있다.
플라즈마 디스플레이 패널, 구동 장치, 서스테인 펄스

Description

플라즈마 디스플레이 구동 장치 및 구동 방법{Plasma display panel operating device and the operating method of the same}
도 1 은 플라즈마 디스플레이 패널의 구조가 도시된 도,
도 2 는 플라즈마 디스플레이 패널을 구동하기 위해 인가되는 구동파형이 도시된 도,
도 3 은 종래 기술에 의한 플라즈마 디스플레이 구동 장치가 도시된 도,
도 4 는 본 발명에 의한 플라즈마 디스플레이 구동 장치가 도시된 도,
도 5 는 본 발명에 의한 출력 신호의 파형이 도시된 도,
도 6 은 본 발명에 의한 신호의 흐름이 도시된 도,
도 7 은 본 발명에 의한 공진시 등가 회로가 도시된 도,
도 8 은 본 발명에 의한 실험 결과에 의한 파형이 도시된 도,
도 9 는 본 발명에 의한 실험 결과 파형중 첫 번째 서스테인 펄스의 파형이 도시된 확대도이다.
<도면의 주요 부분에 관한 부호의 설명>
110: 셋업 신호 인가부 120:서스테인 신호 인가부
130: 셋다운 신호 인가부 140: 스캔 신호 인가부
150: 스캔 드라이버 M : 마진 전압부
ER1 : 제 1 에너지 회수부 ER2: 제 2 에너지 회수부
본 발명은 플라즈마 디스플레이 구동장치 및 구동방법에 관한 것으로써, 특히 서스테인 구간동안 첫 번째 서스테인 펄스가 나머지 서스테인 펄스보다 일정 레벨 높은 전위를 갖는 파형을 스캔전극에 인가하는 것을 특징으로 하는 플라즈마 디스플레이 구동장치 및 구동방법에 관한 것이다.
플라즈마 디스플레이 패널은 패널 내부의 가스를 방전시켜 발생하는 진공자외선(VUV)이 패널 내부의 형광체와 충돌하여 빛을 발생시키는 표시장치이다. 플라즈마 디스플레이 패널은 도 1 에 도시된 바와 같이 크게 전면기판(A)과 배면기판(B)으로 이루어진다.
상기 전면기판(A)에는 순차적으로 형성되는 스캔 전극(1) 및 서스테인 전극(2)과, 상기 스캔 전극 및 서스테인 전극위에 적층되는 유전체층(3)과, 상기 유전체층 상에 형성되는 유전체 보호층(4)으로 이루어진다.
상기 스캔 전극(1) 및 서스테인 전극(2)는 각각 상대적으로 넓은 폭을 가지고 가시광을 투과하기 위하여 투명 전극 물질(ITO)로 이루어진 투명 전극(1a, 2a)과, 상대적으로 좁은 폭을 가지며 상기 투명 전극의 면저항을 보상하기 위하여 구비되는 금속 물질로 이루어진 버스 전극(1b, 2b)으로 구성된다.
상기 스캔 전극(1) 및 서스테인 전극(2)으로 플라즈마 디스플레이 패널 구동을 위한 구동신호가 공급되면, 상기 유전체층(3)에는 벽전하가 축적되고, 상기 유전체층 보호막(4)은 스퍼터링에 의한 상기 유전체층(3)의 손상을 방지하고 2차 전자의 방출 효율을 높인다.
상기 배면기판(B)에는 상기 스캔 전극(1) 및 서스테인 전극(2)과 직교하도록 어드레스 전극(6)이 형성되고, 상기 어드레스 전극 위로 벽전하가 축적되는 유전체층(8)이 순차적으로 형성된다.
상기 유전체층(8) 상에는 방전 공간을 구획하는 격벽(7) 및 상기 격벽의 측면 및 상기 방전 공간 저면부에 도포되고 방전에 의해 발생되는 자외선에 의해 여기 발광되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하는 형광체(9)가 형성된다.
상기 플라즈마 디스플레이 패널은 열 방향으로 배열되어 있는 복수의 어드레스 전극(X 전극 또는 데이터 전극) 및 행 방향으로 배열되어 있는 복수의 스캔 전극(Y 전극 또는 주사 전극) 및 서스테인 전극(Z 전극 또는 공통 전극)간 방전을 일으켜 화면을 표시한다.
상기와 같이 구성되는 플라즈마 디스플레이 패널에 화상을 표시하기 위하여 하나의 프레임을 발광 횟수가 다른 여러 서브필드로 나누어 시분할 구동한다. 상기 각 서브필드는 도 2 에 도시된 바와 같이, 크게 리셋 구간(R), 어드레스 구간(A), 서스테인 구간(S)의 세 구간으로 이루어진다.
상기 리셋 구간(R)동안에는 셋업 리셋 신호(R_up)과 셋다운 리셋 신호(R_dn)가 연속적으로 공급된다.
상기 셋업 리셋 신호(R_up)가 공급되면 상기 스캔 전극(Y) 및 서스테인 전극(Z)간에 리셋 방전(면방전)이 발생되면서 상기 스캔 전극 및 서스테인 전극상의 유전체층에 벽전하가 축적되고, 셋다운 리셋 신호(R_dn)가 공급되면 상기 방전셀 내부의 벽전하를 소거시켜 구동회로의 동작 마진을 확보한다.
어드레스 구간(A)동안에는 영상 데이터에 따라 상기 어드레스 전극(X)으로 정(+) 극성의 데이터 펄스(dp)가 인가되고, 상기 스캔 전극(Y)으로는 상기 데이터 펄스에 대향되게 부(-) 극성의 스캔 펄스(scp)가 공급되는데, 상기 데이터 펄스가 인가되는 셀의 경우 상기 데이터 펄스와 스캔 펄스간의 전압차에 의하여 어드레스 방전(대향 방전)이 일어나게 된다.
서스테인 구간(S)동안에는 상기 스캔 전극(Y)과 서스테인 전극(Z)에 교번적으로 서스테인 펄스(sus)가 공급되는데, 상기 어드레스 방전이 발생된 셀로 서스테인 펄스가 공급되면 서스테인 방전이 발생되어 화면이 표시된다.
상기 서스테인 구간(S)동안 상기 스캔 전극(Y) 또는 서스테인 전극(Z)으로 공급되는 서스테인 펄스(sus)의 고전위 전압과 저전위 전압간의 차이를 서스테인 전압(Vs)이라고 하는데, 상기 서스테인 펄스의 고전위 전압 레벨 및 저전위 전압 레벨이 서스테인 전압의 절반(Vs/2)인 경우 이를 하프 서스테인(half sustain) 구동 방식이라 한다.
상기 서스테인 펄스(sus)의 저전위 전압이 기저전압, 즉 그라운드 레벨의 전압이 아니라 부(-)극성의 전압을 가지고, 상기 전압의 크기가 서스테인 전압의 절반(Vs/2)에 해당한다.
도 2 에 도시된 바와 같이, 리셋 구간(R)동안 스캔 전극(Y)으로 인가되는 리셋 신호를 살펴보면, 상기 셋업 리셋 신호(R_up)은 그라운드 레벨(GND)을 기준으로 서스테인 전압의 절반 정도(Vs/2) 상승한 이후에 램프 파형의 형태를 띄면서 셋업 전압(Vset_up)까지 상승한다. 셋다운 리셋 신호(R_dn)의 경우에는 일단, 서스테인 전압의 절반(Vs/2)까지 전압 감소후, -300V 내외로 램프 파형의 형태를 띄면서 감소한다.
어드레스 구간(A)동안 스캔 전극(Y)으로는 스캔 전압(Vsc)이 인가되는데, 상기 스캔 전극이 상기 셋다운 리셋 신호(R_dn)의 최저 전압 레벨(-Vy)인 상태에서 스캔 전압이 인가된다.
이때, 어드레스 전극(X)으로 영상 데이터에 따른 데이터 펄스(dp)가 인가되면, 상기 스캔 전극(Y)으로는 상기 데이터 펄스와 대향해서 스캔 펄스(scp)가 인가되는데 상기 스캔 펄스가 인가되면 상기 스캔 전극은 -Vy까지 전압이 감소한다.
서스테인 구간(S)이 시작되면 상기 스캔 전극(Y) 및 서스테인 전극(Z)으로 교번되게 서스테인 펄스(sus)가 인가된다. 상기 서스테인 펄스는 그라운드 레벨(GND)을 기준으로 정(+)극성 방향으로 Vs/2 만큼 상승하고, 부(+)극성 방향으로 Vs/2 만큼 하강한다.
즉, 종래 그라운드 레벨(GND)을 기준으로 리셋 신호, 어드레스 신호 및 서스테인 신호가 인가되던 것에 반해 하프 서스테인 구동방식은 -Vs/2를 기준으로 리셋 신호, 어드레스 신호 및 서스테인 신호가 인가되어 플라즈마 디스플레이 패널의 전력소모를 줄이며 안정적으로 구동함과 동시에 구동 마진을 높인다.
상기 하프 서스테인 구동방식은 종래 서스테인 펄스가 그라운드 전압 레벨에서부터 서스테인 전압 레벨까지 상승/하강을 반복하여 서스테인 방전을 수행하는것과 비슷하게 상기 스캔 전극(Y) 및 서스테인 전극(Z)에 벽전하가 형성된다.
상기와 같이 하프 서스테인 구동방식에 의하여 플라즈마 디스플레이 패널을 구동하기 위해서는 도 3 에 도시된 바와 같이, 셋업 신호(R_up)를 인가하기 위해 구비되는 셋업 신호 인가부(10)와, 셋다운 신호(R_dn)를 인가하기 위해 구비되는 셋다운 신호 인가부(30)와, 패널에 저장된 무효 전류를 회수하여 이를 재사용하는 에너지 회수부(ER)와, 상기 에너지 회수부와 연결되어 서스테인 펄스를 인가하기 위해 구비되는 서스테인 신호 인가부(20)와, 스캔 신호를 인가하는 스캔 신호 인가부(40)가 구비된다.
이때, 상기 셋업 신호 인가부(10)와 서스테인 신호 인가부(20) 사이에는 셋업 신호 인가시, 상기 셋업 신호(R_up)가 서스테인 신호 인가부로 유입되는 것을 방지하기 위한 제 1 경로 차단 스위치(PASS_BOTTOM)가 구비된다.
또한 상기 셋업 신호 인가부(10)와 스캔 신호 인가부(40) 및 셋다운 신호 인가부(30) 사이에는 셋다운 신호(R_dn) 또는 스캔 펄스(scp) 인가시 상기 서스테인 신호 인가부(20) 또는 에너지 회수부(ER)로부터 전류가 유입되는 것을 차단하기 위한 제 2 경로 차단 스위치(PASS_TOP)가 구비된다.
상기와 같이 구성된 종래의 플라즈마 디스플레이 구동장치는 서스테인 구간동안 동일한 진폭을 가지는 서스테인 펄스를 인가하여 방전을 유지하는데 이 경우 첫 번째 서스테인 방전이 안정적으로 이루어지지 않아 서스테인 방전이 불안정한 경우가 발생하고, 또한 서스테인 방전이 반복적으로 일어나는 동안 제 1 경로 차단 스위치(PASS_BOTTOM)를 통해 신호가 흐르게 되어 제 1 경로 차단 스위치에 발열현상이 발생할 수 있고, 에너지 회수부가 신호 출력단과는 먼 곳에 위치함으로 인해 보드 기생성분으로 인한 서스테인 파형이 왜곡되는 문제점이 있다.
본 발명은 상기한 종래 기술의 문제점을 해결하기 위하여 안출된 것으로서, 첫 번째 서스테인 방전이 안정적으로 발생하도록 하고, 펄스 상승 동작시 제 1 경로 차단 스위치를 통하지 않도록 회로 출력 종단에 가깝게 에너지 회수부의 일부를 배치하여 상기 스위치의 발열현상을 저감시키고 보드 기생 성분에 의한 서스테인 파형왜곡 현상을 감소시키는 플라즈마 디스플레이 구동장치 및 구동방법을 제공하는데 있다.
상기한 과제를 해결하기 위한 본 발명에 의한 플라즈마 디스플레이 구동장치는 패널 커패시터; 상기 패널 커패시터로부터 무효전력을 회수하는 에너지 회수부;상기 패널 커패시터로 서스테인 신호를 인가하는 서스테인 신호 인가부; 및 상기 서스테인 신호 인가부와 연동하여 마진전압을 인가하는 마진전압부를 포함하여 구성되는 것을 특징으로 한다.
또한, 상기한 과제를 해결하기 위한 본 발명에 의한 플라즈마 디스플레이 구동 장치를 이용하여 플라즈마 디스플레이 패널을 구동하는 방법에 의하면, 상기 플라즈마 디스플레이 구동 장치는, 전원부와, 상기 전원부로부터 에너지를 충전하는 커패시터와 상기 커패시터와 병렬로 연결되는 저항을 포함하는 마진전압인가부를 포함하는 마진 전압부를 포함하여 구성되며, 패널 커패시터로 서스테인 펄스가 인가되는 제1 단계와; 상기 마진 전압부에 의해 상기 서스테인 펄스에 마진 전압을 부가하는 제2 단계를 포함하여 이루어지는 것을 특징으로 한다.
이하, 본 발명의 바람직한 실시예를 첨부된 도면을 참조하여 상세히 설명한다. 도 4 는 본 발명에 의한 플라즈마 디스플레이 패널 구동 회로가 도시된 도이다.
플라즈마 디스플레이 패널에 화상을 표시하기 위해서는 하나의 프레임을 발광 횟수가 다른 다수개의 서브필드로 나누어 시분할 구동한다. 상기 각 서브필드는 전화면을 초기화시키기 위한 리셋 구간(R)과, 주사 라인을 선택하고 선택된 주사라인에서 방전셀을 선택하기 위한 어드레스 구간(A)과, 방전횟수에 따라 계조를 구현하는 서스테인 구간(S)으로 나뉘어 진다.
본 명세서에서는 하프 서스테인 방식 또는 TERES방식(Technology of Reciprocal Sustainer)에 의하여 구동되는 플라즈마 디스플레이 구동장치에 한정하여 설명한다. 그러나 본 발명의 구성은 하프 서스테인 방식에 한정되지 않고 다른 방식에 의해 구동되는 경우에도 적용될 수 있다.
하나의 서브필드(SF)는 리셋 구간(R)으로 시작되는데, 상기 리셋 구간은 모 든 스캔 전극(Y)으로 정(+)극성의 램프파형을 가지는 셋업 신호(R_up)가 인가되고, 이어서 부(-)극성의 램프파형을 가지는 셋다운 신호(R_dn)가 인가된다.
상기 셋업 신호(R_up)에 의해 스캔 전극(Y) 상의 전압은 정극성 서스테인 전압(Vs/2)으로부터 그보다 높은 셋업 전압(Vset_up)까지 점진적으로 상승한다. 상기 셋업 신호에 의하여 전 방전셀내 스캔 전극(Y)과 어드레스 전극(X)간 리셋 방전이 발생된다.
이때, 통상적으로 서스테인 전극(Z)이나 어드레스 전극(X)으로는 0V의 전압이 인가되기도 하고, 상기 효율적으로 리셋 방전을 일으키기 위하여 상기 서스테인 전극으로 부(-)극성의 바이어스 전압이 인가되기도 한다.
상기 셋업 신호(R_up)에 이어서 상기 스캔 전극(Y)으로는 부(-)극성의 셋다운 전압(Vset_dn)까지 감소하는 램프 파형의 셋다운 신호(R_dn)가 인가된다. 이때, 상기 서스테인 전극(Z)으로는 부(-)극성의 바이어스 전압이 인가되어 리셋 방전을 안정적으로 일으키도록 한다.
즉, 상기 셋다운 신호(R_dn)가 인가되면 상기 스캔 전극(Y)과 어드레스 전극(X)간에는 리셋 방전이 발생되어 상기 방전셀 내부에 과도하게 생성된 벽전하를 소거시켜 상기 스캔 전극(Y)과 어드레스 전극(X)간 전압차이는 방전 개시전압 근처로 형성된다.
어드레스 구간(A)에는 부(-)극성의 스캔 펄스(scp)가 스캔 전극(Y)으로 순차적으로 인가됨과 동시에 상기 스캔 펄스와 동기되어 어드레스 전극(X)으로 데이터 펄스(dp)가 인가된다.
상기 스캔 펄스(scp)의 전압은 부(-)극성의 스캔 바이어스 전압(Vby)으로부터 부극성의 스캔 최저 전압(-Vy)까지 낮아지는 스캔 전압(Vsc)이다.
하나의 방전셀에서 교차하는 스캔 전극(Y)과 어드레스 전극(X)으로 각각 스캔 펄스(scp)와 데이터 펄스(dp)가 공급되면, 상기 스캔 전극과 어드레스 전극간 전압차이가 방전 개시전압을 초과하게 되어 상기 전극(Y와 X)사이에 어드레스 방전이 발생하게 된다.
서스테인 구간(S)에는 상기 스캔 전극(Y)과 서스테인 전극(Z)으로 서스테인 펄스(sus)가 교번적으로 인가되는데, 상기 서스테인 펄스는 부(-)극성의 서스테인 전압(-Vs/2)에서부터 정(+)극성의 서스테인 전압(Vs/2)이 교대로 스위칭되면서 일정 펄스폭을 가지고 상기 전극으로 인가된다.
특히 서스테인 펄스 중 첫번째 서스테인 펄스는 그 후에 인가되는 펄스보다 일정 전압이 높게 인가된다. 즉, 첫 번째 서스테인 펄스에 일정 마진을 두어 최초 서스테인 방전이 안정적으로 발생하도록 한다.
스캔 전극(Y)과 어드레스 전극(X)간에 어드레스 구간(A)에서 어드레스 방전(대향방전)이 일어난 셀의 경우에 서스테인 구간(S)에서는 상기 서스테인 펄스(sus)가 인가되면 상기 스캔 전극(Y)과 서스테인 전극(Z)간 서스테인 방전(면방전)이 일어나 형광체에 의한 발광이 발생하게 되는데, 하나의 프레임을 구성하는 모든 서브필드에 대하여 수행된 서스테인 방전이 누적되어 방전셀의 계조를 표현하게 된다.
이와 같이 플라즈마 디스플레이 패널로 상기 신호들을 인가하기 위해서는 도 4 에 도시된 바와 같은 회로 구성이 필요하다. 본 발명에서는 상기 스캔 전극(Y)으로 셋업 신호(R_up), 셋다운 신호(R_dn), 스캔 펄스(scp) 및 서스테인 펄스(sus)를 인가하기 위한 회로 구성을 기본으로 설명하나, 이는 본 명세서에 한정되지 않는다.
즉, 본 발명에서 서스테인 펄스(sus)를 인가하기 위해서 구비되는 회로 구성은 상기 서스테인 전극(Z)을 구동하기 위한 회로에도 동일하게 사용될 수 있다.
본 발명에서는 패널을 회로도 상에서 등가 커패시턴스를 가지는 패널 커패시터(Cp)라고 가정한다.
상기 패널 커패시터(Cp)로 셋업 신호(R_up), 셋다운 신호(R_dn), 스캔 펄스(scp) 및 서스테인 펄스(sus)를 인가하기 위해서는 도 4 에 도시된 바와 같이, 셋업 신호(R_up)를 인가하기 위해 구비되는 셋업 신호 인가부(110)와, 셋다운 신호(R_dn)를 인가하기 위해 구비되는 셋다운 신호 인가부(130), 스캔 신호를 인가하는 스캔 신호 인가부(140)와, 패널에 저장된 무효 전류를 회수하여 이를 재사용하는 제 1, 제 2 에너지 회수부(ER1,ER2)와, 상기 제 2 에너지 회수부(ER2)와 연결되어 서스테인 펄스를 인가하기 위해 구비되는 서스테인 신호 인가부(120)와, 첫 번째 서스테인 펄스 인가시 일정 마진 전압을 부가하여 인가하는 서스테인 마진 전압부(M)를 포함하여 구성된다.
또한, 패널 커패시터(Cp)로 상기 신호들을 인가하기 위해 스캔 드라이버(150)를 더 포함하여 구성된다. 상기 스캔 드라이버(150)의 출력 신호는 패널 커패시터(Cp)에 인가된다.
상기 스캔 드라이버(150)는 푸쉬풀 형태로 회로의 출력단에 접속되며 상기 에너지 회수부(ER1,ER2)와, 서스테인 신호 인가부(120), 셋업 신호 인가부(110), 셋다운 신호 인가부(130), 스캔 신호 인가부(140)등으로부터 출력되는 신호가 인가되는 제 1,2 드라이버 스위치(151,152)를 포함하여 구성된다.
상기 셋업 신호 인가부(110)는 외부 전원(Vset_up)과 연결되어 상기 스캔 드라이버(150)로 셋업 신호(R_up)를 인가하는 셋업 스위치(SET_UP)을 구비한다. 상기 셋업 스위치의 타단은 회로의 제 2 노드(n2)에 접속된다. 또한, 상기 셋업 스위치(SET_UP)는 셋업 신호의 기울기를 조정하는 가변 저항과 연결된다. 상기 가변 저항은 셋업 구간동안 셋업 신호의 기울기를 결정한다. 이를 통해 스캔 드라이버(150)에는 정(+)극성의 램프파 형태의 신호가 인가된다.
보다 안정적인 전압 공급을 위해 상기 셋업 신호 인가부(110)는 셋업 전압원(Vset_up)에 상기 셋업 스위치(SET_UP)와 병렬로 연결되는 커패시터를 더 포함하여 구성된다.
상기 셋업 스위치(SET_UP)는 상기 스캔 전극(Y)이 정(+)극성의 서스테인 전압(Vs/2)을 가지는 상태에서 턴 온되어 셋업 전압(Vset_up)을 서서히 스캔 드라이버(150)로 인가한다. 상기 램프 파형의 셋업 전압에 의해 패널에는 벽전하가 형성되게 된다.
또한, 셋업 신호 인가부(110)에서 출력되는 신호가 상기 서스테인 신호 인가부(120)나 제 2 에너지 회수부(ER2)로 유입되는 것을 방지하기 위해 제 1 노드(n1)와 제 2 노드(n2)사이에 접속되는 제 1 경로 차단 스위치(PASS_BOTTOM)를 포함하여 구성된다.
상기 셋다운 신호 인가부(130)는 외부 전원(-Vy)과 연결되는 셋다운 스위치(SET_DN)을 포함하여 구성된다. 상기 셋다운 스위치(SET_DN)는 상기 셋업 스위치(SET_UP)와 같이 가변 저항과 연결되고, 상기 가변 저항을 조절하여 램프파형의 셋다운 신호(R_dn)가 인가되도록 한다.
상기 셋다운 스위치(SET_DN)가 도통되면 상기 패널 커패시터(Cp)에 인가되는 전압은 부(-)극성의 셋다운 전압(-Vy)까지 점차 감소한다.
상기 스캔 신호 인가부(140)는 스캔 전압(Vsc)을 인가하기 위해 구비되는 하나 이상의 스캔 스위치(SCAN, NSCAN)와, 상기 스캔 펄스(scp)를 인가하기 위해 구비되는 스캔 펄스 스위치(SW)를 포함한다.
어드레스 구간(A)이 시작되면 상기 제 1 스캔 스위치(SCAN)가 도통되어 상기 스캔 드라이버(150)으로는 스캔 전압(Vsc)이 인가되어 패널 커패시터(Cp)에는 결국, 스캔 최저 전압(-Vy)보다 스캔 전압(Vsc)만큼 상승한 부(-)극성의 바이어스 전압(-Vb)이 인가된다.
상기 스캔 펄스 스위치(SW)가 도통되면 상기 스캔 커패시터(Cp)에 인가되는 전압은 부(-)극성의 스캔 최저 전압(-Vy)까지 낮아지게 된다.
통상 상기 셋다운 전압(Vset_dn)과 어드레스 구간(A)동안 인가되는 스캔 최저 전압(-Vy)은 비슷하므로 상기 셋다운 스위치(SET_DN)와 상기 스캔 펄스 스위치(SW)는 하나의 외부 전원(-Vy)과 연결되거나, 각각 별도의 외부전원과 연결될 수 있다.
상기 셋다운 스위치(SET_DN) 또는 상기 스캔 펄스 스위치(SW)가 도통되면 상기 패널 커패시터(Cp)로 인가되는 전압은 셋다운 전압(Vset_dn) 또는 스캔 최저 전압(-Vy)까지 낮아지게 된다.
이때, 상기 셋다운 스위치(SET_DN) 및 상기 스캔 펄스 스위치(SW)의 일단이 상기 서스테인 신호 인가부(120) 및 에너지 회수부(ER1,ER2)와 연결되므로 상기 패널 커패시터(Cp)에 인가되는 전압은 -Vy까지 낮아지지 못하게 된다.
즉, 상기 스캔 전극(Y)으로부터 상기 셋다운 스위치(SET_DN) 또는 상기 스캔 펄스 스위치(SW)로 이어지는 전류 패스에 의하여 스캔 드라이버(150)로 셋다운 신호(R_dn) 또는 스캔 펄스(scp)가 인가되어야 하는데, 상기 서스테인 신호 인가부(120) 또는 에너지 회수부(ER1,ER2)로부터 스캔 드라이버(150)로 흐르는 전류 패스가 형성되어 상기 패널 커패시터(Cp)로 인가되는 전압이 영향을 받게 되는 것이다.
이와 같이, 셋다운 신호(R_dn)가 인가되는 구간 또는 어드레스 구간(A)동안 상기 패널 커패시터(Cp)에 인가되는 전압이 상기 셋다운 전압(Vset_dn) 또는 스캔 최저 전압(-Vy)까지 도달하지 못하게 하는 전류 패스를 차단하기 위하여 제 2 경로 차단 스위치(PASS_TOP)를 제 2 노드(n2)와 스캔 드라이버(150)의 하측 단자사이에 접속 되도록 구비한다.
상기 제 2 경로 차단 스위치(PASS_TOP)는 셋다운 신호(R_dn)가 인가되는 구간 또는 어드레스 구간(A)동안 상기 서스테인 신호 인가부(120) 또는 에너지 회수부(ER1,ER2)로부터 상기 스캔 전극(Y)으로 흐르는 전류 패스가 형성되거나 상기 셋다운 신호 인가부(130)에서 역으로 상기 서스테인 신호 인가부(120) 또는 에너지 회수부(ER1,ER2)로 전류 패스가 형성되는 것을 차단한다.
따라서, 상기 패널 커패시터(Cp)로 정상적인 셋다운 신호(R_dn) 및 스캔 펄스(scp)가 인가되도록 한다.
상기 서스테인 신호 인가부(120)는 제 1 노드에 연결되어, 정(+)극성의 외부전원(Vs/2)을 패널 커패시터(Cp)로 인가하는 제 1 스위치(SUS_UP)와, 부(-)극성의 외부 전원(-Vs/2)을 패널 커패시터(Cp)로 인가하며 상기 제 1 스위치와 상보적으로 동작하는 제 2 스위치(SUS_DOWN)를 포함하여 구성된다.
상기 제 1 스위치(SUS_UP)는 드레인단이 상기 정극성의 외부 전원(Vs/2)과 연결되고, 상기 제 2 스위치(SUS_DOWN)는 상기 제 1 스위치의 소스와 동일노드(n1)에 연결된다.
상기 서스테인 신호 인가부(120)의 동작은 상기 제 1 , 제 2 에너지 회수부의 동작과 연동되어 구동되므로 먼저 제 1 , 제 2 에너지 회수부의 구성을 알아볼 필요가 있다.
상기 제 1 , 제 2 에너지 회수부(ER1,ER2)는 각각 패널 커패시터(Cp)와 공진 전류를 형성하는 인덕터와, 상기 인덕터와 연결되어 상기 패널 커패시터(Cp)로부터 무효 전류를 회수하는 전류 패스를 형성하도록 하는 하나 이상의 에너지 회수 스위치(ER_UP, ER_DOWN)로 이루어진다.
이때, 상기 에너지 회수용 스위치(ER_UP, ER_DOWN)의 일단에는 공진 전류의 역류를 방지하기 위하여 다이오드가 각각 연결된다.
상기 제 1 , 제 2 에너지 회수부와 패널 커패시터(Cp) 사이에는 공진 전류가 흐르는 공진전류경로가 형성된다. 상기 공진전류경로상에 제 1 노드와 제 2 노드가 형성된다.
상기 제 1 에너지 회수부(ER1)는 제 1 경로 차단 스위치와 제 2 경로 차단 스위치 사이에 위치하여 구동시 제 1 경로 차단 스위치를 거치지 않도록 구성된다.
상기 제 1 에너지 회수부(ER1)는 서스테인 펄스가 패널 커패시터(Cp)에 인가되는 경우 서스테인 펄스의 상승 동작시에는 상기 제 1 회수스위치(ER_up)가 도통되고 상기 제 1 회수스위치로부터 인덕터를 거쳐 상기 패널 커패시터(Cp)로 전류 패스가 형성된다. 이때 상기 제 1 에너지 회수부에 구비된 인덕터와 패널 커패시터(Cp)간 공진에 의해 상기 패널 커패시터는 정(+)극성의 서스테인 전압(Vs/2)으로 충전된다.
이후 서스테인 신호 인가부(120)의 제 1 스위치(SUS_UP)가 도통되면 패널 커패시터는 정(+)극성의 서스테인 전압(Vs/2)을 유지하게 된다.
반대로 상기 제 2 에너지 회수부의 제 2 회수 스위치(ER_DOWN)이 도통되면 상기 패널로부터 인덕터를 거쳐 상기 제 2 회수 스위치로 전류 패스가 형성되어, 상기 패널에 저장된 전하가 회수되고 상기 스캔 전극(Y)의 전압은 부(-)극성의 서스테인 전압(-Vs/2) 정도까지 낮아지게 된다.
이후 서스테인 신호 인가부(120)의 제 2 스위치(SUS_DOWN)가 도통되면 패널 커패시터는 정(-)극성의 서스테인 전압(-Vs/2)을 유지하게 된다.
상기와 같은 과정을 반복하며 서스테인 펄스가 형성되는데 특히 본 발명에 따른 플라즈마 디스플레이 구동 장치는 마진 전압부(M)에 의해 첫 번째 서스테인 펄스의 형성시는 일반 서스테인 펄스의 전압(Vs/2)보다 △V 높은 전위가 형성되도록 한다.
상기 마진 전압부(M)는 마진전압이 발생되도록 전원을 공급하는 전원부와, 상기 전원부에서 공급된 전원에 의해 첫 번째 서스테인 펄스에 상기 마진전압을 인가시키는 마진전압 인가부를 포함하여 구성된다.
상기 마진 전압부(M)의 전원부는 정(+)극성의 서스테인 신호를 인가하는 전원(Vs/2)과 동일한 크기의 값을 가지는 전원으로 구성된다. 그러나 꼭 여기에 한정하는 것은 아니고 다른 크기의 전원이 사용될 수도 있다.
상기 마진 전압부(M)의 마진전압 인가부는 하나 이상의 커패시터와 다이오드를 사용하여 구현할 수 있으며, 그 일 실시예로 저항과 커패시터(C)가 병렬로 연결된 일단에 상기 전원부가 연결되고, 그 타단에 다이오드(D)가 역방향으로 연결되어 구성된다. 상기 다이오드(D)의 다른 일단은 상기 제 1 에너지 회수부에 구비된 인덕터(L1)와 다이오드(D1) 사이에 연결된다.
상기 마진 전압부(M)는 상기 제 1 에너지 회수부가 첫 번째 서스테인 펄스를 상승시킬 때에 상기 제 1 에너지 회수부(ER1)와 연동하여 마진 전압을 인가한다. 상기 마진 전압은 상기 제 1 에너지 회수부의 인덕터와 패널 커패시터의 공진에 의해 일반적인 서스테인 펄스의 전압(Vs/2)보다 △V의 마진을 가지는 전원으로 동작한다.
도 5 는 본 발명에 의한 플라즈마 디스플레이 구동 장치에서 상기 마진 전압부가 구동될때의 전류의 흐름을 도시한 도이다.
도 6 은 본 발명에 의한 플라즈마 디스플레이 구동 장치에 의해 출력되는 스캔 신호가 도시된 도이다.
상기 도 6 에 도시된 바와 같이 첫 번째 서스테인 펄스의 진폭이 그 후에 인가되는 다른 서스테인 펄스의 진폭보다 △V 높은 것을 알 수 있다. 상기 △V에 의해 보다 안정적으로 서스테인 최초 방전이 시작될 수 있다. 전체 서스테인 펄스의 폭을 높이는 것도 가능하나 최초 펄스만 마진을 둠으로 해서 전력소모를 줄 일 수 있고, 최초 방전이 확실하고 안정적으로 발생하면 나머지 방전이 계속 안정적으로 이루어 질 수 있다.
도 7 은 상기 마진 전압부가 구동될 때 상기 제 1 에너지 회수부와 연동하여 첫 번째 서스테인 펄스를 형성하는 경우의 등가회로이다.
이 때, 공진에 의해 상기 패널 커패시터에 인가되는 전압은,
Figure 112005055254628-pat00001
가 된다.
Vp의 최대값은 Vs+2△V 가 되고 어드레스 구간동안 스캔 베이스 전압(-Vb)의 값을 가지던 패널 커패시터의 전압을 상기 최대값만큼 상승시키게 된다.
이 때 △V의 값은 아래와 같다.
Figure 112005055254628-pat00002
가 된다.
도 8은 상기와 같이 구성되는 본 발명에 의한 플라즈마 디스플레이 구동 장치를 실험한 실험결과에 나타난 서스테인 파형이 도시된 도이고, 도 9는 최초 서스테인 펄스 부분을 확대한 모습이 도시된 도이다.
상기와 같이 구성되는 본 발명의 플라즈마 디스플레이 구동 장치 및 구동 방법은 서스테인 구간동안 인가되는 첫 번째 서스테인 펄스를 다른 서스테인 펄스보다 높은 전압을 가지도록 하여 최초 서스테인 방전이 안정적으로 발생하도록 하고, 서스테인 펄스 상승동작시 제 1 경로 차단 스위치를 통하지 않도록 회로 출력 종단에 가깝게 에너지 회수부의 일부를 배치하여 상기 스위치의 발열현상을 저감시키고 보드 기생 성분에 의한 서스테인 파형왜곡 현상을 감소시키는 효과가 있다.

Claims (14)

  1. 패널 커패시터;
    상기 패널 커패시터로부터 무효전력을 회수하는 에너지 회수부;
    상기 패널 커패시터로 서스테인 신호를 인가하는 서스테인 신호 인가부; 및
    상기 서스테인 신호 인가부와 연동하여 마진전압을 인가하는 마진전압부를 포함하여 구성되는 것을 특징으로 하는 플라즈마 디스플레이 구동장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 에너지 회수부는,
    상기 패널 커패시터로 정극성의 서스테인 신호를 인가하는 제1 에너지 회수부와; 상기 패널 커패시터로 부극성의 서스테인 신호를 인가하는 제2 에너지 회수부로 구성되는 것을 특징으로 하는 플라즈마 디스플레이 구동장치.
  4. 제 1 항에 있어서,
    상기 마진전압부는 상기 패널 커패시터로 첫 번째 서스테인 신호가 인가될 때, 상기 서스테인 신호 인가부의 제1 에너지 회수부와 연동되어 마진전압이 부가되도록 하는 것을 특징으로 하는 플라즈마 디스플레이 구동장치.
  5. 제 4 항에 있어서,
    상기 플라즈마 디스플레이 구동 장치는 셋업 신호, 셋다운 신호 또는 스캔 신호 인가시 신호의 역류를 방지하는 적어도 하나 이상의 경로 차단 스위치를 더 포함하여 구성되는 것을 특징으로 하는 플라즈마 디스플레이 구동장치.
  6. 제 5 항에 있어서,
    상기 경로 차단 스위치는 셋업 신호 인가시 OFF되어 셋업 신호의 역류를 방지하는 제 1 경로 차단 스위치와; 셋다운 신호 또는 스캔 신호 인가시 OFF되어 셋다운 신호나 스캔 신호의 역류를 방지하는 제 2 경로 차단 스위치로 구성되는 것을 특징으로 하는 플라즈마 디스플레이 구동장치.
  7. 제 6 항에 있어서,
    상기 제 1 에너지 회수부는 상기 제 1 경로차단 스위치와 상기 제 2 경로차단 스위치 사이에 연결되는 것을 특징으로 하는 플라즈마 디스플레이 구동 장치.
  8. 제 7 항에 있어서,
    상기 제 2 에너지 회수부는 상기 제 1 에너지 회수부가 연결된 제 1 경로 차단 스위치의 타단에 연결되는 것을 특징으로 하는 플라즈마 디스플레이 구동 장치.
  9. 제 1 항에 있어서,
    상기 마진 전압부는 상기 제1 에너지 회수부에 구비된 인덕터와 다이오드 사이에 연결되는 것을 특징으로 하는 플라즈마 디스플레이 구동장치.
  10. 제 9 항에 있어서,
    상기 마진 전압부는 마진전압이 발생되도록 전원을 공급하는 전원부와; 상기 전원부에서 공급된 전원에 의해 첫 번째 서스테인 펄스에 상기 마진전압을 인가시키는 마진전압 인가부를 포함하여 구성되는 것을 특징으로 하는 플라즈마 디스플레이 구동 장치.
  11. 제 10 항에 있어서,
    상기 마진 전압부의 전원부는 서스테인 신호 발생 전압원과 동일한 크기의 전압을 갖도록 구성되는 것을 특징으로 하는 플라즈마 디스플레이 구동 장치.
  12. 제 11 항에 있어서,
    상기 마진 전압부의 전원부로 공급되는 전원의 크기는 서스테인 펄스 전압의 1/2인 것을 특징으로 하는 플라즈마 디스플레이 구동 장치.
  13. 플라즈마 디스플레이 구동 장치를 이용하여 플라즈마 디스플레이 패널을 구동하는 방법에 있어서,
    상기 플라즈마 디스플레이 구동 장치는,
    전원부와, 상기 전원부로부터 에너지를 충전하는 커패시터와 상기 커패시터와 병렬로 연결되는 저항을 포함하는 마진전압인가부를 포함하는 마진 전압부를 포함하여 구성되며,
    패널 커패시터로 서스테인 펄스가 인가되는 제1 단계와;
    상기 마진 전압부에 의해 상기 서스테인 펄스에 마진 전압을 부가하는 제2 단계를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 구동 방법.
  14. 제 13 항에 있어서,
    상기 서스테인 펄스 중 첫 번째 서스테인 펄스에만 상기 마진전압을 부가하는 것을 특징으로 하는 플라즈마 디스플레이 구동 방법.
KR1020050091432A 2005-09-29 2005-09-29 플라즈마 디스플레이 구동 장치 및 구동 방법 KR100728685B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020050091432A KR100728685B1 (ko) 2005-09-29 2005-09-29 플라즈마 디스플레이 구동 장치 및 구동 방법
CNA2006101394523A CN1975840A (zh) 2005-09-29 2006-09-22 等离子体显示面板驱动装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050091432A KR100728685B1 (ko) 2005-09-29 2005-09-29 플라즈마 디스플레이 구동 장치 및 구동 방법

Publications (2)

Publication Number Publication Date
KR20070036424A KR20070036424A (ko) 2007-04-03
KR100728685B1 true KR100728685B1 (ko) 2007-06-15

Family

ID=38125874

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050091432A KR100728685B1 (ko) 2005-09-29 2005-09-29 플라즈마 디스플레이 구동 장치 및 구동 방법

Country Status (2)

Country Link
KR (1) KR100728685B1 (ko)
CN (1) CN1975840A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101763814B (zh) * 2008-12-31 2011-12-07 四川虹欧显示器件有限公司 用于等离子显示器的扫描电极驱动电路和方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07186719A (ja) * 1993-12-27 1995-07-25 Shiroki Corp ミラー付きサンバイザー及びその製造方法
KR20050033166A (ko) * 2003-10-06 2005-04-12 삼성에스디아이 주식회사 플라즈마 표시 패널의 구동 장치와 구동 방법 및 플라즈마표시 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07186719A (ja) * 1993-12-27 1995-07-25 Shiroki Corp ミラー付きサンバイザー及びその製造方法
KR20050033166A (ko) * 2003-10-06 2005-04-12 삼성에스디아이 주식회사 플라즈마 표시 패널의 구동 장치와 구동 방법 및 플라즈마표시 장치

Also Published As

Publication number Publication date
CN1975840A (zh) 2007-06-06
KR20070036424A (ko) 2007-04-03

Similar Documents

Publication Publication Date Title
JP5179001B2 (ja) プラズマディスプレイ装置及びその駆動方法
KR100487809B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100727300B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR20080011306A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
KR100488463B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
EP1755101B1 (en) Plasma display apparatus
KR100868150B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
US7852292B2 (en) Plasma display apparatus and driving method thereof
KR100938313B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
KR100605763B1 (ko) 플라즈마 디스플레이 패널 구동 장치 및 방법
JPWO2008084709A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
WO2007091514A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
KR100728685B1 (ko) 플라즈마 디스플레이 구동 장치 및 구동 방법
KR100666106B1 (ko) 플라즈마 디스플레이 장치
KR100482340B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
EP1511000A2 (en) Method and apparatus for driving plasma display panel
KR20060090052A (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동장치
KR100467073B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100775835B1 (ko) 플라즈마 디스플레이 장치
KR100426188B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100511791B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR100625498B1 (ko) 플라즈마 디스플레이 패널 구동장치
KR100646218B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100743716B1 (ko) 플라즈마 디스플레이 장치
KR100733311B1 (ko) 플라즈마 디스플레이 장치 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
LAPS Lapse due to unpaid annual fee