KR100421674B1 - 플라즈마 디스플레이 패널의 구동장치 - Google Patents

플라즈마 디스플레이 패널의 구동장치 Download PDF

Info

Publication number
KR100421674B1
KR100421674B1 KR10-2001-0037129A KR20010037129A KR100421674B1 KR 100421674 B1 KR100421674 B1 KR 100421674B1 KR 20010037129 A KR20010037129 A KR 20010037129A KR 100421674 B1 KR100421674 B1 KR 100421674B1
Authority
KR
South Korea
Prior art keywords
sustain
voltage source
voltage
capacitor
turned
Prior art date
Application number
KR10-2001-0037129A
Other languages
English (en)
Other versions
KR20030001771A (ko
Inventor
최정필
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2001-0037129A priority Critical patent/KR100421674B1/ko
Publication of KR20030001771A publication Critical patent/KR20030001771A/ko
Application granted granted Critical
Publication of KR100421674B1 publication Critical patent/KR100421674B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 구동회로의 수를 최소화할 수 있도록 한 플라즈마 디스플레이 패널의 구동장치를 제공하는데 있다.
본 발명의 플라즈마 디스플레이 패널의 구동장치는 서스테인전극쌍과 기저전압원 사이에 설치되는 서스테인 전압원과, 서스테인 전압원과 서스테인전극쌍의 사이에 설치되는 다이오드와, 다이오드와 서스테인 전압원의 사이에 설치되는 인덕터와, 인덕터와 기저전압원의 사이에 설치되는 스위칭소자와, 다이오드 및 서스테인전극쌍의 사이에 제 1단자가 접속되고 기저전압원에 제 2단자가 접속되는 캐패시터를 구비하며, 스위칭소자가 턴-온되었을 때 캐패시터는 현재 충전된 전압을 유지하고, 스위칭소자가 턴-오프되었을 때 캐패시터는 현재 충전된 전압보다 높은 전압값이 충전되어 계단파형으로 증가된다.

Description

플라즈마 디스플레이 패널의 구동장치{Driving Apparatus in Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널의 구동장치에 관한 것으로 특히, 구동회로의 수를 최소화할 수 있도록 한 플라즈마 디스플레이 패널의 구동장치를 제공하는데 있다.
최근, 평판 디스플레이 장치로서 대형패널의 제작이 용이한 플라즈마 디스플레이 패널(이하 "PDP"라 함)이 주목받고 있다. PDP로는 도 1에 도시된 바와 같이3전극을 구비하고 교류전압에 의해 구동되는 3전극 교류 면방전형 PDP가 대표적이다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사/서스테인전극(12Y) 및 공통서스테인전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다.
주사/서스테인전극(12Y)과 공통서스테인전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부 유전층(14)과 보호막(16)이 적층된다. 상부 유전층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다.
보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전층(22), 격벽(24)이 형성되며, 하부 유전층(22)과 격벽(24) 표면에는 형광체(26)가 도포된다. 어드레스전극(20X)은 주사/서스테인전극(12Y) 및 공통서스테인전극(12Z)과 교차되는 방향으로 형성된다.
격벽(24)은 어드레스전극(20X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체(26)는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(10,18)과 격벽(24) 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.
이러한 방전셀은 도 2에 도시된 바와 같이 매트릭스 형태로 배치된다. 도 2에서 방전셀(1)은 주사/서스테인전극라인(Y1 내지 Ym), 공통서스테인전극라인(Z1 내지 Zm) 및 어드레스전극라인(X1 내지 Xn)의 교차부에 마련된다. 주사/서스테인전극라인(Y1 내지 Ym)은 순차적으로 구동되고, 공통서스테인전극라인(Z1 내지 Zm)은 공통적으로 구동된다. 어드레스전극라인들(X1 내지 Xn)은 기수번째 라인들과 우수번째 라인들로 분할되어 구동된다.
이러한 3전극 교류 면방전형 PDP는 다수개의 서브필드로 분리되어 구동되고, 각 서브필드기간에는 비디오 데이터의 가중치에 비례시킨 횟수의 발광이 진행됨으로써 계조표시가 행해지게 된다.
실례로, 8비트의 비디오 데이터를 이용하여 256 계조로 화상이 표시되는 경우 각 방전셀(1)에서의 1 프레임 표시기간(예를 들면, 1/60초=약 16.7msec)은 도 3에 도시된 바와 같이 8개의 서브필드(SF1 내지 SF8)로 분할된다.
각 서브필드(SF1 내지 SF8)는 다시 리셋 기간, 어드레스 기간 및 서스테인 기간으로 분할하고, 서스테인 기간에 1:2:4:8:…:128의 비율로 가중치를 부여하게 된다. 여기서, 리셋기간은 방전셀을 초기화하는 기간이고, 어드레스기간은 비디오데이터의 논리값에 따라 선택적인 어드레스방전이 발생하게 하는 기간이며, 서스테인 기간은 상기 어드레스방전이 발생된 방전셀에서 방전이 유지되게 하는 기간이다. 리셋 기간과 어드레스기간은 각 서브필드 기간에 동일하게 할당된다.
도 4는 종래의 PDP의 구동방법을 나타내는 파형도이다.
도 4를 참조하면, 종래의 PDP의 구동방법은 리셋기간, 어드레스기간 및 서스테인기간으로 나뉘어 구동된다.
리셋기간에는 공통서스테인전극라인(Z1 내지 Zm)에 리셋펄스(RP)가 공급된다. 리셋펄스(RP)가 공통서스테인전극라인(Z1 내지 Zm)에 공급되면, 공통서스테인전극라인(Z1 내지 Zm)과 주사/서스테인전극라인(Y1 내지 Ym) 간에 리셋방전이 발생된다. 이와 같은 리셋방전은 모든 방전셀들에서 공통적으로 발생되어 모든 방전셀들에 균일한 벽전하를 형성시킨다. 리셋기간에 방전셀들에 형성된 벽전하는 어드레스 방전이 쉽게 일어날 수 있게 한다. 한편, 리셋기간에 어드레스전극라인(X1 내지 Xn)들에는 오방전 방지 펄스(MP)가 공급된다.
이러한 리셋기간에 이어 어드레스기간에는 주사/서스테인전극라인들(Y1 내지 Ym)에 순차적으로 주사펄스(SP)를 공급되고, 주사펄스(SP)에 동기되는 데이터펄스(DP)가 어드레스전극라인들(X1 내지 Xn)에 공급된다. 이때, 데이터펄스(DP)는 패널에 표시되는 화상에 의해 공급 유/무가 결정된다.
주사펄스(SP) 및 데이터펄스(DP)가 공급된 방전셀에서는 어드레스방전이 발생된다. 이와 같은, 어드레스방전이 발생된 방전셀들은 어드레스방전에 의해 소정의 벽전하가 형성된다.
이어서, 서스테인 기간에는 주사/서스테인전극라인들(Y1 내지 Ym)과 공통서스테인전극라인들(Z1 내지 Zm)에 교번적으로 서스테인펄스(SUSPy, SUSPz)를 공급함으로써 상기 어드레스방전이 발생된 방전셀들에서 서스테인 방전이 소정의 기간동안 유지되게 한다.
하지만, 이러한 종래의 PDP의 구동방법은 하나의 프레임이 다수의 서브필드로 구성되고, 모든 서브필드 각각은 어드레스 기간을 포함하기 때문에 휘도에 기여하는 서스테인 기간이 줄어들게 된다. 다시 말하여, 켜질 방전셀들을 선택하는 어드레스 기간은 휘도에 기여하지 않는다. 이러한, 어드레스 기간은 소정의 기간을 차지하기 때문에 휘도에 기여하는 서스테인 기간에 많은 시간을 할당할 수 없다.
이러한 단점을 보완하기 위하여 일본국 특개평 9-81073에서는 도 5와 같은 구동방법을 제안하였다.
도 5를 참조하면, 종래의 다른 실시예에 의한 구동방법은 도시되지 않은 리셋기간, 어드레스 기간 및 서스테인 기간으로 나뉘어 구동된다.
리셋기간에는 공통서스테인전극라인(Z)에 리셋펄스가 공급되어 모든 방전셀을 초기화시킨다. 리셋기간에 형성된 벽전하들은 어드레스 방전이 쉽게 일어날 수 있게 한다.
어드레스 기간에 어드레스전극라인(X)에는 계조값에 따라 상이한 전압이 인가된다. 다시 말하여, 방전셀이 낮은 계조값을 표현한다면 제 1 데이터전압(Va1)이 인가된다. 방전셀이 중간 계조값을 표현한다면 제 2 데이터전압(Va2)이 인가된다. 방전셀이 높은 계조값을 표현한다면 제 3 데이터전압(Va3)이 인가된다. 한편, 방전셀이 켜지지 않는다면 어드레스전극라인(X)에는 데이터전압(Va1 내지 Va3)이 인가되지 않는다. 주사/서스테인전극라인(Y)에는 데이터전압(Va1 내지 Va3)에 동기되는 주사펄스(SP)가 순차적으로 공급된다.
어드레스 기간의 동작과정을 상세히 설명하면, 먼저 어드레스전극라인(X)에 제 1 데이터전압(Va1)이 인가됨과 아울러 주사/서스테인전극라인(Y)에주사펄스(SP)가 공급되는 방전셀들에는 제 1 벽전하들이 형성된다. 이러한, 제 1 벽전하들은 낮은 전압값을 가지는 제 1 데이터전압(Va1)에 의해 형성되기 때문에 낮은 전압값(즉, 소량)을 가진다.
한편, 어드레스전극라인(X)에 제 2 데이터전압(Va2)이 인가됨과 아울러 주사/서스테인전극라인(Y)에 주사펄스(SP)가 공급되는 방전셀들에는 제 1 벽전하보다 많은 양의 제 2 벽전하들이 형성된다. 또한, 어드레스전극라인(X)에 제 3 데이터전압(Va3)이 인가됨과 아울러 주사/서스테인전극라인(Y)에 주사펄스(SP)가 공급되는 방전셀들에는 제 2 벽전하보다 많은 양의 제 3 벽전하들이 형성된다.
서스테인 기간은 제 1 구동기간, 제 2 구동기간 및 제 3 구동기간으로 나뉘어 구동된다. 제 1 구동기간에는 제 3 벽전하들이 형성된 방전셀들에서 서스테인 방전을 일으킨다. 이를 위하여, 제 1 구동기간에는 낮은 전압값을 가지는 제 1 서스테인펄스(VS1)가 공통서스테인전극라인(Z) 및 주사/서스테인전극라인(Y)에 교번적으로 공급된다.
제 2 구동기간에는 제 3 벽전하 및 제 2 벽전하들이 형성된 방전셀들에서 서스테인 방전을 일으킨다. 이를 위하여, 제 1 구동기간에는 중간 전압값을 가지는 제 2 서스테인펄스(VS2)가 공통서스테인전극라인(Z) 및 주사/서스테인전극라인(Y)에 교번적으로 공급된다.
제 3 구동기간에는 제 3 벽전하, 제 2 벽전하 및 제 1 벽전하들이 형성된 방전셀들에서 서스테인 방전을 일으킨다. 이를 위하여, 제 3 구동기간에는 높은 전압값을 가지는 제 3 서스테인펄스(VS3)가 공통서스테인전극라인(Z) 및 주사/서스테인전극라인(Y)에 교번적으로 공급된다.
이와 같은 종래의 다른 실시예에 의한 구동방법에서는 하나의 서브필드에서 데이터전압 및 서스테인펄스의 전압값을 상이하게 설정하여 다양한 계조를 표현할 수 있다. 따라서, 하나의 프레임은 하나의 서브필드로 구성될 수 있다. 다시 말하여, 어드레스기간에 할당되는 시간을 최소화하여 휘도에 기여하는 서스테인 기간에 많은 시간을 할당할 수 있다. 즉, 종래의 다른 실시예에 의한 구동방법에 의하면 높은 휘도값을 가지는 PDP를 구현할 수 있다.
도 6은 종래의 다른 실시예에 의한 구동파형을 생성하기 위한 구동장치를 나타내는 도면이다.
도 6을 참조하면, 종래의 구동장치는 어드레스전극라인(X)을 구동하기 위한 어드레스 구동부(30)와, 주사/서스테인전극라인(Y)을 구동하기 위한 주사/서스테인 구동부(32)와, 공통서스테인전극라인(Z)을 구동하기 위한 공통서스테인 구동부(34)를 구비한다.
어드레스 구동부(30)는 어드레스 기간동안 데이터에 따라 상이한 전압값을 가지는 데이터전압(Va1 내지 Va3)을 어드레스전극라인(X)에 공급한다. 주사/서스테인 구동부(32) 및 공통 서스테인 구동부(34)은 서스테인 기간에 상이한 전압값을 가지는 서스테인펄스(VS1 내지 VS3)를 주사/서스테인전극라인(Y) 및 공통서스테인전극라인(Z)에 교번적으로 공급한다.
이를 위하여, 공통서스테인 구동부(34)는 도 7과 같이 다수의 스위칭소자들(T1 내지 T4)로 구성된다.
도 7을 참조하면, 종래의 공통서스테인 구동부(34)는 제 1 서스테인 전압원(Vs1)과 공통서스테인전극라인(Z) 사이에 설치되는 제 1 스위칭소자(T1)와, 제 2 서스테인 전압원(Vs2)과 공통서스테인전극라인(Z) 사이에 설치되는 제 2 스위칭소자(T2) 및 제 3 서스테인 전압원(Vs3)과 공통서스테인전극라인(Z) 사이에 설치되는 제 3 스위칭소자(T3)를 구비한다.
스위칭소자들(T1 내지 T3)과 공통서스테인전극라인(Z) 사이에는 역전류 방지를 위한 다이오드들(D1 내지 D3)이 설치된다. 기저전압원(GND)과 공통서스테인전극라인(Z)의 사이에는 제 4 스위칭소자(T4)가 설치된다.
제 1 스위칭소자(T1)는 제 1 제어신호(S1)에 의해 턴-온되어 공통서스테인전극라인(Z)을 제 1 서스테인 전압원(Vs1)에 접속시킨다. 즉, 제 1 스위칭소자(T1)가 턴-온되면 공통서스테인전극라인(Z)에 제 1 서스테인펄스(VS1)가 공급된다. 제 2 스위칭소자(T2)는 제 2 제어신호(S2)에 의해 턴-온되어 공통서스테인전극라인(Z)을 제 2 서스테인 전압원(Vs2)에 접속시킨다. 즉, 제 2 스위칭소자(T2)가 턴-온되면 공통서스테인전극라인(Z)에 제 2 서스테인펄스(VS2)가 공급된다. 제 3 스위칭소자(T3)는 제 3 제어신호(S3)에 의해 턴-온되어 공통서스테인전극라인(Z)을 제 3 서스테인 전압원(Vs3)에 접속시킨다. 즉, 제 3 스위칭소자(T3)가 턴-온되면 공통서스테인전극라인(Z)에 제 3 서스테인펄스(VS3)가 공급된다.
제 4 스위칭소자(T4)는 제 4 제어신호(S4)에 의해 턴-온되어 공통서스테인전극라인(Z)을 기저전압원(GND)에 접속시킨다. 즉, 제 4 스위칭소자(T4)가 턴-온되면 공통서스테인전극라인(Z)이 초기화된다.
한편, 주사/서스테인구동부(32) 및 어드레스 구동부(30)도 도 7과 같이 다수의 스위칭소자들(T1 내지 T4)로 구성된다.
따라서, 이와 같은 종래의 다른 실시예에 의한 PDP의 구동방법에서는 구동부들(30,32,34)에 다수의 스위칭소자들이 포함되게 된다. 또한, 다수의 스위칭소자들을 구동시키기 위한 다수의 제어신호들이 생성되어야 한다. 특히, 다수의 계조값을 표현하기 위해서는 도 7에 도시된 스위칭소자들보다 많은 스위칭소자들이 포함되어야 한다. 따라서, 종래의 다른 실시예에 의한 PDP의 구동부들은 많은 스위칭소자들을 포함함과 아울러 스위칭소자들을 구동시키기 위한 제어신호 생성부가 포함됨으로써 그 구조가 복잡해진다.
따라서, 본 발명의 목적은 구동회로의 수를 최소화할 수 있도록 한 플라즈마 디스플레이 패널의 구동장치를 제공하는데 있다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타내는 사시도.
도 2는 도 1에 도시된 방전셀들이 매트릭스 형태로 배치된 플라즈마 디스플레이 패널을 나타내는 도면.
도 3은 종래의 플라즈마 디스플레이 패널의 한 프레임을 나타내는 도면.
도 4는 도 3에 도시된 하나의 서브필드동안 공급되는 구동파형을 나타내는 파형도.
도 5는 종래의 다른 실시예에 의한 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 6은 종래의 플라즈마 디스플레이 패널의 구동부를 나타내는 도면.
도 7은 도 5에 도시된 구동파형을 생성하기 위한 구동장치를 나타내는 회로도.
도 8은 본 발명의 실시예에 의한 구동장치를 나타내는 회로도.
도 9은 도 8에 도시된 스위칭소자에 공급되는 제어신호 및 출력파형을 나타내는 파형도.
도 10은 본 발명의 다른 실시예에 의한 구동장치를 나타내는 회로도.
< 도면의 주요 부분에 대한 부호의 설명 >
1 : 방전셀 10 : 상부기판
12Y : 주사/서스테인전극 12Z : 공통서스테인전극
14,22 : 유전체층 16 : 보호막
18 : 하부기판 20X : 어드레스전극
24 : 격벽 26 : 형광체층
30 : 어드레스 구동부 32 : 주사/서스테인 구동부
34 : 공통서스테인 구동부
상기 목적을 달성하기 위하여 본 발명의 플라즈마 디스플레이 패널의 구동장치는 서스테인전극쌍과 기저전압원 사이에 설치되는 서스테인 전압원과, 서스테인 전압원과 서스테인전극쌍의 사이에 설치되는 다이오드와, 다이오드와 서스테인 전압원의 사이에 설치되는 인덕터와, 인덕터와 기저전압원의 사이에 설치되는 스위칭소자와, 다이오드 및 서스테인전극쌍의 사이에 제 1단자가 접속되고 기저전압원에 제 2단자가 접속되는 캐패시터를 구비하며, 스위칭소자가 턴-온되었을 때 캐패시터는 현재 충전된 전압을 유지하고, 스위칭소자가 턴-오프되었을 때 캐패시터는 현재 충전된 전압보다 높은 전압값이 충전되어 계단파형으로 증가된다.
상기 서스테인전극쌍은 플라즈마 디스플레이 패널에 나란하게 형성되는 주사/서스테인전극 및 공통서스테인전극이다.
상기 스위칭소자는 제어신호 공급부로부터 공급되는 제어펄스에 의해 턴-온 및 턴-오프를 반복한다.
상기 다이오드는 스위칭소자가 턴-오프되었을 때 캐패시터에 충전된 전압이 스위칭소자로 공급되지 않도록 설치된다.
상기 스위칭소자가 턴-오프되었을때 캐패시터에 충전되는 전압값은 서스테인 전압원의 전압값에 의하여 결정된다.
본 발명의 플라즈마 디스플레이 패널의 구동장치는 서스테인전극쌍에 의하여 등가적으로 형성되는 패널 캐패시터와 기저전압원 사이에 설치되는 서스테인 전압원과, 서스테인 전압원과 패널 캐패시터 사이에 설치되는 다이오드와, 다이오드와 서스테인 전압원의 사이에 설치되는 인덕터와, 인덕터와 기저전압원의 사이에 설치되는 스위칭소자를 구비하며, 스위칭소자가 턴-온되었을 때 패널 캐패시터는 현재 충전된 전압을 유지하고, 스위칭소자가 턴-오프되었을 때 패널 캐패시터는 현재 충전된 전압보다 높은 전압값이 충전되어 계단파형으로 증가된다.
상기 스위칭소자는 제어신호 공급부로부터 공급되는 제어펄스에 의해 턴-온 및 턴-오프를 반복한다.
상기 다이오드는 스위칭소자가 턴-오프되었을 때 패널 캐패시터에 충전된 전압이 스위칭소자로 공급되지 않도록 설치된다.
상기 스위칭소자가 턴-오프되었을때 패널 캐패시터에 충전되는 전압값은 서스테인 전압원의 전압값에 의하여 결정된다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 8 내지 도 10을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 8은 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동장치를 나타내는 도면이다. 도 8에 도시된 구동장치는 도 6에 도시된 구동부들(30,32,34)에 포함된다. 여기서는 공통서스테인 구동부(34)에 포함된 구동장치를 나타내기로 한다.
도 8을 참조하면, 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동장치는 서스테인 전압원(Vs)과 공통서스테인전극라인(Z) 사이에 설치되는 인덕터(L) 및 다이오드(D)와, 제 1 노드점(N1) 기저전압원(GND) 사이에 설치되는 캐패시터(C)와, 인덕터(L)와 기저전압원(GND) 사이에 설치되는 스위칭소자(T)를 구비한다.
도 8을 동작과정을 도 9를 참조하여 상세히 설명하기로 한다. 먼저, 스위칭소자(T)에는 소정의 주기를 가지는 제어신호(S)가 공급된다. 제어신호(S)는 소정의 주기를 가지는 펄스신호이기 때문에 제어신호(S)가 로우상태를 유지하는 제어신호(S)의 반주기 동안 스위칭소자(T)는 턴-오프된다. 스위칭소자(T)가 턴-오프되었을 때 서스테인 전압원(Vs)의 전압은 인덕터(L) 및 다이오드(D)를 경유하여 제 1 노드점(N1)으로 공급된다. 여기서, 서스테인 전압원(Vs)의 전압값이 5V라 가정하면, 제 1 노드점(N1)에는 인덕터(L) 및 캐패시터(C)의 공진에 의하여 10V의 전압(VS1)이 공급된다.
제 1 노드점(N1)에 인가된 10V의 전압(VS1)은 공통서스테인전극라인(Z)으로 공급된다. 이후, 스위칭소자(T)에 하이상태의 제어신호(S)가 공급되어 스위칭소자(T)가 턴-온시킨다. 스위칭소자(T)가 턴-온되는 기간동안 제 1 노드점(N1)에는 10V의 전압(VS1)이 인가된 상태를 유지한다. 즉, 다이오드(D)에 의하여 제 1 노드점(N1)에 인가된 10V의 전압(VS1)은 기저전압원(GND)으로 공급되지 않는다.
이후, 스위칭소자(T)는 제어신호(S)에 의하여 턴-오프된다. 스위칭소자(T)가 턴-오프되면 서스테인 전압원(VS)의 전압값은 제 1 노드점(N1)으로 공급된다. 이때, 인덕터(L) 및 10V의 전압이 충전된 캐패시터(C)의 공진에 의하여 제 1 노드점(N1)에는 대략 15V의 전압(VS2)이 공급된다. 제 1 노드점(N1)에 인가된 15V의 전압(VS2)은 공통서스테인전극라인(Z)으로 공급된다.
즉, 본 발명의 실시예에서 공통서스테인전극라인(Z)에 인가되는 서스테인펄스는 계단형태로 증가하게 된다. 다시 말하여, 서서히 높은 전압을 가지는 서스테인 펄스가 인가되어 계조값에 따른 서스테인 방전을 일으키게 된다. 여기서, 서스테인 펄스는 대략 서스테인 전압원(VS)의 전압값만큼 증가하게 된다. 다시 말하여, 서스테인 펄스간의 전압 증가값(ΔV)은 서스테인 전압원(VS)에 의하여 결정된다.
한편, 본 발명에서는 별도의 캐시시터(C)를 구비하지 않고 도 10과 같이 주사/서스테인전극라인(Y)과 공통서스테인전극라인(Z)간에 형성되는 패널 캐패시터(Cp)를 이용하여 구동될 수 있다.
도 10의 동작과정을 도 9를 참조하여 상세히 설명하기로 한다.
도 10을 참조하면, 먼저, 스위칭소자(T)에는 소정의 주기를 가지는 제어신호(S)가 공급된다. 제어신호(S)는 소정의 주기를 가지는 펄스신호이기 때문에 제어신호(S)가 로우상태를 유지하는 제어신호(S)의 반주기 동안 스위칭소자(T)는 턴-오프된다. 스위칭소자(T)가 턴-오프되었을 때 서스테인 전압원(Vs)의 전압은 인덕터(L) 및 다이오드(D)를 경유하여 패널 캐피시터(Cp)로 공급된다. 여기서, 서스테인 전압원(Vs)의 전압값이 5V라 가정하면, 패널 캐패시터(Cp)에는 인덕터(L) 및 캐패시터(C)의 공진에 의하여 10V의 전압(VS1)이 공급된다.
이후, 스위칭소자(T)에 하이상태의 제어신호(S)가 공급되어 스위칭소자(T)를 턴-온시킨다. 스위칭소자(T)가 턴-온되는 기간동안 패널 캐패시터(Cp)는 10V의 전압(VS1)이 인가된 상태를 유지한다. 즉, 다이오드(D)에 의하여 패털 캐패시터(Cp)에 인가된 10V의 전압(VS1)은 기저전압원(GND)으로 공급되지 않는다.
이후, 스위칭소자(T)는 제어신호(S)에 의하여 턴-오프된다. 스위칭소자(T)가 턴-오프되면 서스테인 전압원(VS)의 전압값은 패널 캐패시터(Cp)로 공급된다. 이때, 인덕터(L) 및 10V의 전압(VS1)이 충전된 캐패시터(C)의 공진에 의하여 패널 캐패시터(Cp)에는 대략 15V의 전압(VS2)이 공급된다. 이후, 이와 같은 과정을 반복하며 공통서스테인전극라인(Z) 또는 주사/서스테인전극라인(Y)에 점차 전압값이 증가되는 서스테인 펄스가 공급된다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치는 하나의 스위칭소자를 포함하며, 순차적으로 높은 전압값을 가지는 서스테인펄스를 생성한다. 즉, 본 발명에서는 하나의 스위칭소자를 포함하면서도 다수의 계조값을 표현할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (11)

  1. 서스테인전극쌍을 구동시키기 위한 구동부들에 포함되어 서스테인펄스를 공급하기 위한 플라즈마 디스플레이 패널의 구동장치에 있어서,
    상기 구동장치는
    상기 서스테인전극쌍과 기저전압원 사이에 설치되는 서스테인 전압원과,
    상기 서스테인 전압원과 상기 서스테인전극쌍의 사이에 설치되는 다이오드와,
    상기 다이오드와 상기 서스테인 전압원의 사이에 설치되는 인덕터와,
    상기 인덕터와 기저전압원의 사이에 설치되는 스위칭소자와,
    상기 다이오드 및 상기 서스테인전극쌍의 사이에 제 1단자가 접속되고 기저전압원에 제 2단자가 접속되는 캐패시터를 구비하며,
    상기 스위칭소자가 턴-온되었을 때 상기 캐패시터는 현재 충전된 전압을 유지하고, 상기 스위칭소자가 턴-오프되었을 때 상기 캐패시터는 현재 충전된 전압보다 높은 전압값이 충전되어 계단파형으로 증가되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  2. 제 1 항에 있어서,
    상기 서스테인전극쌍은 상기 플라즈마 디스플레이 패널에 나란하게 형성되는 주사/서스테인전극 및 공통서스테인전극인것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  3. 제 1 항에 있어서,
    상기 스위칭소자는 제어신호 공급부로부터 공급되는 제어펄스에 의해 턴-온 및 턴-오프를 반복하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  4. 삭제
  5. 제 1 항에 있어서,
    상기 다이오드는 상기 스위칭소자가 턴-오프되었을 때 상기 캐패시터에 충전된 전압이 상기 스위칭소자로 공급되지 않도록 설치되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  6. 제 1 항에 있어서,
    상기 스위칭소자가 턴-오프되었을때 상기 캐패시터에 충전되는 전압값은 상기 서스테인 전압원의 전압값에 의하여 결정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  7. 서스테인전극쌍을 구동시키기 위한 구동부들에 포함되어 서스테인펄스를 공급하기 위한 플라즈마 디스플레이 패널의 구동장치에 있어서,
    상기 구동장치는
    상기 서스테인전극쌍에 의하여 등가적으로 형성되는 패널 캐패시터와 기저전압원 사이에 설치되는 서스테인 전압원과,
    상기 서스테인 전압원과 상기 패널 캐패시터 사이에 설치되는 다이오드와,
    상기 다이오드와 상기 서스테인 전압원의 사이에 설치되는 인덕터와,
    상기 인덕터와 기저전압원의 사이에 설치되는 스위칭소자를 구비하며,
    상기 스위칭소자가 턴-온되었을 때 상기 패널 캐패시터는 현재 충전된 전압을 유지하고, 상기 스위칭소자가 턴-오프되었을 때 상기 패널 캐패시터는 현재 충전된 전압보다 높은 전압값이 충전되어 계단파형으로 증가되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  8. 제 7 항에 있어서,
    상기 스위칭소자는 제어신호 공급부로부터 공급되는 제어펄스에 의해 턴-온 및 턴-오프를 반복하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  9. 삭제
  10. 제 7 항에 있어서,
    상기 다이오드는 상기 스위칭소자가 턴-오프되었을 때 상기 패널 캐패시터에 충전된 전압이 상기 스위칭소자로 공급되지 않도록 설치되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  11. 제 7 항에 있어서,
    상기 스위칭소자가 턴-오프되었을때 상기 패널 캐패시터에 충전되는 전압값은 상기 서스테인 전압원의 전압값에 의하여 결정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
KR10-2001-0037129A 2001-06-27 2001-06-27 플라즈마 디스플레이 패널의 구동장치 KR100421674B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0037129A KR100421674B1 (ko) 2001-06-27 2001-06-27 플라즈마 디스플레이 패널의 구동장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0037129A KR100421674B1 (ko) 2001-06-27 2001-06-27 플라즈마 디스플레이 패널의 구동장치

Publications (2)

Publication Number Publication Date
KR20030001771A KR20030001771A (ko) 2003-01-08
KR100421674B1 true KR100421674B1 (ko) 2004-03-12

Family

ID=27711542

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0037129A KR100421674B1 (ko) 2001-06-27 2001-06-27 플라즈마 디스플레이 패널의 구동장치

Country Status (1)

Country Link
KR (1) KR100421674B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100590116B1 (ko) * 2004-11-17 2006-06-14 삼성에스디아이 주식회사 플라즈마 표시 장치와 그의 구동 방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0421890A (ja) * 1990-05-16 1992-01-24 Matsushita Electric Ind Co Ltd 放電管駆動方法
JPH0981073A (ja) * 1995-09-13 1997-03-28 Fujitsu Ltd プラズマディスプレイの駆動方法及びプラズマディスプレイ装置
KR20010006906A (ko) * 1999-06-30 2001-01-26 아끼구사 나오유끼 용량성 부하의 구동 방법 및 구동 회로

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0421890A (ja) * 1990-05-16 1992-01-24 Matsushita Electric Ind Co Ltd 放電管駆動方法
JPH0981073A (ja) * 1995-09-13 1997-03-28 Fujitsu Ltd プラズマディスプレイの駆動方法及びプラズマディスプレイ装置
KR20010006906A (ko) * 1999-06-30 2001-01-26 아끼구사 나오유끼 용량성 부하의 구동 방법 및 구동 회로

Also Published As

Publication number Publication date
KR20030001771A (ko) 2003-01-08

Similar Documents

Publication Publication Date Title
KR100404839B1 (ko) 플라즈마 디스플레이 패널의 어드레스 방법 및 장치
KR100433213B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100472372B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100381270B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20030014883A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100607511B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
US8111211B2 (en) Plasma display comprising at least first and second groups of electrodes and driving method thereof
KR100524306B1 (ko) 플라즈마 디스플레이 패널의 리셋 방법 및 장치
KR100421672B1 (ko) 플라즈마 디스플레이 패널의 스캔 구동방법
KR100330033B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR20030033245A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100421674B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100389019B1 (ko) 플라즈마 디스플레이 패널의 리셋회로
KR100363675B1 (ko) 플라즈마 디스플레이 패널의 전력 회수장치 및 방법
KR100421671B1 (ko) 플라즈마 디스플레이 패널의 스캔 구동방법 및 그 장치
KR100467073B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100488462B1 (ko) 에너지 회수장치 및 방법
KR20010098111A (ko) 어드레스 전극 구동 전력 회수 회로를 갖는 플라즈마표시패널의 구동장치
KR100426188B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100385882B1 (ko) 플라즈마 디스플레이 패널의 소거방전 구동방법 및 그의구동장치
KR100425485B1 (ko) 플라즈마 디스플레이 패널
KR100426189B1 (ko) 플라즈마 디스플레이 패널의 스캔 구동방법 및 그 장치
KR20010073287A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100524304B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 장치
EP1876580A2 (en) Apparatus for driving plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070130

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee