KR20020054851A - 액정표시소자 - Google Patents
액정표시소자 Download PDFInfo
- Publication number
- KR20020054851A KR20020054851A KR1020000084091A KR20000084091A KR20020054851A KR 20020054851 A KR20020054851 A KR 20020054851A KR 1020000084091 A KR1020000084091 A KR 1020000084091A KR 20000084091 A KR20000084091 A KR 20000084091A KR 20020054851 A KR20020054851 A KR 20020054851A
- Authority
- KR
- South Korea
- Prior art keywords
- pad
- gate
- data
- pads
- liquid crystal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13458—Terminal pads
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/1306—Details
- G02F1/1309—Repairing; Testing
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
본 발명은 액정표시소자를 제공하기 위한 것으로서, 화소 영역, 패드 영역으로 구분된 액정표시소자에 있어서, 제1기판 및 제2기판; 상기 제1기판 상에 각각 다수개로 교차하여 형성되고, 다수 개의 화소로 구성된 화소 영역을 정의하는 게이트배선 및 데이터배선; 상기 화소 당 형성된 박막트랜지스터; 상기 제2기판에 형성되는 공통전극; 상기 각 게이트배선, 데이트배선 및 공통전극과 전기적으로 연결되고, 패드 영역에 형성되는 게이트패드, 데이터패드 및 공통전극패드; 다수개의 데이터패드 사이에 상기 패드와 동일한 패턴으로 형성되고, 상기 화소 영역에 인가되는 데이터배선 신호를 테스트하는 데이터 온/오프 패드; 다수개의 게이트패드 사이에 형성되고, 상기 화소 영역에 인가되는 게이트신호를 테스트하는 게이트 온/오프 패드; 상기 화소 영역에 인가되는 공통전극신호를 테스트하는 공통전극 온/오프 패드를 포함하여 구성되며, 전극 패드 대신 액정표시소자에 인가되는 신호를 테스트하기 위한 온/오프 패드를 상기 전극 패드와 동일한 형상으로 형성하여 온/오프 패드 사이의 공백으로 인한 러빙포의 손상을 방지하여 화질을 개선한다.
Description
본 발명은 액정 디스플레이(LCD : Liquid Crystal Display )용 전극 패드에 관한 것으로 특히, 전극 패드와 동일한 형상으로 액정표시소자에 인가되는 신호를테스터하기 위한 온/오프 패드를 형성하여 러빙포에 의해 손상을 받지 않아 표시소자 내의 얼룩이 개선된 액정표시소자에 관한 것이다.
도1은 일반적인 액정표시소자의 평면구조를 도시한 것이고, 도2는 상기 도1의 A부분을 확대한 도면이며, 도3은 상기 도1의 B부분의 단면도로, 각 패드의 단면구조이다.
도1에 도시한 바와 같이, 종래의 액정표시소자(10)는 화소 영역(A/A)이 정의된 상부기판(200)이 하부기판(100)과 시일제에 의해 합착되어 있고, 이들의 기판사이에는 액정(도시하지 않음)이 봉입되어 있다. 하부기판(100)의 가장자리에는 도2에 도시한 바와 같은 TCP(Tape Carrier Package)와의 콘택을 위한 다수의 패드를 구비한다. 즉, 데이터패드(DP), 게이트패드(GP), 이들 각각의 패드사이에 독립 패턴으로 시험용 데이터 온/오프 패드(DOP,DOFP)와 게이트 온/오프 패드(GOP, GOFP)를 구비하고, 상부기판(100) 중 화소 영역(A/A)을 제외한 부분에는 정전기 방지회로(도시하지 않음)가 형성된다. 그리고 도시하진 않았지만 상기 상부기판(200)과 하부기판(100) 중 어느 하나에 형성되고, 상기 하부기판(100)의 화소 영역에 형성된 투명 화소전극(또는 데이터전극, 도시하지 않음)과 함께 전계가 인가되어 액정층의 배열을 변화시키는 공통전극과, 공통전극 패드, 공통전극 온/오프 패드가 형성되어 있다.
그리고 도2에 도시한 바와 같이, 상기 패드 및 온/오프 패드는 패널, 즉 화소영역에 신호를 동시에 인가하게 위해 패널의 외곽쪽에서 L라인처럼 전부 연결이 되어야 하고, 온/오프 패드가 외곽에 연결된 상기 배선과 연결되어 상기 패널을 테스트할 수 있다. 테스트가 끝나면 상기 L라인은 제거된다.
그리고 도3에 도시한 바와 같이, B의 단면구조를 살펴보면, 유리기판과 같은 하부기판(100) 상에 게이트배선(101)이 형성되고, 게이트배선(101)을 포함한 하부기판(100) 상에 게이트절연막(102)이 형성되며, 상기 게이트배선(101)의 소정영역이 노출되도록 상기 게이트절연막(102)을 식각하여 그 상부에 패드(GP,가 형성되어 있다.
도1에 도시한 바와 같은 상부기판(200) 및 하부기판(100)의 합착공정전에, 하부기판에 화소 영역(A/A)을 구동하기 위한 박막트랜지스터(TFT) 어레이 공정 이후 액정주입공정에서 형성되는 액정의 배향을 위한 배향막을 형성하기 위해, 배향막(도시하지 않음)을 형성하고, 상기 배향막을 러빙포(300)로 밀어서 일정한 형태의 홈을 갖게 한다.
그러나 도3에 도시한 바와 같이 게이트 패드(GP) 사이마다 게이트 온/오프 패드(GOP/GOFP)가 위치하고 있어서, 셀 공정 중 러빙공정에서 게이트 온/오프 패드(GOP/GOFP) 위 부분을 러빙포(300)가 먼저 지나가게 되므로, 상기 게이트 온/오프 패드(GOP/GOFP)부와 주변부의 단차로 인해 상기 러빙포(300)가 쉽게 손상된다. 특히 게이트 온/오프 패드(GOP/GOFP)의 양쪽 끝단의 단차부에 러빙포(300)가 손상을 받으면, 손상된 러빙포(300)가 화소 영역(A/A)을 지나칠 때 스크래치를 발생시키고 따라서 액정표시소자를 구동시키면 그곳이 얼룩으로 표시된다.
따라서 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서,전극 패드(게이트패드, 데이터패드, 공통전극 패드) 대신 액정표시소자에 인가되는 신호를 테스트하기 위한 온/오프 패드를 상기 전극 패드와 동일한 형상으로 형성하여 온/오프 패드 사이의 공백으로 인한 러빙포의 손상을 방지하여 화질이 개선된 액정표시소자를 제공하는데 그 목적이 있다.
도1은 일반적인 액정표시소자의 평면구조도.
도2는 상기 도1의 A부분의 확대도.
도3은 상기 도1의 B부분의 단면도.
도4는 본 발명에 따른 액정표시소자의 평면구조도.
도5는 상기 도4의 C부분의 확대도.
도6a 및 도6b는 각각 도4의 게이트패드 및 데이터패드 부분의 단면도.
*도면의 주요부분에 대한 부호의 설명
100 : 하부기판 200 : 상부기판
300 : 러빙포 101 : 게이트배선
102 : 게이트절연막 103 : 보호막
201 : 데이터배선
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시소자의 제1특징은 화소 영역, 패드 영역으로 구분된 액정표시소자에 있어서, 제1기판 및 제2기판; 상기 제1기판 상에 각각 다수개로 교차하여 형성되고, 다수 개의 화소로 구성된 화소 영역을 정의하는 게이트배선 및 데이터배선; 상기 화소 당 형성된 박막트랜지스터; 상기 제2기판에 형성되는 공통전극; 상기 각 게이트배선, 데이트배선 및 공통전극과 전기적으로 연결되고, 패드 영역에 형성되는 게이트패드, 데이터패드 및 공통전극패드; 다수개의 데이터패드 사이에 상기 패드와 동일한 패턴으로 형성되고, 상기 화소 영역에 인가되는 데이터배선 신호를 테스트하는 데이터 온/오프 패드; 다수개의 게이트패드 사이에 형성되고, 상기 화소 영역에 인가되는 데이터신호를 테스트하는 게이트 온/오프 패드; 상기 화소 영역에 인가되는 공통전극신호를 테스트하는 공통전극 온/오프 패드를 포함하여 구성되는데 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시소자의 제2특징은 화소 영역, 패드 영역으로 구분된 액정표시소자에 있어서, 화소 영역, 패드 영역으로 구분된 횡전계방식 액정표시소자에 있어서, 제1기판 및 제2기판; 상기 제1기판 상에 형성된 게이트배선 및 공통배선; 상기 게이트 배선과 교차하게 배열되고, 다수개의 화소로 구성된 상기 화소 영역을 정의하는 데이터배선; 상기 화소 당 형성된 박막트랜지스터; 상기 화소에 나란히 형성되어 횡전계를 발생하는 공통전극 및 데이터 전극; 상기 각 게이트배선, 데이트배선 및 공통배선과 전기적으로 연결되고, 패드 영역에 형성되는 게이트패드, 데이터패드 및 공통전극패드; 다수개의 데이터패드 사이에 상기 패드와 동일한 패턴으로 형성되고, 상기 화소 영역에 인가되는 데이터배선 신호를 테스트하는 데이터 온/오프 패드; 다수개의 게이트패드 사이에 형성되고, 상기 화소 영역에 인가되는 데이터신호를 테스트하는 게이트 온/오프 패드; 다수개의 공통전극패드 사이에 형성되고, 상기 화소 영역에 인가되는 공통전극신호를 테스트하는 공통전극 온/오프 패드를 포함하여 구성되는데 있다.
상기 제1 및 제2특징에서 상기 데이터패드 및 데이터 온/오프 패드 사이의 피치(pitch)는 상기 데이터패드 사이의 피치와 동일하며, 그리고, 상기 게이트 온/오프 패드는 상기 게이트패드와 동일한 패턴으로 형성될 수 있고, 즉 게이트패드 및 게이트 온/오프 패드 사이의 피치(pitch)는 상기 게이트패드 사이의 피치와 동일하게 형성된다.
또한 상기 공통전극 온/오프 패드는 상기 공통전극패드와 동일한 패턴으로 형성될 수 있고, 즉 상기 공통전극패드 및 공통전극 온/오프 패드 사이의 피치(pitch)는 상기 공통전극패드 사이의 피치와 동일하게 형성된다.
그리고, 상기 박막트랜지스터는 상기 게이트배선과 함께 상기 형성된 게이트전극과, 상기 게이트전극을 포함한 상기 기판 전면에 게이트 절연막과, 상기 게이트 절연막상에 형성된 반도체층과, 상기 반도체층 상에 형성된 오우믹콘택층과, 상기 오우믹콘택층 상에 형성된 소스/드레인 전극을 포함한다.
본 발명의 다른 목적, 특성 및 잇점들은 첨부한 도면을 참조한 실시예들의 상세한 설명을 통해 명백해질 것이다.
본 발명에 따른 액정표시소자 및 횡전계방식 액정표시소자의 바람직한 실시예에 대하여 첨부한 도면을 참조하여 설명하면 다음과 같다.
도4는 본 발명에 따른 액정표시소자의 평면구조를 도시한 것이고, 도5는 상기 도4의 C부분를 확대한 도면이며, 도6a 및 도6b는 각각 도4의 게이트패드 및 데이터패드 부분의 단면도이다
도4에 도시한 바와 같이, 종래의 액정표시소자(10)는 화소 영역(A/A)이 정의된 상부기판(200)이 하부기판(100)과 시일제에 의해 합착되어 있고, 이들의 기판사이에는 액정(도시하지 않음)이 봉입되어 있다. 하부기판(100)의 가장자리에는 도2에 도시한 바와 같은 TCP(Tape Carrier Package)와의 콘택을 위한 다수의 패드를 구비한다. 즉, 데이터패드(DP), 게이트패드(GP), 이들 각각의 패드사이에 상기 데이터패드(DP), 게이트패드(GP)와 적어도 하나가 동일한 패턴을 갖도록 시험용 데이터 온/오프 패드(DOP/DOFP)와 게이트 온/오프 패드(GOP/GOFP)를 구비하고, 상부기판(100) 중 화소 영역(A/A)을 제외한 부분에는 정전기 방지회로(도시하지 않음)가 형성된다. 그리고 도시하진 않았지만 상기 상부기판(200)과 하부기판(100) 중 어느 하나에 형성되고, 상기 하부기판(100)의 화소 영역에 형성된 투명 화소전극(또는 데이터전극, 도시하지 않음)과 함께 전계가 인가되어 액정층의 배열을 변화시키는 공통전극과, 공통전극 패드, 공통전극 온/오프 패드(도시하지 않음)가 형성되어있다.
또한 공통전극 온/오프 패드도 상기 공통전극패드와 동일한 패턴으로 형성될 수 있다.
도5를 통해 더욱 자세히 살펴보면, 온/오프 패드가 패드와 모두 동일한 패턴으로 형성될 수 있으며, 이는 데이터패드(DP) 및 데이터 온/오프 패드(DOP, DOFP) 사이의 피치(pitch)가 상기 데이터패드 사이의 피치와 동일하게 형성된다.
그리고, 도시하지 않았지만 게이트패드(GP) 및 게이트 온/오프 패드(GOP, GOFP) 사이의 피치(pitch)가 상기 게이트패드 사이의 피치와 동일하게 형성되고, 공통전극패드 및 공통전극 온/오프 패드 사이의 피치(pitch)는 상기 공통전극패드 사이의 피치와 동일하게 형성됨을 의미한다.
그리고, 상기 게이트 온/오프 패드(GOP/GOFP), 데이터 온/오프 패드(DOP/DOFP) 및 공통전극 온/오프 패드는 ITO 등의 투명도전막으로 형성된다.
그리고 도2에 도시한 바와 같이, 상기 패드 및 온/오프 패드는 패널, 즉 화소영역에 신호를 동시에 인가하게 위해 패널의 외곽쪽에서 L라인처럼 전부 연결이 되어야 하고, 온/오프 패드가 외곽에 연결된 상기 배선과 연결되어 상기 패널을 테스트할 수 있다. 테스트가 끝나면 상기 L라인은 제거된다.
그리고, 상기 짝수 번째 패드와 연결된 데이터라인은 짝수번째 온/오프 패드와 연결될 수 있고, 홀수 번째 패드와 연결된 데이터라인은 홀수번째 온/오프 패드와 연결될 수 있다.
상기와 같이 온/오프 패드를 구성한 다음, 도4에 도시한 바와 같은상부기판(200) 및 하부기판(100)의 합착공정 전에, 하부기판에 화소 영역(A/A)을 구동하기 위한 박막트랜지스터(TFT) 어레이 공정 이후 액정주입공정에서 형성되는 액정의 배향을 위한 배향막을 형성하기 위해, 배향막(도시하지 않음)을 형성하고, 상기 배향막을 러빙포(300)로 밀어서 일정한 형태의 홈을 갖게 한다.
패드 상이의 공백을 최소화하기 위해 패드 형태의 온/오프 패드를 적절한 개수로 삽입하고, 패드와 동일한 구조와 단차를 가지도록 형성하여 패드 사이의 여백을 최소화하였기 때문에 러빙포의 손상을 극소화시킨다.
상기와 같은 화소 영역(A/A) 및 화소영역을 제외한 패드 영역으로 구성된 액정표시소자(10)의 TFT어레이 공정 및 전극 패드 형성공정은 도6a 및 도6b를 참조하여 설명하면 다음과 같다.
투명기판(100) 상에 금속을 이용하여 게이트배선(101)을 형성하고, 상기의 게이트배선(101) 위에 게이트 절연막(102)을 형성한다. 이때, 게이트배선(101)은 화소 영역(A/A)의 게이트배선 및 게이트전극과 동시에 형성되며 게이트 절연막(102)도 상기 게이트배선 및 게이트전극을 포함하는 기판 전면에 일체형으로 적층된다.
다음 상기 게이트 절연막(102)상에 보호막(103)을 형성한 후, 외부 구동 회로와 접속시키기 위해 상기 게이트 절연막(102)과 보호막(103)을 에칭하여 배선을 오픈한다.
상기 오픈 부분을 통해 게이트배선(101)과 각각 접속하도록 투명도전막등으로 게이트패드(GP)를 형성한다. 이때, 화소 영역 내 화소전극도 동시에 형성된다.
그리고, 데이터배선(201)은 화소 영역의 박막트랜지스터 위치에 형성된 게이트 절연막(102) 상에 반도체층, 오우믹콘택층을 형성한 뒤, 화소 영역의 데이터배선 및 소스/드레인 전극을 형성할 때 일체형으로 형성된다.
다음, 상기 보호막(103)을 적층한 후, 데이터배선(201)이 노출되도록 상기 보호막(103)만 소정 영역만큼 에칭하여 배선을 오픈한다.
상기 오픈 부분을 통해 데이터배선(201)과 각각 접속하도록 투명도전막등으로 데이터패드(DP)를 형성한다. 이때, 화소 영역 내 화소전극도 동시에 형성된다.
그리고 도시하진 않았지만 도6a 및 도6b에 도시된 바와 같은 게이트패드(GP)와 데이터패드(DP)와 함께 각각 게이트패드(GP)와 데이터패드(DP)와 동일한 패턴으로 게이트 온/오프 패드(GOP/GOFP)와 데이터 온/오프 패드(DOP/DOFP)가 형성된다.
이상에서 설명한 바와 같은 본 발명에 따른 액정표시소자는 다음과 같은 효과가 있다.
독립 형태의 온오프 패드의 형상을 존 패드와 동일한 형상으로 바꾸어 독립 패턴의 온/오프 패드 구조를 가지고 러빙 공정을 진행했을 때 독립 패턴 외곽 메탈부에 러빙포가 손상을 받아 얼룩이 전사되나 패드와 동일한 형상으로 패턴을 형성했을 때는 러빙포가 손상을 받지 않아 얼룩이 생기지 않는다.
전극 패드(게이트패드, 데이터패드, 공통전극 패드) 대신 액정표시소자에 인가되는 신호를 테스트하기 위한 온/오프 패드를 상기 전극 패드와 동일한 형상으로 형성하여 온/오프 패드 사이의 공백으로 인한 러빙포의 손상을 방지하여 화질을 개선한다.
특히, 기존 횡전계방식(IPS모드) 액정표시소자에서 주요 불량의 원인인 러빙 스크래치 문제를 해결하여 액정표시소자의 화질을 개선한다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 이탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 실시예에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의하여 정해져야 한다.
Claims (14)
- 화소 영역, 패드 영역으로 구분된 액정표시소자에 있어서,제1기판 및 제2기판;상기 제1기판 상에 각각 다수개로 교차하여 형성되고, 다수 개의 화소로 구성된 화소 영역을 정의하는 게이트배선 및 데이터배선;상기 화소당 형성된 박막트랜지스터;상기 제2기판에 형성되는 공통전극;상기 각 게이트배선, 데이트배선 및 공통전극과 전기적으로 연결되고, 패드 영역에 형성되는 게이트패드, 데이터패드 및 공통전극패드;다수개의 데이터패드 사이에 상기 패드와 동일한 패턴으로 형성되고, 상기 화소 영역에 인가되는 데이터배선 신호를 테스트하는 데이터 온/오프 패드;다수개의 게이트패드 사이에 형성되고, 상기 화소 영역에 인가되는 데이터신호를 테스트하는 게이트 온/오프 패드;상기 화소 영역에 인가되는 공통전극신호를 테스트하는 공통전극 온/오프 패드를 포함하여 구성되는 것을 특징으로 하는 액정표시소자.
- 제1항에 있어서, 상기 데이터패드 및 데이터 온/오프 패드 사이의 피치(pitch)는 상기 데이터패드 사이의 피치와 동일한 것을 특징으로 하는 액정표시소자.
- 제1항에 있어서, 상기 게이트 온/오프 패드는 상기 게이트패드와 동일한 패턴으로 형성되는 것을 특징으로 하는 액정표시소자.
- 제3항에 있어서, 상기 게이트패드 및 게이트 온/오프 패드 사이의 피치(pitch)는 상기 게이트패드 사이의 피치와 동일한 것을 특징으로 하는 액정표시소자.
- 제1항에 있어서, 상기 게이트 온/오프 패드, 데이터 온/오프 패드 및 공통적극 온/오프 패드는 투명도전막을 포함하는 것을 특징으로 하는 액정표시소자.
- 제1항에 있어서, 상기 박막트랜지스터는상기 게이트배선과 함께 상기 형성된 게이트전극;상기 게이트전극을 포함한 상기 기판 전면에 게이트 절연막;상기 게이트 절연막상에 형성된 반도체층;상기 반도체층 상에 형성된 오우믹콘택층;상기 오우믹콘택층 상에 형성된 소스/드레인 전극을 포함하는 것을 특징으로 하는 액정표시소자.
- 화소 영역, 패드 영역으로 구분된 액정표시소자에 있어서,제1기판 및 제2기판;상기 제1기판 상에 형성된 게이트배선 및 공통배선;상기 게이트 배선과 교차하게 배열되고, 다수개의 화소로 구성된 상기 화소 영역을 정의하는 데이터배선;상기 화소 당 형성된 박막트랜지스터;상기 화소에 나란히 형성되어 횡전계를 발생하는 공통전극 및 데이터 전극;상기 각 게이트배선, 데이트배선 및 공통배선과 전기적으로 연결되고, 패드 영역에 형성되는 게이트패드, 데이터패드 및 공통전극패드;다수개의 데이터패드 사이에 상기 패드와 동일한 패턴으로 형성되고, 상기 화소 영역에 인가되는 데이터배선 신호를 테스트하는 데이터 온/오프 패드;다수개의 게이트패드 사이에 형성되고, 상기 화소 영역에 인가되는 데이터신호를 테스트하는 게이트 온/오프 패드다수개의 공통전극패드 사이에 형성되고, 상기 화소 영역에 인가되는 공통전극신호를 테스트하는 공통전극 온/오프 패드를 포함하여 구성되는 것을 특징으로 하는 액정표시소자.
- 제7항에 있어서, 상기 데이터패드 및 데이터 온/오프 패드 사이의 피치(pitch)는 상기 데이터패드 사이의 피치와 동일한 것을 특징으로 하는 액정표시소자.
- 제7항에 있어서, 상기 게이트 온/오프 패드는 상기 게이트패드와 동일한 패턴으로 형성되는 것을 특징으로 하는 액정표시소자.
- 제9항에 있어서, 상기 게이트패드 및 게이트 온/오프 패드 사이의 피치(pitch)는 상기 게이트패드 사이의 피치와 동일한 것을 특징으로 하는 액정표시소자.
- 제7항에 있어서, 상기 공통전극 온/오프 패드는 상기 공통전극패드와 동일한 패턴으로 형성되는 것을 특징으로 하는 액정표시소자.
- 제11항에 있어서, 상기 공통전극패드 및 공통전극 온/오프 패드 사이의 피치(pitch)는 상기 공통전극패드 사이의 피치와 동일한 것을 특징으로 하는 액정표시소자.
- 제7항에 있어서, 상기 게이트 온/오프 패드, 데이터 온/오프 패드 및 공통적극 온/오프 패드는 투명도전막을 포함하는 것을 특징으로 하는 액정표시소자.
- 제7항에 있어서, 상기 박막트랜지스터는상기 게이트배선과 함께 상기 형성된 게이트전극;상기 게이트전극을 포함한 상기 기판 전면에 게이트 절연막;상기 게이트 절연막상에 형성된 반도체층;상기 반도체층 상에 형성된 오우믹콘택층;상기 오우믹콘택층 상에 형성된 소스/드레인 전극을 포함하는 것을 특징으로 하는 액정표시소자.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000084091A KR100710149B1 (ko) | 2000-12-28 | 2000-12-28 | 액정표시소자 |
US10/026,478 US6943853B2 (en) | 2000-12-28 | 2001-12-27 | Liquid crystal display |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000084091A KR100710149B1 (ko) | 2000-12-28 | 2000-12-28 | 액정표시소자 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020054851A true KR20020054851A (ko) | 2002-07-08 |
KR100710149B1 KR100710149B1 (ko) | 2007-04-20 |
Family
ID=19703776
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000084091A KR100710149B1 (ko) | 2000-12-28 | 2000-12-28 | 액정표시소자 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6943853B2 (ko) |
KR (1) | KR100710149B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101405629B1 (ko) * | 2012-06-27 | 2014-06-10 | 하이디스 테크놀로지 주식회사 | 액정표시장치 제조용 기판 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100566816B1 (ko) * | 2003-11-04 | 2006-04-03 | 엘지.필립스 엘시디 주식회사 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
CN102236179B (zh) * | 2010-05-07 | 2014-03-19 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板及其制造方法 |
CN102645788B (zh) * | 2011-06-08 | 2014-11-12 | 京东方科技集团股份有限公司 | 一种阵列基板 |
CN102981340B (zh) * | 2012-12-11 | 2015-11-25 | 京东方科技集团股份有限公司 | 一种液晶显示器的阵列基板及制造方法 |
JP2014186628A (ja) * | 2013-03-25 | 2014-10-02 | Sharp Corp | タッチセンサモジュール及び電子情報機器 |
CN103969890B (zh) * | 2013-09-04 | 2016-08-24 | 上海天马微电子有限公司 | 一种tft阵列基板及显示面板、显示装置 |
CN114217471B (zh) * | 2018-12-05 | 2023-07-04 | 友达光电股份有限公司 | 显示装置 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0727927B2 (ja) * | 1990-03-12 | 1995-03-29 | 株式会社東芝 | テープキャリア |
KR930006876A (ko) * | 1991-09-30 | 1993-04-22 | 완다 케이.덴스-로우 | 집적 회로의 입력 및 출력의 전기적 패러미터 검사 회로 |
JPH07146481A (ja) * | 1993-11-25 | 1995-06-06 | Hitachi Ltd | 液晶表示基板 |
WO1996029607A1 (fr) * | 1995-03-18 | 1996-09-26 | Tokyo Electron Limited | Procede et appareil de controle d'un substrat |
US5657139A (en) * | 1994-09-30 | 1997-08-12 | Kabushiki Kaisha Toshiba | Array substrate for a flat-display device including surge protection circuits and short circuit line or lines |
JPH08304846A (ja) * | 1995-05-10 | 1996-11-22 | Casio Comput Co Ltd | 液晶表示素子の検査装置 |
KR0182184B1 (en) * | 1996-04-24 | 1999-04-15 | Samsung Electronics Co Ltd | Disconnection/short test apparatus and its method of signal line using metrix |
TW309597B (en) * | 1996-10-04 | 1997-07-01 | Seiko Epson Corp | LCD device |
JPH1184387A (ja) * | 1997-07-09 | 1999-03-26 | Denso Corp | 配向処理方法 |
JP3634138B2 (ja) * | 1998-02-23 | 2005-03-30 | 株式会社 日立ディスプレイズ | 液晶表示装置 |
GB2342213B (en) * | 1998-09-30 | 2003-01-22 | Lg Philips Lcd Co Ltd | Thin film transistor substrate with testing circuit |
US6255130B1 (en) * | 1998-11-19 | 2001-07-03 | Samsung Electronics Co., Ltd. | Thin film transistor array panel and a method for manufacturing the same |
US6524876B1 (en) * | 1999-04-08 | 2003-02-25 | Samsung Electronics Co., Ltd. | Thin film transistor array panels for a liquid crystal display and a method for manufacturing the same |
KR100333983B1 (ko) * | 1999-05-13 | 2002-04-26 | 윤종용 | 광시야각 액정 표시 장치용 박막 트랜지스터 어레이 기판 및그의 제조 방법 |
US6530068B1 (en) * | 1999-08-03 | 2003-03-04 | Advanced Micro Devices, Inc. | Device modeling and characterization structure with multiplexed pads |
-
2000
- 2000-12-28 KR KR1020000084091A patent/KR100710149B1/ko active IP Right Grant
-
2001
- 2001-12-27 US US10/026,478 patent/US6943853B2/en not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101405629B1 (ko) * | 2012-06-27 | 2014-06-10 | 하이디스 테크놀로지 주식회사 | 액정표시장치 제조용 기판 |
Also Published As
Publication number | Publication date |
---|---|
KR100710149B1 (ko) | 2007-04-20 |
US6943853B2 (en) | 2005-09-13 |
US20020085141A1 (en) | 2002-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7224413B2 (en) | Liquid crystal display with electrostatic protecting circuits | |
US8358259B2 (en) | Liquid crystal display device | |
US10725344B1 (en) | Display panel and display device | |
KR20070072320A (ko) | 액정표시장치 | |
KR20110024603A (ko) | 액정표시장치 및 그 제조방법 | |
KR20050068855A (ko) | 액정표시장치용 어레이 기판 | |
KR100710149B1 (ko) | 액정표시소자 | |
KR100336900B1 (ko) | 고개구율및고투과율액정표시장치 | |
US7006178B2 (en) | One drop fill LCD panel having light-shielding pattern with first and second metal patterns | |
KR100473588B1 (ko) | 액정 표시 장치용 어레이 기판 | |
KR100698042B1 (ko) | 액정표시소자 및 그 제조방법 | |
KR101174156B1 (ko) | 평판 표시장치 | |
KR101726624B1 (ko) | 액정 표시 장치용 기판 | |
KR100458835B1 (ko) | 액정 표시 장치 및 그 제조 방법 | |
KR101227133B1 (ko) | 수평 전계 인가형 액정 표시 패널 | |
KR100616443B1 (ko) | 박막 트랜지스터 액정표시소자의 박막 트랜지스터 어레이 기판 | |
KR20090046406A (ko) | 씨오지 타입 액정표시장치 | |
KR100599961B1 (ko) | 박막 트랜지스터 액정표시장치 | |
KR20040057785A (ko) | 액정표시장치 | |
KR100998021B1 (ko) | 수평전계 방식 액정표시장치용 어레이 기판 | |
KR20000003167A (ko) | 액정표시소자 | |
KR20040017638A (ko) | 액정 표시 장치의 어레이 기판 | |
KR100995633B1 (ko) | Cog 방식의 액정패널 검사방법 | |
KR100306811B1 (ko) | 박막 트랜지스터 액정표시소자의 박막 트랜지스터 어레이 기판 | |
KR100349380B1 (ko) | 박막 트랜지스터 어레이 기판 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
AMND | Amendment | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
AMND | Amendment | ||
AMND | Amendment | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120330 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20130329 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20160329 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20170320 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20190318 Year of fee payment: 13 |