KR20020021144A - 듀얼 인터페이스 ic 카드 - Google Patents

듀얼 인터페이스 ic 카드 Download PDF

Info

Publication number
KR20020021144A
KR20020021144A KR1020017016739A KR20017016739A KR20020021144A KR 20020021144 A KR20020021144 A KR 20020021144A KR 1020017016739 A KR1020017016739 A KR 1020017016739A KR 20017016739 A KR20017016739 A KR 20017016739A KR 20020021144 A KR20020021144 A KR 20020021144A
Authority
KR
South Korea
Prior art keywords
circuit
signal
coupling
communication
detecting
Prior art date
Application number
KR1020017016739A
Other languages
English (en)
Other versions
KR100619213B1 (ko
Inventor
다께히로 오오까와
히로시 요시기
다다시 오오니시
가즈끼 와따나베
Original Assignee
가나이 쓰토무
가부시키가이샤 히타치세이사쿠쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쓰토무, 가부시키가이샤 히타치세이사쿠쇼 filed Critical 가나이 쓰토무
Publication of KR20020021144A publication Critical patent/KR20020021144A/ko
Application granted granted Critical
Publication of KR100619213B1 publication Critical patent/KR100619213B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • G06K19/07766Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card comprising at least a second communication arrangement in addition to a first non-contact communication arrangement
    • G06K19/07769Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card comprising at least a second communication arrangement in addition to a first non-contact communication arrangement the further communication means being a galvanic interface, e.g. hybrid or mixed smart cards having a contact and a non-contact interface
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/0701Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips at least one of the integrated circuit chips comprising an arrangement for power management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/0723Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips the record carrier comprising an arrangement for non-contact communication, e.g. wireless communication circuits on transponder cards, non-contact smart cards or RFIDs

Abstract

정상이 아닌 결합 상태의 발생을 억제하여, IC의 이상 동작을 방지하는 것이 가능한 IC 카드가 제공된다. 상기 IC 카드는 접촉 및 비접촉의 각각의 결합을 검출하는 수단과, 한쪽의 결합에 의한 통신이 진행되는 중에 다른쪽의 결합을 일으키게 하는 전력 및 신호의 공급이 있는 경우에 어떤 결합에 의해서도 통신이 행해지지 않도록 통신을 차단하는 수단을 갖는다.

Description

듀얼 인터페이스 IC 카드{COMPOSITE IC CARD}
잘 알려진 바와 같이, 접촉형 IC(Integrated Circuit) 카드는 커넥터를 통해 외부의 장치, 예를 들면 데이터 기입 판독 장치(이하 「리더/라이터」라고 함)와 결합하고, 커넥터 경유로 전력의 공급을 받으면서 리더/라이터 사이에서 신호의 교환을 행한다. 한편, 비접촉형 IC 카드는 안테나를 통해 리더/라이터와 비접촉 상태에서 결합하고, 안테나 경유로 전력의 공급을 받으면서 리더/라이터 사이에서 신호의 교환을 행한다.
최근, 한 장의 카드로 상기 접촉과 비접촉 모두 통신이 가능한 것이 듀얼 인터페이스형의 IC 카드(dual interface IC card)로서 고안되어, 개발되고 있다(예를 들면 특표평10-505932호 공보 참조). 듀얼 인터페이스 IC 카드는 사용자에게 있어서 편리하여 이용 범위가 넓어지고 있다.
도 8은 종래의 듀얼 인터페이스 IC 카드의 내부 회로의 구성을 나타낸다.내부 회로(2)가 집적화되어 IC 칩으로 된다. 전원과 신호가, 비접촉 동작인 경우에는 코일 형상의 안테나(1) 경유로 공급되고, 접촉형 동작인 경우에는 커넥터(10) 경유로 공급된다. 정보 처리 회로(8)로의 송수신 신호로서, 안테나(1) 경유 또는 커넥터(10) 경유 중 어느 하나의 신호가 셀렉터 회로(22)에 의해 선택된다. 선택은, 예를 들면, 이 종래예에서는 전압 검출 회로(21)가 커넥터(10)의 단자 Vdd에 전원이 공급된 것을 검출함으로써 행해지고, 검출 결과, 커넥터(10) 경유의 신호가 선택된다.
이와 같이 하여, 접촉 및 비접촉으로 정보 처리 회로(8)가 공용됨과 함께, 상기 종래예의 경우에는 커넥터(10) 경유 즉 접촉의 결합에 우선 순위를 설치하여, 동시에 접촉 및 비접촉으로 동작하는 것을 피하고 있다.
통상, 정보 처리 회로(8)는 처리부와 메모리를 갖고, 리더/라이터로부터의 지시에 따라 메모리의 내용을 판독하여 송신 신호로 하거나, 리더/라이터로부터의 수신 신호로 메모리 내용을 재기입하는 등의 동작을 행한다.
또한, 비접촉 동작의 경우의 전원은 안테나(1)에서 수신한 고주파 신호를 정류 평활 회로(3)에 의해 정류하여 평활화하고, 그 직류 출력 전압에 의해 얻어진다. 한편, 커넥터(10)로부터의 전원은 그 단자를 통해 직접 리더/라이터로부터 얻어진다.
또, 우선을 비접촉 결합측으로 한 종래예를 도 9에 도시한다. 이 예에서는, 전압 검출 회로(21) 대신에 안테나(1)로부터의 고주파 신호를 검출하는 고주파 검출 회로(23)가 설치되고, 고주파 신호의 유무에 따라 셀렉터 회로(22)의 선택 동작이 제어된다.
<발명의 개시>
상기한 듀얼 인터페이스 IC 카드에 있어서는, 우선이 아닌 측의 결합으로 통신 중에 우선측의 결합을 단속시키는 등의 조작을 행함으로써 IC에 이상 동작을 일으키게 하는 것이 불가능한 것은 아니다. 이러한 이상 동작을 고의로 일으켜 탬퍼(IC 내부를 함부로 개봉이나 개찬하는 것)를 행할 수 있고, 현행 기술로는 이러한 문제점에 대한 방비가 없는 것이 사실이다.
본 발명의 목적은, 정상이 아닌 결합 상태의 발생을 억제하고, IC의 이상 동작을 방지하는 것이 가능한 IC 카드를 제공하는 것에 있다.
본 목적을 달성하기 위해, 본 발명의 IC 카드는 접촉 및 비접촉의 각각의 결합을 검출하는 수단과, 한쪽의 결합에 의한 통신이 진행되는 중에 다른쪽의 결합을 일으키게 하는 전력 및 신호의 공급이 있는 경우에 어떤 결합에 의해서도 통신이 행해지지 않도록 통신을 차단하는 수단을 갖는 것을 특징으로 한다. 다른쪽의 결합을 일으키게 하는 전력 및 신호의 공급이 있으면, 일체의 통신 기능이 차단되기 때문에, IC의 이상 동작이 억제된다.
본 발명은 반도체 집적 회로(이하 「IC」라고 함)를 내장한 카드에 관한 것으로, 특히 외부 장치 사이에서의 커넥터를 통한 접촉 결합에 의한 통신과, 안테나를 통한 비접촉 결합에 의한 통신에서 IC에 탑재된 정보 처리 회로를 공용하는 IC 카드에 관한 것이다.
도 1은 본 발명에 따른 IC 카드의 제1 실시예를 설명하기 위한 회로도.
도 2는 본 발명의 제1 실시예를 설명하기 위한 듀얼 인터페이스 IC 카드의 평면도.
도 3은 본 발명의 제2 실시예를 설명하기 위한 회로도.
도 4는 본 발명의 제3 실시예를 설명하기 위한 회로도.
도 5는 본 발명의 제3 실시예에 이용한 논리 회로를 설명하기 위한 회로도.
도 6은 본 발명의 제4 실시예를 설명하기 위한 회로도.
도 7은 본 발명의 제5 실시예를 설명하기 위한 회로도.
도 8은 종래의 듀얼 인터페이스 IC 카드의 예를 설명하기 위한 회로도.
도 9는 종래의 듀얼 인터페이스 IC 카드의 다른 예를 설명하기 위한 회로도.
<발명을 실시하기 위한 최량의 형태>
이하, 본 발명에 따른 IC 카드를 도면을 이용한 몇 개의 실시예를 참조하여 더욱 상세하게 설명한다. 또, 도 1∼도 9에서의 동일한 기호는 동일물 또는 유사물을 표시하는 것으로 한다.
(실시예 1)
도 1에 있어서, 참조 부호(18)는 비접촉 결합에 의해 통신을 행하는 경우에 정류 평활 회로(3)로부터 직류 전압이 출력된 것을 검출하는 전압 검출 회로, 참조 부호(19)는 접촉 결합에 의해 통신을 행하는 경우에 커넥터(10)로부터 전원 Vdd가 공급된 것을 검출하는 전압 검출 회로, 참조 부호(7, 9)는 정보 처리 회로(8)로의 클럭 신호, 리세트 신호, 데이터 수신 신호 및 동일 회로로부터의 데이터 송신 신호에 대하여, 각각, 정보 처리 회로(8)와 통신 제어 회로(6) 사이의 접속의 단속을 행하는 게이트 회로 및 정보 처리 회로(8)와 커넥터(10) 사이의 접속의 단속을 행하는 게이트 회로이다.
전압 검출 회로(18, 19)는 모두 전압의 유무를 검출하는 비교기로 이루어진다. 또한, 게이트 회로(7, 9)는 도 1의 각각의 블록의 선 상에 작은 동그라미로 나타낸 부정(否定) 입력 단자에 신호가 도래하면 비도통 상태로 되어, 접속을 차단하는 일반적인 게이트 회로이다. 전압 검출 회로(18)의 출력 단자가 게이트 회로(9)의 부정 입력 단자에 접속되고, 전압 검출 회로(19)의 출력 단자가 게이트 회로(7)의 부정 입력 단자에 접속된다.
또한, 통신 제어 회로(6)는 안테나(1)로부터의 고주파 신호를 복조하여 클럭 신호, 리세트 신호 및 데이터 수신 신호를 생성하고, 정보 처리 회로(8)로부터의 데이터 송신 신호를 안테나(1)로부터의 고주파 신호로 변조하는 회로이고, 커넥터(10)는 클럭 신호, 리세트 신호 및 데이터 수신 신호 및 데이터 송신 신호에 대하여, 각각 단자 Clock, Reset, In, Out을 갖고 있다. 단자 Vss는 접지된다. 또한, 다이오드(11)는 전원 전류의 역류를 방지하기 위한 소자이고, 전압 제한 회로(5)는 비접촉 결합 상태에서 동작하는 경우에 전원 전압이 한도를 넘어서 높아지는 것을 억제하는 회로이다.
이상의 내부 회로(2)가 집적화되어 1개의 IC 칩으로 된다. 이 IC 칩 및 코일 형상의 안테나(1)가 카드 기판 내에 매립되고, 커넥터(10)가 카드 기재 이면에 설치되어 IC 카드가 구성된다. 본 실시예의 경우, IC 카드는 듀얼 인터페이스 IC 카드로서 구성된다.
도 2는 카드 기재의 표면층을 떼어 낸 듀얼 인터페이스 IC 카드의 평면도를 나타낸다. 도 2에 있어서, 참조 부호(20)는 IC 칩, 참조 부호(30)는 표면층을 떼어 낸 IC 카드이고, IC 칩(20)은 커넥터(10)의 각 단자와 와이어 본딩에 의해 접속된다.
계속해서, 본 실시예의 IC 카드(30)의 내부 회로(2)의 동작에 대하여 설명한다. 우선, 안테나(1)를 통해 전력과 클럭 신호와 리세트 신호와 데이터 신호의 송수신이 이루어지는 비접촉 결합에서의 동작을 진술한다. 안테나(1)가 수신한 고주파 전력은 정류 평활 회로(3)에 의해 직류 전압으로 변환되고, 역류 방지용 다이오드(17)를 통과한 후에, 전압 제한 회로(5)에서 규제되는 전압으로 각 회로에 공급된다. 또한, 정류 평활 회로(3)의 출력의 직류 전압은 전압 검출 회로(18)에 입력된다. 한편, 안테나(1)를 통해 송수신되는 클럭 신호, 리세트 신호 및 데이터 송수신 신호는 통신 제어 회로(6)에 의해 처리되고, 게이트 회로(7)를 통해 메모리를 포함하는 정보 처리 회로(8)에 공급된다.
게이트 회로(9)에 전압 검출 회로(18)의 출력 단자가 접속되어 있기 때문에, 게이트 회로(9)는 정류 평활 회로(3)에 전압이 발생한 결과로서 얻어지는 전압 검출 회로(18)의 출력 신호를 입력하여 커넥터(10)와 정보 처리 회로(8)와의 접속을 차단한다. 따라서, 커넥터(10)에 전력 및 신호가 도래해도, 통신은 행해지지 않는다.
단, 전원 Vdd는 전압 검출 회로(19)에 접속되어 있기 때문에, 전원 전압 Vdd의 검출 결과의 신호가 출력되어, 게이트 회로(7)도 차단 상태로 된다. 그 결과, 일체의 통신 기능이 차단된다.
다음으로, 커넥터(10)를 통해 전력과 클럭 신호와 리세트 신호와 데이터 신호의 송수신이 행해지는 접촉 결합에서의 동작을 진술한다. 커넥터(10)로부터의직류 전원 전압 Vdd는 역류 방지용 다이오드(11)를 경유하여 각 회로에 공급된다. 또한, 전원 전압 Vdd는 전압 검출 회로(19)에 입력된다. 커넥터(10)로부터의 클럭 신호, 리세트 신호 및 데이터 송수신 신호는 게이트 회로(9)를 통해 정보 처리 회로(8)에 공급된다. 게이트 회로(7)에 전압 검출 회로(19)의 출력 단자가 접속되어 있기 때문에, 게이트 회로(7)는 커넥터(10)로부터 전력이 공급된 결과로서 얻어지는 전압 검출 회로(19)의 출력 신호를 입력하여 통신 제어 회로(6)와 정보 처리 회로(8)와의 접속을 차단한다.
단, 정류 평활 회로(3)는 전압 검출 회로(18)에 접속되어 있기 때문에, 안테나(1)에 고주파 신호가 도래하여 직류 전압이 발생하면, 전압 검출 결과의 신호가 출력되어, 게이트 회로(9)도 차단 상태로 된다. 그 결과, 일체의 통신 기능이 차단된다.
이상으로 진술한 바와 같이, 전력이 공급됨으로써 결합을 검지하고, 한쪽의 결합에 의한 통신이 진행되는 중에 다른쪽의 결합을 일으키게 하는 전력의 공급이 있는 경우에 일체의 통신을 차단하는 작용을 행하게 하는 것이 가능해지고, 그것에 의해 정상이 아닌 결합 상태에서의 통신을 불가능하게 할 수 있으며, 내탬퍼성이 좋은 IC 카드를 실현할 수 있다.
(실시예 2)
실시예 1에서 채용한 전압 검출로 결합을 검지하는 대신에, 클럭 신호의 유무로 결합을 검지하도록 한 실시예를 도 3에 도시한다. 도 3에 있어서, 참조 부호(13)는 통신 제어 회로(6)에서 생성된 클럭 신호를 검출하는 클럭 검출 회로,참조 부호(14)는 커넥터(10)로부터의 클럭 신호를 검출하는 클럭 검출 회로이다. 클럭 검출 회로(13, 14)는 모두 리트리거블 원 쇼트(retriggerable one-shot)에 의해 구성되고, 클럭 신호가 입력되면 그것을 검출하여, 검출 결과를 출력한다. 또한, 클럭 검출 회로(13)의 출력 단자가 게이트 회로(9)의 부정 입력 단자에 접속되고, 클럭 검출 회로(14)의 출력 단자가 게이트 회로(7)의 부정 입력 단자에 접속된다. 그 밖의 구성은 실시예 1과 마찬가지이다.
안테나(1)를 통한 비접촉 결합에서의 동작의 경우, 게이트 회로(9)는 통신 제어 회로(6)에서 클럭 신호가 생성된 결과로서 얻어지는 클럭 검출 회로(13)의 출력 신호를 입력하여 커넥터(10)와 정보 처리 회로(8)와의 접속을 차단한다. 따라서, 커넥터(10)에 전력 및 신호가 도래해도 통신은 행해지지 않는다.
단, 커넥터(10)의 단자 Clock에 도래한 클럭 신호는 클럭 검출 회로(14)에 공급되기 때문에, 클럭 신호가 있다라는 검출 결과의 신호가 출력되고, 게이트 회로(7)도 차단 상태로 된다. 그 결과, 일체의 통신 기능이 차단된다.
다음으로, 커넥터(10)를 통한 접촉 결합에서의 동작의 경우에는, 게이트 회로(7)는 커넥터(10)로부터 클럭 신호가 공급된 결과로서 얻어지는 클럭 검출 회로(14)의 출력 신호를 입력하여 통신 제어 회로(6)와 정보 처리 회로(8)와의 접속을 차단한다.
단, 통신 제어 회로(6)는 클럭 검출 회로(13)에 접속되어 있기 때문에, 안테나(1)에 고주파 신호가 도래하여 클럭 신호가 생성되면, 클럭 검출 결과의 신호가 출력되고, 게이트 회로(9)도 차단 상태로 된다. 그 결과, 일체의 통신 기능이 차단된다.
또, 클럭 검출 회로(13, 14)로서, 그 외에, 예를 들면, 플립플롭 회로를 이용하는 것이 가능하다. 플립플롭 회로는 한번 클럭 신호를 입력하면, 신호가 있다라는 상태를 유지하고, 클럭 검출 신호를 출력한다.
이상으로 진술한 바와 같이, 클럭 신호가 공급됨으로써 결합을 검지하고, 한쪽의 결합에 의한 통신이 진행되는 중에 다른쪽의 결합을 일으키게 하는 클럭 신호의 공급이 있는 경우에 일체의 통신을 차단하는 작용을 행하게 하는 것이 가능해지고, 그것에 의해 정상이 아닌 결합 상태에서의 통신을 불가능하게 할 수 있으며, 내탬퍼성이 좋은 IC 카드를 실현할 수 있다. 그리고, 특히, 접촉 결합에서 통신 중, 예를 들면 아직 방해원과의 거리가 있어 안테나측으로부터의 전파 강도가 약하고, 전원 검출이 불충분해도 클럭 검출이 가능해지는 경우가 있다. 그와 같은 경우, 본 실시예의 클럭 검출을 구비하는 것에 의해 탬퍼를 보다 빠르게 검출하는 것이 가능해진다.
(실시예 3)
실시예 2에 있어서, 일체의 통신 기능의 차단을 정보 처리 회로(8)의 메모리의 기입 동작이 종료될 때까지 유예하도록 한 실시예를 도 4에 도시한다. 도 4에 있어서, 참조 부호(15)는 메모리의 기입 동작 중, 클럭 검출 회로(13, 14)의 출력 신호를 차단하는 논리 회로이다. 그 밖의 구성은 실시예 2와 마찬가지이다.
논리 회로(15)는 클럭 검출 회로(13, 14)의 출력 신호와 메모리 액세스 플래그를 입력하여 논리 동작을 행하는 회로에서, 그 구성을 도 5에 도시한다. 게이트회로(9, 10)의 부정 입력 단자에는 논리 회로(15)의 출력 단자가 접속된다. 본 실시예에서는, 메모리에 전기적 재기입 가능 불휘발성 반도체 메모리를 이용하여, 동일 메모리가 갖는 승압 회로를 동작시키는 게이트 신호를 메모리 액세스 플래그로서 이용하였다. 또, 메모리에는 그 밖의 형식의 불휘발성 반도체 메모리의 사용이 가능하다.
도 5에 도시한 논리 구성에 의해, 한쪽의 클럭 검출 회로가 클럭 신호를 검출하고 나서 다른쪽의 클럭 검출 회로가 클럭 신호를 검출한 경우, 메모리 액세스 플래그가 있는 동안은 다른쪽의 클럭 검출 회로의 출력이 억제되고, 메모리의 기입 동작이 종료될 때까지 다른쪽의 클럭 검출 회로의 출력이 유예된다. 즉, 메모리 액세스 플래그가 메모리가 기입 동작 중인지의 여부를 판정하는 신호로서 이용되어, 일체의 통신 기능의 차단이 메모리의 기입이 종료될 때까지 유예된다.
메모리의 기입이 종료되면, 다른쪽의 클럭 검출 회로의 출력 신호가 논리 회로(15)로부터 출력되고, 그것에 의해 실시예 3의 동작이가 행해져 일체의 통신 기능이 차단된다.
이상에 의해, 하나의 방법으로 결합이 성립되고 나서 정보 처리 회로(8)가 메모리의 기입 동작 중에 다른 방법으로의 결합이 행해진 경우, 후자의 방법으로의 통신은 차단된 상태로 종전의 결합은 메모리의 기입 동작이 종료될 때까지 차단을 유예하는 것에 의해 메모리 내용의 손상을 방지하는 것을 가능하게 한 내탬퍼성이 좋은 IC 카드를 실현할 수 있다.
또, 결합의 검출은 실시예 2의 클럭 검출에 한정되는 것이 아니라, 본 실시예에서는 실시예 1의 전압 검출도 채용 가능하며, 마찬가지의 효과를 얻을 수 있다.
(실시예 4)
실시예 2에 있어서, 일체의 통신 기능이 차단될 때에 정보 처리 회로(8)에 리세트를 실시하도록 한 실시예를 도 6에 도시한다. 도 6에 있어서, 참조 부호(16)는 클럭 검출 회로(13, 14)의 출력 신호의 앤드를 취하고, 양방의 회로로부터 동시에 검출 결과의 신호가 출력되었을 때에 리세트 신호를 출력하는 AND 회로이다. 그 밖의 구성은 실시예 2와 마찬가지이다.
정보 처리 회로(8)의 처리부는 전원이 공급된 상태에서 클럭 신호의 공급이 끊어진 후, 다시 클럭 신호가 공급되었을 때에 소정의 동작을 행하지 않고, 폭주를 일으키는 논리 구성을 채용해야 하는 경우가 있다.
본 실시예는 그와 같은 문제점을 회피하기 위한 것이다. 그 목적을 달성하기 위해, 본 실시예에서는, 한쪽의 결합에 의해 한쪽의 클럭 검출 회로가 클럭 신호를 검출하고 나서 다른쪽의 결합이 가해져 다른쪽의 클럭 검출 회로도 클럭 신호를 검출한 경우, AND회로(16)로부터 리세트 신호가 정보 처리 회로(8)로 송출되어, 정보 처리 회로(8)가 리세트된다. 이것에 의해, 실시예 3의 동작이 실시되어 일체의 통신 기능이 차단됨과 함께, 클럭 신호가 재공급되었을 때의 정보 처리 회로(8)의 폭주가 방지된다.
또, 결합의 검출은 실시예 2의 클럭 검출에 한정되는 것이 아니라, 본 실시예에서는 실시예 1의 전압 검출도 채용 가능하고, 마찬가지의 효과를 얻을 수 있다.
(실시예 5)
실시예 3에 따른 다른쪽의 클럭 검출 회로의 출력의 유예가 있고 나서 실시예 4에 따른 정보 처리 회로(8)의 리세트를 행하도록 한 실시예를 도 7에 도시한다. 실시예 5에 AND회로(16)가 가해지고, 동일 회로에 논리 회로(15)의 출력 신호가 입력된다. 그것에 의해, AND회로(16)는 메모리의 기입 동작이 종료될 때까지의 유예 기간을 거치고 나서 리세트 신호를 출력하고, 정보 처리 회로(8)를 리세트한다.
이상에 의해, 메모리 내용의 손상을 방지하는 수 있으며, 또한, 정보 처리 회로(8)의 폭주를 방지할 수 있는 신뢰성이 높은 IC 카드를 실현할 수 있다.
또, 결합의 검출은 실시예 2의 클럭 검출에 한정되는 것이 아니라, 본 실시예에서는 실시예 1의 전압 검출도 채용 가능하며, 마찬가지의 효과를 얻을 수 있다.
본 발명에 따르면, 한쪽의 결합에 의한 통신이 진행되는 중에 다른쪽의 결합을 일으키게 하는 전력 및 신호의 공급이 있는 경우에 어떤 결합에 의해서도 통신이 행해지지 않도록 통신을 차단하기 때문에, IC 내부가 함부로 개봉이나 개찬되는 것, 즉 탬퍼를 막는 것이 가능하게 되어, 내탬퍼성이 좋은 IC 카드를 제공할 수 있다.
본 발명에 따른 IC 카드는 캐시, 어드레스, 개인 정보, 식별 등의 광범위한정보를 취급할 수 있고, 더구나 상기한 바와 같이 이상 동작이 방지되기 때문에, 금융, 유통, 교통, 의료 보험 등의 넓은 분야에 적용 가능하다.

Claims (14)

  1. 외부의 장치와 통신을 행하기 위한 내부 회로를 집적화한 반도체 집적 회로와 안테나와 커넥터를 갖고, 외부 장치 사이에서의 전원의 공급 및 신호의 교환이 커넥터 경유에 의한 접촉 결합 및 안테나 경유에 의한 비접촉 결합 모두 가능한 IC (Integrated Circuit) 카드에 있어서,
    접촉 및 비접촉의 각각의 결합을 검출하는 수단과,
    한쪽의 결합에 의한 통신이 진행되는 중에 다른쪽의 결합을 일으키게 하는 전원 및 신호의 공급이 있는 경우에 어떤 결합에 의해서도 통신이 행해지지 않도록 통신을 차단하는 수단을 포함하는 것을 특징으로 하는 IC 카드.
  2. 제1항에 있어서,
    상기 결합을 검출하는 수단은 공급되는 전원의 전압을 검출하는 회로로 구성되는 것을 특징으로 하는 IC 카드.
  3. 제1항에 있어서,
    상기 결합을 검출하는 수단은 공급되는 클럭 신호를 검출하는 클럭 검출 회로로 구성되는 것을 특징으로 하는 IC 카드.
  4. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 통신을 차단하는 수단은 한쪽의 결합이 검출된 경우에 다른쪽의 결합을 위한 신호의 교환을 차단하는 회로로 구성되는 것을 특징으로 하는 IC 카드.
  5. 제4항에 있어서,
    상기 통신을 차단하는 수단은, 상기 내부 회로가 갖는 정보 처리 회로의 메모리가 기입 동작을 행하고 있을 때는 그 기입이 종료될 때까지 차단을 유예하는 수단을 포함하고 있는 것을 특징으로 하는 IC 카드.
  6. 제4항에 있어서,
    상기 통신을 차단하는 수단은 통신을 차단함과 동시에 상기 내부 회로가 갖는 정보 처리 회로를 리세트하는 수단을 포함하고 있는 것을 특징으로 하는 IC 카드.
  7. 제5항에 있어서,
    상기 통신을 차단하는 수단은 통신을 차단함과 동시에 상기 내부 회로가 갖는 정보 처리 회로를 리세트하는 수단을 더 포함하고 있는 것을 특징으로 하는 IC 카드.
  8. 외부의 장치와 통신을 행하기 위한 내부 회로를 집적화한 반도체 집적 회로와 안테나와 커넥터를 갖고, 외부 장치 사이에서의 전원의 공급 및 신호의 교환이커넥터 경유에 의한 접촉 결합 및 안테나 경유에 의한 비접촉 결합 모두 가능한 IC(Integrated Circuit) 카드에 있어서,
    접촉 결합을 일으키는 전원 및 신호 내의 어느 한쪽의 공급을 검출하는 제1 검출 회로와,
    비접촉 결합을 일으키는 전원 및 신호 내의 어느 한쪽의 공급을 검출하는 제2 검출 회로와,
    커넥터 경유로 교환하는 신호의 차단을 제2 검출 회로의 출력 신호에 의해 행하는 제1 게이트 회로와,
    안테나 경유로 교환하는 신호의 차단을 제1 검출 회로의 출력 신호에 의해 행하는 제2 게이트 회로를 포함하고, 상기 제1 및 제2 검출 회로는 각각 다른쪽의 검출 회로의 동작의 유무에 상관없이 동작하는 회로인 것을 특징으로 하는 IC 카드.
  9. 제8항에 있어서,
    상기 제1 및 제2 검출 회로는 각각 공급되는 전원의 전압을 검출하는 회로인 것을 특징으로 하는 IC 카드.
  10. 제8항에 있어서,
    상기 제1 및 제2 검출 회로는 각각 공급되는 클럭 신호를 검출하는 클럭 검출 회로인 것을 특징으로 하는 IC 카드.
  11. 제8항 내지 제10항 중 어느 한 항에 있어서,
    상기 제1 검출 회로와 상기 제2 게이트 회로 사이 및 상기 제2 검출 회로와 상기 제1 게이트 회로 사이에, 상기 내부 회로가 갖는 정보 처리 회로의 메모리가 기입 동작을 행하고 있을 때는, 그 기입이 종료될 때까지 상기 차단을 유예하는 논리 회로가 접속되어 있는 것을 특징으로 하는 IC 카드.
  12. 제8항 내지 제10항 중 어느 한 항에 있어서,
    상기 제1 및 제2 검출 회로의 각각의 출력 신호를 입력하여 상기 내부 회로가 갖는 정보 처리 회로를 리세트하는 회로를 더 포함하고 있는 것을 특징으로 하는 IC 카드.
  13. 제12항에 있어서,
    상기 논리 회로의 출력 신호를 입력하여 상기 내부 회로가 갖는 정보 처리 회로를 리세트하는 회로를 더 포함하고 있는 것을 특징으로 하는 IC 카드.
  14. 제8항 내지 제10항 중 어느 한 항에 있어서,
    상기 내부 회로가 갖는 정보 처리 회로의 메모리가 기입 동작을 행하고 있을 때, 그 기입이 종료될 때까지 상기 차단을 유예하는 논리 회로를 더 포함하고 있는 것을 특징으로 하는 IC 카드.
KR1020017016739A 1999-06-29 1999-06-29 듀얼 인터페이스 ic 카드 KR100619213B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP1999/003475 WO2001001340A1 (fr) 1999-06-29 1999-06-29 Carte a circuit integre composite

Publications (2)

Publication Number Publication Date
KR20020021144A true KR20020021144A (ko) 2002-03-18
KR100619213B1 KR100619213B1 (ko) 2006-09-01

Family

ID=14236094

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020017016739A KR100619213B1 (ko) 1999-06-29 1999-06-29 듀얼 인터페이스 ic 카드

Country Status (6)

Country Link
US (1) US6585166B1 (ko)
JP (1) JP3833939B2 (ko)
KR (1) KR100619213B1 (ko)
AU (1) AU4290899A (ko)
TW (1) TW455817B (ko)
WO (1) WO2001001340A1 (ko)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4558259B2 (ja) * 2002-05-23 2010-10-06 シャープ株式会社 コンビネーション型icカード
US6908037B2 (en) * 2002-09-26 2005-06-21 Samsung Electronics, Co., Ltd. Circuit for generating clock signal and decoding data signal for use in contactless integrated circuit card
JP4412947B2 (ja) * 2003-09-08 2010-02-10 株式会社ルネサステクノロジ メモリカード
FR2864292B1 (fr) * 2003-12-17 2006-03-31 Gemplus Card Int Maintien en fonction pleinement simultanee d'un objet a interface duale
FR2864296B1 (fr) * 2003-12-17 2006-04-28 Gemplus Card Int Immunite aux variations de ressources limitees, fournies a un objet a interface duale
JP2005339466A (ja) * 2004-05-31 2005-12-08 Sharp Corp 非接触icカード
JP4337645B2 (ja) * 2004-06-17 2009-09-30 セイコーエプソン株式会社 Icタグモジュール、電子機器、情報通信システムおよびicタグモジュールの通信制御方法
KR100579053B1 (ko) * 2004-08-26 2006-05-12 삼성전자주식회사 스마트 카드와 메모리 카드간의 멀티 인터페이스 방법 및멀티 인터페이스 카드
KR100689016B1 (ko) * 2004-09-15 2007-03-02 주식회사 와이비엘 아이씨 카드
KR100692663B1 (ko) * 2006-02-17 2007-03-13 주식회사 케이티프리텔 Ic 카드를 탑재한 단말 및 단말의 초기화 방법
WO2007094624A1 (en) * 2006-02-17 2007-08-23 Ktfreetel Co., Ltd. Ic card, terminal with ic card and initializing method thereof
US7965180B2 (en) 2006-09-28 2011-06-21 Semiconductor Energy Laboratory Co., Ltd. Wireless sensor device
JP2008135003A (ja) * 2006-10-31 2008-06-12 Yoshikawa Rf System Kk データキャリア及びデータキャリアシステム
DE102007051201A1 (de) * 2007-10-25 2009-04-30 Giesecke & Devrient Gmbh Koordinierte Dual-Interface-Kommunikation
CN100573568C (zh) * 2007-10-30 2009-12-23 国民技术股份有限公司 用于移动设备的射频ic卡装置
US8929805B2 (en) * 2007-10-30 2015-01-06 Nationz Technologies Inc. System, method, and device for radio frequency communication
US8347111B2 (en) * 2009-01-06 2013-01-01 Hewlett-Packard Development Company, L.P. Data processing apparatus
CN101807320A (zh) * 2010-04-12 2010-08-18 中兴通讯股份有限公司 一种针对非接触式智能卡的终端及其处理异常的方法
JP5970804B2 (ja) * 2011-12-15 2016-08-17 大日本印刷株式会社 プラグ装置、プラグ装置組み込み機器
US9542639B1 (en) * 2015-06-29 2017-01-10 Em Microelectronic-Marin Sa RFID transponder with rectifier and voltage limiter

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0309201B1 (en) * 1987-09-22 1993-05-26 Hitachi Maxell Ltd. Method and system of communication for a non-contact ic card
JPH0423092A (ja) * 1990-05-17 1992-01-27 Mitsubishi Electric Corp Icカード
EP0460885B1 (en) * 1990-06-05 1997-04-16 Hitachi Maxell Ltd. Non-contact IC recording medium
US5418353A (en) * 1991-07-23 1995-05-23 Hitachi Maxell, Ltd. Non-contact, electromagnetically coupled transmission and receiving system for IC cards
JP3034374B2 (ja) 1992-02-26 2000-04-17 沖電気工業株式会社 携帯型icカード端末装置
JP2866016B2 (ja) * 1994-12-22 1999-03-08 三菱電機株式会社 Icカードのリード・ライト装置の変調器、その復調器
ATE391964T1 (de) 1995-06-02 2008-04-15 Nxp Bv Chipkarte
JP3360002B2 (ja) * 1996-03-14 2002-12-24 沖電気工業株式会社 接触式・非接触式兼用icカード及び接触式・非接触式兼用icカードリーダライタ
SG54559A1 (en) * 1996-09-13 1998-11-16 Hitachi Ltd Power transmission system ic card and information communication system using ic card
JPH10124626A (ja) 1996-10-16 1998-05-15 Toppan Printing Co Ltd 情報記録媒体及び情報記録媒体用icモジュール
IL119943A (en) * 1996-12-31 2000-11-21 On Track Innovations Ltd Contact/contactless data transaction card
JP3528899B2 (ja) 1997-05-22 2004-05-24 日本電信電話株式会社 ハイブリッド型icカード
JP3418322B2 (ja) * 1997-08-28 2003-06-23 日本電信電話株式会社 使用状態表示機能付きicカードおよびicカードシステム
IL122841A0 (en) * 1997-12-31 1998-08-16 On Track Innovations Ltd Smart card for effecting data transfer using multiple protocols

Also Published As

Publication number Publication date
WO2001001340A9 (fr) 2002-01-24
WO2001001340A1 (fr) 2001-01-04
AU4290899A (en) 2001-01-31
JP3833939B2 (ja) 2006-10-18
KR100619213B1 (ko) 2006-09-01
TW455817B (en) 2001-09-21
US6585166B1 (en) 2003-07-01

Similar Documents

Publication Publication Date Title
KR100619213B1 (ko) 듀얼 인터페이스 ic 카드
CN101714221B (zh) 电子设备和管理电子设备的通信的方法
US7757958B2 (en) Card-shaped memory device incorporating IC card function, adapter for the same and host device
KR101210000B1 (ko) 마이크로프로세서 카드
US7997480B2 (en) Data communication system, device for executing IC card function, control method for the device, and information processing terminal
JPH10505932A (ja) チップ・カード
US10032105B2 (en) IC card, portable terminal, and portable electronic apparatus
EP1079328A2 (en) Data processing device and method of controlling operation of data processing device
KR100675415B1 (ko) Ic 칩에 접속되는 휴대 단말 장치
JP2001155121A (ja) 非接触icカード読み取り書き込み装置
US20080048042A1 (en) Immunity to Variations in Limited Resources, Provided to an Object with a Dual Interface
JP2009134493A (ja) 非接触式icカード
KR20070058366A (ko) 비접촉 식별장치
JP3838901B2 (ja) 接触・非接触複合icカード
JP4418219B2 (ja) 非接触icタグ
JPH10154216A (ja) 非接触icカード
JP2005208959A (ja) 損失電流遮断回路および携帯端末
KR100458652B1 (ko) 칩-카드
JP2009296061A (ja) 情報処理装置、通信方法、およびプログラム
JP2004145451A (ja) Icモジュール
JP2007133734A (ja) 半導体集積回路および非接触型情報媒体

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120802

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130801

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee