KR20020016718A - 계위 단위 스위치 - Google Patents
계위 단위 스위치 Download PDFInfo
- Publication number
- KR20020016718A KR20020016718A KR1020000049909A KR20000049909A KR20020016718A KR 20020016718 A KR20020016718 A KR 20020016718A KR 1020000049909 A KR1020000049909 A KR 1020000049909A KR 20000049909 A KR20000049909 A KR 20000049909A KR 20020016718 A KR20020016718 A KR 20020016718A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- read address
- switch
- address
- memory
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q3/00—Selecting arrangements
- H04Q3/42—Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
- H04Q3/54—Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Time-Division Multiplex Systems (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
본 발명은 TU 스위치에 관한 것으로, 특히 AUG 신호를 입력받아 TU11∼TU12, TUG2∼TUG3 또는 TU3 단위의 스위칭을 하여 출력하는 동기식 전송장치의 디지털 교환시스템에 적용하여 TU 단위 스위칭이 가능하도록 한 TU(Tributary Unit) 스위치에 관한 것이다.
본 발명 TU 스위치의 실시예는, 입력되는 데이터를 저장하는 데이터 메모리부와, 외부입력의 타입에 따라 라이트(write) 어드레스를 생성하고 먹스(MUX)를 통하여 상기 생성된 어드레스를 선택적으로 메모리에 전달하는 라이트 어드레스 생성부와, 스위칭 정보가 저장되어 있는 스위칭 정보 메모리부와, 상기 스위칭 정보 메모리의 리드(read) 어드레스를 생성하여 발생되는 데이터를 입력받아 데이터 메모리의 리드 어드레스를 생성하는 리드 어드레스 생성부와, 상기 리드 어드레스 생성부로부터 받은 모든 어드레스를 각각의 데이터 메모리에 입력되도록 데이터 메모리 리드 어드레스를 시분할하여 출력하는 리드 어드레스 먹스부와, 상기 스위칭 정보 메모리부로 부터 출력된 데이터에 따라 상기 데이터 메모리부의 출력 데이터를 선택하여 출력하는 데이터 선택부를 포함하여 구성됨이 바람직하다.
Description
본 발명은 TU 스위치에 관한 것으로, 특히 AUG 신호를 입력받아 TU11∼TU12, TUG2∼TUG3 또는 TU3 단위의 스위칭을 하여 출력하는 동기식 전송장치의 디지털 교환시스템에 적용하여 TU 단위 스위칭이 가능하도록 한 TU(Tributary Unit:계위 단위) 스위치에 관한 것이다.
도 1 은 종래의 STS(Synchronous Transport Signal)-1 스위치의 구성도로서, 이에 도시된 바와 같이 입력되는 STS-1 데이터를 저장하는 데이터 메모리부(10)와, 프레임 펄스를 4진 카운트하여 데이터 선택신호 및 캐리아웃신호를 발생하는 4진 카운터(11)와, 상기 4진 카운터(11)에서 발생된 캐리아웃신호에 의해 구동하여 상기 프레임 펄스를 90진 카운트하는 90진 카운터(12)와, 상기 90진 카운터(12)에서 발생된 신호에 따라 스위치 정보 판독 어드레스 및 데이터 선택 어드레스를 생성하는 어드레스 생성부(13)와, 스위치 정보가 저장된 스위치 정보 메모리부(14)와, 상기 4진 카운터(11)에서 출력된 신호에 따라 제어되고 상기 어드레스 생성부(13)에서 생성된 데이터 선택 어드레스에 따라 데이터 선택신호를 발생하는 데이터 선택신호 발생부(15)와, 상기 데이터 선택신호 발생부(15)에서 출력된 신호에 따라 상기 데이터 메모리부(10)의 출력 데이터를 선택하여 출력하는 데이터 선택부(16)로 구성된 것으로, 이의 작용을 설명하면 다음과 같다.
4진 카운터(11)는 (51.840Mbps/8)×4 = 25.92Mbps 의 동작주파수로 동작하여 데이터 제어신호를 발생하여 데이터 선택신호 발생부(15)에 입력시키고 캐리아웃신호를 발생하여 90진 카운터(12)에 입력시킨다.
이에 따라 90진 카운터(12)는 입력되는 프레임 펄스를 카운트하여 라이트(write) 어드레스를 발생하고, 그 발생된 라이트 어드레스를 데이터 메모리부(10)에 입력시켜 입력되는 STS-1 데이터를 라이트할 수 있다.
상기 스위칭은 스위치 정보 메모리부(14)에서 스위치 정보를 판독하면서 시작되며, 이 스위치 정보는 9 비트를 한 단위로 하여 32 단위씩 기억된다.
상기 스위치 정보 메모리부(14)로부터 읽어낸 스위칭 정보는 데이터 선택신호 발생부(15)에 입력되고, 상기 4진 카운터(11)에서 출력된 제어신호에 따라 입력되는 N개의 데이터 중 3개의 데이터를 선택한 후 VT(Virtual Tributary) 그룹과 VT 채널은 어드레스 생성부(13)에 입력되어 데이터 메모리부(10)에 대한 리드(read) 어드레스로 변환되며, STS-1 채널정보는 데이터 선택부(16)내의 4:1 선택기의 제어신호로 입력되어 VT 신호 단위가 스위칭된 최종 STS-1 데이터를 출력한다.
상기 데이터 메모리부의 메모리는 1write_3read 메모리를 사용하는데, 이는 스위칭 채널수가 적은 경우(12×12 STS-1 스위치) 효율적으로 사용할 수 있으나 이러한 방법은 용량이 늘어나면 리드 어드레스의 수가 많아지므로 이로 인한 메모리 제작은 가능하나 게이트 수 증가와 시간 영역(timing margin)이 확보되지 못하는 문제점이 있다.
따라서, 본 발명은 종래의 문제점을 해결하고자 창안된 것으로서, AUG 신호를 입력받아 TU 단위의 스위칭을 하여 출력하는 동기식 전송장치의 디지털 교환시스템에 적용하도록 하는데 그 목적이 있다.
도 1 은 종래의 STS-1 스위치의 구성도.
도 2 는 본 발명 TU 스위치의 구성도.
도 3 은 본 발명에 적용되는 리드 어드레스 먹스부의 타이밍도.
도 4 는 본 발명에 적용되는 데이터 선택부의 타이밍도.
<도면의 주요 부분에 대한 부호의 설명>
10 : 데이터 메모리부 11 : 4진 카운터
12 : 90진 카운터 13 : 어드레스 생성부
14 : 스위치 정보 메모리부
15 : 데이터 선택신호 발생부
16 : 데이터 선택부 100 : 데이터 메모리부
101 : 라이트(write) 어드레스 생성부
101A : 어드레스 생성부 101B : 다중화(MUX)부
102 : 리드 어드레스 다중화부 103 : 리드(read) 어드레스 생성부
104 : 데이터 선택부 104A : 데이터 선택신호 발생부
104B : 역다중화(De-MUX)부 105 : 스위칭 정보 메모리부
이하, 첨부도면을 참조하여 본 발명에 따른 바람직한 실시 예에 대하여 상세히 설명한다.
본 발명 TU 스위치의 실시예는,
입력되는 데이터를 저장하는 데이터 메모리부(100)와,
외부입력의 타입에 따라 라이트(write) 어드레스를 생성하고 다중화(MUX)를 통하여 상기 생성된 어드레스를 선택적으로 메모리에 전달하는 라이트 어드레스 생성부(101)와,
스위칭 정보가 저장되어 있는 스위칭 정보 메모리부(105)와,
상기 스위칭 정보 메모리의 리드(read) 어드레스를 생성하여 발생되는 데이터를 입력받아 데이터 메모리의 리드 어드레스를 생성하는 리드 어드레스 생성부(103)와,
상기 리드 어드레스 생성부(103)로부터 받은 모든 어드레스를 각각의 데이터 메모리에 입력되도록 데이터 메모리 리드 어드레스를 시분할하여 출력하는 리드 어드레스 다중화부(102)와,
상기 스위칭 정보 메모리(105)부로 부터 출력된 데이터에 따라 상기 데이터 메모리부의 출력 데이터를 선택하여 출력하는 데이터 선택부(104)를 포함하여 구성함이 바람직하다.
상기 리드 어드레스 다중화부(102)는 N개의 입력을 시분할 하여 N/8 개로 줄여 출력함이 바람직하다.
상기 데이터 선택부(104)는 51.84Mbps로 동작하는 데이터 메모리부의 출력 N개를 받아 6.48Mbps로 동작하는 8개의 데이터로 변환하여 출력함이 바람직하다.
상기 TU 스위치는 TU 단위로 스위칭함이 바람직하다.
상기 TU 스위치를 AU 스위치로 대체하여 적용할 수 있다.
도 2 는 본 발명 TU 스위치의 구성도이고, 도 3 은 본 발명에 적용되는 리드 어드레스 다중화부의 타이밍도이며, 도 4 는 본 발명에 적용되는 데이터 선택부의 타이밍도로서, 이를 참조하여 설명하면 다음과 같다.
라이트(write) 어드레스 생성부(101)는 입력신호가 AU-3 또는 AU-4로 구성되어 각 타입에 따라 데이터 메모리부(100)에 입력되는 라이트 어드레스가 다르게 생성되며, 어드레스 생성부(101A)는 90진 카운터를 이용하여 AU-3 일 경우와 AU-4 일 경우 각각 다르게 어드레스를 생성한다.
라이트 어드레스 생성부(101)의 B는 한개의 AUG 당 2:1 먹스(MUltipleXer:MUX)를 두어 AU-3 인지 AU-4 인지를 판단하여 각 타입에 맞는 라이트 어드레스를 선택하여 데이터 메모리에 전달하고, 리드 어드레스 생성부(103)는 각각의 출력 채널의 정보를 가지고 스위칭 정보 메모리부(105)의 리드 어드레스를 생성하며, 상기 스위칭 정보 메모리부(105)로부터 받은 스위칭 정보를 받아 데이터 메모리부(100)의 리드 어드레스를 생성한다. 이때 동작주파수는 51.84Mbps/8 = 6.48Mbps 이다.
리드 어드레스 다중화부(102)는 동작주파수 6.48Mbps로 동작하여 생성된 데이터 메모리의 리드 어드레스를 51.84Mbps의 동작주파수로 동작하는 8진 카운터를 이용하여 N개의 리드 어드레스를 시분할하여 N/8개의 리드 어드레스로 N개의 어드레스를 처리한다.(도 3 참조)
데이터 선택부(104)는 스위칭 정보 메모리부로부터 스위칭 정보를 입력받아 데이터 메모리부(100)로부터 입력받은 데이터를 선택하여 최종 데이터를 출력하고, 데이터 선택신호 발생부(104A)는 리드 어드레스 다중화부(102)와 같은 동작으로 N개의 스위칭 정보를 시분할하여 N/8개의 신호로 출력하며, 다중화부(De-MUX)(104B)는 각각의 데이터 메모리로부터 데이터를 입력받아 데이터 선택신호 발생부(104A)에서 출력된 신호를 선택신호로 사용하여 최종 출력데이터를 출력한다.(도 4 참조)
또한 TSI의 개념을 이용하여 TU 단위의 스위치 뿐만 아니라, AU 단위의 스위치에서도 적용할 수 있다.
이상에서 설명한 바와 같이 본 발명에 의하면, 라이트 어드레스 생성부에서 먹스를 이용하여 게이트 수를 감소시키고, 6.48Mbps의 동작주파수로 생성된 어드레스를 바로 사용하지 않고 51.84Mbps를 동작주파수로 하여 어드레스를 분배한 후 출력하는 리드 어드레스 먹스부를 도입함으로써 데이터 메모리의 크기, 게이트 수, 억세스 시간을 감소시키고 제작을 용이하게 하며 전력소모를 감소시키게 된다.
Claims (5)
- 입력되는 데이터를 저장하는 데이터 메모리부와,외부입력의 타입에 따라 라이트(write) 어드레스를 생성하고 다중화(MUX)를 통하여 상기 생성된 어드레스를 선택적으로 메모리에 전달하는 라이트 어드레스 생성부와,스위칭 정보가 저장되어 있는 스위칭 정보 메모리부와,상기 스위칭 정보 메모리의 리드(read) 어드레스를 생성하여 발생되는 데이터를 입력받아 데이터 메모리의 리드 어드레스를 생성하는 리드 어드레스 생성부와,상기 리드 어드레스 생성부로부터 받은 모든 어드레스를 각각의 데이터 메모리에 입력되도록 데이터 메모리 리드 어드레스를 시분할하여 출력하는 리드 어드레스 다중화부와,상기 스위칭 정보 메모리부로 부터 출력된 데이터에 따라 상기 데이터 메모리부의 출력 데이터를 선택하여 출력하는 데이터 선택부를 포함하여 구성된 것을 특징으로 하는 TU 스위치.
- 제 1 항에 있어서, 상기 리드 어드레스 다중화부는 N개의 입력을 시분할 하여 N/8 개로 줄여 출력함을 특징으로 하는 TU 스위치.
- 제 1 항에 있어서, 상기 데이터 선택부는 51.84Mbps로 동작하는 데이터 메모리부의 출력 N개를 받아 6.48Mbps로 동작하는 8개의 데이터로 변환하여 출력함을 특징으로 하는 TU 스위치.
- 제 1 항, 제 2 항 또는 제 3 항에 있어서, 상기 TU 스위치는 TU 단위로 스위칭함을 특징으로 하는 TU 스위치.
- 제 4 항에 있어서, 상기 TU 스위치를 AU 스위치로 대체하여 적용할 수 있음을 특징으로 하는 TU 스위치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0049909A KR100366790B1 (ko) | 2000-08-26 | 2000-08-26 | 동기식 전송장치의 계위단위 스위치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0049909A KR100366790B1 (ko) | 2000-08-26 | 2000-08-26 | 동기식 전송장치의 계위단위 스위치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020016718A true KR20020016718A (ko) | 2002-03-06 |
KR100366790B1 KR100366790B1 (ko) | 2003-01-09 |
Family
ID=19685443
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2000-0049909A KR100366790B1 (ko) | 2000-08-26 | 2000-08-26 | 동기식 전송장치의 계위단위 스위치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100366790B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100443006B1 (ko) * | 2001-07-10 | 2004-08-04 | 엘지전자 주식회사 | 전송시스템의 츄리뷰터리 장치 |
US10270589B2 (en) | 2007-03-28 | 2019-04-23 | Intel Corporation | Flexible architecture and instruction for advanced encryption standard (AES) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR950001177B1 (ko) * | 1992-12-29 | 1995-02-11 | 한국전기통신공사 | 티유(tu) 단위 스위칭을 위한 티디엠(tdm) 버스형 시분할 스위치 |
KR950003393B1 (ko) * | 1992-12-29 | 1995-04-12 | 재단법인 한국전자통신연구소 | 티유(tu) 단위 스위칭을 위한 티디엠(tdm) 버스형 시분할 스위치 |
KR0161759B1 (ko) * | 1995-12-23 | 1998-12-01 | 양승택 | 종속 유니트(tu) 신호의 교차연결장치 |
KR100228378B1 (ko) * | 1996-11-20 | 1999-11-01 | 이계철 | 티유12 및 티유11이 혼재된 종속신호를 스위칭하는 전/후단 겸용 시간 스위칭 장치 |
KR100284001B1 (ko) * | 1998-11-30 | 2001-03-02 | 김진찬 | 광가입자 전송장치에서의 계위단위신호 및 관리단위신호에 대한 타임 슬롯 스위칭 장치 |
KR100468573B1 (ko) * | 2000-10-30 | 2005-01-31 | 엘지전자 주식회사 | 동기식 디지털 계위 시스템의 관리단위 신호간변환방법 |
-
2000
- 2000-08-26 KR KR10-2000-0049909A patent/KR100366790B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100443006B1 (ko) * | 2001-07-10 | 2004-08-04 | 엘지전자 주식회사 | 전송시스템의 츄리뷰터리 장치 |
US10270589B2 (en) | 2007-03-28 | 2019-04-23 | Intel Corporation | Flexible architecture and instruction for advanced encryption standard (AES) |
Also Published As
Publication number | Publication date |
---|---|
KR100366790B1 (ko) | 2003-01-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FI73111B (fi) | Kopplingsanordning foer utjaemnande av fasskillnader mellan linjetakten pao en till en pcm-telefoncentral anslutande pcm-tidsmultiplexledning och centraltakten hos denna telefoncentral. | |
US4564936A (en) | Time division switching network | |
US3983330A (en) | TDM switching network for coded messages | |
KR910009004A (ko) | 집적된 서비스 디지탈 네트워크(isdn)의 스피드적용 처리 및 스피드 적용을 위한 모노리드식 집적장치 | |
KR100366790B1 (ko) | 동기식 전송장치의 계위단위 스위치 | |
KR950023188A (ko) | 12 × 12 에스티에스(sts)-1 스위치 | |
SE9201945D0 (sv) | Distribuerad kretsvaeljare | |
US7139293B1 (en) | Method and apparatus for changing the data rate of a data signal | |
JP3009745B2 (ja) | 信号情報のチャンネル同期交換の方法 | |
US6208641B1 (en) | Switch with one-bit resolution | |
KR100190290B1 (ko) | 동기식 초고속 전송 장치의 타임 스위칭 시스템및 그 제어 방법 | |
JPS6188626A (ja) | 時分割多重信号生成回路 | |
JP2000196462A (ja) | パラレル/シリアル変換回路及びこれを有する同期多重伝送装置 | |
KR0138596B1 (ko) | 소용량 전전자 교환기의 중계선 정합장치 | |
KR100252835B1 (ko) | 시분할 신호의 다중화/역다중화 및 속도 변환 장치 | |
KR100439216B1 (ko) | 동기식 전송시스템의 채널 스위치의 읽기/쓰기 어드레스생성장치 및 그 방법 | |
KR0141291B1 (ko) | 소용량 전전자 교환기의 가입자 집선장치 | |
KR100228381B1 (ko) | 티유12 및 티유11 신호가 혼재된 종속신호를 스위칭하는 공간 스위칭 장치 | |
KR0164109B1 (ko) | 동기식 전송시스템에서 시험 액세스를 위한 3 x 6N 교차 스위칭 장치 | |
KR100246999B1 (ko) | Ds-1e급 신호의 다중화를 위한 프레임 발생장치 | |
KR100330868B1 (ko) | 교환 시스템에서 하이웨이 다중화 및 역다중화 장치 | |
KR0143156B1 (ko) | 전전자 교환기의 타임 스위치 | |
KR970024666A (ko) | 피씨엠 데이타 지연회로 | |
JPS6125398A (ja) | ル−プ状デイジタル通信路の分岐插入装置 | |
JP2002368710A (ja) | 多重化伝送装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20111110 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |