KR0164109B1 - 동기식 전송시스템에서 시험 액세스를 위한 3 x 6N 교차 스위칭 장치 - Google Patents

동기식 전송시스템에서 시험 액세스를 위한 3 x 6N 교차 스위칭 장치 Download PDF

Info

Publication number
KR0164109B1
KR0164109B1 KR1019950055881A KR19950055881A KR0164109B1 KR 0164109 B1 KR0164109 B1 KR 0164109B1 KR 1019950055881 A KR1019950055881 A KR 1019950055881A KR 19950055881 A KR19950055881 A KR 19950055881A KR 0164109 B1 KR0164109 B1 KR 0164109B1
Authority
KR
South Korea
Prior art keywords
switching
data
multiplexing
output
retiming
Prior art date
Application number
KR1019950055881A
Other languages
English (en)
Other versions
KR970056147A (ko
Inventor
도한철
이종현
김시원
Original Assignee
양승택
한국전자통신연구원
이준
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원, 이준, 한국전기통신공사 filed Critical 양승택
Priority to KR1019950055881A priority Critical patent/KR0164109B1/ko
Publication of KR970056147A publication Critical patent/KR970056147A/ko
Application granted granted Critical
Publication of KR0164109B1 publication Critical patent/KR0164109B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

본 발명은 동기식 전송시스템에서 시험 엑세스를 위한 3x6N 교차 스위칭 장치에 관한 것으로서, CPU로 부터 데이타와 어드레스, 제어 신호를 입력받아 스위칭시에 필요한 메트릭스 데이타를 저장하여 출력하는 구성 레지스터 수단(1); 저속단의 연속된 저속 데이타를 입력받아 상기 구성 레지스터 수단(1)의 출력 데이타에 의해 선택하여 출력하므로서 스위칭 기능을 수행하는 다수의 스위칭 수단(2 내지 5); 및 상기 다수의 스위칭 수단(2 내지 5)의 출력을 고속 클럭 신호에 의해 다중화하여 고속단에 출력하는 적어도 하나 이상의 다중화 수단(6,7)을 구비하여 저속부 데이타를 고속부 데이타로 다중시 기본 단위인 3 : 1 다중화 단계에서 모든 시간 스위칭을 실행하게 되므로 고속 데이타 단계의 스위칭시 가져올 수 있는 전송 오류를 방지할 수 있고, CPU 인터페이스에 의해 시간 스위치 맵핑 레지스터를 제어할 수 있으므로 간편하게 스위칭 조작이 가능하고, 3 : 1 기본 다중화 단계에서 3x6 단위의 스위칭을 할 수 있고, 이것이 기본 모듈이 되어 모듈 단위의 스위칭을 운용할 수 있는 효과가 있다.

Description

동기식 전송시스템에서 시험 엑세스를 위한 3 x 6N 교차 스위칭 장치
제1도는 본 발명의 일실시예에 따른 3x6N 교차 스위칭 장치의 블록 구성도.
제2도는 본 발명의 일실시예에 따른 3x6 스위치 모듈의 구성도.
제3도는 본 발명의 일실시예에 따른 구성 레지스터 모듈의 맵핑 데이타 구성도.
제4도는 본 발명의 일실시예에 따른 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
1 : 구성 레지스터 모듈 2, 5 : 3 x 6 스위치 모듈
6, 7 : 2:1 다중화기
본 발명은 동기식 전송시스템에서 시험 엑세스를 위한 3 x 6N 교차 스위칭 장치에 관한 것으로서, 특히 연속해서 들어오는 3개의 저속 신호 데이타를 최소 6개의 고속 데이타로 변환시, 변환되는 채널에 대해 3개의 저속 데이타가 임의로 맵핑될 수 있도록 스위칭 및 다중화시키는 교차 스위칭 장치에 관한 것이다.
일반적으로 동기식 전송 시스템에서 DS3급 시험 액세스를 위해 저속부 신호를 고속부 신호로 다중하면서 최대 24개의 임의의 AU3(Administration Unit 3) 신호를 선택해서 시험 신호를 보낼 수 있도록 신호교차 스위치가 가능하도록 하는 시스템이나, 동기식 전송 시스템에서 소량의 데이타를 대량의 데이타로 다중화하여 방송 형태로 보내고자 하는 시스템에서 저속 데이타를 고속 데이타로 다중화하는 방법은 일반적인 전송 방식으로 알려져 이고, NxN의 스위칭 방식 또한 많이 사용되고 있다.
그러나, 이러한 종래의 기술들은 다중화와 교차 스위치를 겸해서 구성하는 경우 스위칭 조작이 어렵고, 신뢰성이 보장되지 않고, N x N과 같이 일반적이 교차 스위치 방식으로는 3 x 6 또는 3 x 12, 3 x 24와 같은 교차 스위칭 장치로 변환하는 것이 어려운 문제점이 있었다.
상기와 같은 종래 기술의 문제점을 해결하기 위하여 안출된 본 발명은 저속부 데이타를 고속부 데이타로 다중시 기본단위인 3 : 1 다중화 단계에서 모든 시간 스위칭을 실행하게 되므로 고속 데이타 단계의 스위칭시 가져올수 있는 전송 오류를 방지할 수 있고, CPU 인터페이스에 의해 시간 스위치 맵핑 레지스터를 제어할 수 있으므로 간편하게 스위칭 조작이 가능하고, 3 : 1 기본 다중화 단계에서 3x6 단위의 스위칭을 할 수 있고, 이것이 기본 모듈이 되어 모듈 단위의 스위칭을 운용할 수 있는 동기식 전송시스템에서 DS3급 시험 액세스를 위한 교차 스위칭 장치를 제공하는 데 그 목적이 있다.
상기의 목적을 달성하기 위한 본 발명은 CPU로부터 데이타와 어드레스, 제어 신호를 입력받아 스위칭시에 필요한 메트릭스 데이타를 저장하여 출력하는 구성 레이지터 수단; 저속단의 연속된 저속 데이타를 입력받아 상기 구성 레이스터 수단의 출력 데이타에 의해 선택하여 출력하므로써 스위칭 기능을 수행하는 다수의 스위칭 수단; 및 상기 다수의 스위칭 수단의 출력을 고속 클럭 신호에 의해 다중화하여 고속단에 출력하는 적어도 하나 이상의 다중화수단을 구비한 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 일실시예를 상세히 설명한다.
제1도는 본 발명의 일실시예에 따른 동기식 전송시스템에서 시험 엑세스를 위한 3 x 6N 교차 스위칭 장치의 개략적인 블록 구성도로서, 도면에서 1은 구성 레지스터 모듈, 2 내지 5는 3 x 6 스위치 모듈, 6,7은 2 : 1 다중기를 각각 나타낸다.
본 발명은 실질적인 스위칭과 다중이 이루어지는 다수의 3x6 스위치 모듈(2 내지 5)과 3x6 이상의 스위칭시 상기 3x6 스위치 모듈을 2개씩 묶어 2 : 1 다중을 통해 N배의 스위칭 및 다중이 이루어 지도록 하는 2 : 1 다중화기(6,7)와 스위칭시에 필요한 메트릭스 구성을 CPU로부터 입력받아 저장하는 구성 레지스터 모듈(1)로 구성되고, 저속부 연속된 3개 데이타의 클럭율을 N이라 할 경우 역다중을 위한 N/3클럭, 2N클럭, 4N클럭등을 입력받는다.
상기와 같이 구성된 본 발명의 동작을 살펴보면, 구성 레지스터 모듈(1)은 CPU로부터 데이타와 어드레스, 그리고 제어 신호를 입력 받아 구성에 필요한 매트릭스를 저장하여 출력한다. 다수의 3 x 6 스위치 모듈(2 내지 6)은 저속단의 3개의 데이타를 입력받아 상기 구성 레지스터 모듈(1)의 출력 데이타에 의해 한 개의 데이타를 선택하여 제1, 제2 2 : 1 다중화기(6,7)에 출력한다. 상기 제1, 제2 2 : 1 다중화기(6,7)는 상기 다수의 3 x 6 스위치 모듈(2 내지 6)의 2개의 스위치 모듈로 부터 출력을 입력받아 6N 클럭 인에이블 신호에 의해 선택하여 고속단에 6N 데이타(연속되는 12개 데이타)로 출력한다.
도면에서와 같이 모든 기본 시간 스위치는 3 x 6 스위치 모듈에서 이루어지고 3 x 6 이상의 시간 스위치(예,3x12, 3x24) 등은 이 3x6 스위치 모듈을 2 : 1 또는 3 : 1등의 다중화기로 묶어 다중화하여 구현 할 수 있다. 이는 모듈 사용에 의한 확장성 효과를 가져 오고, 비교적 저속단에서 구성 레지스터 모듈(1)에 의한 스위칭이 모두 완료되고 고속단은 다중화만 하는 기법을 사용하여 데이타 전송의 신뢰성을 보장할 수 있게 된다.
제2도는 본 발명의 일실시에에 따른 기본 모듈인 3 x 6 스위치 모듈을 나타낸다.
3 x 6 스위치 모듈은 연속되는 저속 데이타를 입력받아 역다중화하여 출력하는 역다중화기(10), 상기 역다중화기(10)의 출력을 클럭 신호에 의해 리타이밍하여 출력하는 제1 리타이밍부(11), 클럭 신호에 의해 구동되어 카운트하여 선택 신호를 출력하는 카운터(12), 구성 레지스터 모듈(1)의 출력 데이타를 입력받아 상기 카운터(12)의 선택 신호에 의해 다중화하여 선택 신호를 출력하는 6 : 1 제1, 제2 다중화기(13,14), 상기 제1 리타이밍부(11)의 출력을 상기 6 : 1 제1, 제2 다중화기(13,14)의 선택신호에 의해 선택하여 다중화하여 출력하는 3 : 1 다중화기(15), 및 상기 3 : 1 다중화기(15)의 출력을 클럭 신호에 의해 리타이밍하여 출력하는 제2 리타이밍부(16)로 구성된다.
상기와 같이 구성된 3 x 6 스위치 모듈의 동작을 제4도를 참조하여 살펴보면, 1 : 3 역다중화기(10)는 제 4도의 클럭 신호와 같이 N클럭의 기본 클럭율을 갖는 3개의 연속된 데이타인 In_data를 입력받아 3개의 연속된 데이타를 역다중화하여 제1 리타이밍부(11)에 출력한다. 상기 제1 리타이밍부(11)는 제4도의 1/3 클럭 신호인 1/3_CLO 신호로 리타이밍하여 제4도의 3개의 병렬 데이타 형태로 분산시켜 IN1_dat, IN2_dat, IN3_dat를 3 : 1 제2 다중화기(15)에 출력한다.
3진 카운터(12)는 2배의 클럭 신호인 제4도의 2 x CLOCK 신호에 동기되어 3진 카운터로 동작하여 3_count 값을 제1 다중화기인 2개의 6 : 1 다중화기(13,14)에 선택 신호를 출력한다. 상기 2개의 6 : 1 다중화기(13,14)는 구성 레지스터 모듈(1)의 설정값인 6비트 데이타를 입력받아 상기 3진 카운터(12)의 선택 신호에 의해 다중화되어 3 : 1 제2 다중화기(15)의 입력된 데이타를 선택하기 위한 선택 신호를 출력한다. 즉, 2개의 6 : 1 다중화기(13,14)는 구성 레지스터 모듈(1)의 매핑값 A_Dn(n=0∼5), B_Dn(n=0∼5)을 선택 신호에 의해 다중화하여 3 : 1 제2 다중화기(15)에 선택 신호를 출력하여 3개의 병렬 데이타중 하나를 선택하여 출력하게 한다. 이때의 선택신호 값 A_Dn(n=0∼5), B_Dn(n=0∼5)는 2N 클럭 단위로 6 : 1 다중화기(13,14)를 통해 출력되므로 실제 3 : 1 제2 다중화기(15)의 출력은 2N클럭 단위의 6개 연속된 데이타가 된다. 또한 구성 레지스터 모듈(1)에서 설정한 값대로 3개의 데이타에 대한 6개 출력으로의 시간 스위치 변경이 발생된다. 상기 3 : 1 제2 다중화기(15)의 출력은 제2 리타이밍부(16)에 의해 2배 클럭에 의해 리타이밍되어 스위치된 6개의 데이타를 출력한다.
상기 3 x 6 스위치 모듈을 이용하여 3 x 12 스위치 모듈 구성시에는 이 기본 모듈 2개를 접속하여 그 출력을 2 : 1 다중화기를 통해 다중화하여 출력하면 되고, 3 x 24 스위치 모듈 구성시에는 이 기본 모듈을 4개 접속하면 된다.
제3도는 본 발명의 일실시예에 따른 구성 레지스터 모듈의 맵핑 데이타 구성도를 나타낸다.
도면에서와 같이 3개 단위의 입력 데이타가 시간 스위칭되어 6N(N=1,2,4...) 데이타로 다중화하는 경로를 구성하기 위해 선택 신호의 맵핑값을 구성한다. 모든 스위칭은 2N 클럭 단위로 발생되며 출력 데이타 CH#n(n=1∼6N)는 구성 레지스터 모듈(1)에서 2비트씩 할당을 받는다. 이 2 비트에 3개의 입력데이타(IN1, IN2, IN3)중 하나의 값을 맵핑하게 되는데 2비트의 구성 값은 다음과같다. '00'은 첫번째 IN 1 데이타를 출력 데이타로 보내게 하고, '01'은 2번째 IN2 데이타,'10'은 3번째 IN3 데이타, '11'은 연결 해제를 나타내므로 실제 출력 데이타를 '0'으로 보내게 한다. 따라서 3 x 6 시간 스위치일 경우에는 출력이 CH#6이므로 2개 바이트 규모의 레지스터가 소요되고 3 x 12시간 스위치일 경우는 CH#12개 출력이므로 3개 바이트 규모의 레지스터가, 3 x 24인 경우 6개 바이트 규모의 레지스터가 소요된다.
상기와 같이 구성되어 동작하는 본 발명은 저속부 데이타를 고속부 데이타로 다중시 기본단위인 3 : 1 다중화 단계에서 모든 시간 스위칭을 실행하게 되므로 고속 데이타 단계의 스위칭시 가져올 수 있는 전송 오류를 방지할 수 있고, CPU 인터페이스에 의해 시간 스위치 맵핑 레지스터를 제어할 수 있으므로 간편하게 스위칭 조작이 가능하고, 3 : 1 기본 다중화 단계에서 3x6 단위의 스위칭을 할 수 있고, 이것이 기본 모듈이 되어 모듈 단위의 스위칭을 운용할 수 있는 효과가 있다.

Claims (5)

  1. CPU로부터 데이타와 어드레스, 제어 신호를 입력받아 스위칭시에 필요한 메트릭스 데이타를 저장하여 출력하는 구성 레지스터 수단(1); 저속단의 연속된 저속 데이타를 입력받아 상기 구성 레지스터 수단(1)의 출력 데이타에 의해 선택하여 출력하므로서 스위칭 기능을 수행하는 다수의 스위칭 수단(2 내지 5); 및 상기 다수의 스위칭 수단(2 내지 5)의 출력을 고속 클럭 신호에 의해 다중화하여 고속단에 출력하는 적어도 하나 이상의 다중화 수단(6,7)을 구비한 것을 특징으로 하는 동기식 전송시스템에서 시험 엑세스를 위한 3x6N 교차 스위칭 장치.
  2. 제1항에 있어서, 상기 다수의 스위칭 수단(2 내지 5)은 3개의 연속된 데이타를 구성 레지스터 수단(1)이 2개의 6비트 데이타에 의해 스위칭하여 출력하는 4개의 3 x 6 스위치 모듈로 구성된 것을 특징으로 하는 동기식 전송 시스템에서 시험 엑세스를 위한 3x6N 교차 스위칭 장치.
  3. 제1항에 있어서, 상기 다중화 수단(6,7)은 상기 4개의 3 x 6 스위치 모듈중 2개의 3 x 6 스위치 모듈의 출력 데이타를 6배의 클럭 신호에 동기시켜 다중화하여 출력하는 2개의 2 : 1 다중화기로 구성된 것을 특징으로 하는 동기식 전송시스템에서 시험 엑세스를 위한 3x6N 교차 스위칭 장치.
  4. 제2항에 있어서, 3 x 6 스위치 모듈은, 연속되는 저속 데이타를 입력받아 역다중화하여 출력하는 역다중화 수단(10); 상기 역다중화 수단(10)의 출력을 클럭 신호에 의해 리타이밍하여 출력하는 제1 리타이밍 수단(11); 클럭 신호에 의해 구동되어 카운트하여 선택 신호를 출력하는 카운팅 수단(12); 구성 레지스터 수단(1)의 출력 데이타를 입력받아 상기 카운팅 수단(12)의 선택 신호에 의해 다중화하여 선택 신호를 출력하는 6 : 1 제1, 제2 다중화 수단(13,14); 상기 제1 리타이밍 수단(11)의 출력을 상기 6 : 1 제1, 제2 다중화 수단(13,14)의 선택 신호에 의해 선택하여 다중화하여 출력하는 3 : 1 다중화 수단(15); 및 상기 3 : 1 다중화 수단(15)의 출력을 클럭 신호에 의해 리타이밍하여 출력하는 제2 리타이밍 수단(16)으로 구성된 것을 특징으로 하는 동기식 전송시스템에서 시험 엑세스를 위한 3x6N 교차 스위칭 장치.
  5. 제4항에 있어서, 상기 제1 리타이밍 수단(11)의 리타이밍 클럭은 1/3 클럭을 사용하고, 제2 리타이밍 수단(16)의 리타이밍 클럭은 2배의 클럭을 사용하는 것을 특징으로 하는 동기식 전송시스템에서 시험 엑세스를 위한 3x6N 교차 스위칭 장치.
KR1019950055881A 1995-12-23 1995-12-23 동기식 전송시스템에서 시험 액세스를 위한 3 x 6N 교차 스위칭 장치 KR0164109B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950055881A KR0164109B1 (ko) 1995-12-23 1995-12-23 동기식 전송시스템에서 시험 액세스를 위한 3 x 6N 교차 스위칭 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950055881A KR0164109B1 (ko) 1995-12-23 1995-12-23 동기식 전송시스템에서 시험 액세스를 위한 3 x 6N 교차 스위칭 장치

Publications (2)

Publication Number Publication Date
KR970056147A KR970056147A (ko) 1997-07-31
KR0164109B1 true KR0164109B1 (ko) 1998-12-01

Family

ID=19444045

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950055881A KR0164109B1 (ko) 1995-12-23 1995-12-23 동기식 전송시스템에서 시험 액세스를 위한 3 x 6N 교차 스위칭 장치

Country Status (1)

Country Link
KR (1) KR0164109B1 (ko)

Also Published As

Publication number Publication date
KR970056147A (ko) 1997-07-31

Similar Documents

Publication Publication Date Title
US3735049A (en) Telecommunication system with time division multiplex
US7301941B2 (en) Multistage digital cross connect with synchronized configuration switching
US6870838B2 (en) Multistage digital cross connect with integral frame timing
US20030099231A1 (en) Cross-connection of high bandwidth signal traffic across independent parallel shelves
JP2004534443A (ja) 一段スイッチの構造
US6259703B1 (en) Time slot assigner for communication system
US7260092B2 (en) Time slot interchanger
AU616570B2 (en) Transmission networks
KR0164109B1 (ko) 동기식 전송시스템에서 시험 액세스를 위한 3 x 6N 교차 스위칭 장치
US6539034B1 (en) Method and apparatus for time-division multiplexing and demultiplexing
US6034974A (en) Channel-selection-type demultiplexing circuit
US5377181A (en) Signal switching system
KR0168921B1 (ko) 동기식 전송시스템에서 시험액세스를 위한 24x3교차 스위치 회로
US5838679A (en) Asynchronous Transfer Mode (ATM) multi-channel switch with structure of grouping/trap/routing
US5257260A (en) Expanding switching capability of a time division communication system by multiplexing groups of circuits into successions
US20020081058A1 (en) Optical cross-connect for optional interconnection of communication signals of different multiplex levels
EP0638223B1 (en) A method and a cross-connection architecture for error-free change-over of a cross-connection matrix
JPS6188626A (ja) 時分割多重信号生成回路
US7978736B2 (en) Efficient provisioning of a VT/TU cross-connect
JPH07141250A (ja) メモリ制御装置
KR100228378B1 (ko) 티유12 및 티유11이 혼재된 종속신호를 스위칭하는 전/후단 겸용 시간 스위칭 장치
KR100460514B1 (ko) 에스디에이취 전송장치
KR0126853B1 (ko) 에이티엠(atm) 멀티채널 스위칭용 채널 그룹핑 장치
KR100228381B1 (ko) 티유12 및 티유11 신호가 혼재된 종속신호를 스위칭하는 공간 스위칭 장치
US6993017B1 (en) Switch apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070831

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee