KR20020004408A - 플라즈마 디스플레이 패널 및 그 구동방법 - Google Patents

플라즈마 디스플레이 패널 및 그 구동방법 Download PDF

Info

Publication number
KR20020004408A
KR20020004408A KR1020000038274A KR20000038274A KR20020004408A KR 20020004408 A KR20020004408 A KR 20020004408A KR 1020000038274 A KR1020000038274 A KR 1020000038274A KR 20000038274 A KR20000038274 A KR 20000038274A KR 20020004408 A KR20020004408 A KR 20020004408A
Authority
KR
South Korea
Prior art keywords
discharge
electrode
sustain
trigger
address
Prior art date
Application number
KR1020000038274A
Other languages
English (en)
Other versions
KR100364396B1 (ko
Inventor
안영준
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1020000038274A priority Critical patent/KR100364396B1/ko
Priority to US09/897,404 priority patent/US7133005B2/en
Priority to CNB01142401XA priority patent/CN100466148C/zh
Priority to JP2001204761A priority patent/JP3727868B2/ja
Priority to EP01305827A priority patent/EP1174851A3/en
Publication of KR20020004408A publication Critical patent/KR20020004408A/ko
Application granted granted Critical
Publication of KR100364396B1 publication Critical patent/KR100364396B1/ko
Priority to US11/581,076 priority patent/US7514870B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/28Auxiliary electrodes, e.g. priming electrodes or trigger electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 방전거리를 증대시켜 발광효율을 높일 수 있는 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널에서는 방전셀 각각이 유지방전을 발생시키기 위한 제1 및 제2 방전유지전극과, 어드레스방전을 발생시키기 위한 어드레스전극과, 제1 및 제2 방전유지전극 사이에 위치하며 상기 유지방전을 유도하는 보조방전을 발생시키기 위한 트리거전극을 구비한다.
이에 따라, 트리거전극과 어드레스전극의 트리거방전으로 트리거전극과 제1 또는 제2 방전유지전극의 보조방전을 유도하고, 그 보조방전으로 제1 및 제2 방전유지전극의 장거리 유지방전을 안정적으로 유도함으로써 효율이 향상되게 된다.

Description

플라즈마 디스플레이 패널 및 그 구동방법{Plasma Display Panel and Method of Driving the same}
본 발명은 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것으로, 특히 방전거리 증대로 발광효율을 높일 수 있는 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 가스방전에 의해 발생되는 진공 자외선이 형광체를 여기시킬 때 형광체로부터 가시광선이 발생되는 것을 이용한 표시장치이다. PDP는 지금까지 표시수단의 주종을 이루어왔던 음극선관(Cathode Ray Tube : CRT)에 비해 두께가 얇고 가벼우며, 고선명 대형화면의 구현이 가능하다는 점등의 장점이 있다. PDP는 매트릭스 형태로 배열된 다수의 방전셀들로 구성되며, 하나의 방전셀은 화면의 한 화소를 이루게 된다.
도 1은 종래의 교류 면방전 PDP의 방전셀 구조를 도시한 사시도이다. 도 1을 참조하면, 상판(20)을 구성하는 상부유리기판(24)의 배면에는 교류 구동 신호가 공급되어 서스테인 면방전을 이루는 주사전극(26)과 방전유지전극(27)이 나란하게 형성된다. 주사전극(26) 및 방전유지전극(27)은 ITO(Indium Tin Oxide)로 형성된 투명전극이며, 주사전극(26) 및 방전유지전극(27) 각각의 위에는 교류 신호 공급용 금속 버스전극(30)들이 나란하게 형성된다. 주사전극(26) 및 방전유지전극(27)이 형성된 상부유리기판(24)의 배면에는 상부유전층(28)이 전면에 형성된다. 상부유전층(28)은 방전시 전하를 축적함과 아울러 방전 전류를 제한하는 기능을 갖는다. 상부유전층(28) 상에 전면 도포되는 보호층(31)은 방전시 스퍼터링으로부터 상부유전층(28)을 보호하여 화소셀의 수명을 연장시킴과 아울러 2차 전자의 방출효율을 높여 방전효율을 향상시킨다. 하판(22)을 구성하는 하부유리기판(32) 상에는 켜질 방전셀들을 선택하는 어드레스 방전을 위한 데이터전극(34)이 주사전극(26) 및 방전유지전극(27)과 직교하는 방향으로 형성된다. 하부유리기판(32)과 데이터전극(34) 상에는 방전시 벽전하 형성을 위한 하부유전층(36)이 전면 도포된다. 또한 상판(20)과 하판(22) 사이에는 격벽(42)이 수직으로 형성된다. 하부유전층(36) 상에서 데이터전극(34)과 나란한 방향으로 형성되는 격벽(42)은 상판(20) 및 하판(22)과 함께 셀의 방전공간(38)을 형성하고, 이웃한 방전셀 간의 전기적, 광학적 상호 간섭을 차단한다. 하부유전층(36)과 격벽(42)의 표면에는 형광체(40)가 도포된다. 방전공간(38) 내에는 He+Xe 또는 Ne+Xe의 혼합가스가 충진된다.
빛이 방출되는 과정을 간략히 설명하면, 먼저 패널의 모든 방전셀들을 초기화하기 위하여 모든 방전셀들의 주사전극(26)에 리셋 펄스가 공급되어 리셋 방전이일어난다. 리셋 방전 시에는 방전셀 별로 프라이밍 하전입자들이 생성되어 뒤이어지는 어드레스 방전에 필요한 방전전압을 낮추게 된다. 그 다음 주사전극(26)에 주사펄스가 공급되고, 이에 동기되어 데이터전극(34)에 데이터 펄스가 인가됨으로써 두 전극(26,34) 간에 어드레스 방전이 일어나 상/하부 유전층(28,36)에 벽전하가 형성된다. 어드레스 방전에 의해 선택된 셀들에서는 주사전극(26)과 방전유지전극(27)에 교번적으로 공급되는 교류 신호에 의해 두 전극(26,27) 간에 서스테인 면방전이 일어난다. 이 때 방전공간(38)에서는 방전가스가 여기된 후 천이되는 과정에서 진공 자외선이 발생한다. 발생된 진공 자외선은 형광체(40)를 여기시켜 가시광선을 발생시키게 되고, 이로써 PDP의 화상이 구현되어진다.
도 1에 도시된 종래의 PDP에서는 서스테인 방전을 일으키는 주사전극(26)과 방전유지전극(27) 간의 간격이 좁아 서스테인 면방전시에 방전 경로가 짧고 발광면적이 제한됨으로써 자외선의 방출량이 적어 발광효율이 저하되는 문제점이 있었다. 이러한 문제점을 해결하기 위해 주사전극(26)과 방전유지전극(27)의 면적을 넓혀 실제 방전이 일어나는 영역을 증가시켜 발광량을 증가시킬 수 있으나, 이 경우 전극의 폭에 비례하여 방전전류가 증가함에 따라 전력 소모량이 많아지기 때문에 효율이 저하되게 된다. 또한, 주사전극(26)과 방전유지전극(27)의 간격을 크게하는 경우 방전경로가 증가하여 자외선 발생량이 증가하게 되나 일정간격이상에서는 방전개시전압이 급격히 상승하게 되므로 패널 구동이 어렵게 되는 문제가 발생된다.
따라서, 본 발명의 목적은 방전거리 증가로 발광효율을 높일 수 있는 플라즈마 디스플레이 패널 및 그 구동방법을 제공함에 있다.
도 1은 종래의 교류 면방전 플라즈마 디스플레이 패널의 방전셀 구조를 도시한 사시도.
도 2는 본 발명의 실시 예에 따른 교류 면방전 플라즈마 디스플레이 패널의 한 방전셀에 포함되는 유지전극군의 배치도.
도 3은 도 2에 도시된 유지전극군에 공급되는 구동파형도.
도 4a 내지 도 4e는 도 3에 도시된 구동파형에 따른 방전 메카니즘을 단계적으로 나타낸 도면.
도 5는 도 2에 도시된 유지전극군에 공급되는 다른 구동파형도.
도 6은 도 2에 도시된 유지전극군에 공급되는 또 다른 구동파형도.
도 7은 도 2에 도시된 유지전극군에 공급되는 또 다른 구동파형도.
< 도면의 주요 부분에 대한 부호의 설명 >
20 : 상판 22 : 하판
24 : 상부유리기판 26 : 주사전극
27 : 방전유지전극 28 : 상부 유전층
30 : 버스전극 31 : 보호층
32 : 하부유리기판 34 : 데이터 전극
36 : 하부 유전층 38 : 방전공간
40 : 형광체 42,92 : 격벽
Sy : 제1 방전유지전극 Sz : 제2 방전유지전극
T : 트리거 전극
상기 목적을 달성하기 위하여, 본 발명의 플라즈마 디스플레이 패널에서는 방전셀 각각이 유지방전을 발생시키기 위한 제1 및 제2 방전유지전극과, 어드레스방전을 발생시키기 위한 어드레스전극과, 제1 및 제2 방전유지전극 사이에 위치하며 상기 유지방전을 유도하는 보조방전을 발생시키기 위한 트리거전극을 구비한다.
본 발명에 따른 플라즈마 디스플레이 패널의 구동방법은 서로 다른 면에 대향하게 배치된 트리거전극과 어드레스전극간에 데이터신호에 따라 어드레스방전을 발생시키는 어드레스방전 단계와, 어드레스방전이 발생된 방전셀들에서 트리거전극과 어드레스전극간에 트리거방전을 발생시키는 트리거방전 단계와, 트리거방전이 발생된 방전셀들에서 트리거전극과 그의 양측부에 나란하게 배치된 제1 및 제2 방전유지전극 중 어느 한 전극과의 보조 유지방전과 제1 및 제2 방전유지전극간에 메인 유지방전을 소정의 기간만큼 연속적으로 발생시키는 방전유지 단계를 포함한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 2 내지 도 7을 참조하여 본 발명의 바람직한 실시 예에 대하여 설명하기로 한다.
도 2는 본 발명의 실시 예에 따른 교류 면방전 PDP의 한 방전셀에 포함되는유지전극군을 도시한 평면도이다. 도 2의 방전셀은 상부기판의 배면 중앙부에 패널의 형성된 트리거 전극(T)과, 트리거 전극(T)과 나란하게 트리거 전극(T)의 양측부에 형성된 제1 및 제2 방전유지전극(Sy, Sz)으로 구성된 유지전극군을 구비한다. 제1 및 제2 방전유지전극(Sy, Sz)은 그 사이의 트리거 전극(T)에 의해 종래보다 긴간격을 가지게 되고 제1 및 제2 방전유지전극(Sy, Sz)에서의 유지방전시 트리거전극(T)에 의한 보조방전을 이용하게 되므로 방전전압의 증가없이 방전경로가 증가되어 발광효율이 향상되게 된다. 트리거 전극(T)은 대향된 하부기판에 형성되어진 데이터전극과 어드레스 방전을 발생시킨 후 트리거방전을 발생시켜 트리거 전극(T)과 제1 또는 제2 방전유지전극(Sy, Sz) 간의 보조방전을 유도하게 된다. 또한, 트리거전극(T)은 상기 보조방전으로 제1 및 제2 방전유지전극(Sy, Sz) 간의 유지방전을 유도하게 된다. 이러한 보조방전 및 유지방전에 의해 방전경로가 증대되어 보다 많은 가시광이 발생하게 되므로 발광효율이 향상되게 된다. 트리거전극(T)은 제1 및 제2 방전유지전극(Sy, Sz) 보다 작은 선폭을 가진다. 그리고, 방전셀은 격자형 격벽(92)를 구비하며, 그 밖의 다른 구성 및 특징들은 도 1에 도시된 종래의 방전셀과 동일하다. 다시 말하여, 트리거 전극(T)과 제1 및 제2 방전유지전극(Sy,Sz)이 형성된 상부기판의 배면에는 상부 유전층과 보호막이 순차적으로 형성된다. 이 경우, 상부유전층은 방전 전류를 효율적으로 제한하기 위하여 약 25㎛ 이상의 두께를 가지게 형성한다. 이러한 상부기판과 대면되는 하부기판 상에는 트리거 전극(T)과 직교하는 방향으로 데이터전극이 형성되고, 그 위에는 데이터전극을 덮게끔 하부 유전층이 형성된다. 하부 유전층 상에는 격자형격벽(92)이 형성되고, 격벽(92)과 하부 유전층 표면에는 형광체가 도포된다. 격자형 격벽(92)은 상하좌우로 인접한 방전셀들 간의 전기적, 광학적 간섭을 방지할 수 있게 한다. 이러한 격자형 격벽(92) 대신 도 1에 도시된 바와 같은 스트라이프 형태의 격벽도 적용가능하다. 이 경우, 인접셀간의 오방전을 방지하기 위하여 도 3에 도시된 방전셀의 양측에 인접하게 되는 방전셀에서는 제1 및 제2 방전유지전극(Sy, Sz)의 위치를 서로 바꾸어 배치하는 것이 바람직하다. 다시 말하여, 격자형 격벽(92)이 적용되는 경우 방전셀들에서 유지전극군의 배치형태는 제1 방전유지전극(Sy)-트리거전극(T)-제2방전유지전극(Sz)으로 동일하여 서로 다른 파형의 전압이 인가되는 제1 및 제2 방전유지전극(Sy, Sz)이 인접하게 배치된다. 반면에, 스트라이프형 격벽이 적용되는 경우 방전셀들간에 동일한 파형의 전압이 인가되는 방전유지전극이 인접하게끔 제1 방전유지전극(Sy)-트리거전극(T)-제2 방전유지전극(Sz)-제2 방전유지전극(Sz)-트리거전극(T)-제1 방전유지전극(Sy)의 형태로 유지전극군을 배치함으로써 스트라이프형 격벽에 의해 분리되지 않는 방전셀들간의 오방전을 방지할 수 있게 된다. 이러한 상판 및 하판 그리고 격벽(92)에 의해 둘러싸인 방전공간 내에는 He+Xe 또는 Ne+Xe의 혼합가스가 충진된다.
전술한 방전셀에서의 구동방법을 도 3에 도시된 구동파형 및 도 4a 내지 도 4e에 도시된 방전메카니즘과 결부하여 설명하면 다음과 같다. 어드레스기간에서 트리거 전극(T)에 주사펄스가 공급됨과 동시에 데이터전극에 데이터펄스가 공급되어 어드레스방전이 발생하게 된다. 이 어드레스방전에 의해 트리거전극(T)에는 양의 벽전하가 축적되고 데이터전극에는 음의 벽전하가 축적된다. 이어서, 서스테인기간에서는 트리거 전극(T)에 서스테인 전압(Vs) 보다 적은 소정레벨의 트리거전압(Va)을 계속적으로 공급한다. 이 경우, 트리거전극(T)에 트리거전압이 공급되는 시점(a)에서 상기 어드레스 방전으로 형성된 벽전하에 의한 전압이 트리거 전극(T)에 공급되는 트리거전압(Va)에 가산되어 트리거 전극(T)과 데이터 전극 간에 트리거 방전이 일어난다. 이 트리거 방전에 의해 생성된 하전입자들 중 전자들은 양의 트리거 전압(Va)이 공급되는 트리거전극(T)에 도 4a에 도시된 바와 같이 벽전하 형태로 축적된다. 트리거전극(T) 측에 형성된 음의 벽전하는 트리거전극(T)에 공급되는 양의 전압을 감쇄시키게 된다. 이러한 트리거방전은 다음의 트리거전극(T)과 제2 방전유지전극(Sz)간의 보조방전을 유도하게 된다. 다시 말하여, 제2 방전유지전극(Sz)에 서스테인펄스가 인가되는 시점(b)에서 상기 트리거방전으로 방전공간에 존재하는 프라이밍 입자들과 제2 방전유지전극(Sz)에 공급되는 서스테인 전압에 의해 트리거전극(T)과 제2 방전유지전극(Sz) 사이에서 보조방전이 발생하게 된다. 이 보조방전으로 상대적으로 낮은 전압이 공급되는 트리거전극(T)에는 도 4b에 도시된 바와 같이 양의 벽전하가 축적되고 상대적으로 높은 전압이 공급되는 제2 방전유지전극(Sz)에는 음의 벽전하가 축적된다. 이 보조방전으로 형성되어진 벽전하는 제1 및 제2 방전유지전극(Sy, Sz)과 트리거전극(T)에 의한 유지방전을 유도하게 된다. 다시 말하여, 제1 방전유지전극(Sy)에 서스테인펄스가 인가되는 시점(c)에서 상기 보조방전으로 형성된 벽전하에 의한 전압이 상기 트리거전극(T) 및 제1 방전유지전극(Sy)에 공급되는 서스테인전압에 가산되어 도 4c에 도시된 바와 같이 트리거전극(T)과 제2 방전유지전극(Sz)에서 보조방전이 발생함과 아울러 제1 방전유지전극(Sy)과 제2 방전유지전극(Sz)에서 메인방전이 발생하게 된다. 이러한 방전에 의해 도 4c에 도시된 바와 같이 제1 방전유지전극(Sy)에는 음의 벽전하가 축적되고, 트리거전극(T) 및 제2 방전유지전극(Sz)에는 이전 단계와 반대되는 극성의 벽전하가 축적된다. 이어서, 다시 제2 방전유지전극(Sz)에 서스테인펄스가 인가되는 시점(d)에서 상기 유지방전으로 형성된 벽전하 전압이 제2 방전유지전극(Sy)의 서스테인전압에 가산되어 도 4d에 도시된 바와 같이 제1 방전유지전극(Sy) 및 트리거전극(T)과 제2 방전유지전극(Sz)에서 유지방전이 발생하게 된다. 이 유지방전에 의해 도 4d에 도시된 바와 같이 트리거전극(T)과 제1 및 제2 방전유지전극(Sy, Sz)에는 이전 단계와 반대되는 극성의 벽전하가 축적된다. 그리고, 다시 제1 방전유지전극(Sy)에 서스테인펄스가 인가되는 시점(e)에서 상기 유지방전으로 형성된 벽전하와 제1 방전유지전극(Sy)의 서스테인전압에 의해 도 4e에 도시된 바와 같이 제1 방전유지전극(Sy) 및 트리거전극(T)과 제2 방전유지전극(Sz)에서 유지방전이 발생하게 된다. 이 유지방전으로 트리거전극(T)과 제1 및 제2 방전유지전극(Sy, Sz)에는 도 4e에 도시된 바와 같이 이전 단계와 반대되는 극성의 벽전하가 축적된다. 이렇게, 제1 및 제2 방전유지전극(Sy, Sz)에 서스테인펄스가 교번적으로 인가되고, 트리거전극(T)에 상대적으로 작은 직류전압이 인가되는 기간동안 제 1 및 제 2 방전유지전극(Sy, Sz)과 트리거전극(T)에서 유지방전이 계속적으로 발생하게 된다.
여기서, 트리거전극(T)에 공급되는 파형으로는 여러 가지 형태가 적용될 수 있다.
예를 들면, 도 5에 도시된 바와 같이 서스테인기간의 a시점에서 서스테인전압(Vs) 보다 큰 제1 트리거전압(Vb)를 인가하여 트리거전극(T)과 데이터전극간의 트리거방전을 발생시켜 도 4a에 도시된 바와 같이 트리거전극(T)에 벽전하가 형성되게 한다. 이어서, 제2 방전유지전극(Sz)에 서스테인전압(Vs) 펄스가 인가되는 시점(b)에서는 서스테인전압(Vs) 보다 낮은 제2 트리거전압(Vc)을 트리거전극(T)에 인가하여 트리거전극(T)과 제2 방전유지전극(Sz)과의 보조방전을 일으킴으로써 도 4b에 도시된 바와 같이 트리거전극(T)과 제2 방전유지전극(Sz)에 벽전하가 형성되게 한다. 이 경우, 서스테인전압펄스의 인가시점은 상기 트리거방전에 의한 벽전하나 프라이밍 효과를 최대한 이용할 수 있게끔 제2 트리거전압(Vc)과 동일하게 설정하거나 소정의 시간지연을 가지도록 설정하게 된다. 트리거전극(T)과 데이터전극그리고, 제1 및 제2 방전유지전극(Sy, Sz)에 교번적으로 서스테인전압(Vs) 펄스를 인가하고 트리거전극(T)에는 상기 제2 트리거전압(Vc)이 유지되게 함으로써 도 4c 내지 도 4e에 도시된 바와 같이 계속적으로 유지방전이 발생되게 한다. 이와 같이, 서스테인기간에서 트리거전극(T)에 두가지 형태로 트리거전압(Vb, Vc)을 인가하는 경우 전술한 제1 실시예의 경우보다 트리거전극(T)에 더욱 효과적으로 벽전하를 형성할 수 있게 된다.
이와 달리, 도 6에 도시된 바와 같이 트리거전극(T)에는 데이터전극과의 트리거방전을 위한 제1 트리거전압(Vb)만을 인가할 수도 있다. 이 경우, 제1 및 제2 방전유지전극(Sy, Sz)에 서스테인전압(Vs) 펄스가 교번적으로 인가되는 동안 제1 트리거전극(T)에 전압을 인가하지 않아도 트리거전극(T)과 그 양측의 제1 및 제2방전유지전극(Sy, Sz) 간에 전압차이가 존재하게 되므로 도 4b 내지 도 4c에 도시된 바와 같이 보조방전 및 유지방전이 유도될 수 있게 된다.
또한, 도 7에 도시된 바와 같이 트리거전극(T)에는 교류파형을 인가할 수도 있다. 도 7을 참조하면, 서스테인기간의 a시점에서 서스테인전압(Vs) 보다 큰 제1 트리거전압(Vb) 펄스를 인가하여 트리거전극(T)과 데이터전극간의 트리거방전을 발생시켜 도 4a에 도시된 바와 같이 트리거전극(T)에 벽전하가 형성되게 한다. 이어서, 제1 및 제2 방전유지전극(Sy, Sz)에 서스테인전압(Vs) 펄스를 교번적으로 인가함과 아울러 트리거전극(T)에 서스테인전압(Vs) 보다 작은 제2 트리거전압(Vc) 펄스를 제1 또는 제2 방전유지전극(Sy, Sz)에 공급되는 서스테인전압(Vs) 펄스와 동기되게 인가함으로써 도 4b 내지 도 4e에 도시된 바와 같이 보조방전 및 유지방전이 유도되게 한다. 이와 같이, 서스테인기간에서 트리거전극(T)에 교류전압을 인가하는 경우 트리거전극(T)에 더욱 효과적으로 벽전하를 형성할 수 있게 된다.
이와 같이, 본 발명의 PDP에서는 제1 및 제2 방전유지전극(Sy, Sz) 사이에 하나의 트리거 전극(T)을 배치하여 트리거전극(T)과 어드레스전극(X)의 트리거방전으로 트리거전극(T)과 제1 또는 제2 방전유지전극(Sy, Sz)의 보조방전을 유도하고, 그 보조방전으로 제1 및 제2 방전유지전극(Sy, Sz)의 장거리 유지방전을 안정적으로 유도함으로써 효율이 향상되게 된다.
상술한 바와 같이, 본 발명에 따른 PDP 및 그 구동방법에서는 방전셀별로제1 및 제2 방전유지전극 사이에 하나의 트리거 전극을 배치함으로써 제1 및 제2 방전유지전극의 장거리 유지방전을 안정적으로 유도하여 효율이 향상되게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (9)

  1. 다수개의 방전셀들을 포함하는 플라즈마 디스플레이 패널에 있어서, 상기 방전셀 각각은
    유지방전을 발생시키기 위한 제1 및 제2 방전유지전극과,
    어드레스방전을 발생시키기 위한 어드레스전극과,
    상기 제1 및 제2 방전유지전극 사이에 위치하며 상기 유지방전을 유도하는 보조방전을 발생시키기 위한 트리거전극을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 트리거 전극은 상기 제1 및 제2 방전유지전극 보다 좁은 선폭을 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 트리거전극은 상기 어드레스전극과 상기 어드레스방전을 발생시킴과 아울러 상기 보조방전을 유도하기 위한 트리거방전을 발생시키는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 1 항에 있어서,
    상기 제1 및 제2 방전유지전극은 상기 방전셀의 양측 경계부에 인접하게 위치하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 다수개의 방전셀들을 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    서로 다른 면에 대향하게 배치된 트리거전극과 어드레스전극간에 데이터신호에 따라 어드레스방전을 발생시키는 어드레스방전 단계와,
    상기 어드레스방전이 발생된 방전셀들에서 상기 트리거전극과 어드레스전극간에 트리거방전을 발생시키는 트리거방전 단계와,
    상기 트리거방전이 발생된 방전셀들에서 상기 트리거전극과 그의 양측부에 나란하게 배치된 제1 및 제2 방전유지전극 중 어느 한 전극과의 보조 유지방전과 상기 제1 및 제2 방전유지전극간에 메인 유지방전을 소정의 서스테인 기간만큼 연속적으로 발생시키는 방전유지 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  6. 제 5 항에 있어서,
    상기 방전유지 단계는
    상기 보조 유지방전 트리거전극과 상기 제1 및 제2 방전유지전극 중 어느 하나와 보조 방전을 발생시키는 단계를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  7. 제 5 항에 있어서,
    상기 트리거방전을 개시하는 시점부터 상기 유지방전이 종료하는 시점까지 상기 제1 및 제1 방전유지전극에 공급되는 서스테인전압 보다 작은 직류전압을 상기 트리거전극에 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  8. 제 5 항에 있어서,
    상기 트리거방전 단계에서는 상기 방전유지전극에 공급되는 서스테인전압 보다 큰 제1 트리거전압을 상기 트리거전극에 인가하고,
    상기 방전유지 단계에서는 상기 방전유지전극에 공급되는 서스테인전압 보다 작은 제1 트리거전압을 상기 트리거전극에 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  9. 제 5 항에 있어서,
    상기 트리거방전 단계에서는 상기 방전유지전극에 공급되는 서스테인전압 보다 큰 제1 트리거전압 펄스를 상기 트리거전극에 인가하고,
    상기 방전유지 단계에서는 상기 방전유지전극에 공급되는 서스테인전압 보다 작은 제1 트리거전압 교류 펄스를 상기 트리거전극에 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
KR1020000038274A 2000-07-05 2000-07-05 플라즈마 디스플레이 패널 및 그 구동방법 KR100364396B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020000038274A KR100364396B1 (ko) 2000-07-05 2000-07-05 플라즈마 디스플레이 패널 및 그 구동방법
US09/897,404 US7133005B2 (en) 2000-07-05 2001-07-03 Plasma display panel and method and apparatus for driving the same
CNB01142401XA CN100466148C (zh) 2000-07-05 2001-07-05 等离子显示面板及其驱动装置
JP2001204761A JP3727868B2 (ja) 2000-07-05 2001-07-05 プラズマディスプレーパネルとその駆動方法及び装置
EP01305827A EP1174851A3 (en) 2000-07-05 2001-07-05 Plasma display panel and method and apparatus for driving the same
US11/581,076 US7514870B2 (en) 2000-07-05 2006-10-16 Plasma display panel having first and second electrode groups

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000038274A KR100364396B1 (ko) 2000-07-05 2000-07-05 플라즈마 디스플레이 패널 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20020004408A true KR20020004408A (ko) 2002-01-16
KR100364396B1 KR100364396B1 (ko) 2002-12-11

Family

ID=19676338

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000038274A KR100364396B1 (ko) 2000-07-05 2000-07-05 플라즈마 디스플레이 패널 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR100364396B1 (ko)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030051246A (ko) * 2001-12-14 2003-06-25 가부시키가이샤 히타치세이사쿠쇼 디스플레이 장치 및 그 구동방법
KR100590024B1 (ko) * 2006-04-04 2006-06-14 삼성에스디아이 주식회사 플라즈마 표시장치 및 이의 구동방법
KR100590023B1 (ko) * 2006-04-04 2006-06-14 삼성에스디아이 주식회사 플라즈마 표시장치 및 이의 구동방법
KR100615263B1 (ko) * 2004-10-20 2006-08-25 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100615270B1 (ko) * 2004-11-06 2006-08-25 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100627292B1 (ko) * 2004-11-16 2006-09-25 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100659349B1 (ko) * 2000-09-08 2006-12-19 오리온피디피주식회사 플라즈마 디스플레이 패널 및 그 구동방법
KR100775204B1 (ko) 2005-01-11 2007-11-12 후지츠 히다찌 플라즈마 디스플레이 리미티드 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
KR100780530B1 (ko) 2004-12-27 2007-11-29 후지츠 히다찌 플라즈마 디스플레이 리미티드 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
KR100907236B1 (ko) * 2007-11-12 2009-07-10 히다찌 플라즈마 디스플레이 가부시키가이샤 플라스마 디스플레이 장치

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100659349B1 (ko) * 2000-09-08 2006-12-19 오리온피디피주식회사 플라즈마 디스플레이 패널 및 그 구동방법
KR20030051246A (ko) * 2001-12-14 2003-06-25 가부시키가이샤 히타치세이사쿠쇼 디스플레이 장치 및 그 구동방법
KR100615263B1 (ko) * 2004-10-20 2006-08-25 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100615270B1 (ko) * 2004-11-06 2006-08-25 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100627292B1 (ko) * 2004-11-16 2006-09-25 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100780530B1 (ko) 2004-12-27 2007-11-29 후지츠 히다찌 플라즈마 디스플레이 리미티드 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
KR100775204B1 (ko) 2005-01-11 2007-11-12 후지츠 히다찌 플라즈마 디스플레이 리미티드 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
KR100590024B1 (ko) * 2006-04-04 2006-06-14 삼성에스디아이 주식회사 플라즈마 표시장치 및 이의 구동방법
KR100590023B1 (ko) * 2006-04-04 2006-06-14 삼성에스디아이 주식회사 플라즈마 표시장치 및 이의 구동방법
KR100907236B1 (ko) * 2007-11-12 2009-07-10 히다찌 플라즈마 디스플레이 가부시키가이샤 플라스마 디스플레이 장치

Also Published As

Publication number Publication date
KR100364396B1 (ko) 2002-12-11

Similar Documents

Publication Publication Date Title
KR100324262B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100364396B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR20020055290A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100389025B1 (ko) 플라즈마 디스플레이 패널
KR100323973B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100538323B1 (ko) 플라즈마 디스플레이 패널
KR100315125B1 (ko) 플라즈마 디스플레이 패널
KR100324261B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100378619B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100400377B1 (ko) 플라즈마 디스플레이 패널
KR100348964B1 (ko) 플로팅 전극이 삽입된 플라즈마 디스플레이 패널
KR100326882B1 (ko) 플라즈마 디스플레이 패널 및 방전 방법
KR100366939B1 (ko) 플라즈마 디스플레이 패널의 전극
KR100392955B1 (ko) 플라즈마 디스플레이 패널의 전극구조
KR20030041054A (ko) 플라즈마 디스플레이 패널
KR100421488B1 (ko) 플라즈마 디스플레이 패널
KR100353925B1 (ko) 플로팅 전극을 가지는 플라즈마 디스플레이 패널
KR100421483B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100335460B1 (ko) 플라즈마 디스플레이 패널
KR100400378B1 (ko) 플라즈마 디스플레이 패널
KR100351465B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100365504B1 (ko) 플라즈마 디스플레이 패널 및 그 제조방법
KR100364668B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100400373B1 (ko) 플라즈마 디스플레이 패널
KR20030008436A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091029

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee