KR20010075579A - 비디오형 또는 필름형 이미지를 포함하는 프레임들의시퀀스를 인코딩하는 방법 및 장치 - Google Patents

비디오형 또는 필름형 이미지를 포함하는 프레임들의시퀀스를 인코딩하는 방법 및 장치 Download PDF

Info

Publication number
KR20010075579A
KR20010075579A KR1020017004258A KR20017004258A KR20010075579A KR 20010075579 A KR20010075579 A KR 20010075579A KR 1020017004258 A KR1020017004258 A KR 1020017004258A KR 20017004258 A KR20017004258 A KR 20017004258A KR 20010075579 A KR20010075579 A KR 20010075579A
Authority
KR
South Korea
Prior art keywords
field
dominance
sequence
delay
fields
Prior art date
Application number
KR1020017004258A
Other languages
English (en)
Inventor
가우티어피에레
델코르소산드라
르마구엣이사벨
Original Assignee
요트.게.아. 롤페즈
코닌클리케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요트.게.아. 롤페즈, 코닌클리케 필립스 일렉트로닉스 엔.브이. filed Critical 요트.게.아. 롤페즈
Publication of KR20010075579A publication Critical patent/KR20010075579A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/85Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/103Selection of coding mode or of prediction mode
    • H04N19/112Selection of coding mode or of prediction mode according to a given display mode, e.g. for interlaced or progressive display mode
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/70Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Television Systems (AREA)

Abstract

본 발명은 인코딩 또는 다른 압축 동작 이전에 비디오 신호들의 프로세싱에 관한 것이며, 특히, 2개의 필드 F1 및 F2로 이루어진 각각의 프레임 시퀀스에 대응하는 비디오 신호들을 인코딩하는 방법에 관한 것이다. 상기 제안된 방법은 입력 비디오 신호의 연속적인 프레임들을 수신하고, 적어도 "2개의 필드" 지속 시간을 갖는 프레임들을 지연시키고, 임의의 도미넌스 변화를 검출하여 상기 지연을 조절하는 단계를 포함한다. F1 도미넌스로부터 F2 도미넌스까지의 변화가 검출될 때, 처음의 F2 도미넌트 프레임의 제 1 필드가 억제되고, 지연이 "1 필드" 지속 시간과 동일한 양만큼 감소된다; F2 도미넌스로부터 F1 도미넌스의 변화가 검출될 때, 제 1 F2 도미넌트 프레임의 제 1 필드가 억제되고, 상기 지연이 "1 필드" 지속 시간과 동일한 양만큼 감소되고; F2 도미넌스로부터 F1 도미넌스까지의 변화가 검출될 때, 마지막 F2 도미넌트 프레임의 마지막 필드가 반복되고, "1 필드" 지속 시간과 동일한 양만큼 지연이 더 증가한다. 본 발명은 또한, 비디오형 이미지 또는 필름형 이미지를 포함하는 프레임들의 시퀀스를 인코딩하는 방법 및 본 명세서상에 나타난 제 1 해결법을 통합하여 상기 방법을 실행하는 인코딩 시스템에 관한 것이다. 필름형의 시퀀스가 검출되면, 역 3:3 풀다운 기법이 입력 프레임에 적용되고, 반대의 경우, 상기 기법이 비활성화되고 상기 제 1 해결법에 의해 대체되고; 도미넌스 변화의 형태에 따라 전처리한다.

Description

비디오형 또는 필름형 이미지를 포함하는 프레임들의 시퀀스를 인코딩하는 방법 및 장치{Method and device for encoding sequences of frames including either video-type or film-type images}
연속적인 인터레이스된(interlaced) 화상(또는 프레임)으로 구성된 비디오 시퀀스에서, 연속적인 필드 쌍(각각의 프레임은 상부 필드 F(2n-1)(단, n>0), 또는 홀수 필드, 및 하부 필드 F(2n), 또는 짝수 필드로 구성되고, 상기 홀수 프레임은 형태(F1)으로, 상기 짝수 프레임은 형태(F2)로 이루어짐) 및 관련된 동기화 신호를 나타내는, 도 1에 도시된 바와 같이, 각각의 프레임은 한 쌍의 필드 F1 및 F2로 구성된다. 그러한 비디오 필드가, 예컨데, 비디오 카메라 또는 임의의 다른 형태의 비디오 신호 발생기의 50 필드/초(25 프레임/초) 또는 60 필드/초(30 프레임/초)의 비율로 나타날 때, 비디오 성분은 필드 도미넌스(dominance)를 갖지 않는다(프레임이 제 1 필드(F1) 다음의 제 2 필드(2)로 구성되면 프레임은 "F1 도미넌트"로 칭하며, 필드(F2) 다음의 필드(F1)로 구성되면 "F2 도미넌트"로 칭함).
프레임 경계가 공지되어야 하고 보존되어야 하는 그러한 방법으로 데이터를 전송할 때, 필드 도미넌스가 관련된다. 비디오 성분이, 예컨데, 비디오 레코더로 프레임 경계에서 편집될 때, 비디오 성분이 F1 도미넌트 또는 F2 도미넌트인지의 여부를 지정하기 위해 판단이 제공된다: 도 3 및 도 4 각각은 F1 도미넌트 비디오 성분 및 F2 도미넌트 비디오 성분의 구조를, 도 2에 나타난 바와 같이 종래의 비디오 성분에 대해, 도시한다. 임의의 성분이 특정한 색차(chrominance)를 획득하려면, 그것의 도미넌스를 조종해야 한다. 그렇지 않으면, 도 5에 도시되는 바와 같이, 시프트가 프레임의 표시에서 발생할 수 있다: 처음의 2개의 프레임은 F1 도미넌트이지만, 세번째는 F2 도미넌트이고, 처음에 동일한 프레임에 속하지 않은 2개의 필드로 구성된다. 그러한 경우에, 인코딩은 충분하지 않다: 인코드된 프레임의 2개의 필드간의 삭제된 장면은 비트율 할당 효율면에서 많은 비용이 든다. 그러나, DVD 재생기가 느린 동작 또는 정지 영상 모드로 프레임을 출력할 때, F2 도미넌스는 화상의 수직 이동을 방해할 수 있다.
본 발명은 처음에 2개의 필드(F1 및 F2)로 이루어진 각각의 프레임들의 시퀀스(sequence)에 대응하는 비디오 신호들을 인코딩하는 방법과 그에 대응하는 인코딩 장치에 관한 것이다.
도 1는 시간축 상의 관련된 동조 신호에 의해 주어진 비율로 연속적인 필드 쌍으로 구성된 비디오 시퀀스를 도시하는 도면.
도 2는 종래의 비디오 성분의 연속적인 프레임(F1, F2)을 도시하고, 도 3 및 도 4는 F1 도미넌트 및 F2 도미넌트 비디오 성분의 구조를 도시하고, 또한 도 5는 프레임을 표시할 때 시프트가 발생하는 비디오 시퀀스의 경우를 도시하는 도면.
도 6는 본 발명에 따라 전처리 장치의 실시예를 도시하는 도면.
도 7는 전처리 장치에서 실행되는 도미넌스 검출의 형태에 관하여, 필드의 억제 또는 반복으로 시퀀스가 수정되는 것에 따른 매카니즘을 도시하는 도면.
도 8는 4개의 원래의 연속한 프레임들로부터, 5개의 인터레이스된 프레임들의 시퀀스 또는 필드쌍(F(n) 내지 F(n+9))을, 여기에서 n=1, 구성되게 하는 3:2 풀다운 기법을 도시하는 도면.
도 9는 필드가 어떻게 필름 모드 포맷에 대해 배열되는지를 도시하고, 3:2 풀다운 구조의 검출을 실행할 테스트의 세트(동일? 또는 동일하지 않은가?)를 도시하는 도면.
도 10는 본 발명에 따라 상기 방법이 실시되는 인코딩 시스템을 도시하는 도면.
도 11는 도 10의 인코딩 장치에 포함된 전처리 장치의 실시를 도시하는 도면.
그러므로, 상술된 결점이 회피되고 임의의 인코드된 비디오 프로그램의 화질이 증가되는 인코딩 방법을 제안하는 것이 본 발명의 목적이다.
이러한 목적을 위해, 본 발명은 본 명세서의 서문에서 기술된 바와 같은 방법에 관한 것이며, 인코딩 단계는 전처리 단계에 의해 선행되고,
(A) 연속적인 프레임들을 수신하고 적어도 하나의 "2 필드" 지속 지연을 갖는 프레임을 지연시키는 하부 단계;
(B) 상기 지연을 조절하는 하부 단계로서,
(a) F1 도미넌스로부터 F2 도미넌스까지의 변화가 검출될 때, 처음의 F2 도미넌트 프레임의 제 1 필드가 억제되고, 그러므로, 상기 지연은 "1 필드" 지속 기간과 동일한 양만큼 감소되고,
(b) F2 도미넌스로부터 F1 도미넌스까지의 변화가 검출될 때, 마지막 F2 도미넌트 프레임의 마지막 필드가 반복되므로, 상기 지연은 "1 필드" 지속 기간과 동일한 양만큼 더 증가되는 도미넌스 변화 표준에 따른 지연을 조절하는 하부 단계를 포함하는 전처리 단계에 의해 우선된다.
이와 같이, 제안된 방법은 프레임들은 정확하게 인코드될 수 있도록 입력 시퀀싱을 보정하고 필드 도미넌스의 변화를 검출하게 한다.
풀다운 기법이 적용된 필름형 이미지 또는 2개의 필드로 구성된 비디오형 이미지에 의해 프레임 시퀀스가 구성되는 본 발명의 개선된 실시예에서,
(A) 현재 시퀀스가 필름형 이미지로 구성되는 것을 검출하는 하부 단계,
(B) 필름형으로서 검출되지 않을 때, 상기 전처리 단계 후 또는 상기 현재 시퀀스상에서 필름형으로서 검출되면, 상기 역 3:2 풀다운 기법의 실시후에 상기 현재 시퀀스를 인코딩하는 단계를 포함하고;
상기 검출 단계는,
(a) 동일한 패리티의 2개의 연속적인 필드(F(n) 및 F(n+2))에 대해 , NTOT는 필드에서의 픽셀 수이고, N'2는 ABS(valF(n) - valF(n+2)) < TH2인 픽셀 수이고, ABS는 함수 "절대값"을 지정하고, val은 픽셀의 휘도를 지정하며, TH2는 제 1의 소정 임계값인, N2 = NTOT - N'2와 같은 픽셀 수(N2)를 규정하는 하부 단계,
(b) NTOT에 의해 나누어진, 2개의 연속적인 수(N2)의 감산의 결과와 제 2의 소정의 임계값(THR)을 비교하는 하부 단계,
(c) 상기 결과가 상기 제 2 임계값보다 낮을 때에만 필름형 이미지에 의해 상기 현재 시퀀스가 구성되고, 그 후에, 상기 필드는 동일한 것으로 고려되는 것을 검출하는 하부 단계를 포함한다
또한, 대응하는 인코딩 장치를 제공하는 것이 본 발명의 목적이다.
이러한 목적을 위해, 본 발명은 처음에 2개의 필드(F1, F2)로 이루어진 각각의 프레임들의 시퀀스와 대응하는 비디오 신호들을 인코딩하는 장치에 관한 것이며, 상기 시퀀스는 3:2 풀다운 기법이 적용되는 필름형 이미지, 또는 2개의 필드로 구성되는 비디오형 이미지에 의해 구성되고, 상기 장치는,
(A) 프레임의 입력 시퀀스에서 필름형 이미지의 시퀀스를 검출하는 수단,
(B) 입력 시퀀스의 연속적인 프레임들을 수신하고, 적어도 2개의 필드의 지연을 갖는 각각의 프레임들을 지연시키고, 상기 지연을 조절하고,
(a) F1 도미넌스로부터 F2 도미넌스까지의 변화가 검출될 때, 상기 제 1 F2 도미넌트 프레임이 억제되므로, 상기 지연이 "1 필드" 지속 시간과 동일한 양으로 감소되고,
(b) F2 도미넌스로부터 F1 도미넌스까지의 변화가 검출될 때, 마지막 F2 도미넌트 프레임의 마지막 필드가 반복되므로, 상기 지연이 "1 필드" 지속 기간과 동일한 양만큼 증가되는 도미넌스 변화 표준에 따라 상기 지연을 조절하는 단계,
(C) 상기 시퀀스가 필름형으로서 검출되지 않을 때, 수단(B)에 직렬로 접속되거나, 필름형으로서 검출되면, 역 3:2 풀다운 기법의 실시후에, 프레임의 입력 시퀀스를 인코딩하는 수단을 포함한다.
입력 비디오 스트림이 비디오형의 이미지에 대응하는 정보, 즉, 연속적인 프레임 쌍들(F(1), F(2),..., F(i),...) 등으로 구성된 시퀀스인 경우, 본 발명에 따른 전처리 장치의 실시예가(코딩 장치(1003)의 코딩전) 도 6에 도시된다.
그러한 시퀀스는 F1 도미넌트로 가정되고, 도 6에서 스위치(61)의 상부에 대응한다: 각각의 연속적인 입력 필드(IF)는 2개의 필드 지연 또는 적어도 2개의 필드 지연으로서 메모리내에 지연된다(이러한 지연은 라인(a)의 대응 프레임과 비교하여, 프레임 1 내지 3에 대해 도 7의 라인(b)에 도시된다). "F1 도미넌트"로부터 "F2 도미넌트"까지의 변화가 필드 도미넌스 변화의 검출용 회로(64)에 의해 검출될 때(도 7의 라인(a)에서 순간 t12), 이러한 회로(64)에 의해 제어되는 스위치(61)는 각각의 연속적인 입력 필드(IF)가 단지 하나의 필드 지연으로(또는, 메모리(63)에 대해 더 큰 지연의 경우, 하나의 필드 이하) 메모리(65)에서 즉시 지연되는 하부에 복귀한다. F2 도미넌스를 갖는 제 1 프레임이 억제되고, 모든 연속한 입력 필드가 "하나의 필드" 지속 지연만으로(도 7의 라인(6)에서 프레임(4, 5) 참조) 전달되어 모든 연속한 입력 필드는 출력 시퀀스에서 갭이 유발되지 않는다.
"F2 도미넌트"로부터 "F1 도미넌트"까지의 다른 변화가 회로(64)에 의해 검출될 때(도 7의 라인(a)에서 순간 t21), 마지막 F2 도미넌트 프레임의 마지막 필드 F1은 정정 시퀀싱을 검색하도록 반복된다: 모든 연속한 입력 필드는 지금 처음과같이, 메모리 (63)에 대한 더 큰 지연의 경우에 하나의 필드 이상, 또는 "2 필드" 지속 지연(도 7의 라인에서 프레임 6 및 7 참조)으로 다시 전달된다.
필드 도미넌스 변화 검출 회로(64)에서 도미넌스의 검출은 예컨데, 장면 삭제 검출 방법의 사용을 통해 이루어지고, 연속적인 필드사이에 실행된다. 그러한 방법은 예컨데, "Hierarchical scene change detection in an MPEG-2 compressed video sequence" T.Shin and al., Proceedings of the 1998 IEEE ISCAS, May 31, 1998, Monterey, Ca., USA, pp.IV-253 to IV-256, 또는 "A unified approach to shot change detection and camera motion characterization", by P.Bouthemy and al., IEEE Transactions on Circuits and Systems for Video Technology, vol.9, n。7, October 1999, pp.1030-1044와 같은 문서에 기술되어 있다.
본 발명의 개선된 실시예는 다음의 경우에서 또한 제안될 수 있다. NTSC 표준에서, 화상 주파수는 초당 30 인터레이스된 프레임이다. 그러나, 영화에서는, 프레임들은 24㎐의 프레임율로 생성된다. 텔레비전상의 필름형 이미지의 시퀀스를 시각화하도록 요구될 때, 그러므로, 영화의 프레임율을 NTSC 표준으로 변환하는 것이 필요하다. 상기 기술은 "3:2 풀다운"으로 공지되어 현재 사용되고, 예컨데, 4개의 원래의 연속한 필름 프레임에 기초하여 5개의 인터레이스된 프레임을 생성하여 이루어지는(그러므로, 텔레비전상에 시각화될 수 있음), 국제 특허 WO 97/39577에 기술된다. 이것은 4개의 홀수 필드 및 짝수 필드를 형성하기 위해, 이러한 4개의 연속한 프레임들의 각각을 2개로 분할하고, 이러한 8개의 필드들 중 2개를 복사함으로써 획득된다.
도 8에 도시된 바와 같이, 도 8은 제 1 라인상의 24㎐의 필름 시퀀스를 도시하며 30㎐로 제 2 라인상에 대응 비디오 시퀀스의 필드 시퀀싱을 구성하는 방법을 도시하고, 예컨데, 2개 중 하나의 필름 프레임을 3개의 필드로 분할하고 통상적으로 다른 하나를 2개의 필드로 분할하여, 부가 필드가 각각의 필름 프레임 쌍에 삽입된다. 3개의 필드로 분할된 프레임의 경우에(예컨데, F1, F2, F3로 분할된 G1G2, 또는 F6,F7,F8로 분할된 G5G6), 제 3의 하나는, 시퀀싱 "홀수/짝수"를 유지하기 위해, 홀수(F1) 또는 짝수(F6)를 복사하여 획득된다.
결과는 다음과 같다:
F1 = F3 = G1
F2 = G2
F4 = G4
F5 = G3
F6 = F8 = G6
F7 = G5
F9 = G7
F10 = G8, 등
복제에 의해 획득된 이러한 2개의 부가 필드가 과잉 정보를 구성한다. MPEG-2 표준에 따른 그러한 시퀀스를 인코딩할 때, 상기 정보를 검출하는 것에 관련한다: 이러한 반복된 필드의 억제는 다른것들, 이와 같이 30㎐로 비디오형 이미지 시퀀스를 수신하고, 24㎐로 원래의 필름형 이미지 시퀀스를 수신하는 관련된 MPEG-2인코더를 우수하게 인코드하도록 다소의 공간을 둔다.
영화에서 나타난 시퀀스를 자동적으로 검출하는 통상의 표준은(필름형 이미지 시퀀스) 그러므로 다음과 같다: 5개의 프레임 구조는 - 즉, 10개의 필드 - 동일한 패리티의 연속적인 필드의 감산에 의해 분석된다. 3:2 풀다운 구조를 검출하는 조건은 다음과 같다:
F1 = F3
F2 ≠ F4
F3 ≠ F5
F4 ≠ F6
F5 ≠ F7
F6 = F8
F7 ≠ F9
F8 ≠ F10,
도 9의 시퀀스에 도시되고, f1, f2,...는 연속적인 프레임을 지정하고, lo-le, lo-2e, 2o-3e,...은 그에 대응하는 필드쌍을 지정하고, y는 비교 테스트에 대한 대답 "예"(즉, 필드 동일)를 지정하고, 또한 n은 대답 "아니오"(즉, 필드 상이)를 지정한다. 모든 이러한 조건이 만족되면, 그후에, 역 3:2 풀다운 변환이 5개의 프레임의 그룹상에 실행된다; 이에 반하여, 이러한 조건 중 하나가 유효하기 않으면, 인코더는 비디오 모드로 되돌아간다(2개의 필드를 소거하지 않음).
그러나, 원래의 3:2 풀다운 시퀀스상의 가능한 잡음의 발생에 기인하여, 2개의 필드(F1, F3 및 F6, F8)사이의 동일한 표준이 엄격히 대조될 수 없다. 동일한 패리티(F(N) 및 F(N+2))의 2개의 필드가 고려된다. NTOT가 필드내의 전체 픽셀 수를(전체 해상도에서 172800) 지정하면, val(F(N))는 주어진 픽셀에 대한 휘도값을 지정하고, N1은 ABS[val(F(N)) - val(F(N+2))] > THRES1과 같은 화상 성분(픽셀)의 수이며, Nm은 ABS[val(F(N)) - val(N(F+2))] < THRES와 같은 픽셀 수이고, N2는 N2 = NTOT - Nm과 같은 픽셀 수이며, 또한, THRES1, THRES2는 소정의 임계값이고, 그 후에, 다음의 테스트, 이전에 선택된 값인 Ratio 1 및 Ratio 2가 실행된다:
IF((N1 < Ratio 1) 및 (N2 < Ratio 2)) THEN : F(N) = F(N+2)
ELSE : F(N) ≠ F(N+2)
제 1 표준(N1 < Ratio 1)은 "상이 표준(dissimilarity criterion)"으로 칭하며, 필드 대 필드 픽셀차가 큰 픽셀수를 수반하고, 반면에, 제 2 표준(N2 < Ratio 2)은 "유사 표준"으로 칭하며, 필드 대 필드 픽셀차가 작은 픽셀수를 수반한다.
필름 모드 검출 단계내의 문제는 다음의 2개의 대조된 상황의 경우에 거의 연속적으로 발생할 수 있다. 정적 또는 의사 정적 시퀀스(quasi-static sequence)에서, 필드가 거의 모두 동일하기 때문에, 상이 표준은 더 이상 검증되지 않고, 그러므로, 억제될 수 있고, 잔여 조건은 F1 = F3 및 F6 = F8만이 달성될 필요가 있다. 그러나, 2개의 동일한 필드가 다르게 보일 수 있는, 매우 심한 잡음 시퀀스에서, 유사 표준을 설정하는 임계값은 크게 증가할 수 없고, 그렇지 않으면, 상이한 필드는 동일한 것으로 고려될 수 있다. 영화에서 발생한 시퀀스들을 자동적으로 검출하는 표준은 다음의 주의에 기초하여 수정될 수 있다. N2 통계를참조함으로써(N2는 상기에 규정되었음), 본 출원서는 필드 F1 및 F3(N2[1, 3]으로 참조됨)에 대한 N2, 필드 F6 및 F8(N2[6,8]로 참조됨)에 대한 N2가 다른 것과(더 일반적으로, N2[i,j]는 Fj-Fi에 대해 계산된 N2의 통계를 나타냄) 비교하여 작은 것이 주목된다. 그 후에, 2개의 연속적인 N2 통계간의 차, 예컨데: N2[6,8] - N2[5,7]를 계산하고, 소정의 임계값에 대한 차를 - 백분율 형태로- 계산함으로써(다음 형식의 표현에 따라: 예컨데, N2[5,7] - N2[6,8] x 100/NTOT), 큰 백분율 값이 모든 5개의 계산에서 획득된다. 그러므로, 계산된 백분율이 X%, 예컨데, X = 30% 이하라면, 양쪽 필드들은(마지막으로 고려된 필드 쌍의) 동일한 것으로 고려되고, 역 3:2 풀다운 프로세싱은 다음의 5개의 프레임에 대해 실행된다.
이러한 전처리 동작이 포함된 인코딩 시스템은 도 10을 참조하여 기술된다. 이러한 인코딩 시스템은 비디오형의 시퀀스 또는 영화로부터 발생한 시퀀스에 대응하는 입력 신호들을 인코딩하는 수단(101), 상기 입력 신호에서 필름형의 시퀀스를 검출하는 수단(102)(추후에 설명되는 활성화 단계를 검출하는 상기 검출 수단), 및 그러한 검출이 발생할 때에만, 인코딩 수단(101)의 동작의 제 1 모드에서 제 2 모드로 스위칭하는 수단(103)을 포함한다. 인코딩 수단(101)은 제 1 전처리 장치(1011), 제 2 전처리 장치(1012), 및 코딩 장치(1013), 예컨데, MPEG-2 코더를 포함한다.
도 11에 도시된, 검출 단계는 상기 차의 절대값을 취하도록 제공된 회로의 세트(142.1, 142.2, 142.3,...)가 뒤따르는, 픽셀당 이러한 필드들간의 차를 결정하고, 동일한 패리티의 1 필드, 2 필드와 같은 연속적인 필드 각각을 수신하기 위해 제공된 감산기 세트(141.1, 141.2, 141.3,...)를 포함한다; 이러한 값은 메모리에(143.1, 143.2, 143.3,...) 각각 저장된다. 이렇게 저장된 절대값들의 연속적인 값사이의 연속적인 차는 감산기(144.1, 144.2, 144.3,....)에서 계산되고, 상술된 바와 같이, 예컨데, 100/NTOT에 의해 곱해진, 이러한 차들은 소정의 임계값과 비교된다(테스트 C1). 필드들이 동일하면, 즉, 필드들이 필름형 이미지와 대응하면(이러한 경우, F1 = F3 및 F6 = F8), 역 3:2 풀다운 프로세싱은 제 1 전처리 장치(1011)에서 다음의 5개의 프레임들에 대해 실행될 수 있다; 이러한 상황은 스위칭 수단(103)의 하부에 대응한다. 상기 경우가(비디오형 이미지) 아닐 때, 스위칭 수단(103)은 대향 위치(상부 위치)에 있다. 장치(1011)는 불활성되고, 동시에, 제 2 전처리 장치(1012)는 활성화된다(이러한 장치(1012)는 도 6의 전처리 장치와 정확히 동일한 구조를 가짐).
이러한 마지막 설명과 대응하는 인코딩 시스템은 60 헤르츠의 주파수로 동작하는 텔레비전 시스템으로 애니메이트된 이미지를 전송하는데 사용될 수 있다(예컨데, 일본 또는 미국과 같은 나라에서 사용되는 NTSC 표준).

Claims (4)

  1. 인코딩 단계가 전처리 단계에 의해 우선되는, 처음에 2개의 필드들(F1 및 F2)로 각각 이루어진 프레임들의 시퀀스에 대응하는 비디오 신호들을 인코딩하는 방법에 있어서,
    (A) 연속적인 프레임들을 수신하고 적어도 2개의 필드의 지연을 갖는 각각의 프레임들을 지연시키는 하부-단계,
    (B) 상기 지연을 조절하는 하부-단계로서,
    (a) F1 도미넌스로부터 F2 도미넌스까지의 변화가 검출될 때, 상기 제 1 F2 도미넌트 프레임의 제 1 필드가 억제되므로, 상기 지연은 "1 필드" 지속 기간과 동일한 양만큼 감소되고,
    (b) F2 도미넌스로부터 F1 도미넌스까지의 변화가 검출될 때, 마지막 F2 도미넌트 프레임의 마지막 필드가 반복되므로, 상기 지연이 "1 필드" 지속 기간과 동일한 양만큼 증가되는 도미넌스 변화 표준에 따른 상기 지연을 조절하는 하부 단계를 포함하는, 비디오 신호 인코딩 방법.
  2. 제 1항에 있어서,
    상기 프레임 시퀀스는 상기 3:2 풀다운 기법이 적용되는 필름형 이미지 또는 2개의 필드로 이루어진 비디오형 이미지에 의해 구성되고,
    (A) 상기 현재 시퀀스가 필름형 이미지에 의해 구성되는 것을 검출하는 단계,
    (B) 필름형으로서 검출되지 않을 때, 상기 전처리 단계 후, 또는 상기 현재 시퀀스상에서, 필름형으로서 검출되면, 상기 현재 시퀀스상에서, 상기 역 3:2 풀다운 기법의 실시후, 상기 현재 시퀀스를 인코딩하는 단계로서,
    상기 검출 단계는;
    (a) 동일한 패리티의 2개의 연속적인 필드들(F(n) 및 F(n+2))에 대해, NTOT는 필드에서의 픽셀의 수이며, N'2는 ABS(valF(n) - valF(n+2)) < TH2인 픽셀 수이고, ABS는 함수 "절대값"을 지정하고, val은 픽셀의 휘도를 지정하며, TH2는 제 1의 소정의 임계값인 N2 = NTOT - N'2와 같은 다수의 픽셀(N2)을 규정하는 하부 단계,
    (b) NTOT에 의해 나누어진, 2개의 연속적인 수들(N2)의 감산의 결과를 제 2의 소정의 임계값 THR과 비교하는 하부 단계,
    (c) 상기 결과가 상기 제 2 임계값보다 낮을 때에만, 상기 현재의 시퀀스가 필름형 이미지들에 의해 구성되고, 그 후에, 상기 필드들이 동일한 것으로 고려되는 것을 검출하는 하부 단계를 포함하는 상기 검출 단계를 포함하는, 비디오 신호 인코딩 방법.
  3. 처음에 2개의 필드(F1 및 F2)로 각각 이루어진 프레임들의 시퀀스와 대응하는 비디오 신호들을 인코딩하는 장치로서, 상기 시퀀스는 2개의 필드로 이루어진 비디오형 이미지 또는 상기 3:2 풀다운 기법이 적용된 필름형 이미지로 구성되는 비디오 신호들을 인코딩하는 장치에 있어서,
    (A) 프레임들의 입력 시퀀스에서 필름형 이미지의 시퀀스를 검출하는 수단,
    (B) 상기 입력 시퀀스의 연속적인 프레임들을 수신하고, 적어도 2개의 필드들의 지연을 갖는 각각의 프레임을 지연시키고, 또한, 상기 지연을 조절하는 수단으로서;
    (a) F1 도미넌스로부터 F2 도미넌스까지의 변화가 검출될 때, 상기 제 1 F2 도미넌트 프레임의 제 1 필드가 억제되므로, 상기 지연은 "1 필드" 지속시간과 동일한 양으로 감소되고,
    (b) F2 도미넌스로부터 F1 도미넌스까지의 변화가 검출될 때, 상기 마지막 F2 도미넌트 프레임의 마지막 필드가 반복되므로, 상기 지연이 "1 필드" 지속시간과 동일한 양만큼 증가되는 도미넌스 변화 표준에 따라 상기 지연을 조절하는 수단,
    (C) 상기 시퀀스가 필름형으로서 검출되지 않을 때, 수단(B)과 직렬로 접속되거나 필름형으로서 검출되면 상기 역 3:2 풀다운 기법의 실시후에 프레임들의 입력 시퀀스를 인코딩하는 수단을 포함하는, 비디오 신호 인코딩 장치.
  4. 제 3항에 있어서,
    상기 검출 수단은, 상기 동일한 패리티의 각각의 하나, 2개의 연속적인 필드들을 수신하고 상기 차의 절대값을 취하기 위해 제공된 회로들의 셋트가 뒤따르고 픽셀당 이러한 필드들간의 차를 결정하여 그것을 저장하고, 소정의 임계값에 대한 이러한 차를 계산하는, 이렇게 저장된 절대값들의 연속적인 값사이의 상기 연속적인 차를 감산기에서 계산하고, 상기 차가 소정의 임계값보다 낮을 때에만 필름형 시퀀스를 검출하고, 그후에, 상기 필드가 동일한 것으로 고려되도록 제공되는 감산기 세트를 포함하는, 비디오 신호 인코딩 장치.
KR1020017004258A 1999-08-03 2000-07-31 비디오형 또는 필름형 이미지를 포함하는 프레임들의시퀀스를 인코딩하는 방법 및 장치 KR20010075579A (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
EP99401969 1999-08-03
EP99401969.3 1999-08-03
EP99403228 1999-12-21
EP99403228.2 1999-12-21
PCT/EP2000/007425 WO2001010133A1 (en) 1999-08-03 2000-07-31 Method and device for encoding sequences of frames including either video-type or film-type images

Publications (1)

Publication Number Publication Date
KR20010075579A true KR20010075579A (ko) 2001-08-09

Family

ID=26153678

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020017004258A KR20010075579A (ko) 1999-08-03 2000-07-31 비디오형 또는 필름형 이미지를 포함하는 프레임들의시퀀스를 인코딩하는 방법 및 장치

Country Status (6)

Country Link
US (1) US6983013B1 (ko)
EP (1) EP1121808A1 (ko)
JP (1) JP2003508941A (ko)
KR (1) KR20010075579A (ko)
CN (1) CN1319309A (ko)
WO (1) WO2001010133A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100529308B1 (ko) * 2002-09-17 2005-11-17 삼성전자주식회사 영상신호 처리에서의 필름 모드 검출 방법 및 장치

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6377297B1 (en) * 1999-12-07 2002-04-23 Tektronix, Inc. Detection of repeated and frozen frames in a video signal
CA2738329C (en) * 2001-11-21 2012-09-18 General Instrument Corporation Picture level adaptive frame/field coding for digital video content
JP3991845B2 (ja) 2002-11-12 2007-10-17 松下電器産業株式会社 映像プログレッシブ変換再生装置
CN100352261C (zh) * 2005-06-09 2007-11-28 西安交通大学 一种3∶2下拉电影源视频的检测方法
DE602008004440D1 (de) * 2008-04-11 2011-02-24 Tektronix Int Sales Gmbh Verfahren zur Bestimmung der Felddominanz in einer Sequenz von Videorahmen
US9148620B2 (en) * 2011-04-11 2015-09-29 Intel Corporation Detecting video formats
JP5794860B2 (ja) * 2011-08-23 2015-10-14 株式会社ニコンシステム ノイズ検知装置、再生装置、およびノイズ検知プログラム

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2773337B2 (ja) * 1989-12-29 1998-07-09 ソニー株式会社 映像信号変換方法
US5461420A (en) * 1992-09-18 1995-10-24 Sony Corporation Apparatus for coding and decoding a digital video signal derived from a motion picture film source
US5491516A (en) * 1993-01-14 1996-02-13 Rca Thomson Licensing Corporation Field elimination apparatus for a video compression/decompression system
US5606373A (en) * 1995-04-04 1997-02-25 International Business Machines Corporation Methods for repeated field detection
CN1046789C (zh) 1995-06-23 1999-11-24 Lg电子株式会社 线性压缩机的冷却剂供应装置
SG74566A1 (en) * 1995-08-23 2000-08-22 Sony Corp Encoding/decoding fields of predetermined field polarity apparatus and method
AUPO894497A0 (en) * 1997-09-02 1997-09-25 Xenotech Research Pty Ltd Image processing method and apparatus
JP3686249B2 (ja) * 1998-03-20 2005-08-24 パイオニア株式会社 重複画像検出装置、画像変換装置、重複画像検出方法及び画像変換方法並びに画像記録媒体
US6091776A (en) * 1998-05-26 2000-07-18 C-Cube Microsystems, Inc. Delay balanced video encoder system
DE29814069U1 (de) 1998-08-07 1998-11-19 Eisfeld, Jens-Gerrit, 79104 Freiburg Matratze, Sitz- oder Liegepolster o.dgl.

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100529308B1 (ko) * 2002-09-17 2005-11-17 삼성전자주식회사 영상신호 처리에서의 필름 모드 검출 방법 및 장치

Also Published As

Publication number Publication date
JP2003508941A (ja) 2003-03-04
WO2001010133A1 (en) 2001-02-08
US6983013B1 (en) 2006-01-03
EP1121808A1 (en) 2001-08-08
CN1319309A (zh) 2001-10-24

Similar Documents

Publication Publication Date Title
JP4402219B2 (ja) ビデオ・データ中のフラッシュ・フレームの検出および符号化
US5737022A (en) Motion picture error concealment using simplified motion compensation
KR101326443B1 (ko) 콘텐츠 정보에 기초한 스케일러빌리티 기술
KR100533437B1 (ko) 비디오 데이터 처리 장치, 비디오 데이터 부호화 장치 및 그 방법
JP4014263B2 (ja) 映像信号変換装置及び映像信号変換方法
US5892550A (en) Television signal conversion system and image encoding and decoding system
EP0775421B1 (en) Video processing and method for converting video signals
US20050249282A1 (en) Film-mode detection in video sequences
KR20060047638A (ko) 필름 모드 판정 방법, 움직임 보상 화상 처리 방법, 필름모드 검출기 및 움직임 보상기
KR20010075579A (ko) 비디오형 또는 필름형 이미지를 포함하는 프레임들의시퀀스를 인코딩하는 방법 및 장치
JP4518599B2 (ja) 運動推定フェーズにおける3:2プルダウンの検知及び最適化したビデオ圧縮エンコーダ
JP2003179884A (ja) プルダウン信号検出装置、プルダウン信号検出方法、高解像度化画像処理装置、高解像度化画像処理方法、画像符号化装置および画像符号化方法
US6798835B2 (en) Apparatus and method of switching moving-picture bitstream
JPH04137892A (ja) 信号検出回路
JP3778606B2 (ja) 画質改善装置
JP3144245B2 (ja) テレビジョン信号変換装置
JP2011129979A (ja) 画像処理装置
JP4038768B2 (ja) 画像圧縮装置
JPH1093969A (ja) 動画像符号化装置
JPH02171091A (ja) 画像信号の前処理方法とその装置
JPH09284757A (ja) 画像符号化装置および方法
KR100987770B1 (ko) 비월 주사 영상 신호의 필드간 장면 전환시의 화면 깨짐현상을 최소화한 ipc 시스템
JP4395967B2 (ja) 映像信号符号化の前処理方法および装置
JP2003169300A (ja) 映像信号処理装置
JP3861347B2 (ja) フィルタ装置およびフィルタリング方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E601 Decision to refuse application