KR20010051923A - 긴 듀티 사이클 시간을 갖는 재생 및/또는 기록을 위한전력선이 없는 장치의 회로 장치 및 동작 방법 - Google Patents

긴 듀티 사이클 시간을 갖는 재생 및/또는 기록을 위한전력선이 없는 장치의 회로 장치 및 동작 방법 Download PDF

Info

Publication number
KR20010051923A
KR20010051923A KR1020000070282A KR20000070282A KR20010051923A KR 20010051923 A KR20010051923 A KR 20010051923A KR 1020000070282 A KR1020000070282 A KR 1020000070282A KR 20000070282 A KR20000070282 A KR 20000070282A KR 20010051923 A KR20010051923 A KR 20010051923A
Authority
KR
South Korea
Prior art keywords
memory
intermediate memory
signal
mode
during
Prior art date
Application number
KR1020000070282A
Other languages
English (en)
Other versions
KR100763860B1 (ko
Inventor
베커져르겐
지페르트게랄트
미죠빅조란
토엘레마그너스
Original Assignee
볼프강 자우어
미크로나스 게엠베하
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 볼프강 자우어, 미크로나스 게엠베하 filed Critical 볼프강 자우어
Publication of KR20010051923A publication Critical patent/KR20010051923A/ko
Application granted granted Critical
Publication of KR100763860B1 publication Critical patent/KR100763860B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • G11B20/04Direct recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B19/00Driving, starting, stopping record carriers not specifically of filamentary or web form, or of supports therefor; Control thereof; Control of operating function ; Driving both disc and head
    • G11B19/02Control of operating function, e.g. switching from recording to reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Power Sources (AREA)
  • Memory System (AREA)

Abstract

본 발명은 신호를 재생 및/또는 기록할 수 있는 전력 공급선이 없는 휴대용 장치의 긴 동작 시간을 갖도록 하는 회로 장치 및 그 관련된 동작 방법에 관한 것이다. 이 신호는 주로 음성 및 영상 영역의 신호일 수 있으나 이것에 국한되지는 않는다. 회로 장치는 데이터 접속부를 통하여 중간 메모리(2) 및 신호 처리 장치(3)에 결합되는 소형의 대용량 메모리(1), 한 개의 배터리 또는 배터리 셋을 예로 하는 전원(5)에 연결되고 적어도 하나의 조정된 공급 전압(u1, u2, u3 ; u1, u2, u5)을 이용 가능하게 하는 전원 공급 장치(4), 및 상태 신호(z1, z2)에 의하여 중간 메모리(2)의 로드 상태를 제어 장치(7)에 나타내는 감시 장치(6)를 포함하고 있다. 제어 장치(7)는 특정 상태 신호(z1, z2)에 의존하여 소형의 고용량 메모리(2)에 대하여 일시적인 저전력 동작을 개시하며, 회로 장치의 기본적인 작용은 중간 메모리(2) 내에 저장된 데이터를 통하여 저전력 동작 기간 동안 유지된다.

Description

긴 듀티 사이클 시간을 갖는 재생 및/또는 기록을 위한 전력선이 없는 장치의 회로 장치 및 동작 방법{A CIRCUIT ARRANGEMENT AND OPERATING PROCEDURE FOR A LINE-INDEPENDENT DEVICE, FOR PLAYBACK AND/OR RECORD, WITH A LONG DUTY CYCLE TIME}
본 발명은 긴 듀티 사이클 시간을 갖는 전력선이 없는 휴대 장치용 회로 장치 및 연관된 동작 방법에 관련된 것이다. 음성 신호를 재생하기 위한 소비자들이 휴대하고 있는 장치는 널리 사용되고 있으며, 예를 들면 "워크맨" 또는 "디스크맨" 이라는 명칭을 가진 것들이다. 이것들은 일반적으로 카셋트 테입, CD 또는 미니-CD와 같은 저장 유닛에 정보를 저장하기 위해 신호 처리 장치, 전원 공급 장치, 제어 장치를 구비한다. 이러한 저장 장치의 하나의 단점은 이것들이 오히려 커서 장치의 최소 크기를 결정하게 된다는 것이다. 다른 단점은 이러한 저장 유닛에는 이동 가능한 저장 매체를 필요로 하는데, 왜냐하면 조정된 구동 장치에 의해 이동됨에도 불구하고, 휴대용 장치들은 그들을 운반 및 이동함에 따라 필연적으로 생기는 회전 운동에 민감하고, 이러한 회전 운동은 아날로그로 저장된 신호를 주파수적으로 변동시키는 원인이 될 수 있기 때문이다. 부가적으로, 이러한 저장 유닛은 상대적으로 고전력을 필요로 해서 전원 공급을 위한 큰 배터리를 요구하는 기계적인 구동 장치를 필요로 한다. 이 모든 것들은 장치의 하우징의 크기를 증가시킨다. 데이터에 의하여 정보를 저장하기 위해서는 디지털화 및 강력한 ROM을 사용하는 것이 일종의 개선 방안이다. 큰 메모리 용량, 최신식의 데이터 압축 방법, 비교적 큰 기계적 구동 장치의 부재(不在)로 인해 비록 듀티 사이클 시간이 카셋트 테입 또는 CD와 같은 기존의 구동 장치와 비교하여 상대적으로 짧을지라도 하우징을 더 작게 하는 것을 가능하게 된다. 이러한 회로 장치 및 그것에 관련된 동작 방법의 다른 응용이 음성 신호와 결합해서 재생 또는 저장되는 경우에도 이루어진다. 정지 또는 동화상 기록 장치는 디지털 이미지 기록 및 연속 이미지를 재생하는 방법으로 디지털화된 영상 신호를 처리함에 의해, 음성 신호보다 정지 화상의 경우에 더 큰 데이터 량을 생성한다. 결과적으로, 강력한 대용량의 저장 유닛을 사용하고 전체 시스템의 전기 에너지 소비를 알맞은 범위 내로 유지하는 것이 더욱 더 필요하게 된다.
이미 상술한 바와 같이, 대용량의 저장 유닛의 개발은 메모리의 용량을 증가시키는 동시에 메모리에 필요한 하우징 부피를 감소시키는데 목적를 두고 있다. 다음으로 이러한 두 개의 포인트에서, 판독 및 기록 동안에 대용량의 저장 유닛의 에너지 소비는 어느 정도 감소되는데, 왜냐하면 에너지 소비는 전력선에 의존하는 통상의 동작 형태에 대해서는 별로 중요하지 않기 때문이다. 그러나, 휴대 유닛의 경우에는 휴대 유닛이 필요로하는 배터리 부피 때문에 상기 포인트가 고려될 필요가 있다. 모든 소형화된 대용량의 저장 유닛은 그들의 구성 형와 무관하게, 이하에서 소형의 대용량 저장 유닛으로 불려질 것이다. 예컨대, 데이터 용의 소형화된 대용량 저장 유닛은 공지되어 있고, 퍼스널 컴퓨터(PC) 내의 하드 디스크 저장 유닛과 유사한 구조를 가지나, 매우 작은 반면, 에너지 소비는 여전히 상대적으로 높다. 그러나, 이것들의 작은 구조의 크기 및 상대적으로 높은 회전 속도에 의해 휴대 유닛 내에서 이러한 소형의 하드 디스크 메모리의 동작을 움직임과 무관하게 한다.
본 발명의 목적은 상대적으로 작은 전력원(예컨대, 하나 이상의 배터리로 구성된 유닛 내의 배터리 셋)에도 불구하고 긴 듀티 사이클 시간을 가능하게 하는 전력선이 없는 재생 및/또는 기록을 위한 휴대 유닛에 대한 회로 장치 및 연관된 동작 방법이다.
본 발명의 목적은 독립항 제1항 및 제11항의 특징으로 달성되며, 긴 듀티 사이클 시간을 갖기 위해 판독 및 기록 동안에 고속 데이터 전송을 가능하게 하는 소형화된 대용량 저장 유닛이 사용된다. 후자의 특징은 중간 버퍼 메모리와 공동으로 간헐적 동작에 사용된다. 간헐적 동작은 적어도 소형의 대용량 저장 유닛이 절전 동작으로 변경되는 동안 충분히 긴 간격을 가능하게 한다. 평균 시간으로, 총 전력 소모는 상기 방법으로 현저하게 감소될 수 있다. 중간 메모리의 배치 상태가 적절한 시간에 다시 고속 데이터 전송을 요구할 때까지 소형의 대용량 저장 유닛은 절전 동작 상태로 유지될 수 있다. 그래서 신호 처리 장치로 또는 신호 처리 장치로부터의 연속적인 데이터 흐름이 인터럽트되지 않게 된다. 여기서, 신호 처리 장치로 또는 신호 처리 장치로부터의 연속적인 데이터 흐름은 항상 실행되어야하고 간헐적 동작에 의해 방해받지 말아야하는 기본적 작용에 대응한다. 중간 메모리의 배치 상태는 감시 장치에 의해 감시되며, 감시 장치는 배치 상태를 제어 장치에 신호를 전송하여 알려준다.
본 발명 및 본 발명에 의한 유익한 변형은 도면에 의해 더 상세하게 후술될 것이다. 도 1 내지 도 4는 제1 실시예를, 도 5 내지 도 8은 제2 실시예를 여러 동작 상태의 블록도로서 도시한다.
도 1은 제1 동작 모드로서 고속 데이터 전송시의 재생 동작을 도시한 도면.
도 2는 제1 동작 모드로서 고속 데이터 전송시의 기록 동작을 도시한 도면.
도 3은 제2 동작 모드로서 절전 모드시의 재생 동작을 도시한 도면.
도 4는 제2 동작 모드로서 절전 모드시의 기록 동작을 도시한 도면.
도 5는 제1 동작 모드로서 고속 데이터 전송시의 재생 동작을 도시한 도면.
도 6은 제1 동작 모드로서 고속 데이터 전송시의 기록 동작을 도시한 도면.
도 7은 제2 동작 모드로서 절전 모드시의 재생 동작을 도시한 도면.
도 8은 제2 동작 모드로서 절전 모드시의 기록 동작을 도시한 도면.
〈도면의 주요 부분에 대한 부호의 설명〉
1 : 소형의 대용량 메모리.
2 : 중간 메모리.
3 : 신호 처리 장치.
4 : 전원 공급 장치.
5 : 전원(배터리 셋).
6 : 감시 장치.
7 : 제어 장치.
10 : 보조 중간 메모리.
d1 ∼ d8 : 데이터 흐름.
z1 : 제1 상태 신호.
z2 : 제2 상태 신호.
z3 : 제3 상태 신호.
z4 : 제4 상태 신호.
zh : 보조 중간 메모리 상태 신호.
zz : 중간 메모리 상태 신호.
u1 ∼ u5 : 조정된 공급 전압.
M : 마이크로폰 접속부.
L : 왼쪽 음성 신호 출력부.
R : 오른쪽 음성 신호 출력부.
S : 제어 신호.
U : 공급 배터리 전압.
μc : 마이크로프로세서.
도 1의 블록도는 중간 메모리(2)를 경유하여 신호 처리 장치(3)에 연결되는 소형의 대용량 저장 유닛(1)을 기본 데이터 메모리로 수용한다. 재생 및 기록동안, 데이터 교환은 기본적으로 상기 세 개의 블록(1, 2, 3) 사이에서 이루어진다. 도 1은 재생의 경우를 도시하며, 이 경우의 데이터 흐름(d1)은 소형의 대용량 메모리로부터 판독되고, 데이터 흐름(d2)으로서 신호 처리 장치(3)에 최종적으로 도착된다. 하나 이상의 배터리로 구성되는 배터리 셋(5)으로부터 공급되는 전력은 전원 공급 장치(4)에 의해 전체 회로 장치에 공급되어, 이용 가능한 조정된 공급 전압(u1, u2, u3)이 회로의 각 기능 유닛을 동작시킨다. 감시 장치(6)는 중간 메모리(2)에 결합되며, 예컨대 중간 메모리 상태 신호를 통하여 도출될 수 있는 중간 메모리의 부하 상태를 감시하고, 감시 장치는 제1 또는 제2 상태 신호(z1, z2)를 발생시키며 제어 장치(7)에 전달된다. 적합한 제어 장치(7)는, 예컨대 간단한 마이크로프로세서 (μc)이며, 이 프로세서는 각 기능 유닛의 특정 동작을 제어하기 위해 제어 신호를 사용한다. 도 1에서 도 8까지의 도시된 실시예에서, 음성 신호는 재생 및/또는 기록되고 그 결과로서 모든 신호 처리 장치(3)는 개략적으로 왼쪽 및 오른쪽 신호(L, R)용 신호 출력부 및 마이크로폰 접속부(M)를 갖추고 있다. 데이터 흐름(d1)은 소형의 대용량 메모리(1) 및 중간 메모리(2)사이의 데이터 전송을 빠르게한다.
도 1은 전력-집중(intensive) 기능이 이루어지는 동안의 제1 동작 모드에 대응하는 동작 상태를 도시하고 있다. 신호 처리 장치(3)로의 상대적으로 느린 데이터 흐름(d2)은 제1 동작 모드 동안 인터럽트되지 않아야만 한다. 그래서 여기에 도시된 중간 메모리(2)는 제1 동작 모드 동안 두 개의 기능을 동시에 수행하는데, 그 하나의 기능은 소형의 대용량 메모리(1)에 의해 빠르게 리로드(reload)되는 것이고 다른 하나의 기능은 느리지만 연속되는 데이터 흐름(d2)을 신호 처리 장치(3)에 전달하는 것이다. 중간 메모리(2)의 2개의 기능을 회피하는 회로 장치의 한 실시예가 도 5 내지 8의 회로에 개략적으로 도시된다. 도 1에 따르면, 제1 동작 모드는 늦어도 데이터 흐름(d2)을 통해 상대적으로 비워지고 새로운 데이터 흐름(d1)에 의해 빠르게 리로드되어야만 하는 것을 중간 메모리(2)가 나타냈을 때 개시된다. 제1 동작 모드의 끝은 중간 메모리(2)의 빠른 리로드의 끝이며 그래서 제2 동작 모드의 시작이 다른 중간 메모리 상태 신호(zz)에 의해 표시된다. 이 신호는 중간 메모리(2)가 이미 비교적 채워진 상태가 되었을 때 나타나므로, 그 이상의 데이터 흐름(d1)이 더 이상 수신될 수 없다. 연관된 중간 메모리 상태 신호(zz)는 아래에서 간단히 빈 및 채워진 신호로 지정될 것이다. 여기서 빈 신호는 신호가 트리거된 때 적어도 충분한 데이터를 여전히 수용해서 느린 데이터 흐름(d2)이 제1 동작 모드의 전체 시간에 걸쳐 유지될 수 있는 중간 메모리(2)의 적재 상태를 설명한다. 중간 메모리(2)의 가득찬 레벨의 기능인 채워진 신호의 방출은 엄밀하지는 않으나, 데이터는 제1 데이터 흐름(d1)이 인터럽트 되기를 대기하는 동안 물론 유실되지 않아야한다.
도 2는 도 1과 같은 회로 구성을 도시하나 기록 동작에 대한 것이다. 이 회로는 예컨대 마이크로폰 입력부(M)에서 음성 신호를 수신하여 녹음 유닛 내에서 사용되며, 최종적으로 그 음성 신호를 소형의 대용량 메모리(1)의 데이터로 저장한다. 간헐적인 동작에 대하여, 도 2는 소형의 대용량 메모리(1) 내에서 제3 데이터 흐름(d3)의 전력 집중적 저장이 일어나는 동안의 제1 동작 모드의 상태를 도시한다. 신호 처리 장치(3)에 의해 형성되는 제4 데이터 흐름(d4)이 소형의 대용량 메모리(1)의 가능한 기록 속도에 비하여 현저하게 늦어진 이후로, 감시 장치(6)가 채워진 신호를 통하여 중간 메모리(2)가 채워진 것을 인지하고 거기서 제2 상태 신호(z2)를 제어 장치(7)에 보내서 중간 메모리(2)가 데이터를 소형의 대용량 메모리(1)에 빠르게 전송하는 동안에 제1 동작 모드를 개시 때까지 중간 메모리(2) 내의 데이터 흐름(d4)는 버퍼될 수 있다. 여기서 채워진 신호(zz)는 정시에 트리거 되어야 하므로 중간 메모리(2)는 제1 동작 모드 전체동안 느린 데이터 흐름(d4)을 위해 여전히 가능한 한 충분한 사용 가능한 메모리 영역을 갖는다. 제1 동작 모드는 중간 메모리(2)로부터의 빈 신호(zz)에 의해 종료된다. 감시 장치(6)에 의해 제어 장치(7)내의 대응하는 제어 처리를 개시하는 제2 상태 신호(z2)가 발생된다. 제1 동작 모드의 끝은 제2 동작 모드의 시작이다.
도 3은 재생 동작용 제2 동작 모드를 도시한다. 제어 신호(s)를 통하여, 소규모의 저장 메모리(1)는 저 전력 동작으로 전환된다. 데이터 흐름(d2)을 통하여 데이터는 단지 느리게 전송된다. 데이터 흐름(d1)을 통한 고속 데이터 전송은 존재하지 않는다. 조정된 공급 전압(u1, u2, u3)의 일부가 또한 저 전력 동작에 적절할게 변한다. 도 3은 이 변화를 새로운 공급 전압(u5)을 통해 개략적으로 도시한다. 각각의 기능 유닛은 또한 간혹 단일 칩 상에 집적될 수 있는데, 즉 소형의 대용량 메모리(1)에 대한 공급 전압은 예컨대 제1 동작 모드에서 통상적으로 300밀리암페어의 전류를 갖는 3.3V 이다. 저 전력 동작에서, 공급 전압은 낮춰지거나 턴-오프될 수 있다. 그러나, 제어 신호가 내부적으로 메인 부하를 단절하거나 빠른 시작이 능동적인 대기 회로를 통해 언제든지 가능하게 되는 것이 더 이치에 맞다. "플래시" 메모리처럼 중간 메모리(2)는 적어도 2.7V의 공급 전압을 요구한다. 일반적으로, 신호 처리 장치(3), 감시 장치(6) 및 제어 장치(7)는 동일한 기술을 가지나, 이 기능 유닛들중 일부가 공통의 칩 상에 위치해 있을지라도 그 공급 전압은 다를 수 있다. 예컨대, 아날로그/디지털 컨버터가 바라는 해상도를 얻기 위해서는 더 높은 공급 전압을 확실히 필요로할 수 있다. 통상의 CMOS 기술에서, 전력 소모는 공급 전압에 강하게 의존하여 절전을 위해서 회로는 가능한 한 저 전압 영역에서 동작된다. 이것은 2V와 3.3V 사이의 공급 전압을 의미한다. 이러한 공급전압은 집적 가능한 전원 공급 장치(4)와 같은 장치에 의해 공급 배터리 전압(U)으로부터 발생된다. 만약 관련된 배터리 셋이 단지 하나 또는 두 개의 전지를 수용한다면, 1.5V 또는 3V의 최종 배터리 전압(U)은 너무 낮아서, 전원 공급 장치(4)는 전압을 증가 시켜야 한다. 회로의 디지털 신호 처리에 관련하여 필수의 클럭 펄스 장치가 존재하나, 배터리를 명백하게 나타내기 위해서 도시하지 않았다.
제1 동작 모드로부터 제2 동작 모드로의 전환은 중간 메모리(2)로부터의 채워진 신호(zz)에 대응하는 제2 상태 신호(z2)에 의해 트리거된다, 반대로, 제2 동작 모드는 중간 메모리(2)로부터의 빈 신호(zz)에 대응하는 제1 상태 신호(z1)가 트리거된 때 종료된다. 그래서 제1 동작 상태에 다시 도달하고, 도 1과 비교된다.
도 4는 신호 처리 장치(3)로부터의 느린 데이터 흐름(d4)이 중간 메모리(2)로 향하는 동안의 제2 동작 상태의 기록 동작을 도시한다. 소형의 대용량 메모리(1)는 저 전력에서 동작하며 그러므로 데이터를 공급하지 않는다. 기록 동작 동안, 제2 동작 모드는 중간 메모리(2)로부터의 빈 신호(zz)에 대응하는 제1 상태 신호(z1)에 의해 개시된다. 제2 동작 상태는 중간 메모리(2)로부터의 채워진 신호(zz)에 대응하는 제2 상태 신호(z2)에 의해 종료된다.
도 5 내지 8의 도면은 도 1 내지 4의 도면의 장치에 대응한다. 그러나, 이 도면은 중간 메모리(2)와 신호 처리 장치(3) 사이의 보조 중간 메모리(10)가 존재하는 것이 도 1 내지 4의 도면과 다르다. 보조 중간 메모리는 중간 메모리(2)가 단일 게이트 메모리와 같이 더욱 간단하게 설계되는 것을 가능하게 하며, 중간 메모리는 단일 게이트 메모리의 단일 게이트를 통하여 기록하든지 판독하든지 한다. 그래서 도 1 및 도 2에 도시된 동작 상태에서 요구되는 것과 같은 빠르고 느린 처리의 동시 발생 같은 동시에 일어나는 판독 및 기록을 방지한다. 각각의 기능의 일시적인 감결합(decoupling)에 의해 요구되는 중간 메모리(2)의 구조 및 제어가 매우 간단하게 된다. 보조 중간 메모리(10)는 예컨대 신호 처리 장치(3) 또는 제어 장치(7)에 단일 칩으로 집적될 수 있는 FIFO 메모리(선입 선출)일 수 있다. 보조 중간 메모리(10)에서 요구되는 용량은 신호 처리 장치(3)로 또는 신호 처리 장치로부터의 느리지만 균일한 데이터 흐름(d5 또는 d6)이 제1 동작 모드의 지속 기간에 걸쳐 유지될 수 있도록 충분히 클 필요가 있다. 이것은 도 5 , 도 6에 도시된다. 여기서 데이터 흐름(d5)은 도 1의 데이터 흐름(d2)을 대신하며, 데이터 흐름(d6)은 도 2의 데이터 흐름(d4)을 대신한다.
도 7 및 도 8은 제2 동작 모드에 대응하며, 재생 동작 또는 기록 동작 동안 데이터가 보조 중간 메모리(10)를 통하여 전달되는 것을 도시하고 있다. 도 7에서, 보조 중간 메모리(10)는 데이터 흐름(d5)을 통하여 언로드/로드되며, 중간 메모리(2)로부터 데이터 흐름(d7)을 통하여 로드된다. 만약 두 개의 데이터 흐름(d5, d7)이 동기되지 않는다면, 보조 중간 메모리 상태 신호(zh)는 감시 장치(6)로부터의 제3 또는 제4 상태 신호(z3, z4)가 중간 메모리(2)를 사용하여 데이터 전송을 정지 또는 활성화하는 것을 확인한다.
도 8에서, 보조 중간 메모리(10)가 균일한 데이터 흐름(d6)에 의해 로드되고 데이터 흐름(d8)에 의해 언로드되는, 기록하는 경우의 제2 동작 모드를 도시한다. 이 두 개의 데이터 흐름도 또한 동기되지 않는다면, 보조 중간 메모리(10)의 채워진 상태 및 빈 상태는 보조 중간 메모리 상태 신호(zh)에 의해 신호를 전송한다. 제어 장치(7)와 공동으로 상태 신호(z3, z4)를 통하여, 상태 신호(zh)에 의해 중간 메모리(2)는 데이터를 받아들이거나 또는 받아들이지 않게 된다.
소형의 대용량 메모리(1) 안으로 또는 밖으로의 고속 데이터 전송은 중간 메모리(2)가 큰 저장 용량을 가지며 장치로부터 분리될 수 있는 메모리 유닛과 같이 설계되는 경우에 또한 유리하다. 이러한 메모리 유닛은, 이것의 기록 및 판독 기능에 의해 예컨대 플래시 RAM으로 불리우는 소위 메모리 카드이다. 이러한 메모리 카드에 저장된 데이터는 신호 처리 장치(3)를 일주하는 동안 소형의 대용량 저장 메모리(1) 안으로 적절한 동작 모드에 의해 빠르게 로드될 수 있다. 반대로, 소형의 대용량 메모리(1)로부터의 데이터는 이러한 메모리 카드 내로 역시 빠르게 복사될 수 있으며, 그 후 제삼자에게 전송될 수 있다. 직접적인 데이터 흐름(d2, d4) 또는 보조 중간 메모리(10)를 통한 간접적인 데이터 흐름(d5, d6)에 대응하는 신호 처리 장치(3)로 또는 신호 처리 장치(3)로부터의 느린 데이터 전송은 존재하지 않는다. 고속 데이터 교환 때문에 상기 동작 모드는 단순화된 제1 동작 모드에 대응한다. 이러한 방법으로 교환된 데이터의 내용 및 형태는 신호 처리 장치(3)가 포함되지 않으므로 일종의 독단적인 종류일 수 있다.
본 발명에 따른 회로 장치 및 동작 방법에 의하여 판독 및 기록 동안에 고속 데이터 전송을 가능하게 하는 소형화된 대용량 저장 유닛이 사용함으로써 긴 듀티 사이클 시간을 달성할 수 있다. 또하나의 효과는 중간 버퍼 메모리와 공동으로 간헐적으로 동작함으로써 적어도 소형의 대용량 저장 유닛이 절전 동작으로 변경되는 동안 충분히 긴 간격을 가능하게 한다. 평균 시간에 있어서, 총 전력 소모는 이러한 방법으로 현저하게 감소될 수 있다. 중간 메모리의 배치 상태가 적절한 시간에 다시 고속 데이터 전송을 요구할 때까지 소형의 대용량 저장 유닛은 절전 동작 상태로 유지될 수 있다. 그래서 신호 처리 장치로 또는 신호 처리 장치로부터의 연속적인 데이터 흐름이 인터럽트되지 않게 된다.

Claims (11)

  1. 신호, 특히 음성 신호의 재생 및/또는 기록을 위한 전력선이 없는 장치, 즉 휴대용 회로 장치에 있어서,
    데이터 접속부를 통하여 중간 메모리(2) 및 신호 처리 장치(3)에 결합된 소형의 대용량 메모리(1)와,
    예컨대 배터리인 전원(5)에 연결된 수 있으며, 적어도 하나의 이용 가능한 공급 전압(u1, u2, u3)을 만드는 전원 공급 장치(4)와
    제어 장치(7)가 특정한 상태 신호(zz)에 따라 특히 상기 소형의 대용량 메모리(2)에 대한 저전력 동작을 개시하도록, 상기 중간 메모리(2)의 로드 상태를 상기 상태 신호(zz)로서 상기 제어 장치(7)에 나타내는 감시 장치(6)를 포함하는 것을 특징으로하는 휴대용 회로 장치.
  2. 제1항에 있어서, 상기 상태 신호(zz)는 재생 및 기록 동작시의 제1 및 제2 동작 모드를 개시하고,
    상기 제1 동작 모드에서 데이터는 재생 동작 동안 상기 소형의 대용량 메모리(1)로부터 상기 중간 메모리(2)로, 기록 동작 동안 상기 중간 메모리(2)로부터 상기 소형의 대용량 메모리(1)로 빠르게 전송되며,
    상기 제1 및 제2 동작 모드에서 데이터는 재생 동작 동안 상기 중간 메모리(2)로부터 상기 신호 처리 장치(3)로, 또는 기록 동작 동안 상기 신호 처리 장치(3)로부터 상기 중간 메모리(2)로 느리게 전송되는 것을 특징으로 하는 휴대용 회로 장치.
  3. 제1항 또는 제2항에 있어서, 상기 신호 처리 장치(3)에 결합된 데이터 흐름(d5, d6)을 버퍼하기 위하여 보조 중간 메모리(10)가 상기 신호 처리 장치(3)와 상기 중간 메모리(2) 사이에 삽입되어있고, 상기 보조 중간 메모리는 연속적인 데이터 흐름(d5, d6)을 상기 중간 메모리(2) 또는 상기 신호 처리 장치(3)의 특정한 형태에 무관하게 가능하게 하며, 상기 보조 중간 메모리(10)의 특정한 로드 상태가 부가적인 상태 신호(zh)에 의하여 상기 감시 장치(6)에 의해 제어 장치(7)에 표시되는 것을 특징으로 하는 회로 장치.
  4. 제2항 또는 제3항에 있어서, 재생 동작의 경우에 상대적으로 빈 중간 메모리(2)를 표시하는 제1 상태 신호(z1)가 상기 제2 동작 모드로부터 상기 제1 동작 모드로의 전환을 개시하는 것을 특징으로 하는 회로 장치.
  5. 제2항 또는 제3항에 있어서, 기록 동작의 경우에 상대적으로 채워진 중간 메모리(2)를 표시하는 제2 상태 신호가 상기 제2 동작 모드로부터 상기 제1 동작 모드로의 전환을 개시하는 것을 특징으로 하는 회로 장치.
  6. 제4항 내지 제5항 중 어느 한 항에 있어서, 상기 제1 동작 모드로부터 상기 제2 동작 모드로의 전환은 재생 동작 동안에는 상기 제2 상태 신호(z2)에 의해, 기록 동작 동안에는 상기 제1 상태 신호(z1)에 의해 개시되는 것을 특징으로 하는 회로 장치.
  7. 제3항 내지 제6항 중 어느 한 항에 있어서, 재생 동작 동안, 상대적으로 채워진 보조 중간 메모리(10)를 나타내는 제3 상태 신호(z3)는 상기 중간 메모리(2)로부터 상기 보조 중간 메모리(10)로의 데이터 전송을 인터럽트하고,
    재생 동작 동안, 상대적으로 빈 보조 중간 메모리(10)를 나타내는 제4 상태 신호(z4)는 상기 중간 메모리(2)로부터 상기 보조 중간 메모리(10)로의 데이터 전송을 활성화하며,
    기록 동작 동안, 상기 제3 상태 신호(z3)는 상기 보조 중간 메모리(10)로부터 상기 중간 메모리(2)로의 데이터 전송을 활성화하고,
    기록 동작 동안, 상기 제4 상태 신호(z4)는 상기 보조 중간 메모리(10)로부터 상기 중간 메모리(2)로의 데이터 전송을 인터럽트하는 것을 특징으로 하는 회로 장치.
  8. 제1항 내지 제7항 중 어느 한 항에 있어서, 상기 중간 메모리(2)는 장치로부터 분리될 수 있는 메모리 유닛, 특히 메모리 카드로 지칭되는 플래시 RAM 인 것을 특징으로 하는 회로 장치.
  9. 제8항에 있어서, 상기 분리 가능한 메모리 유닛(2)으로부터 상기 소형의 대용량 메모리(1)로 또는 상기 소형의 대용량 메모리(1)로부터 상기 분리 가능한 메모리 유닛(2)으로 정보를 전송하기 위해 세트될 수 있는 변경된 제1 동작 모드를 특징으로 하는 것으로서, 상기 변경된 제1 동작 모드는 상기 분리 가능한 메모리 유닛(2)으로부터 상기 소형의 대용량 메모리(1)로 또는 상기 소형의 대용량 메모리(1)로부터 상기 분리 가능한 메모리 유닛(2)으로 고속 데이터 전송을 개시하나, 상기 신호 처리 장치(3)로 또는 상기 신호 처리 장치(3)로부터의 느린 데이터 전송이 존재하지 않는 것을 특징으로 하는 회로 장치.
  10. 제1항 내지 제9항 중 어느 한 항에 있어서, 신호 처리 장치(3)는 특히 아날로그 음성 신호용 신호 입력부(M)와 특히 아날로그 음성 신호 출력부(L, R)를 갖는 것을 특징으로 하는 회로 장치.
  11. 긴 동작 시간을 갖는 재생 및/또는 기록을 위한 휴대용의 전력선이 없는 장치의 저전력 동작용으로, 특히 신호 처리 장치(3), 소형의 대용량 메모리(1), 상기 신호 처리 장치(3)와 상기 소형의 대용량 메모리(1) 사이에 삽입된 중간 메모리(2), 제어 장치(7), 전원(5)에 연결될 수 있는 전원 공급 장치(4), 및 상태 신호(zz)에 의하여 중간 메모리(2)의 로드 상태를 제어 장치(7)에 표시하는 감시 장치(6)를 포함하는 제1항 내지 제10항 중 어느 한 항에 따르는 회로 장치를 갖는 장치의 동작 방법에 있어서,
    재생 또는 기록 동작 동안, 각각의 데이터 흐름(d1 ∼ d8)에 결합된 작용이 제1 및 제2 동작 모드로 분할되고,
    상기 제1 동작 모드에서, 항상 실행되어야만 하는 기본적인 작용(d2, d4, d5, d6)이 실행될 뿐만 아니라 높은 전력 소모를 요구하며 중간 메모리(2, 10)에 의하여 시간적으로 버퍼될 수 있는 상기 소형의 대용량 메모리(1)의 판독 및 기록 작용(d1, d2)도 실행되어, 버퍼될 수 있는 이들 작용(d1, d2)은 기본적인 작용에 필요로 되는 것보다 더 빠르게 실행되고,
    제2 동작 모드에서, 제1 동작 모드에서 버퍼되는 전력 집중 작용(d1, d2)은 저전력 동작으로 세트되고, 또한 제2 동작 모드에서도 항상 실행되어야 하는 기본적인 작용(d2, d4, d5, d6)은 적어도 부분적으로 상기 버퍼된 작용(d1, d2)을 따르는 것을 특징으로 하는 동작 방법.
KR1020000070282A 1999-11-25 2000-11-24 긴 듀티 사이클 시간을 갖는 재생 및/또는 기록을 위한 전력선에 의존하지 않는 장치의 회로 장치 및 동작 방법 KR100763860B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19956790A DE19956790A1 (de) 1999-11-25 1999-11-25 Schaltungsanordnung und Betriebsverfahren für ein netzunabhängiges Gerät zur Wiedergabe und/oder Aufnahme mit langer Spieldauer
DE19956790.5 1999-11-25

Publications (2)

Publication Number Publication Date
KR20010051923A true KR20010051923A (ko) 2001-06-25
KR100763860B1 KR100763860B1 (ko) 2007-10-08

Family

ID=7930320

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000070282A KR100763860B1 (ko) 1999-11-25 2000-11-24 긴 듀티 사이클 시간을 갖는 재생 및/또는 기록을 위한 전력선에 의존하지 않는 장치의 회로 장치 및 동작 방법

Country Status (4)

Country Link
EP (1) EP1103966A1 (ko)
JP (1) JP2001202096A (ko)
KR (1) KR100763860B1 (ko)
DE (1) DE19956790A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050165501A1 (en) * 2004-01-23 2005-07-28 Lian Yam F. Apparatus and method for the use of memory devices for audio

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5459846A (en) * 1988-12-02 1995-10-17 Hyatt; Gilbert P. Computer architecture system having an imporved memory
JPH0469700A (ja) * 1990-07-11 1992-03-04 Hitachi Ltd 情報記憶再生装置及び記憶再生方法
JPH0492297A (ja) * 1990-08-08 1992-03-25 Hitachi Ltd 記録再生装置
JPH0652068A (ja) * 1991-10-31 1994-02-25 Hitachi Ltd 記録再生部の情報保持装置
US5367638A (en) * 1991-12-23 1994-11-22 U.S. Philips Corporation Digital data processing circuit with control of data flow by control of the supply voltage
JP3230319B2 (ja) * 1992-07-09 2001-11-19 ソニー株式会社 音響再生装置
KR950001695A (ko) * 1993-06-18 1995-01-03 오오가 노리오 디스크 재생장치
JPH08315500A (ja) * 1995-05-18 1996-11-29 Hitachi Ltd 情報記録再生装置
KR100287366B1 (ko) * 1997-11-24 2001-04-16 윤순조 엠피이지 방식을 이용한 휴대용 음향 재생장치 및 방법
EP0957489A1 (en) * 1998-05-11 1999-11-17 Van de Pol, Teun Portable device and method to record, edit and playback digital audio
US6332175B1 (en) * 1999-02-12 2001-12-18 Compaq Computer Corporation Low power system and method for playing compressed audio data

Also Published As

Publication number Publication date
KR100763860B1 (ko) 2007-10-08
EP1103966A1 (de) 2001-05-30
DE19956790A1 (de) 2001-06-07
JP2001202096A (ja) 2001-07-27

Similar Documents

Publication Publication Date Title
US4908793A (en) Storage apparatus including a semiconductor memory and a disk drive
KR100525144B1 (ko) 자기 디스크 장치 및 기억 시스템
KR20050088485A (ko) 광학 기록매체 기록장치
JPH05242688A (ja) フラッシュeepromを用いた記録再生装置
US20020186963A1 (en) Image recording apparatus and method
KR100763860B1 (ko) 긴 듀티 사이클 시간을 갖는 재생 및/또는 기록을 위한 전력선에 의존하지 않는 장치의 회로 장치 및 동작 방법
JPH06275092A (ja) 録音再生装置
JP2003187517A (ja) 携帯型情報端末
EP1113446B1 (en) Data reproduction device
EP0548547B1 (en) Information signal processing apparatus
CN101236763A (zh) 影像声音记录再现装置
JP2005275612A (ja) 電子機器
JP4461836B2 (ja) ディスクドライブ装置
JP2000125248A (ja) 電子カメラ
JP2000307987A (ja) 映像音声記録再生装置
JP2005275611A (ja) 電子機器
JPH05145876A (ja) 画像信号処理装置
JP2001313894A (ja) 記録再生方法及び装置並びに記憶媒体
JP2941935B2 (ja) 再生装置
JP2003091438A (ja) 情報再配置装置、情報再配置方法、コンピュータ読み取り可能な記憶媒体及びコンピュータプログラム
JP2005275610A (ja) 電子機器
JPH0492297A (ja) 記録再生装置
JP3368202B2 (ja) 記録再生装置
JP2003338129A (ja) Pcカード型記憶装置内蔵ビデオカセット
WO2008119826A1 (en) Presentation storage device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20100924

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee