KR20000069917A - 오디오 신호 처리 회로를 포함하는 오디오 시스템 - Google Patents

오디오 신호 처리 회로를 포함하는 오디오 시스템 Download PDF

Info

Publication number
KR20000069917A
KR20000069917A KR1019997006130A KR19997006130A KR20000069917A KR 20000069917 A KR20000069917 A KR 20000069917A KR 1019997006130 A KR1019997006130 A KR 1019997006130A KR 19997006130 A KR19997006130 A KR 19997006130A KR 20000069917 A KR20000069917 A KR 20000069917A
Authority
KR
South Korea
Prior art keywords
integrator
audio signal
signal
audio
input
Prior art date
Application number
KR1019997006130A
Other languages
English (en)
Other versions
KR100560319B1 (ko
Inventor
아르쓰로날두스마리아
Original Assignee
요트.게.아. 롤페즈
코닌클리케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요트.게.아. 롤페즈, 코닌클리케 필립스 일렉트로닉스 엔.브이. filed Critical 요트.게.아. 롤페즈
Publication of KR20000069917A publication Critical patent/KR20000069917A/ko
Application granted granted Critical
Publication of KR100560319B1 publication Critical patent/KR100560319B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R3/00Circuits for transducers, loudspeakers or microphones
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04SSTEREOPHONIC SYSTEMS 
    • H04S1/00Two-channel systems

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Acoustics & Sound (AREA)
  • Signal Processing (AREA)
  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
  • Circuit For Audible Band Transducer (AREA)
  • Noise Elimination (AREA)
  • Amplifiers (AREA)

Abstract

오디오 시스템은 오디오 신호를 처리하는 회로(12)를 포함하며, 그 회로(12)는 오디오 신호를 수신하는 입력(20)과 출력 신호를 공급하는 출력(26)을 포함한다. 회로(12)는 오디오 신호의 고조파를 발생하며 입력에 접속되는 고조파 발생기(22) 및 고조파 발생기(22)와 마찬가지로 입력에 접속되며 오디오 신호 및 발생된 고조파의 합을 출력(26)에 공급하는 가산 수단(24)을 더 포함한다. 고조파 발생기(22)는 오디오 신호를 적분하는 적분기(34)와 적분기에 접속되며 리셋팅 시에 적분기(34)를 리셋팅하는 리셋팅 수단(36)을 포함한다.

Description

오디오 신호 처리 회로를 포함하는 오디오 시스템{Audio system comprising audio signal processing circuit}
종래 기술에 따른 오디오 시스템은 유럽특허 EP-A 546 619호에 공지되었다. 전류력계형 확성기(electrodynamic loudspeaker)의 발명 때문에, 특히 저 주파수에 서의 보다 큰 음향 출력의 필요성이 대두되었다. 그러나, 텔레비전 세트나 휴대용 오디오 세트와 같은 음향 출력은 확성기의 작은 크기에 의해 심하게 제한된다. 이러한 딜레마는 보다 높은 베이스-응답의 착각을 일으키는, 흔히 가상 피치(virtual pitch) 또는 미싱 펀더멘탈(missing fundamental)로 칭하는 음향심리학 현상을 사용하여 해결할 수 있고, 반면 확성기는 이러한 저 주파수에서 더 큰 파워를 발산하지 않는다. 이 착각은 오디오 신호에 존재하지만 작은 확성기에 의해 재생될 수 없는 저-주파수 톤을 이들 톤의 고조파로 대체함으로써 발생될 수 있다. 이제 고조파는 저-주파수 톤으로 나타낸다.
공지된 오디오 시스템에서 선택된 신호의 고조파를 발생하기 위해 오디오 신호의 저-주파수 대역이 선택되고 고조파 발생기에 공급된다. 그 후 발생된 고조파는 오디오 신호에 가산된다. 이 방식에서는 오디오 신호의 저 주파수 인식이 향상된다. 공지된 오디오 시스템에서 양파 정류기(full-wave rectifier)는 짝수 고조파만 발생시키는 고조파 발생기로서 사용된다. 양파 정류기의 단점은 발생된 고조파의 진폭이 고조파의 수 예를 들어, 제2 고조파에 대하여 급속하게 감소하는 것이며, 제4, 제6 및 제8 고조파의 진폭은 각각 14dB, 21dB 및 26dB 이하이다. 발생된 고조파의 진폭의 이러한 감소 때문에, 가상 피치 효과는 공지된 오디오 시스템에서 충분히 발휘될 수 없다.
본 발명은 오디오 신호를 처리하는 회로를 포함하며, 이 때 회로는 오디오 신호를 수신하는 입력과, 출력 신호를 공급하는 출력과, 입력에 접속되며 오디오 신호의 고조파를 발생하는 고조파 발생기(harmonics generator)와, 고조파 발생기와 마찬가지로 입력에 접속되며 오디오 신호 및 발생된 고조파의 합을 출력에 공급하는 가산 수단을 포함하는 오디오 시스템에 관한 것이다.
또한, 본 발명은 오디오 신호를 처리하는 회로, 고조파 발생기 및 오디오 신호의 처리 방법에 관한 것이다.
도 1은 본 발명에 따른 오디오 시스템의 블럭 다이어그램.
도 2는 본 발명에 따른 오디오 신호를 처리하는 회로의 블럭 다이어그램.
도 3은 본 발명에 따른 고조파 발생기의 블럭 다이어그램.
도 4는 본 발명에 사용될 수 있는 적분기의 제1 실시예를 도시한 도면.
도 5는 적분기 및 리셋팅 수단이 결합된, 본 발명에 사용하는 회로를 도시한 도면.
도 6 및 도 7은 본 발명에 사용하기 위한 적분기의 각각 제 2 및 제 3 실시예를 도시한 도면.
도 8 및 도 9는 예를 들어 도 4 및 도 5에 도시된 적분기와 결합하여 본 발명에 사용될 수 있는 진폭 제한기의 각각 제 1 및 도 2 실시예를 도시한 도면.
도 10은 본 발명에 따른 고조파 발생기에 응용되는 정현파 입력 신호에 응답하여 발생된 여러 가지 파형(a..g)을 도시한 다이어그램.
본 발명의 목적은 고조파 발생기가 그 진폭들이 상호 실질적으로 동일한 고조파를 발생시킬 수 있는 오디오 시스템을 제공하는 것이다. 이 목적은 고조파 발생기가 오디오 신호를 적분하는 적분기 및, 적분기에 접속되며 리셋팅 시 적분기를 리셋팅하는 리셋팅 수단을 포함하는 것을 특징으로 하는 본 발명에 따른 오디오 시스템에서 성취될 수 있다.
리셋팅 시에 오디오 신호를 적분하고 적분된 신호를 리셋팅함으로써, 홀수 및 짝수 고조파를 모두 포함하는 비대칭 파형이 얻어지고, 그리하여 발생된 고조파의 진폭은 배음의 수에 따라 비교적 느리게 감소한다. 따라서, 본 발명에 따른 오디오 시스템에서는 비교적 강한 가상 피치 효과가 있다. 더욱이, 발생된 고조파의 진폭이 오디오 신호의 진폭에 비례하기 때문에, 출력 신호에 성가신 왜곡이 고조파 발생기에 의해 도입되지 않는다.
본 발명에 따른 오디오 시스템의 실시예는 리셋팅 수단이 리셋 주기에 따라 적분기를 주기적으로 리셋하도록 한 것을 특징으로 한다. 이 측정 때문에, 고조파의 발생은 주기적으로 반복되고, 그리하여 출력 신호에 일정한 고조파의 흐름을 제공한다.
본 발명에 따른 오디오 시스템의 또 다른 실시예는 리셋팅 수단이 오디오 신호의 주기에 의존하는 리셋 주기를 결정하도록 실행되는 것을 특징으로 한다. 이것은 본 발명에 따른 오디오 시스템의 간단한 실시예이다.
본 발명에 따른 오디오 시스템의 또 다른 실시예는 리셋팅 수단이 적어도 리셋 주기의 일부 동안에 적분기를 리셋하도록 실행되는 것을 특징으로 한다. 이 측정 때문에, 오디오 신호의 어떤 일부, 예를 들어 오디오 신호의 진폭이 네거티브인 부분이 적분되는 것을 방지할 수 있다.
본 발명에 따른 오디오 시스템의 또 다른 실시예는 리셋팅 수단이 오디오 신호가 임계치를 교차할 때 적분기를 리셋하도록 실행되는 것을 특징으로 한다. 이로 인해, 오디오 신호의 일정 임계치를 넘는 부분의 적분이 방지될 수 있다.
본 발명에 따른 오디오 시스템의 또 다른 실시예는 고조파 발생기가 오디오 신호를 정류하는 정류기를 더 포함하고, 이 때 그 정류기는 정류된 신호가 적분기에 의해 적분되도록 적분기에 연결되는 것을 특징으로 한다.
본 발명에 따른 오디오 시스템에 의해 재생된 저-주파수 톤은 오디오 신호에 나타나는 대응 저-주파수 톤의 라우드니스(loudness)보다 더 높은 라우드니스를 갖는 것으로 인간에게 감지된다. 이러한 원하지 않는 결과를 보상하기 위해, 본 발명에 따른 오디오 시스템의 또 다른 실시예는 적분기가 적분된 신호의 진폭을 제한하도록 실행되는 것을 특징으로 한다. 이 방식에서, 저-주파수 톤의 감지된 라우드니스는 양호하게는 감지된 라우드니스가 원래 라우드니스와 실질적으로 동일하게 되도록 조절될 수 있다.
본 발명에 따른 오디오 시스템의 또 다른 실시예는 적분 신호의 진폭에 의존하여 적분을 멈추도록 실행되는 것을 특징으로 한다. 이것은 적분 신호의 진폭 그리하여 저-주파수 톤의 감지된 라우드니스를 제한하는 간단하고도 효과적인 실시예이다.
본 발명에 따른 오디오 시스템의 또 다른 실시예는 적분기가 적분 신호의 진 폭 또는 주파수에 의존하여 적분 시상수(time-constant)를 응용하도록 실행되는 것을 특징으로 한다. 이 측정 때문에, 적분 신호의 진폭은 점진적으로 제한될 수 있고, 저-주파수 톤의 감지된 라우드니스의 완만한 조절을 가능하게 한다.
도 1은 본 발명에 따른 오디오 시스템의 블럭 다이어그램을 도시한 것이다. 본 오디오 시스템은 회로(12) 및 증폭기(14)를 통해 각각 확성기(16)에 접속되는 신호원(10)을 포함한다. 신호원(10)은 CD, 카셋트 또는 수신 신호 또는 다른 오디오 소스로부터 그 신호를 유도할 수 있다. 회로(12)는 신호원(10)에 의해 공급되는 오디오 신호를 오디오 신호에 존재하지만 그 제한된 크기 때문에 확성기(16)에 의해 재생될 수 없는 저-주파수 톤을 이들 톤의 고조파로 대체하는 방식으로 처리한다. 확성기(16)에 의해 재생될 수 있는 이들 고조파는 보다 높은 베이스 응답의 착각을 일으킨다. 이 음향심리학 현상은 흔히 가상 피치 또는 미싱 펀더멘탈로 칭해진다. 회로(12)에 의해 처리되는 오디오 신호는 그 후 증폭기(14)에 의해 증폭된다. 그 후 이 증폭된 신호는 확성기(16)에 의해 재생된다.
도 2는 본 발명에 따른 오디오 신호를 처리하는 회로(12)의 블럭 다이어그램을 도시한 것이다. 회로(12)는 오디오 신호를 수신하는 입력(20) 및 출력 신호를 공급하는 출력(26)을 포함한다. 회로(12)는 입력(20)에 접속되며 오디오 신호와 고조파 발생기(22)의 출력 신호의 합을 출력(26)으로 공급하는 고조파 발생기(22) 및 입력에 접속되는 가산 수단(24)을 더 포함한다.
오디오 신호를 처리하는 회로(12)에서 제1 필터는 입력(20)과 고조파 발생기(22) 사이에 삽입될 수 있다. 양호하게는 그 제1 필터는 확성기(16)에 의해 재생될 수 없는 오디오 신호에 저-주파수 성분을 통과시키고, 반면 동시에 오디오 신호에 의사 dc 성분은 차단되도록 실행된다. 고조파 발생기(22)와 가산 수단(24) 사이에 회로(12)에 제2 필터를 삽입할 수 있다. 제2 필터를 이용하여 확성기(16)에 의해 재생되는 배음의 수가 제어될 수 있다. 또한, 입력(20)과 가산 수단(24) 사이에 회로(12)에 제3 필터를 삽입할 수 있다. 양호하게는, 이 제3 필터는 확성기에 의해 재생될 수 없는 오디오 신호에 저-주파수 성분을 차단하여, 확성기(16)의 과부하를 방지하기 위해 사용될 수 있다.
도 3은 본 발명에 따른 고조파 발생기(22)의 블럭 다이어그램을 도시한 것이다. 고조파 발생기(22)는 오디오 신호를 수신하는 입력(3)과 출력 신호를 공급하는 출력(38)을 포함한다. 고조파 발생기(22)는 적분기(34) 및, 적분기에 접속되는 리셋팅 수단(36)을 더 포함한다. 적분기(34)는 입력(30)에 의해 수신된 오디오 신호를 적분하여 그 적분 신호를 출력(38)에 공급한다. 리셋팅 수단(36)은 리셋팅 시에 적분기(34)를 적분하도록 실행된다. 이 방식에서, 출력 신호는 홀수 및 짝수 고조파를 모두 포함하고, 이때 이들 고조파의 진폭은 실질적으로 상호 동일하다. 또한, 발생된 고조파의 진폭이 오디오 신호의 진폭에 비례하기 때문에, 고조파 발생기(22)에 의해 성가신 왜곡이 도입되지 않는다.
리셋팅 시기는 리셋팅 수단(36)에 의해 여러 가지 다른 방법으로 결정될 수 있다. 리셋팅 수단(36)은 주기, 진폭 또는 제로 교차점과 같은 오디오 신호의 여러 성질에 의존하여 리셋팅 시기를 결정할 수 있다. 리셋팅 수단(36)은 출력 신호의 유사한 성질에 의존하여 리셋팅 시기를 결정할 수 있다. 또한, 리셋팅 수단(36)은 오디오 신호 및 출력 신호 모두에 의존하여 리셋팅 시기를 결정할 수 있다. 본 발명에 따른 고조파 발생기(22)의 특정한 실시예에서 1개 또는 2개의 접속(35, 37)만이 제공되는 것이 명확해 질 수 있다.
고조파 발생기(22)는 입력(30)에 의해 수신되는 오디오 신호를 정류하는 정류기(32)를 더 포함한다.
도 4는 본 발명에 사용될 수 있는 적분기(34)의 제1 실시예를 도시한 것이다. 적분기(34)는 입력 신호를 수신하는 입력(40) 및 출력 신호를 공급하는 출력(52)을 더 포함한다. 적분기(34)는 그 포지티브 입력이 접지되는 동작 증폭기(50)를 더 포함한다. 저항기(48), 커패시터(46) 및 스위치(44)는 상호 병렬로 배치되고 동작 증폭기(50)의 네거티브 입력을 그 출력에 접속한다. 또한 동작 증폭기(50)의 네거티브 입력은 저항기(42)를 통해 입력(40)에 접속된다. 동작 증폭기(50)의 출력은 적분기(34)의 출력(52)에 접속된다. 스위치(44)는 스위치(44)가 리셋팅 시기에 닫히는 방식으로 리셋팅 수단(36)에 의해 발생되는 리셋 신호(RST)에 의해 제어된다.
본 실시예에서 입력(40)에서 수신된 입력 신호는 적분기(34)에 의해 적분되고, 이 때 적분 신호는 출력(52)에 공급된다는 것은 당업자에게 명백할 것이다. 스위치(44)가 닫힐 때, 적분기는 리셋되고 즉, 커패시터(46)는 방전되고 출력 신호는 제로로 리셋된다.
도 5는 적분기(34) 및 리셋팅 수단(36)이 결합되는 본 발명에 사용하기 위한 회로를 도시한 것이다. 이 회로는 입력 신호를 수신하는 입력(64)과 출력 신호를 공급하는 출력(66)을 포함한다. 회로는 입력 신호의 적분에 요구되는 도 4의 요소들 즉, 저항기(42, 48), 동작 증폭기(50) 및 커패시터(46)를 더 포함한다. 스위치(44)는 트랜지스터(62)를 이용하여 실행된다. 이 트랜지스터(62)의 베이스가 인버터(60)를 통해 입력(64)에 접속되기 때문에, 트랜지스터(62)는 입력 신호가 네거티브일 때 도전된다(즉, 스위치(44)는 닫히고 적분기는 리셋된다). 한편, 입력 신호가 포지티브일 때, 트랜지스터(62)는 도전되지 않는다. 즉, 스위치(44)는 개방된다.
본 발명에 따른 오디오 시스템에 의해 재생되는 일부 저-주파수 톤은 오디오 신호에 존재하는 대응 저-주파수 톤의 라우드니스보다 높은 라우드니스를 갖는 것으로 인간에게 감지된다. 이 원하지 않는 결과를 보상하기 위해, 적분기(34)는 적분 신호의 진폭을 제한하도록 실행될 수 있다. 이 방식에서, 저-주파수 톤의 감지된 라우드니스는 양호하게는 감지된 라우드니스가 원래 라우드니스와 실질적으로 동일하게 되는 방식으로 조절될 수 있다.
도 8 및 도 9는 각각 예를 들어 도 4 및 도 5에 도시된 적분기(34)의 출력 신호의 범위를 제한하는 데 사용될 수 있는 리미터의 제1 및 제2 실시예를 도시한 것이다. 도 8 및 도9에서 리미터는 입력(90)을 구성하는 역 증폭기(inverting amplifier), 출력(102), 동작 증폭기(100) 및 2개의 레지스터(92, 98)를 포함한다. 이 역 증폭기의 전압 이득의 절대값은 레지스터(92)의 저항에 의해 분할된 레지스터(98)의 저항과 동일하다. 도 8의 리미터에서, 레지스터(98)와 병렬로 배치된 2개의 다이오드(94, 96)는 역 증폭기의 출력 신호가 어떤 전압 한계를 넘는 것을 방지한다. 동작 증폭기(100)의 포지티브 입력이 접지되기 때문에, 네거티브 입력에서의 전압도 제로(가상 접지)가 된다. 따라서, 다이오드(94)는 출력 신호가 네거티브일 때 즉, 입력(90)에 의해 수신된 입력 신호가 포지티일 때 도전된다. 동일한 방식으로, 다이오드(96)는 출력 신호가 포지티브일 때, 즉 입력 신호가 네거티브일 때 도전된다. 이 방식에서, 실리콘 다이오드를 사용할 때, 출력 신호의 범위는 대략 - 0.6과 +0.6 볼트 사이에서 제한된다.
도 9의 리미터에서, 역 증폭기의 출력 신호가 일정 전압을 넘지 않도록 방지하는 일은 2개의 제너 다이오드(110, 112)에 의해 수행된다. 여기서, 제너 다이오드(110)는 출력 신호가 포지티브일 때 도전되고, 출력 신호가 네거티브일 때 도전된다. 이 방식에서, 출력 신호의 범위는 대략 제너 다이오드(110)의 반전된 제너 전압과 제너 다이오드(112)의 제너 전압 사이에서 제한된다.
도 8 및 도9에 도시된 리미터는 예를 들어 도 4에 도시된 바와 같이 적분기(34)에 접속될 수 있다. 이 접속은 적분기(34)의 출력(52)이 리미터의 입력(90)에 접속되어 적분기(34)의 출력 신호의 제한을 위해 제공되는 방식으로 실행될 수 있다. 리미터의 출력(102)은 적분기(34)의 입력(40)에 접속되어 적분기(34)의 입력 신호의 제한을 제공할 수 있다. 더욱이, 적분기(34)의 기능과 리미터의 기능을 결합할 수 있다. 이러한 결합의 두 가지 실시예가 도 6 및 도 7에 도시되었다. 도 6은 도 4에 도시된 것처럼 도 8의 리미터와 적분기(34)의 결합을 도시한 것이다. 도 9의 리미터와 도 4에 도시된 적분기(34)의 결합은 도 7에 나타냈다.
예를 들어 도 4에 도시된 바와 같은 적분기(34)는 적분 신호의 진폭에 의존하여 적분 시상수를 응용하도록 실행될 수 있다. 이 측정에 의해, 적분 신호의 진폭은 점진적으로 제한될 수 있고, 그리하여 저-주파수 톤의 감지된 라우드니스의 완만한 제어가 가능해진다. 이러한 적분 시상수의 응용은 레지스터(42)의 저항 또는 커패시터(46)의 커패시턴스를 변경시킴으로써 성취될 수 있다. 레지스터(42)의 실효 저항은 예를 들어 레지스터(42)와 직렬 또는 병렬로 배치된 1개 이상의 레지스터를 스위칭함으로써 변화될 수 있다. 커패시터(46)의 실효 커패시턴스는 커패시터(46)와 직렬 또는 병렬로 배치된 1개 이상의 커패시터를 스위칭함으로써 변경될 수 있다.
도 10은 본 발명에 따른 고조파 발생기(22)에 응용되는 정현파 입력 신호에 응답하여 발생된 여러 가지 파형(a..g)의 다이어그램을 도시한 것이다. 이들 다이어그램에서 입력 신호는 직선으로 표시되고 발생된 파형은 대시선으로 표시된다. 도 10에 파형 a는 입력 신호가 적분 전에 정류되고, 이때 적분기(34)는 입력 신호의 각 주기의 단부에서 리셋팅 수단(36)에 의해 리셋되는, 본 발명에 따른 고조파 발생기(22)에 의해 발생될 수 있다. 파형 b 및 c는 유사한 형태로 고조파 발생기(22)에 의해 발생될 수 있고, 이 때 파형 b의 경우에 적분기(34)는 입력 신호의 각 제2 주기의 단부에서 리셋되고, 파형 c의 경우에 적분기(34)는 입력 신호의 각 제로 교차점에서 리셋될 수 있다. 파형 d는 고조파 발생기(22)에 의해 발생될 수 있고, 이 때 고조파 발생기(22)는 도 5에 도시된 바와 같이 적분기(34) 및 리셋팅 수단(36)의 결합을 포함한다. 이 경우에, 고조파 발생기(22)는 정류기(22)를 포함하지 않는다.
도 10에 파형 e, f 및 g는 파형 a에 대해 기술한 것과 유사한 형태로 본 발명에 따른 고조파 발생기(22)에 의해 발생될 수 있다. 파형 e는 적분 신호의 진폭에 의존하여 적분을 멈추도록 실행되는 고조파 발생기(22)에 의해 발생된다. 여기서, 고조파 발생기(22)는 도 6 및 도 7에 도시된 바와 같은 적분기(34) 또는 도 8 및 도 9에 도시된 바와 같은 리미터 회로와 결합된 도 4에 도시된 적분기(34)를 포함할 수 있다.
파형 f 및 g는 적분기(34)에 의한 적분 시상수의 응용을 나타낸 것이다. 파형 f를 발생하기 위해, 적분기(34)의 적분 시상수는 입력 신호의 각 주기동안 한번 응용되고, 이때 이 응용은 예를 들어 적분 신호의 진폭 또는 주파수에 의존한다. 파형 g는 유사한 방식으로 발생될 수 있고, 이때 적분기(34)는 입력 신호의 각 주기동안 2번 응용된다. 물론, 적분 시상수의 2개 이상의 응용이 지원되는 방식으로 적분기(34)를 배열하는 것도 가능하다.
당업자는 상술한 원리로부터 벗어나지 않고 본 발명에 많은 변화를 수행할 수 있음이 명백하다. 예를 들어, 본 발명에 따라 전체적으로 수행되는 신호 처리는 상술한 적분 회로에 의해 수행되거나 또는 프로그램가능한 프로세서로 운영되는 소프트웨어로 수행될 수 있다. 또한 예를 들어 도 4에 도시된 적분기(34)에서, 레지스터(48)는 생략될 수 있다. 고조파 발생기(22)의 출력 신호의 진폭의 원하는 제한은 입력 또는 출력 신호와 곱셈 인자의 곱에 의해 성취될 수 있다.

Claims (12)

  1. 오디오 신호를 처리하는 회로(12)를 포함하며, 상기 회로(12)는 오디오 신호를 수신하는 입력(20) 및 출력 신호를 공급하는 출력(26)과, 오디오 신호의 고조파를 발생하기 위해 입력(20)에 접속된 고조파 발생기(22) 및, 오디오 신호와 발생된 고조파의 합을 출력(26)에 공급하기 위해 고조파 발생기(22)와 마찬가지로 입력(20)에 접속된 가산 수단(24)을 포함하는 오디오 시스템에 있어서,
    상기 고조파 발생기(22)는 오디오 신호를 적분하는 적분기(34) 및 적분기에 접속되며 리셋팅 시에 적분기(34)를 리셋팅하는 리셋팅 수단(36)을 포함하는 것을 특징으로 하는 오디오 시스템.
  2. 제 1 항에 있어서, 상기 리셋팅 수단(36)은 리셋 주기에 따라 적분기(34)를 주기적으로 리셋하도록 실행되는 것을 특징으로 하는 오디오 시스템.
  3. 제 2 항에 있어서, 상기 리셋팅 수단(36)은 오디오 신호의 주기에 의존하여 리셋 주기를 결정하도록 실행되는 것을 특징으로 하는 오디오 시스템.
  4. 제 2 항 또는 제 3 항에 있어서, 상기 리셋팅 수단(36)은 리셋 주기의 적어도 일부 동안 적분기(34)를 리셋하도록 실행되는 것을 특징으로 하는 오디오 시스템.
  5. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서, 상기 리셋팅 수단(36)은 오디오 신호가 임계치를 교차할 때 적분기(34)를 리셋하도록 실행되는 것을 특징으로 하는 오디오 시스템.
  6. 제 1 항 내지 제 5 항 중 어느 한 항에 있어서, 상기 고조파 발생기(22)는 오디오 신호를 정류하는 정류기(32)를 더 포함하고, 이 때 정류기(32)는 적분기(34)에 접속되어 정류된 신호가 적분기(34)에 의해 적분되는 것을 특징으로 하는 오디오 시스템.
  7. 제 1 항 내지 제 6 항 중 어느 한 항에 있어서, 상기 적분기(34)는 적분 신호의 진폭을 제한하도록 실행되는 것을 특징으로 하는 오디오 시스템.
  8. 제 7 항에 있어서, 상기 적분기(34)는 적분 신호의 진폭에 의존하여 적분을 멈추도록 실행되는 것을 특징으로 하는 오디오 시스템.
  9. 제 7 항 또는 제 8 항에 있어서, 상기 적분기(34)는 적분 신호의 진폭 또는 주파수에 의존하여 적분 시상수를 응용하도록 실행되는 것을 특징으로 하는 오디오 시스템.
  10. 오디오 신호를 수신하는 입력(20) 및 출력 신호를 공급하는 출력(26)과, 입력(20)에 접속되며 오디오 신호의 고조파를 발생하는 고조파 발생기(22)와, 고조파 발생기(22)와 마찬가지로 입력(20)에 접속되며 오디오 신호와 발생된 고조파의 합을 출력(26)에 공급하는 가산 수단(24)을 포함하는 오디오 신호를 처리하는 회로(12)에 있어서,
    상기 고조파 발생기(22)는 오디오 신호를 적분하는 적분기(34)와, 적분기에 접속되며 리셋팅 시에 적분기(34)를 리셋팅하는 리셋팅 수단(36)을 포함하는 것을 특징으로 하는 회로.
  11. 고조파 발생기(22)에 있어서,
    오디오 신호를 적분하는 적분기(34)와, 적분기(34)에 접속되며 리셋팅 시에 적분기(34)를 리셋팅하는 리셋팅 수단(36)을 포함하는 것을 특징으로 하는 고조파 발생기.
  12. 오디오 신호의 고조파를 발생하고, 오디오 신호와 발생된 고조파의 합을 공급하는 것을 포함하는 오디오 신호의 처리 방법에 있어서,
    고조파의 발생은 오디오 신호의 적분 및 리셋팅 시에 상기 적분 결과의 리셋팅을 포함하는 것을 특징으로 하는 오디오 신호 처리 방법.
KR1019997006130A 1997-11-07 1998-10-19 오디오 신호 처리 회로를 포함하는 오디오 시스템 KR100560319B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP97203440.9 1997-11-07
EP97203440 1997-11-07
PCT/IB1998/001648 WO1999025151A1 (en) 1997-11-07 1998-10-19 Audio system comprising audio signal processing circuit

Publications (2)

Publication Number Publication Date
KR20000069917A true KR20000069917A (ko) 2000-11-25
KR100560319B1 KR100560319B1 (ko) 2006-03-14

Family

ID=8228905

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019997006130A KR100560319B1 (ko) 1997-11-07 1998-10-19 오디오 신호 처리 회로를 포함하는 오디오 시스템

Country Status (8)

Country Link
EP (1) EP0958710B1 (ko)
JP (1) JP2001507912A (ko)
KR (1) KR100560319B1 (ko)
CN (1) CN1153504C (ko)
DE (1) DE69825422T2 (ko)
MY (1) MY122113A (ko)
TW (1) TW393872B (ko)
WO (1) WO1999025151A1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4286510B2 (ja) 2002-09-09 2009-07-01 パナソニック株式会社 音響信号処理装置及びその方法
NZ532572A (en) * 2004-04-26 2006-10-27 Phitek Systems Ltd Audio signal processing for generating apparent bass through harmonics
TWI462602B (zh) * 2008-10-03 2014-11-21 Realtek Semiconductor Corp 諧波產生裝置及其產生方法
CN102035550B (zh) * 2010-11-23 2014-03-12 钜泉光电科技(上海)股份有限公司 解决sigma-delta模数转换电路上电过程不稳定的电路及方法
US9515305B2 (en) * 2011-10-11 2016-12-06 Samsung Sdi Co., Ltd. Connector and battery pack including the same
CN108989950B (zh) * 2012-05-29 2023-07-25 创新科技有限公司 自适应低音处理系统
WO2017094429A1 (ja) * 2015-12-02 2017-06-08 株式会社ソシオネクスト 信号処理装置および信号処理方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69227091T2 (de) * 1991-12-09 1999-05-20 Koninkl Philips Electronics Nv Schaltung zur Mischung und Verdoppelung von niedrigen Tonfrequenzen
BE1007574A6 (nl) * 1993-10-04 1995-08-08 Feremans Eric Edmond Werkwijze en inrichting voor het verwerken van signalen.

Also Published As

Publication number Publication date
CN1249891A (zh) 2000-04-05
DE69825422T2 (de) 2005-07-21
KR100560319B1 (ko) 2006-03-14
TW393872B (en) 2000-06-11
EP0958710A1 (en) 1999-11-24
DE69825422D1 (de) 2004-09-09
WO1999025151A1 (en) 1999-05-20
CN1153504C (zh) 2004-06-09
MY122113A (en) 2006-03-31
JP2001507912A (ja) 2001-06-12
EP0958710B1 (en) 2004-08-04

Similar Documents

Publication Publication Date Title
US6792119B1 (en) Audio system
KR100495718B1 (ko) 오디오신호처리회로및그방법과오디오시스템
US7203320B2 (en) Sub-harmonic generator and stereo expansion processor
US8565448B2 (en) Dynamic bass equalization with modified Sallen-Key high pass filter
US6678380B2 (en) Audio system
KR20000069917A (ko) 오디오 신호 처리 회로를 포함하는 오디오 시스템
US6456718B1 (en) Audio system
JP2006187003A (ja) 3チャンネルの状態可変圧縮回路
JP3811030B2 (ja) デジタルアンプ
JPH0584119B2 (ko)
JPS6232850B2 (ko)
JPS625710A (ja) 自動利得制御装置
JPH067313U (ja) バスコントロール回路
JPH0472903A (ja) 低音増強回路
JPS59181897A (ja) 音響装置
JPH05267965A (ja) 時定数回路
JPH041525B2 (ko)
EP1308925A1 (en) Sub-harmonic generator and stereo expansion processor
JPH05160658A (ja) 増幅器
JPS6110304A (ja) 歪防止回路
JPS615612A (ja) 音量音質可変回路
JPH0437373A (ja) 映像信号処理装置
JPH02125504A (ja) 変調回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090306

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee