KR20000061269A - 전전자교환기 제어보드 - Google Patents
전전자교환기 제어보드 Download PDFInfo
- Publication number
- KR20000061269A KR20000061269A KR1019990010192A KR19990010192A KR20000061269A KR 20000061269 A KR20000061269 A KR 20000061269A KR 1019990010192 A KR1019990010192 A KR 1019990010192A KR 19990010192 A KR19990010192 A KR 19990010192A KR 20000061269 A KR20000061269 A KR 20000061269A
- Authority
- KR
- South Korea
- Prior art keywords
- processor
- sdram
- matching unit
- control board
- unit
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q1/00—Details of selecting apparatus or arrangements
- H04Q1/18—Electrical details
- H04Q1/30—Signalling arrangements; Manipulation of signalling currents
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/103—Memories
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/106—Microcomputer; Microprocessor
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Telephone Function (AREA)
- Exchange Systems With Centralized Control (AREA)
Abstract
본 발명은 전전자교환기내부의 제어보드, 특히, 전전자교환기내부 상위 제어보드의 프로세서에 정합부를 장착하여 제어보드 및 통신 보드의 처리 속도를 향상시킬 수 있도록 하는 전전자교환기 제어보드에 관한 것으로서, 본 발명 전전자교환기 제어보드에 의하면, 정합부가 내장되어 있는 프로세서부를 사용함으로써, 에스디램 메모리부에 억세스할 때 별도의 회로가 필요하지 않아 프로세서부에서 에스디램에 억세스 처리 속도가 향상되고, 시스템 구성이 단순화되는 효과가 있다.
Description
본 발명은 전전자교환기내부의 제어보드에 관한 것으로, 특히, 전전자교환기내부 상위 제어보드의 프로세서에 정합부를 장착하여 제어보드 및 통신 보드의 처리 속도를 향상시킬 수 있도록 하는 전전자교환기 제어보드에 관한 것이다.
기존의 전전자교환기내에서는 프로세서를 미국 모토롤라 제품의 MC68030이나 MC68060을 사용하여 구성하였으며, MC68030(50㎒)의 경우 약 18Mips의 성능이 제공되고, MC68060(50㎒)의 경우 100Mips를 제공한다.
또한, MC68030을 적용한 전전자교환기내에서 상위 제어보드의 구성 규모는 가입자 정합 서브시스템에서 이중화 구현시 126개가 필요하고, 단순히 CPU의 성능적인 측면에서 볼 때 MC68060의 구성 규모는 MC68030의 5.5배의 성능 향상이 있으므로 약 23개의 구성 규모만을 필요로 한다.
종래 전전자교환기의 제어보드는 도 1 에 도시한 바와 같이, 제어신호 및 칩 선택 신호 등을 출력시켜 주는 MC68030/060 프로세서(10)와, 상기 MC68030/060 프로세서(10)에서 출력된 제어신호 및 칩 선택 신호를 입력받아 순차적으로 전송될 수 있도록 하는 버퍼부(20)와, 전전자교환기 운용 프로그램을 저장하고 있어 상기 버퍼부(20)를 통해 전송된 제어신호 및 칩 선택 신호를 입력받아 이에 상응하는 데이터를 전송시켜 주는 디램(30)과, 상기 MC68030/060 프로세서(10)로 부터 출력된 제어신호를 입력받아 상기 디램(30)에 저장되어 있는 운용 프로그램을 리드 및 라이트할 때 버퍼부(20)의 방향을 설정해 주는 PLD(Program Logic Device)(40)로 구성된다.
즉, 종래 전전자교환기 제어보드의 동작 과정은, 운용자의 명령어를 MC680 30/060 프로세서(10)에서 입력받아 운용자 명령에 따른 제어신호 및 칩 선택 신호 등을 출력한다.
그러면, 버퍼부(20)에서 상기 MC68030/060 프로세서(10)로 부터 출력된 제어신호 및 칩 선택 신호를 입력받아 디램(30)에서 정상적인 동작을 할 수 있도록 순차적으로 전송시켜 주고, 상기 디램(30)에서는 전전자교환기의 운용 프로그램을 저장하고 있어 상기 버퍼부(20)로 부터 전송된 제어신호 및 칩 선택 신호 등을 입력받아 이에 상응하는 데이터를 전송시켜 준다.
이어서, 상기 디램(30)에서 전송된 데이터에 의해 전전자교환기의 각 보드에서 과금데이터 및 호처리를 하고, PLD(40)에서는 상기 MC68030/060 프로세서(10)에서 상기 디램(30)에 저장되어 있는 운용 프로그램을 리드 및 라이트할 때 상기 버퍼부(20)의 방향을 설정하여 데이터를 전송시켜 준다.
그러나, 상기와 같은 종래 전전자교환기 제어보드는 MC68030/060 프로세서에서 디램으로 제어신호 및 칩 선택 신호 등을 전송할 때 별도의 버퍼 및 PLD를 통해 전송됨으로써, 시스템 구성이 복잡하여 원가가 상승되고, MC68030/060 프로세서에서 디램으로 억세스하는 시간이 오래걸려 성능이 저하된다는 문제점이 있었다.
따라서, 본 발명은 상기와 같은 종래의 문제점을 해소하기 위한 것으로서, 본 발명의 목적은 정합부가 장착되어 있는 프로세서를 이용하여 에스디램에 저장되어 있는 운용 프로그램을 기존의 디램보다 향상된 성능으로 억세스할 수 있도록 하고, 억세스회로를 제거하여 시스템을 간단하게 구현할 수 있도록 한 전전자교환기 제어보드를 제공하는 데 있다.
상기와 같은 목적을 달성하기 위하여 본 발명 전전자교환기 제어보드는, 전전자교환기의 상위제어 기능을 관장하는 프로세서 보드에 있어서, 제어신호 및 칩 선택 신호 등을 출력하는 프로세서부와; 상기 프로세서부내에 장착되어 제어신호 및 칩 선택 신호를 메모리의 속도에 맞게 정합시켜 주는 정합부와; 상기 정합부를 통해 전송된 제어신호 및 칩 선택 신호를 입력받아 이에 상응하는 데이터를 전송시켜 주는 에스디램을 포함하여 구성된 것을 특징으로 한다.
도 1 은 종래 전전자교환기 제어보드를 나타낸 블록도,
도 2 는 본 발명의 일 실시예에 따른 전전자교환기 제어보드를 나타낸 블록도이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 프로세서부 110 : 정합부
200 : 에스디램
이하, 본 발명의 일 실시예에 의한 본 발명의 전전자교환기 제어보드에 대하여 첨부된 도면을 참조하여 상세히 설명하면 다음과 같다.
도 2 는 전전자교환기 제어보드를 나타낸 블록도이다.
본 발명은 도 2 에 도시한 바와 같이, 먼저, 프로세서부(100)는 제어신호 및 칩 선택 신호 등을 출력하는 역할을 하고, 정합부(110)는 상기 프로세서부(100)내에 장착되어 제어신호 및 칩 선택 신호를 메모리의 속도에 맞게 정합시켜 주는 역할을 하며, 에스디램(200)은 상기 정합부(110)를 통해 전송된 제어신호 및 칩 선택 신호를 입력받아 이에 상응하는 데이터를 전송시켜 주는 역할을 한다.
이하, 상기와 같이 구성된 전전자교환기 제어보드의 동작과정을 설명하면 다음과 같다.
운용자의 명령에 의해 프로세서부(100)에서 제어신호 및 칩 선택 신호를 출력하면, 상기 프로세서부(100)내에 장착되어 있는 정합부(110)에서 상기 프로세서부(100)로 부터 출력된 제어신호 및 칩 선택 신호를 에스디램(200)에서 처리할 수 있는 처리 속도에 맞게 전송되도록 정합시켜 준다.
그러면, 상기 에스디램(200)에서 상기 정합부(110)로 부터 전송된 제어신호 및 칩 선택 신호를 입력받아 이에 상응하는 데이터를 전송시켜 주고, 상기 에스디램(200)에서 출력된 데이터를 도시하지 않은 상위 블록에 하드웨어에서 입력받아 각각의 상위 블록에 해당하는 기능(예를 들면 과금데이터 또는 호처리등)을 수행하게 된다.
또한, 상기 정합부(110)가 내장된 프로세서부(100)는 예를 들어 미국 모토롤라사의 MPC8240 프로세서를 사용할 수 있고, 기존의 버퍼부(20) 및 PLD(40)를 사용하지 않아 상기 프로세서부(100)에서 전송된 제어신호 및 칩 선택 신호 등을 상기 에스디램(200)에서 바로 처리할 수 있다.
이상에서 살펴본 바와 같이 본 발명 전전자교환기 제어보드는, 정합부가 내장되어 있는 프로세서부를 사용함으로써, 에스디램 메모리부에 억세스할 때 별도의 회로가 필요하지 않아 프로세서부에서 에스디램에 억세스 처리 속도가 향상되고, 시스템 구성이 단순화되는 효과가 있다.
Claims (1)
- 전전자교환기의 상위제어 기능을 관장하는 프로세서 보드에 있어서, 제어신호 및 칩 선택 신호 등을 출력하는 프로세서부와; 상기 프로세서부내에 장착되어 제어신호 및 칩 선택 신호를 메모리의 속도에 맞게 정합시켜 주는 정합부와; 상기 정합부를 통해 전송된 제어신호 및 칩 선택 신호를 입력받아 이에 상응하는 데이터를 전송시켜 주는 에스디램을 포함하여 구성된 것을 특징으로 하는 전전자교환기제어보드.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990010192A KR100560566B1 (ko) | 1999-03-25 | 1999-03-25 | 전전자교환기 제어보드 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990010192A KR100560566B1 (ko) | 1999-03-25 | 1999-03-25 | 전전자교환기 제어보드 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000061269A true KR20000061269A (ko) | 2000-10-16 |
KR100560566B1 KR100560566B1 (ko) | 2006-03-14 |
Family
ID=19577649
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990010192A KR100560566B1 (ko) | 1999-03-25 | 1999-03-25 | 전전자교환기 제어보드 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100560566B1 (ko) |
-
1999
- 1999-03-25 KR KR1019990010192A patent/KR100560566B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100560566B1 (ko) | 2006-03-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
BR9007835A (pt) | Combinacao de computador e telefone,sistema para habilitar um usuario a comunicar-se com varios computadores de servicos de informacoes e financiais,processo de comunicacao entre um terminal domestico facil de usar e uma pluralidade de computadores de servico,e sistema para proporcionar acesso do usuario a partir de terminais de usuario remotos a uma pluralidade de sistemas de computador de servico | |
KR100560566B1 (ko) | 전전자교환기 제어보드 | |
KR100736405B1 (ko) | Fifo없이 dma를 수행할 수 있는 반도체 장치와 상기반도체 장치의 데이터 처리방법 | |
CN101223511A (zh) | 用于非存储映像式设备存储器的直接访问的方法和系统 | |
KR100387704B1 (ko) | 메모리 버스를 이용한 네트워크 인터페이스 장치 | |
JP2002251367A (ja) | カードデバイス | |
JPH087738B2 (ja) | エンディアン変換方式 | |
KR0155659B1 (ko) | 프로세서-노드간 정합장치 | |
KR100366049B1 (ko) | 직렬통신제어기를 이용한 직접메모리접근장치 | |
US8006012B2 (en) | Data storage system | |
KR100299163B1 (ko) | 상위 프로세서 보드와 인터페이스 모듈이 일체화된 교환기내 운용자 인터페이스 장치 및 그 제어방법 | |
KR970002412B1 (ko) | 디엠에이(dma)가 가능한 통신코프러세서 보드 | |
KR100210813B1 (ko) | 전전자 교환기의 패킷 핸들러 리셋 장치 | |
KR19990012478A (ko) | 전전자 교환기에서의 데이터 처리용 통합 단말 장치 및 방법 | |
KR100208283B1 (ko) | 전전자 교환기의 패킷 핸들러 인터럽트 장치 및 그 방법 | |
KR960025102A (ko) | 퍼스널 컴퓨터 내장형 전전자 교환기 접속용 프로세서 | |
KR100266382B1 (ko) | 교환기의원격모니터링장치 | |
KR970004889B1 (ko) | 전전자교환기 하위 프로세서의 외부장치 제어용 정합회로 | |
KR100232879B1 (ko) | 디지털신호처리기로 구현된 코드분할다중접속 모뎀 칩셋을가지는 디지털 휴대용 전화기 및 그 칩셋 제어 방법 | |
KR920007488B1 (ko) | 범용신호 송수신 회로팩의 r2/mfc/dtmf/cct 겸용 신호 수신회로 | |
KR0174608B1 (ko) | 메모리 직접 억세스 기능을 갖는 마이컴 및 그 제어 방법 | |
KR20010028249A (ko) | Isdn 기본 가입자 인터페이스 블록에 있어서 제어보드와 가입자보드간의 통신장치 및 방법 | |
KR20020055855A (ko) | 이동통신 기지국 시스템에서의 프로세서간 atm 데이터수신 방법 | |
JPS6148292A (ja) | 電子交換機の初期化方式 | |
KR19990004245A (ko) | 공통 버스 방식을 이용한 통신 시스템에서의 자기인식신호 발생장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |