KR19990004245A - 공통 버스 방식을 이용한 통신 시스템에서의 자기인식신호 발생장치 - Google Patents

공통 버스 방식을 이용한 통신 시스템에서의 자기인식신호 발생장치 Download PDF

Info

Publication number
KR19990004245A
KR19990004245A KR1019970028295A KR19970028295A KR19990004245A KR 19990004245 A KR19990004245 A KR 19990004245A KR 1019970028295 A KR1019970028295 A KR 1019970028295A KR 19970028295 A KR19970028295 A KR 19970028295A KR 19990004245 A KR19990004245 A KR 19990004245A
Authority
KR
South Korea
Prior art keywords
data
bus
communication system
common bus
control signal
Prior art date
Application number
KR1019970028295A
Other languages
English (en)
Other versions
KR100231487B1 (ko
Inventor
정성현
Original Assignee
김영환
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업 주식회사 filed Critical 김영환
Priority to KR1019970028295A priority Critical patent/KR100231487B1/ko
Publication of KR19990004245A publication Critical patent/KR19990004245A/ko
Application granted granted Critical
Publication of KR100231487B1 publication Critical patent/KR100231487B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5603Access techniques
    • H04L2012/5609Topology
    • H04L2012/5613Bus (including DQDB)

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 ATM 교환 시스템 등 공통 버스 데이터 통신 방식을 이용하는 고속데이터 통신 시스템에 있어서, 상기 공통 버스를 통해 여러 장치들이 상호 통신하는 경우 자기인식신호(SID)를 발생하여 상기 공통 버스에 실린 데이터가 자신의 데이터임을 인식할 수 있도록 한 공통 버스 방식을 이용한 통신 시스템에서의 SID 발생장치에 관한 것으로, 데이터 버스 및 제어신호 버스에 공통으로 연결되는 다수의 수신부(20-1, 20-2…)가 상기 제어신호 버스 상의 제어신호값과 수신부(20-1, 20-2…) 자신의 고유값을 익스클루시브 오아하는 제1 EXOR 게이트~제4 EXOR 게이트(31~34)와 상기 제1 EXOR 게이트~제4 EXOR 게이트(31~34)의 출력을 앤드하여 인에이블 신호를 출력하는 AND 게이트(35)로 이루어진 SID 발생부(30)와, 상기 SID 발생부(30)에서 출력되는 인에이블 신호에 따라 데이터 버스 상의 데이터를 리드하여 처리하는 데이터 처리부(40)로 구성되어, 게이트를 이용하는 간단한 회로구성으로 ATM 교환 시스템 등과 같은 고속 데이터 처리를 요하는 공통 버스 방식의 통신 시스템에서 유용하게 사용될 수 있는 효과가 있다.

Description

공통 버스 방식을 이용한 통신 시스템에서의 자기인식신호 발생장치
본 발명의 비동기 전송 모드(Asynchronous Transfer Mode ; 이하, 'ATM'이라 칭함) 교환 시스템 등 공통 버스(Common Bus) 데이터 통신 방식을 이용하는 고속데이터 통신 시스템에 있어서, 상기 공통 버스를 통해 여러 장치들이 상호 통신하는 경우 자기인식신호(Self Identification Data ; 이하, 'SID'라 칭함)를 발생하여 상기 공통 버스에 실린 데이터가 자신의 데이터임을 인식할 수 있도록 한 공통버스 방식을 이용한 통신 시스템에서의 SID 발생장치에 관한 것이다.
일반적으로 셀 단위의 데이터를 처리하는 ATM 교환기는 외부 장치와 접속되는 수신측 선로 접속 모듈(Line Interface Module)인 RX LIM과, 상기 RX LIM을 통해 입력되는 데이터를 스위칭하여 해당 출력 단자로 출력하는, ATM 스위치와, ATM 교환기의 각종 동작을 제어하는 제어부와, 외부 장치와 접속되는 송신측 선로 접속 모듈로 상기 ATM 스위치를 통해 출력되는 데이터를 입력하는 TX LIM으로 구성된다.
상기와 같이 구성된 ATM 교환기의 ATM 스위치에는 여러 개의 LIM이 연결되어 스위칭이 이루어지게 되며, 효율적인 데이터 통신을 위해 데이터 버스(Data Bus)와 제어신호 버스(Control Bus)를 상호 공유하게 된다.
이때, 상기 데이터 버스 및 제어신호 버스를 공유함에 따라 ATM 스위치내의 데이터 수신 처리장치는 상기 데이터 버스 상의 데이터가 자신의 것임을 판단하는 기능을 수행해야 한다.
한편, 상기 ATM 교환 시스템과 같이 고속의 데이터를 처리하는 통신 분야 이외의 CPU와 주변의 ROM, RAM, 버퍼 등이 상호 통신을 하는 경우에 있어서는 데이터 버스를 공유하고 주소 버스를 해석하여 해당 소자에 인에이블 신호를 보냄으로써 공유하고 있는 데이터 버스 상의 데이터가 자신의 것임을 알 수 있도록 하고 있다.
그러나, 상기와 같은 경우 자신의 데이터임을 확인하기 위해 대부분 프로그램 로직 소자들을 사용함에 따라 처리속도에 한계가 있게 되는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해결하기 위해 인출한 것으로서, 그 목적은 공통 버스를 통해 여러 연결 장치들이 통신하는 경우, 연결 장치가 게이트로 구성된 간단한 회로를 통해 SID를 발생하여 상기 공통 버스에 실린 데이터가 자신의 데이터임을 인식할 수 있도록 한 공통 버스 방식을 이용한 통신 시스템에서의 SID 발생장치를 제공하는 데에 있다.
이러한 목적을 달성하기 위한 본 발명에 의한 공통 버스 방식을 이용한 통신시스템에서의 SID 발생장치는, 데이터 버스 및 제어신호 버스를 공유하는 수신부의 SID 발생장치가 상기 제어신호 버스 상의 제어신호값과 수신부의 고유값을 비교하여 일치하는 경우 인에이블 신호를 데이터 처리부에 출력하고, 이에 따라 상기 수신부가 상기 데이터 버스 상의 데이터가 자신의 데이터임을 판단하여 데이터 처리부를 통해 상기 데이터를 리드하여 처리하도록 함을 특징으로 한다.
도 1은 본 발명에 의한 공통 버스 방식을 이용한 통신 시스템에서의 자기인식신호(SID) 발생장치가 구현된 통신 시스템의 수신부의 구성도.
도 2는 도 1의 SID 발생부의 상세한 블록 구성도.
도 3는 본 발명의 제어신호 버스로부터 수신된 신호의 비교에 따라 동작 가능한 수신부를 보인 도면.
도면의 주요부분에 대한 부호의 설명
10 : 스위칭부 20-1, 20-2 … : 수신부
30 : SID 발생부
31~34 : 제1 EXOR 게이트~제4 EXOR 게이트
35 : AND 게이트 40 : 데이터 처리부
이하, 첨부된 도면을 참고하여 본 발명에 의한 공통 버스 방식을 이용한 통신 시스템에서의 SID 발생장치의 구성 및 동작을 상세히 설명한다.
도 1은 본 발명에 의한 공통 버스 방식을 이용한 통신 시스템에서의 SID 발생장치가 구현된 통신 시스템의 수신부의 구성도로서, 특히 ATM 교환 시스템에서의 구성으로, ATM 스위치로 입력되는 데이터 및 제어신호가 데이터 버스와 제어신호버스를 통해 입력되는 경우 상기 데이터를 스위칭 처리하는 스위칭부(10)와, 상기 데이터 버스 및 제어신호 버스에 공통으로 연결되어 데이터 버스 상의 데이터를 수신하여 처리하여 다수의 수신부(20-1, 20-2…)로 구성된다.
상기 수신부(20-1, 20-2…)는 스위칭부(10)에서 출력되는 제어신호 버스 상의 제어신호값과 수신부 자신의 고유값을 비교하여 일치하는 경우 인에이블(Enable) 신호를 발생하는 SID 발생부(30)와 상기 SID 발생부(30)에서 출력되는 인에이블 신호에 따라 데이터 버스 상의 데이터를 리드하여 처리하는 데이터 처리부(40)로 구성된다.
도 2는 도 1의 SID 발생부(30)의 상세한 블록 구성도로서, 상기 수신부(20-1, 20-2…) 자신의 고유값(S1~S4)과 상기 제어신호 버스 상의 제어신호값(T1~T4)을 익스클루시브 오아하는 제1 EXOR 게이트~제4 EXOR 게이트(31~34)와 상기 제1 EXOR 게이트~제4 EXOR 게이트(31~34)의 출력을 앤드하여 상기 데이터 처리부(40)로 인에이블 신호를 출력하는 AND 게이트(35)로 구성된다.
상기와 같이 구성된 본 발명에 의한 공통 버스 방식을 이용한 통신 시스템에서의 SID 발생장치의 동작을 설명하면 다음과 같다.
데이터 버스 및 제어신호 버스를 공유하고 다수의 수신부(20-1, 20-2…)가 데이터 버스 상에 있는 데이터가 자신의 데이터임을 알기 위해서는 먼저, 수신부의 SID 발생부(30)가 상기 스위칭부(10)에서 제어신호 버스 상으로 출력되는 제어신호 값과 수신부 자신의 고유값을 비교한다.
이때, 상기 수신부(20-1, 20-2…)의 고유값 S1S2S3S4가 각각의 0000, 1000,0100 ‥‥ 으로 순차적 할당되어 있고, 상기 제어신호 버스 상의 제어신호값 T1T2T3T4이 도 3과 같이 주기적으로 변환하면, 상기 S1S2S3S4과 T1T2T3T4이 각각 제1 EXOR 게이트~제4 EXOR 게이트(31~34)에 의해 익스클루시브 오아되어 AND 게이트(35)로 출력된다.
즉, 상기 첫번째 수신부(20-1)의 S1S2S3S4가 0000이고, T1T2T3T4가 도 3과 같이 0000인 경우에는 상기 제1 EXOR 게이트~제4 EXOR 게이트(31~34)로부터 0000이 출력되고, 이에 따라 상기 0000의 값을 앤드한 상기 AND 게이트(35)는 0의 인에이블 신호를 출력하게 된다.
상기와 같이 AND 게이트(35)의 출력은 각각의 수신부(20-1, 20-2…)의 데이터 처리부(40)를 차례로 인에이블시키는 인에이블 신호를 출력한다.
도 3에 도시된 바와 같이, ①구간에서는 첫번째 수신부(20-1), ②구간에서는 그 다음 두번째 수신부(20-2) … 순으로 각 수신부 내의 데이터 처리부(40)로 인에이블 신호가 출력됨에 따라, 상기 데이터 처리부(40)는 데이터 버스 상의 데이터를 리드하여 처리하게 된다.
이상, 상기 설명에서와 같이 본 발명은 게이트를 이용하는 간단한 회로 구성으로서, ATM 교환 시스템 등과 같은 고속 데이터 처리를 요하는 공통 버스 방식의 통신 시스템에서 유용하게 사용될 수 있는 효과가 있다.

Claims (1)

  1. 데이터 버스 및 제어신호 버스를 공유하는 공통 버스 방식의 고속 통신 시스템에 있어서, 상기 데이터 버스 및 제어신호 버스에 공통으로 연결되는 다수의 수신부(20-1, 20-2…)가 상기 제어신호 버스 상의 제어신호값과 수신부(20-1, 20-2…) 자신의 고유값을 익스클루시브 오아하는 제1 EXOR 게이트~제4 EXOR 게이트(31~34)와 상기 제1 EXOR 게이트~제4 EXOR 게이트(31~34)의 출력을 앤드하여 인에이블 신호를 출력하는 AND 게이트(35)로 이루어진 SID 발생부(30)와, 상기 SID 발생부(30)에서 출력되는 인에이블 신호에 따라 데이터 버스 상의 데이터를 리드하여 처리하는 데이터 처리부(40)로 구성되는 것을 특징으로 하는 공통 버스 방식을 이용한 통신 시스템에서의 자기인식신호(SID) 발생장치.
KR1019970028295A 1997-06-27 1997-06-27 공통 버스 방식을 이용한 통신 시스템에서의 자기인식신호(sid) 발생장치 KR100231487B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970028295A KR100231487B1 (ko) 1997-06-27 1997-06-27 공통 버스 방식을 이용한 통신 시스템에서의 자기인식신호(sid) 발생장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970028295A KR100231487B1 (ko) 1997-06-27 1997-06-27 공통 버스 방식을 이용한 통신 시스템에서의 자기인식신호(sid) 발생장치

Publications (2)

Publication Number Publication Date
KR19990004245A true KR19990004245A (ko) 1999-01-15
KR100231487B1 KR100231487B1 (ko) 1999-11-15

Family

ID=19511783

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970028295A KR100231487B1 (ko) 1997-06-27 1997-06-27 공통 버스 방식을 이용한 통신 시스템에서의 자기인식신호(sid) 발생장치

Country Status (1)

Country Link
KR (1) KR100231487B1 (ko)

Also Published As

Publication number Publication date
KR100231487B1 (ko) 1999-11-15

Similar Documents

Publication Publication Date Title
JPH0618374B2 (ja) マルチネツトワ−クシステムのデ−タ伝送方法
US5333198A (en) Digital interface circuit
US4371789A (en) Power control arrangement
KR100231487B1 (ko) 공통 버스 방식을 이용한 통신 시스템에서의 자기인식신호(sid) 발생장치
JP2527251B2 (ja) Icカ―ド
JPH03137780A (ja) 非接触型icカード
US20030126342A1 (en) System to optimally order cycles originating from a single physical link
KR20000009541A (ko) 직렬통신장치 및 방법
US6885217B2 (en) Data transfer control circuitry including FIFO buffers
CN117707028B (zh) 射频模式控制电路、射频控制芯片和射频芯片
KR950004949B1 (ko) 키폰 주장치의 메인카드와 로칼카드간의 고속 데이타 송/수신 회로
JP3635810B2 (ja) シーケンサのi/o切り替え装置
KR900002634B1 (ko) 시분할 다중통신 입출력장치
KR100258354B1 (ko) 소용량 에이티엠 교환기용 스위치 제어장치
KR100355285B1 (ko) 제어국 시스템에서의 로컬 라우터내 프로세서 보드
KR950005148B1 (ko) 패킷처리장치의 이중화 패킷버스 선택회로
KR940000181B1 (ko) 근거리 통신망 접속장치
US4695974A (en) Circuit arrangement for receiving and/or transmitting binary signals serially appearing on the plurality of lines to and from a processing device containing a micro-computer or microprocessor
KR100560566B1 (ko) 전전자교환기 제어보드
KR100258567B1 (ko) 비동기식 전송 모드 셀을 송·수신하는 장치
JP2677231B2 (ja) ループバス交換方式
JP3203751B2 (ja) エラーカウント装置
KR0169626B1 (ko) 비동기 데이타 수신장치의 리얼 데이타 검출장치
JP2949118B1 (ja) バス通信型エンコーダ装置のエンコーダデータ出力方法
KR920000092B1 (ko) 디지탈 전화기를 이용한 디지탈 단말 접속회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020716

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee