KR20000042397A - 질화알루미늄막을 접착막으로 이용한 반도체 메모리 소자의 캐패시터 제조방법 - Google Patents
질화알루미늄막을 접착막으로 이용한 반도체 메모리 소자의 캐패시터 제조방법 Download PDFInfo
- Publication number
- KR20000042397A KR20000042397A KR1019980058562A KR19980058562A KR20000042397A KR 20000042397 A KR20000042397 A KR 20000042397A KR 1019980058562 A KR1019980058562 A KR 1019980058562A KR 19980058562 A KR19980058562 A KR 19980058562A KR 20000042397 A KR20000042397 A KR 20000042397A
- Authority
- KR
- South Korea
- Prior art keywords
- forming
- film
- lower electrode
- interlayer insulating
- memory device
- Prior art date
Links
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 title claims abstract description 19
- 239000004065 semiconductor Substances 0.000 title claims abstract description 16
- 239000003990 capacitor Substances 0.000 title claims abstract description 14
- 238000004519 manufacturing process Methods 0.000 title claims description 13
- 239000003292 glue Substances 0.000 title abstract description 6
- 239000011229 interlayer Substances 0.000 claims abstract description 23
- 239000010410 layer Substances 0.000 claims abstract description 19
- 238000000034 method Methods 0.000 claims abstract description 14
- 239000000758 substrate Substances 0.000 claims abstract description 6
- 239000000463 material Substances 0.000 claims abstract description 5
- 229910044991 metal oxide Inorganic materials 0.000 claims abstract description 4
- 150000004706 metal oxides Chemical class 0.000 claims abstract description 4
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 15
- 239000002313 adhesive film Substances 0.000 claims description 13
- PIGFYZPCRLYGLF-UHFFFAOYSA-N Aluminum nitride Chemical compound [Al]#N PIGFYZPCRLYGLF-UHFFFAOYSA-N 0.000 claims description 3
- 239000012790 adhesive layer Substances 0.000 claims description 2
- 239000000853 adhesive Substances 0.000 abstract description 2
- 230000001070 adhesive effect Effects 0.000 abstract description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 abstract 4
- 229910052681 coesite Inorganic materials 0.000 abstract 2
- 229910052906 cristobalite Inorganic materials 0.000 abstract 2
- 239000000377 silicon dioxide Substances 0.000 abstract 2
- 235000012239 silicon dioxide Nutrition 0.000 abstract 2
- 229910052682 stishovite Inorganic materials 0.000 abstract 2
- 229910052905 tridymite Inorganic materials 0.000 abstract 2
- 239000010408 film Substances 0.000 description 37
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 229910010413 TiO 2 Inorganic materials 0.000 description 2
- 239000007772 electrode material Substances 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000011109 contamination Methods 0.000 description 1
- 238000000354 decomposition reaction Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 238000005240 physical vapour deposition Methods 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 230000008646 thermal stress Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/65—Electrodes comprising a noble metal or a noble metal oxide, e.g. platinum (Pt), ruthenium (Ru), ruthenium dioxide (RuO2), iridium (Ir), iridium dioxide (IrO2)
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B53/00—Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Memories (AREA)
Abstract
본 발명은 Pt 하부전극 및 SiO2층 모두에 대해 우수한 접착력을 가지며 1000 ℃ 이상의 고온에서 구조적 안정성을 유지할 수 있는 AlN 접착막을 이용한 반도체 메모리 소자의 캐패시터 제조 방법에 관한 것으로, 본 발명은 SiO2와 접착력이 우수하며 1000 ℃ 이상의 고온에서 구조적 안정성이 유지되는 AlN막을 접착막으로 형성하는데 그 특징이 있다. 이와 같이 AlN을 SiO2와 Pt층 사이의 접착막으로서 사용함으로써 구조적으로 안정한 FeRAM의 하부전극을 만들 수 있다. 또한 AlN의 구성 원소인 Al은 실리콘 반도체 제조공정에서 금속배선으로 사용하는 재료이므로 기존 제조공정에 적용하여도 장비오염 등의 문제를 야기하지 않는다.
Description
본 발명은 반도체 소자 제조 방법에 관한 것으로, 특히 층간절연막과 하부전극의 접착력을 향상시킬 수 있는 반도체 메모리 소자의 캐패시터 제조 방법에 관한 것이다.
FeRAM(ferroelectric random access memory) 소자는 비휘발성 기억 소자의 일종으로 전원이 끊어진 상태에서도 저장 정보를 기억하는 장점이 있을 뿐만 아니라 동작 속도도 기존의 DRAM(Dynamic Random Access Memory)에 필적하여 차세대 기억소자로 각광받고 있다. FeRAM소자의 유전물질로는 SrBi2Ta2O9, (SrxBi2-y(TaiNbj)2O9-z), Pb(ZrxTi1-x)O3박막이 주로 사용되는데, 상기와 같은 강유전체막의 우수한 강유전 특성을 얻기 위해서는 상하부 전극물질의 선택과 적절한 공정의 제어가 필수적이다.
Pt막은 FeRAM 소자 및 1G DRAM급 이상의 메모리 반도체 소자에서 전극재료로 각광받고 있는 물질이나, Pt 하부전극은 하지층인 SiO2와의 접착력이 불량하다. 즉, Pt막을 FeRAM의 하부전극으로 사용할 경우 Pt막과 하지층인 SiO2사이의 낮은 접착력으로 인하여 Pt막의 들림(lifting)이 발생하여 소자 제조가 어렵다.
따라서, 이러한 취약한 접착력을 보상하기 위하여 Ti, TiO2, TiN 등이 Pt와 SiO2사이의 접착막(glue layer)으로 사용되고 있으나, Ti막, TiO2막 및 TiN막은 고온공정에서 구조적 안정성이 저하되어 접착막으로서의 역할을 제대로 하지 못한다. 즉, 접착막이 분해되거나 부분적으로 얇아져 Pt막이 SiO2막과 접촉하면 Pt의 접착성이 나빠지고, 이에 따라 Pt 하부전극 형성 공정 진행 중 또는 하부전극 형성 공정 이후의 후속 공정에서 Pt층이 박리되어 소자를 제조할 수 없게 된다. 특히, Ti는 고온공정에서 Pt의 결정립계(grain boundary)에 침착하여 접착막으로서의 역할을 제대로 수행하지 못할 수 있으며, TiN의 경우는 고온공정에서 열분해되어 역시 접착막으로서의 역할을 하지 못하게 된다.
상기와 같은 문제점을 해결하기 위하여 안출된 본 발명은 Pt 하부전극 및 SiO2층 모두에 대해 우수한 접착력을 가지며 1000 ℃ 이상의 고온에서 구조적 안정성을 유지할 수 있는 AlN 접착막을 이용한 반도체 메모리 소자의 캐패시터 제조 방법을 제공하는데 그 목적이 있다.
도1은 본 발명의 일실시예에 따라 형성된 FeRAM 소자의 캐패시터를 보이는 단면도,
도2는 층간절연막, AlN 잡착막 및 하부전극 부분의 확대도.
* 도면의 주요 부분에 대한 도면 부호의 설명
18: 층간절연막 19: AlN막
20: Pt 하부전극 21: 강유전체막
22: 상부전극
상기와 같은 목적을 달성하기 위한 본 발명은 반도체 기판 상에 형성된 층간절연막 상에 질화알루미늄(AlN)으로 접착막을 형성하는 제1 단계; 상기 AlN 접착막 상에 하부전극을 형성하는 제2 단계; 상기 하부전극 상에 유전막을 형성하는 제3 단계; 및 상기 유전막 상에 상부전극을 형성하는 제4 단계를 포함하는 반도체 메모리 소자의 캐패시터 제조 방법을 제공한다.
질화알루미늄(AlN)막은 SiO2와 접착력이 우수하며 1000 ℃ 이상의 고온에서 구조적 안정성이 유지되는 물질로서 접착막으로서의 역할을 고온에서도 수행할 수 있다. 이와 같이 AlN을 SiO2와 Pt층 사이의 접착막으로서 사용함으로써 구조적으로 안정한 FeRAM의 하부전극을 만들 수 있다. 또한 AlN의 구성 원소인 Al은 실리콘 반도체 제조공정에서 금속배선으로 사용하는 재료이므로 기존 제조공정에 적용하여도 장비오염 등의 문제를 야기하지 않는다.
AlN의 열팽창계수는 4.3 × 10-6/K 로 SiO2의 열팽창계수(약 0.5 × 10-6/K ) 보다 큰 값을 가지며 Pt의 열팽창계수 9 × 10-6/K 보다 작은 값을 갖는다. 따라서, 열팽창계수 측면에서 SiO2와 Pt의 중간 값을 갖는 AlN막은 Pt와 SiO2의 열팽창계수차이에 의한 열응력(thermal stress)을 완화하는 버퍼 역할도 수행한다. 성장조건을 잘 조절할 경우 AlN막은 SiO2층위에서 에피택시(epitaxy)로 성장할 수 있어 SiO2와의 접착력도 획기적으로 개선할 수 있다.
도1은 본 발명의 일실시예에 따라 형성된 FeRAM 소자의 캐패시터를 보이는 단면도로서, 본 발명의 일실시예에 따른 FeRAM 소자의 캐패시터 제조 방법은 다음과 같이 이루어진다.
먼저, 단위 메모리 셀을 분리하는 필드산화막(field oxide) (11) 형성이 완료된 (001)방향의 단결정 실리콘 기판(10)에 게이트 전극(13), 소오스(12A) 및 드레인(12B)으로 이루어지는 MOS(metal-oxide-semiconductor) 트랜지스터를 제조하고, 제1 층간절연막(15)을 형성한다. 이어서, 제1 층간절연막(15)을 선택적으로 식각하여 실리콘 기판(10)을 노출시키는 콘택홀을 형성하고, 콘택홀 내에 폴리실리콘 플러그(poly-silicon plug)(16)를 형성하고, 폴리실리콘 플러그(16)와 제1 층간절연막(15) 상에 메탈 소오스 라인(metal source line)(17)을 형성하고, SiO2계열의 제2 층간절연막(18)을 형성한다.
이어서, 제2 층간절연막(18) 상에 물리증착법 또는 화학기상증착법으로 50 Å 내지 500 Å 두께의 AlN 접착막(19)을 형성하고, AlN 접착막(19) 상에 하부전극(20), 강유전체막(21) 및 상부전극(22)을 형성하고, 제3 층간절연막(23)을 형성한다. 하부전극(20)은 Pt막으로 형성하고, 강유전체막(21)으로는 페롭스카이트(perovskite) 구조 또는 적층페롭스카이트(layered-perovskite) 구조의 금속산화물로 형성하며, 상부전극(22)은 Pt 또는 전도성 금속산화막으로 형성한다. 이어서, 상부전극(22) 상에 AlN막을 형성하기도 한다.
다음으로, 제3 층간절연막(23)을 선택적으로 식각하여 상부전극(22)을 노출시키는 제1 콘택홀(C1)을 형성하고, 제3 층간절연막(23), 제2 층간절연막(18) 및 제1 층간절연막(15)을 선택적으로 식각하여 트랜지스터의 드레인(12B)을 노출시키는 제2 콘택홀(C2)을 형성한다.
다음으로, 제1 콘택홀(C1) 및 제2 콘택홀(C2)을 통하여 캐패시터의 상부전극(22)과 트랜지스터의 드레인(12B)을 연결하는 금속배선(24)을 Ti, TiN 및 Al을 적층하여 형성하고, 제4 층간절연막(25)을 형성한다.
도1에서 미설명 도면부호 '14'는 절연막 스페이서를 나타낸다.
도2는 도1의 제2 층간절연막(18), AlN 잡착막(19) 및 하부전극(20) 부분의 확대도로서, SiO2계열의 제2 층간절연막(18)과 하부전극(20) 사이에 AlN 접착막(19)을 형성하는 본 발명의 특징으로 나타내고 있다.
도1의 구성과 같은 단위셀을 필요한 개수 만큼 만들고 다른 보조 소자를 만들어 주어야 FeRAM 소자를 제조한다.
이상에서 설명한 본 발명은 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
상기와 같이 이루어지는 본 발명은 FeRAM 소자의 Pt 하부전극과 하부층 사이에 AlN층을 형성하여 접착력을 증가시킴으로써 소자제조 공정을 안정시킬 수 있으며, 막의 들림(lifting)을 방지하여 식각 잔류물을 보다 완전히 제거할 수 있어 캐패시터의 단락(short) 발생 가능성을 줄임으로써 소자 제조 공정을 안정화시킬 수 있다.
Claims (5)
- 반도체 메모리 소자의 캐패시터 제조 방법에 있어서,반도체 기판 상에 형성된 층간절연막 상에 질화알루미늄(AlN)으로 접착막을 형성하는 제1 단계;상기 AlN 접착막 상에 하부전극을 형성하는 제2 단계;상기 하부전극 상에 유전막을 형성하는 제3 단계; 및상기 유전막 상에 상부전극을 형성하는 제4 단계를 포함하는 반도체 메모리 소자의 캐패시터 제조 방법.
- 제 1 항에 있어서,상기 층간절연막을 SiO2계열의 물질로 형성하는 것을 특징으로 하는 반도체 메모리 소자의 캐패시터 제조 방법.
- 제 1 항 또는 제 2 항에 있어서,상기 하부전극을 Pt로 형성하는 것을 특징으로 하는 반도체 메모리 소자의 캐패시터 제조 방법.
- 제 3 항에 있어서,상기 상부전극을 Pt 또는 전도성 금속산화막으로 형성하는 것을 특징으로 하는 반도체 메모리 소자의 캐패시터 제조 방법.
- 제 4 항에 있어서,상기 제4 단계 후,상기 상부전극 상에 AlN 접착막을 형성하는 제5 단계; 및상기 제5 단계가 완료된 전체 구조 상에 층간절연막을 형성하는 제6 단계를 더 포함하는 것을 특징으로 하는 반도체 메모리 소자의 캐패시터 제조 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980058562A KR100321709B1 (ko) | 1998-12-24 | 1998-12-24 | 질화알루미늄막을 접착막으로 이용한 반도체 메모리 소자의 캐패시터 제조 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980058562A KR100321709B1 (ko) | 1998-12-24 | 1998-12-24 | 질화알루미늄막을 접착막으로 이용한 반도체 메모리 소자의 캐패시터 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000042397A true KR20000042397A (ko) | 2000-07-15 |
KR100321709B1 KR100321709B1 (ko) | 2002-03-08 |
Family
ID=19565644
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980058562A KR100321709B1 (ko) | 1998-12-24 | 1998-12-24 | 질화알루미늄막을 접착막으로 이용한 반도체 메모리 소자의 캐패시터 제조 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100321709B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100772530B1 (ko) * | 2001-06-30 | 2007-11-01 | 주식회사 하이닉스반도체 | 반도체 소자의 오목형 캐패시터 형성방법 |
US20230145317A1 (en) * | 2021-11-11 | 2023-05-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal layers for increasing polarization of ferroelectric memory device |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3474352B2 (ja) * | 1996-03-18 | 2003-12-08 | 株式会社東芝 | 薄膜キャパシタ及び半導体装置 |
US6060735A (en) * | 1996-09-06 | 2000-05-09 | Kabushiki Kaisha Toshiba | Thin film dielectric device |
-
1998
- 1998-12-24 KR KR1019980058562A patent/KR100321709B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100772530B1 (ko) * | 2001-06-30 | 2007-11-01 | 주식회사 하이닉스반도체 | 반도체 소자의 오목형 캐패시터 형성방법 |
US20230145317A1 (en) * | 2021-11-11 | 2023-05-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal layers for increasing polarization of ferroelectric memory device |
Also Published As
Publication number | Publication date |
---|---|
KR100321709B1 (ko) | 2002-03-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6781184B2 (en) | Barrier layers for protecting metal oxides from hydrogen degradation | |
US5468684A (en) | Integrated circuit with layered superlattice material and method of fabricating same | |
US5719416A (en) | Integrated circuit with layered superlattice material compound | |
KR100406536B1 (ko) | 산소확산방지막으로서 알루미늄 산화막을 구비하는강유전체 메모리 소자 및 그 제조 방법 | |
JP2000174215A (ja) | 強誘電体集積回路及びその製造方法 | |
KR100275121B1 (ko) | 강유전체 캐패시터 제조방법 | |
JP2000164815A (ja) | 集積回路及びその製造方法 | |
JP2000068466A (ja) | 半導体記憶装置 | |
JP4438963B2 (ja) | 強誘電体キャパシタ | |
KR100405146B1 (ko) | 구조화된 금속 산화물 함유 층의 제조 방법 | |
US6146963A (en) | Methods for forming ferroelectric capacitors having a bottom electrode with decreased leakage current | |
US6080593A (en) | Method of manufacturing ferroelectric memory | |
KR100362189B1 (ko) | 수소 확산을 방지할 수 있는 산화막 및 티타늄막 이중층을구비하는 반도체 메모리 소자 및 그 제조 방법 | |
KR100321709B1 (ko) | 질화알루미늄막을 접착막으로 이용한 반도체 메모리 소자의 캐패시터 제조 방법 | |
KR100275113B1 (ko) | 반도체장치의강유전체캐패시터제조방법 | |
JPH06260644A (ja) | 半導体装置の製造方法 | |
JP3232661B2 (ja) | 半導体記憶装置 | |
US6074885A (en) | Lead titanate isolation layers for use in fabricating PZT-based capacitors and similar structures | |
KR100353808B1 (ko) | 반도체 소자의 보호막 형성 방법 | |
KR20030039893A (ko) | 반도체 소자의 캐패시터 및 그 제조방법 | |
US7816150B2 (en) | Fabrication process of semiconductor device | |
KR100389894B1 (ko) | 씨.비.엔을 이용한 금속-강유전체-반도체 트랜지스터 | |
KR100321699B1 (ko) | 니오비움-탄탈륨합금접착막을이용한강유전체캐패시터형성방법 | |
KR100300877B1 (ko) | 백금 하부전극과 에스비티 강유전체막의 화학반응을 억제할 수있는 캐패시터 제조 방법 | |
KR20000042388A (ko) | 반도체 소자의 강유전체 캐패시터 및 그 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20091222 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |