KR20000011708A - 자기정보판독장치 - Google Patents

자기정보판독장치 Download PDF

Info

Publication number
KR20000011708A
KR20000011708A KR1019990028365A KR19990028365A KR20000011708A KR 20000011708 A KR20000011708 A KR 20000011708A KR 1019990028365 A KR1019990028365 A KR 1019990028365A KR 19990028365 A KR19990028365 A KR 19990028365A KR 20000011708 A KR20000011708 A KR 20000011708A
Authority
KR
South Korea
Prior art keywords
current
value
bar
control loop
reading device
Prior art date
Application number
KR1019990028365A
Other languages
English (en)
Other versions
KR100714212B1 (ko
Inventor
레클레르파트릭
피라에르에릭
라말로죠오누노빌라로보스
바르보탱장
보오르만요하네스오토
Original Assignee
요트.게.아. 롤페즈
코닌클리케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요트.게.아. 롤페즈, 코닌클리케 필립스 일렉트로닉스 엔.브이. filed Critical 요트.게.아. 롤페즈
Publication of KR20000011708A publication Critical patent/KR20000011708A/ko
Application granted granted Critical
Publication of KR100714212B1 publication Critical patent/KR100714212B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/40Protective measures on heads, e.g. against excessive temperature 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • G11B5/027Analogue recording
    • G11B5/035Equalising
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • G11B5/09Digital recording
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B2005/0002Special dispositions or recording techniques
    • G11B2005/0005Arrangements, methods or circuits
    • G11B2005/001Controlling recording characteristics of record carriers or transducing characteristics of transducers by means not being part of their structure
    • G11B2005/0013Controlling recording characteristics of record carriers or transducing characteristics of transducers by means not being part of their structure of transducers, e.g. linearisation, equalisation
    • G11B2005/0016Controlling recording characteristics of record carriers or transducing characteristics of transducers by means not being part of their structure of transducers, e.g. linearisation, equalisation of magnetoresistive transducers
    • G11B2005/0018Controlling recording characteristics of record carriers or transducing characteristics of transducers by means not being part of their structure of transducers, e.g. linearisation, equalisation of magnetoresistive transducers by current biasing control or regulation

Landscapes

  • Magnetic Heads (AREA)
  • Digital Magnetic Recording (AREA)
  • Recording Or Reproducing By Magnetic Means (AREA)

Abstract

본 발명은, 자기 헤드에 의해 판독된 정보를 나타내는 복수의 데이터 펄스를 발생하도록 구성된 적어도 1개의 자기저항 바아 MR을 구비한 적어도 1개의 판독 헤드를 갖는 자기 정보 판독장치에 관한 것이다. 본 발명에 따르면, 상기 판독장치는, 상기 자기저항 바아에서 소모되는 전력을 제어하는 제어 루프를 구비하고, 상기 제어 루프는 상기 복수의 데이터 펄스의 지속기간에 비해 큰 시정수를 갖는다. 본 발명은, 상기 바아의 정지 저항을 측정할 필요없이 자기저항 바아 MR에 바이어스가 가해질 수 있도록 한다.

Description

자기 정보 판독장치{DEVICE FOR READING MAGNETIC INFORMATION}
본 발명은, 자기 헤드에 의해 판독된 정보를 나타내는 복수의 데이터 펄스를 발생하도록 구성된 적어도 1개의 자기저항 바아(magnetoresistive bar)를 구비한 적어도 1개의 판독 헤드를 갖는 자기 정보 판독장치에 관한 것이다.
이와 같은 판독장치는 보통 컴퓨터용 하드 디스크 상에 저장된 정보를 판독하는데 사용된다. 이들 디스크는 일반적으로 판독 헤드에 의해 주사되는 감자기(magnetosensitive) 표면을 갖는다. 디스크에 대해 회전 운동이 부여되는 한편, 판독 헤드가 헤드에 반경방향의 운동을 제공하는 아암에 연결된다. 디스크 표면은, 그것의 부호가 이진 정보의 항목을 나타내는 국부적인 자기장이 그 내부에 존재하는 다수의 서브 표면으로 분할된다.
종래의 판독장치의 동작은, 자기저항 바아가 자기장에 노출될 때 그것의 저항이 변한다는 사실에 근거를 두고 있다.
현존하는 대부분의 자기 정보 판독장치에 있어서, 상기한 자기저항 바아는 상기 바아를 통과하는 소정값을 갖는 d.c. 바이어스 전류를 사용하여 바이어스가 걸리거나, 상기 바아의 양단에 인가된 소정값을 갖는 d.c. 바이어스 전압을 사용하여 바이어스가 걸리는데, 전자의 경우에는 저항 변화가 전압 펄스를 발생하고, 후자의 경우에는 상기한 저항 변화가 전류 펄스를 발생한다.
상기한 2가지 경우에, 소정값이 더 증가함에 따라 데이터 펄스로 불리는 발생된 복수의 펄스의 진폭이 더 커진다. 따라서, 가능한 한 높은 신호대 잡음비를 얻기 위해서는 소정값을 가능한 한 높게 선택하는 것이 유리할 것이다. 그러나, 이와 같은 소정값은 자기저항 바아에 의해 전력에 소모되도록 한다. 따라서, 너무 높은 소정값은, 주울 효과(Joule effect)에 의한 과도한 영구적 소모의 결과로써 자기저항 바아의 너무 이른 마모를 일으킬 수 있다. 더구나, 이와 같은 선택으로부터 발생된 데이터 펄스의 높은 진폭은, 전력 펄스의 외형이 너무 높아 바아에 손상을 일으키면서 소모되도록 하며, 바아의 파괴를 일으킬 수 있다. 따라서, 상기한 소정값의 선택은, 한편으로는 데이터 펄스에 대한 최적의 신호대 잡음비와, 다른 한편으로는 자기저항 바아의 마모 및 고장 발생의 최소화, 즉 상기 바아에 의해 소모되는 전력의 최소화 사이의 타협안의 문제인 것으로 보인다.
현재의 기술수준에서는, 상기한 소정값을 선택하는 다양한 방법이 사용되고 있는데, 이들 기술은 모두 자기저항 바아가 자기 정보에 노출되지 않았을 때 이 바아의 저항이 취하는 값을 이용한다. 실제로, 정지 저항(quiescent resistance)으로 불리는 이러한 값은, 한편으로 데이터 펄스가 갖는 진폭을 계산하고, 다른 한편으로 바아 내부에서 소모되는 전력을 계산하는데 필수적이다. 따라서, 정지 저항의 값은, 위에서 설명한 원리에 따라 가장 좋은 타협점을 결정하는데 필수불가결한 것으로 생각된다.
이에 따라, 상기한 종래의 판독장치는 정지 저항을 측정하는 시스템을 구비하는데, 이러한 구성은 일반적으로 복잡하며 집적된 형태로 구현하기 위해서는 상당한 실리콘 영역을 필요로 할 뿐만 아니라, 실제 측정을 수행하기 위해서는 상당한 시간을 필요로 한다. 따라서, 정지 저항의 측정은 판독장치의 제조와 사용면 모두에서 추가적인 비용을 요구한다.
결국, 본 발명의 목적은, 자기저항 바아에 바이어스를 가하는 과정이 정지 저항의 사전 측정을 필요로 하지 않는 자기 정보 판독장치를 제공함으로써 상기한 문제점을 해결하는데 있다.
도 1은 본 발명의 일 실시예에 따른 정보 판독장치를 부분적으로 나타낸 기능도이고,
도 2는 이와 같은 판독장치 내부에 포함된 전류 증배기를 나타낸 회로도이며,
도 3은 이와 같은 전류 증배기에서 사용된 전류 공급원을 나타낸 회로도이고,
도 4는 제어 루프의 제어 입력에 대한 바람직한 실시예를 나타낸 기능도이다.
이를 위해, 본 발명에 따르면, 서두에 기재된 것과 같은 형태의 자기 정보 판독장치는, 상기 자기저항 바아에서 소모되는 전력을 제어하는 제어 루프를 구비하고, 상기 제어 루프는 상기 복수의 데이터 펄스의 지속기간에 비해 큰 시정수를 갖는 것을 특징으로 한다.
이와 같은 판독장치에 있어서는, 정지 저항을 측정하고 이것으로부터 바이어스 전압 또는 전류에 대한 최적의 소정값을 유도하는 것이 더 이상 문제가 되지 않는다. 이와 달리, 자기저항 바아에 의해 소모될 전력에 대한 최적값을 선택하면 충분하며, 제어 루프가 이 전력을 효율적으로 소모하도록 상기 바아의 동작 상태를 자동적으로 제어하게 된다. 제어 루프의 시정수가 복수의 데이터 펄스의 지속기간에 비해 크다는 사실은, 상기한 루프가 이들 펄스를 부적당한 제어를 당하게 시도함으로써 이들 펄스를 왜곡하는 것을 방지할 수 있도록 한다. 이에 따라, 상기한 바아에 바이어스를 가하는 것을 좌우하는 d.c. 파라미터 만이 제어된다. 상기한 복수의 데이터 펄스는 전력 제어에 의해 영향을 받지 않으므로, 그 결과 이들 데이터 펄스에 의해 표시되는 정보가 변경되지 않는다.
본 발명의 일 실시예에 있어서는, 상기 자기저항 바아를 통해 흐르는 전류값과 상기 바아의 양단에 존재하는 전압값을 동시에 안정화시키는 안정화 수단을 구비하고, 상기 제어 루프는, 상기 바아에 의해 소모되는 전력의 안정화된 값을 나타내는 값을 갖는 제어신호에 의해 제어된다.
이와 같은 제어 루프의 구조는, 상기한 안정화된 값이 상기한 안정화 수단을 통해 상기 루프를 제어하는 제어신호를 단순히 선택함으로써 결정될 수 있도록 한다.
본 발명의 특정한 실시예에 있어서, 상기 제어 루프는, 제어신호를 나타내는 제 1 전류와, 상기 자기저항 바아를 통해 흐르는 전류를 나타내는 제 2 전류와, 상기 바아 양단에 존재하는 전압을 나타내는 제 3 전류를 수신하도록 배치된 전류 증배기(current multiplier)를 구비하고, 상기 전류 증배기는 그것의 제곱이 상기 제 2 및 제 3 전류의 값 사이의 비율에 상기 제 1 전류의 값을 곱한 값에 비례하는 값을 갖는 제 4 전류를 발생하도록 구성된다.
이하에서, 상기한 전류 증배기가 제 4 전류에 의해 형성되고 상기한 장치의 동작을 좌우하는 전기 파라미터, 특히 상기한 자기저항 바아의 바이어스 전류 및 전압에 무관한 값을 갖는 신호를 발생할 수 있도록 한다는 사실을 설명할 것이다. 안정화된 값과 정지 저항 만을 나타내는 이와 같은 신호는 안정화 수단을 용이하게 제어할 수 있도록 한다.
본 발명의 바람직한 실시예에 있어서, 상기한 안정화 수단은, 상기 제 4 전류와 상기 자기저항 바아를 통해 흐르는 전류 사이의 차이를 나타내는 출력신호를 공급하도록 구성된 비교기와, 그것의 도전상태가 상기 비교기의 출력신호에 의해 제어되고 상기 자기저항 바아와 직렬로 배치된 주 전류 경로를 갖는 트랜지스터를 구비한다.
구조의 단순함으로 인해 유리한 이점을 갖는 이와 같은 안정화 수단의 구조는, 바이어스 전류와 전압이 상기한 제 4 전류만을 사용함으로써 동시에 제어될 수 있도록 한다.
본 실시예의 변형예에 있어서, 상기한 제어 루프는 상기 비교기의 출력신호의 값을 기억하도록 구성된 용량성 소자를 구비하고, 상기 용량성 소자는, 이와 같이 얻어진 제어 루프의 시정수에 비해 데이터 펄스의 지속기간을 무시할 수 있을 정도가 되도록 하기에 충분한 큰 값을 갖는다.
상기한 비교기의 출력신호의 기억은, 제어과정 중에 얻어진 설정을 고정시킬 수 있도록 한다. 더구나, 본 실시예에 있어서 상기한 제어 루프의 시정수는 용량성 소자의 값에 의존한다. 따라서, 상기한 시정수를 조정하기 위해서는 이 값을 조절하는 것으로 충분하다.
본 발명의 바람직한 실시예에 있어서, 상기 제어신호는 디지탈 형태를 갖고, 상기 제어 루프는, 제어 신호의 값을 기억하도록 구성된 레지스터와, 상기 레지스터의 내용을 수신하여 상기 내용을 상기 제 1 전류를 형성하는 아날로그 신호로 변환하도록 구성된 디지탈 아날로그 변환기를 구비한다.
이와 같은 본 발명의 바람직한 실시예는 상기 안정화된 값이 디지탈식으로 프로그램될 수 있도록 할 수 있는데, 이것은 정보가 디지탈 형태로 전달되는 컴퓨터용 하드 디스크 분야에의 적용에 있어서 특히 유리하다.
이하, 첨부도면을 참조하여 본 발명을 제한하기 위해 주어진 것이 아닌 다음의 실시예를 통해 본 발명을 더욱 상세히 설명한다.
도 1은 본 발명의 특정한 실시예에 따른 정보 판독장치를 부분적으로 나타낸 기능도이다. 이러한 장치는, 헤드에 의해 판독된 정보를 나타내는 데이터 펄스로 불리는 복수의 펄스를 발생하도록 구성된 적어도 1개의 자기저항 바아 MR을 구비한 적어도 1개의 판독 헤드를 갖는다. 상기한 장치는 자기저항 바아 MR 내부에서 소모되는 전력을 제어하는 제어 루프를 구비한다. 이 제어 루프는, 데이터 펄스의 지속기간에 비해 큰 시정수를 갖고, 바아에 의해 소모되는 전력의 소위 안정화된 값을 나타내는 값을 갖는 제어신호에 의해 제어된다. 이 제어 루프는, 상기한 자기저항 바아 MR을 통해 흐르는 전류 Imr의 값과 상기한 바아 MR의 양단에 나타나는 전압 Vmr의 값을 동시에 제어하는 안정화 수단을 구비한다. 본 발명의 본 실시예에 있어서, 이들 안정화 수단은, 제 1 비교기 CMP1과, 비교기 CMP1의 출력신호에 의해 그것의 도전상태가 제어되는 제 1 트랜지스터 T1을 구비하며, 이 트랜지스터 T1은 자기저항 바아 MR과 직렬로 배치된 주 전류 경로를 가짐으로써, 전류 Imr이 상기한 주 전류 경로를 통해 흐를 수 있다.
본 발명의 이와 같은 실시예에 있어서, 상기한 제어 루프는, 제어신호를 나타내는 제 1 전류 I1과, 상기한 자기저항 바아 MR을 통해 흐르는 전류를 나타내는 제 2 전류 I2와, 상기한 바아 MR의 양단에 나타나는 전압 Vmr을 나타내는 제 3 전류 I3를 수신하도록 구성된 전류 증배기 MULT를 구비하고, 이 증배기 MULT는 그것의 제곱이 상기한 제 2 및 제 3 전류 I2 및 I3의 값 사이의 비율에 상기한 제 1 전류 I1의 값을 곱한 값에 비례하는 값을 갖는 제 4 전류 I4를 발생하는 기능을 한다.
상기한 전류 증배기 MULT는, 상기한 제 4 전류 I4에 의해 형성되며, 장치의 동작을 좌우하는 전기 파라미터, 특히 자기저항 바아 MR의 바이어스 전류 Imr 및 바이어스 전압 Vmr에 무관한 값 갖는 신호를 발생할 수 있도록 한다. Preg로 표시되는 안정화된 값과 Rmr로 표시되는 정지 저항 만을 나타내는 이와 같은 신호의 도움으로, 안정화 수단이 용이하게 제어될 수 있다. 실제로는, 상기한 자기저항 바아 MR에 의해 소모되는 전력을 제어하기 위해 2가지 방법이 사용될 수 있다. 이들 각각의 방법은 오옴의 법칙의 해석에 근거를 두고 있다. 첫 번째 방법에 따르면, 안정화된 값 Preg는, 자기저항 바아 MR 양단의 전압 Vmr과 상기 바아를 통해 흐르는 전류 사이의 곱과 같다. 따라서, 상기한 전류 I4와 유사하게 안정화 수단을 제어하는 역할을 해야 하는 전류 I4'은 I4' = Preg/Vmr로 기재된다. 이 전압 Vmr은 변화를 겪으며, 이러한 신호를 기본 파라미터로 사용한 제어 루프는 불안정하게 되는 경향이 있다. 도 1을 참조하여 설명한 실시예에 있어서 전류 증배기 MULT를 사용하여 구현되는 두 번째 방법은, 전술한 불안정화의 위험을 갖고 있지 않으므로 더 유리하다. 이 방법은, 안정화된 값 Preg가 정지 저항 Rmr과 자기저항 바아를 통해 흐르는 전류 Imr의 제곱의 곱과 동일하다는 사실에 근거를 두고 있다. 따라서, 전류 I4의 제곱은 I42= Preg/Rmr로 표시된다. 상기한 안정화된 값이 고정되고, 정지 저항이 자기저항 바아의 고유한 값이므로 고정된 물리량에 해당하기 때문에, 안정화 수단을 제어하는 신호 I4의 값이 고정되므로, 이것이 제어 루프의 안정성에 상당한 기여를 하게 된다. 상기한 제 2 전류 I2는 자기저항 바아 MR을 통해 흐르는 전류 Imr의 재현에 해당하며, 계수 k를 곱하여 I2 = k·Imr을 제공하는 전류 미터(current mirror)를 통해 얻어진다. 상기한 제 3 전류 I3는, 상기한 바아 MR의 양단에 존재하는 전압 Vmr에 비례하고, 즉 I3 = k'·Vmr/R0이며, 이때 상수 k'의 값은 본 발명이 속한 기술분야의 당업자에게 공지된 기술에 따라 제 3 전류 I3를 발생하는데 사용되는 제 2 비교기 CMP2와 트랜지스터 T0의 이득 인자에 의존한다. 상기한 증배기 MULT에 의해 발생된 제 4 전류의 값의 제곱은, 제 2 및 제 3 전류 I2 및 I3의 비율에 제 1 전류 I1의 값을 곱한 값에 비례하며, 이것은 I42= k"·I1·(I2/I3)로 표시된다. 최종 식에서 제 2 및 제 3 전류 I2 및 I3에 대한 값을 치환하면, I42= k·k"·(Imr·R0)/(Vmr·k')이 된다. 오옴의 법칙에 따르면, Vmr = Vmr·Imr이므로, I42= k·k"·I1·R0/(Rmr·k')이 된다. 전류 I1이 안정화된 값 Preg를 나타내는 값 P0에 비례하면, 이것은 I42= K·P0/Rmr로 표시되는데, 이때 K는 상수 k, k' 및 k" 뿐만 아니라 저항 R0를 통합하는 곱 상수이다. 이에 따라, 상기한 전류 증배기 MULT는 안정화 수단에 대해 제어신호를 발생하는데, 이 신호는 전류 I4에 의해 이루어지며, 안정화된 값 Preg와 정지 저항 Rmr의 값에만 의존한다. 상기한 정지 저항 Rmr의 값은 비록 미지의 값이지만 전력 제어에 있어서 은연중에 역할을 수행함으로써, 상기한 자기저항 바아 MR에 바이어스를 가하기 위해 정지 저항의 값을 측정할 필요가 없으므로, 본 발명의 기본적인 이점은 본 실시예에 있어서 특히 돋보인다.
상기한 안정화 수단은 다음과 같이 동작한다. 상기한 전류 증배기 MULT에 의해 공급되는 제 4 전류 I4의 값이, 상기 바아에 의해 소모되는 전력의 값이 안정화된 값 Preg와 동일하게 되도록 하기 위해 자기저항 바아 MR을 통해 흐르는 바이어스 전류 Imr이 가져야 하는 값이 된다. 바이어스 전류 Imr이 제 4 전류 I4보다 작으면, 제 1 비교기 CMP1의 반전 단자에 존재하며 V- = VCC - R1·I4로 표시되는 전압 V-가 제 1 비교기 CMP1의 비반전 단자에 존재하며 V+ = VCC - R1·Imr로 표시되는 전압 V+보다 작아진다. 이에 따라, 제 1 비교기 CMP1은 트랜지스터 T1의 베이스에 접속된 그것의 출력에서 전압을 발생하며, 이 전압은 상기한 트랜지스터 T1의 도전을 증가시킨다. 따라서, 바이어스 전류 Imr의 값이 제 4 전류 I4의 값과 동일하게 될 때까지 바이어스 전류 Imr 뿐만 아니라 바이어스 전압 Vmr이 증가한다. 따라서, 전력 제어 루프는 그것의 평형상태에 도달하므로, Imr = I4가 되고, 그 결과 Rmr·Imr = K·P0가 된다. P0 = Preg/K로 선택하면, 자기저항 바아 MR 내부에서 소모되는 전력의 값은 안정화된 값 Preg와 같아진다. 이 바이어스 전압 Vmr은 커패시턴스 C를 통해 기억되는데, 이 값은 제어 루프의 시정수를 규정한다. 현재의 집적회로 제조기술에서는, 예를 들어 150pF의 정도의 값 C는 100ms 정도의 시정수를 제공하며, 이것은 데이터 펄스를 교란시키지 않는데 적절한 값이다.
상기한 제 1 비교기 CMP1은 그것의 전달 특성이 비선형이 되도록 적절히 구현되는데, 즉, 반전 단자 V-와 비반전 단자 V+ 상의 전압 사이의 작은 차이는 제 1 비교기 CMP1의 출력신호의 작은 변동을 일으키는 반면에, 반전 단자 V-와 비반전 단자 V+ 상의 전압의 큰 차이는 제 1 비교기 CMP1의 출력신호에 큰 변동을 일으킨다.
도 2는 전류 증배기 MULT의 변형예를 나타낸 회로도이다. 이와 다른 변형예가 존재할 수 있으며 본 발명이 속한 기술분야의 당업자가 용이하게 생각할 수 있다는 것은 자명하다. 본 실시예에 있어서, 증배기 MULT는 다음의 구성요소를 구비한다:
· 베이스가 함께 접속되고, 컬렉터가 함께 접속되며, 에미터가 제 2 및 제 3 전류 I2 및 I3를 수신하도록 구성된 NPN 형의 제 2 및 제 3 트랜지스터 T2 및 T3와,
· 베이스가 함께 상기한 제 2 및 제 3 트랜지스터 T2 및 T3에 접속되고, 제 4 트랜지스터 T4의 컬렉터는 제 4 전류 I4를 공급하도록 구성되며, 제 5 트랜지스터 T5의 컬렉터는 양의 전원 단자 VCC에 접속된 NPN 형의 제 4 및 제 5 트랜지스터 T4 및 T5와,
· 에미터가 상기한 제 2 및 제 3 트랜지스터 T2 및 T3 각각의 컬렉터에 접속되고, 제 6 트랜지스터 T6의 컬렉터는 접지에 직접 접속되며, 제 7 트랜지스터 T7의 컬렉터는 전류 공급원 I0를 통해 접지에 접속되고, 상기한 제 5 및 제 7 트랜지스터 T5 및 T7 사이에 있는 노드가 제 1 전류 I1을 수신하도록 구성된 입력을 형성하며, 상기 입력이 또 다른 전류 공급원 I0를 통해 양의 전원 단자 VCC에 더 접속된 PNP 형의 제 6 및 제 7 트랜지스터 T6 및 T7.
상기한 증배기 MULT의 동작은 다음과 같은 식에 근거를 두고 있다: 한편으로,인데, 이때 Vbei는 트랜지스터 Ti의 베이스-에미터 전압을 나타내고, 다른 한편으로는, Vbei = VT·ln(Ici/Ios)인데, 이때 VT눈 볼쯔만 상수와 절대 온도를 기본 전하로 나눈 값을 나타내고, Ici는 트랜지스터 Ti의 컬렉터 전류이며, Ios는 트랜지스터 Ti의 면적과 직접 관련된 값을 갖는 일정한 전류를 나타낸다. 증배기 MULT를 형성하는 복수의 트랜지스터가 거의 동일한 치수를 갖고 제 2 및 제 3 전류 I2 및 I3가 k·Imr 및 k'·Vmr/R0와 같기 때문에, 제 4 전류 I4를 I42= K1·R0·I0·I1·Imr/Vmr로 표현할 수 있으며, 또는 Vmr = Rmr·Imr이므로 I42= K1·R0·I0·I1/Rmr로 표현할 수 있고, 이때 K1은 상수 k 및 k'을 통합한 것이다.
도 3은 전류 공급원 I0의 변형예를 나타낸 것이다. 상기한 전류 공급원 각각은, 밴드갭 형태의 전압 발생기에 의해 적절히 공급되며 이에 따라 일정하고 온도에 무관한 전압 Vbg를 받는 저항 R0를 구비한다. 따라서, I0 = Vbg/R0이며, I4에 대해서는 다음 식이 얻어진다: I42= K1·Vbg·I1/Rmr, 또는 전류 I1은 안정화된 값 Preg를 나타내는 값 P0에 비례하므로 I42= K·P0/Rmr이 된다.
도 4는 디지탈 형태를 갖는 제어신호 C(0:n-1)로부터 상기한 제 1 전류 I1을 유도하는 방법을 나타낸 것이다. 이 제어신호 C(0:n-1)은 n-비트 레지스터 REG에 기억된 후, 디지탈 아날로그 변환기 DAC를 사용하여 아날로그 형태로 변환되며, 이 디지탈 아날로그 변환기는 제 1 전류 I1을 출력한다. 상기한 증배기가 적절한 방향에서 제 1 전류 I1을 수신하도록 하기 위해서는, 변환기 DAC와 증배기 사이에 전류 미러를 삽입하면 충분하다. 이와 같은 본 발명의 바람직한 실시예는 상기 안정화된 값 Preg이 디지탈식으로 프로그램될 수 있도록 할 수 있는데, 이것은 정보가 디지탈 형태로 전달되는 컴퓨터용 하드 디스크 분야에의 적용면에서 특히 유리하다.
이상에서 상세히 설명한 것과 같이, 본 발명에 따르면, 자기저항 바아에 바이어스를 가하는 과정이 정지 저항의 사전 측정을 필요로 하지 않는 자기 정보 판독장치를 얻어지므로, 구성이 간단하고 집적된 형태로 구현하는데 작은 실리콘 영역을 필요로 할 뿐만 아니라, 실제 측정을 수행하는데 적은 시간을 필요로 하는 자기 정보 판독장치를 제공할 수 있다.

Claims (6)

  1. 자기 헤드에 의해 판독된 정보를 나타내는 복수의 데이터 펄스를 발생하도록 구성된 적어도 1개의 자기저항 바아를 구비한 적어도 1개의 판독 헤드를 갖는 자기 정보 판독장치에 있어서, 상기 자기저항 바아에서 소모되는 전력을 제어하는 제어 루프를 구비하고, 상기 제어 루프는 상기 복수의 데이터 펄스의 지속기간에 비해 큰 시정수를 갖는 것을 특징으로 하는 자기 정보 판독장치.
  2. 제 1 항에 있어서,
    상기 제어 루프는, 상기 자기저항 바아를 통해 흐르는 전류값과 상기 바아의 양단에 존재하는 전압값을 동시에 안정화시키는 안정화 수단을 구비하고, 상기 제어 루프는, 상기 바아에 의해 소모되는 전력의 안정화된 값을 나타내는 값을 갖는 제어신호에 의해 제어되는 것을 특징으로 하는 자기 정보 판독장치.
  3. 제 2 항에 있어서,
    상기 제어 루프는, 제어신호를 나타내는 제 1 전류와, 상기 자기저항 바아를 통해 흐르는 전류를 나타내는 제 2 전류와, 상기 바아 양단에 존재하는 전압을 나타내는 제 3 전류를 수신하도록 배치된 전류 증배기를 구비하고, 상기 전류 증배기는 그것의 제곱이 상기 제 2 및 제 3 전류의 값 사이의 비율에 상기 제 1 전류의 값을 곱한 값에 비례하는 값을 갖는 제 4 전류를 발생하도록 구성된 것을 특징으로 하는 자기 정보 판독장치.
  4. 제 3 항에 있어서,
    상기한 안정화 수단은, 상기 제 4 전류와 상기 자기저항 바아를 통해 흐르는 전류 사이의 차이를 나타내는 출력신호를 공급하도록 구성된 비교기와, 그것의 도전상태가 상기 비교기의 출력신호에 의해 제어되고 상기 자기저항 바아와 직렬로 배치된 주 전류 경로를 갖는 트랜지스터를 구비한 것을 특징으로 하는 자기 정보 판독장치.
  5. 제 4 항에 있어서,
    상기한 제어 루프는 상기 비교기의 출력신호의 값을 기억하도록 구성된 용량성 소자를 구비하고, 상기 용량성 소자는, 이와 같이 얻어진 제어 루프의 시정수에 비해 데이터 펄스의 지속기간을 무시할 수 있을 정도가 되도록 하기에 충분한 큰 값을 갖는 것을 특징으로 하는 자기 정보 판독장치.
  6. 제 3 항에 있어서,
    상기 제어신호는 디지탈 형태를 갖고, 상기 제어 루프는, 제어 신호의 값을 기억하도록 구성된 레지스터와, 상기 레지스터의 내용을 수신하여 상기 내용을 상기 제 1 전류를 형성하는 아날로그 신호로 변환하도록 구성된 디지탈 아날로그 변환기를 구비한 것을 특징으로 하는 자기 정보 판독장치.
KR1019990028365A 1998-07-17 1999-07-14 자기 정보 판독장치 KR100714212B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9809160 1998-07-17
FR9809160 1998-07-17

Publications (2)

Publication Number Publication Date
KR20000011708A true KR20000011708A (ko) 2000-02-25
KR100714212B1 KR100714212B1 (ko) 2007-05-02

Family

ID=9528727

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990028365A KR100714212B1 (ko) 1998-07-17 1999-07-14 자기 정보 판독장치

Country Status (6)

Country Link
US (1) US6449113B1 (ko)
EP (1) EP0973153B1 (ko)
JP (1) JP2000048305A (ko)
KR (1) KR100714212B1 (ko)
DE (1) DE69935094T2 (ko)
TW (1) TW448433B (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1333427A3 (en) * 2002-01-31 2008-04-30 Texas Instruments Incorporated Circuit for reading differential data from a disk by applying a voltage bias on a read head
US7738225B2 (en) * 2005-12-29 2010-06-15 Micrel, Incorporated Circuit and method for limiting power to a load
US11155034B2 (en) 2016-06-27 2021-10-26 General Electric Company System and method for distortion mitigation and compensation in additive manufacturing processes through B-spline hyperpatch field

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4075671A (en) * 1976-11-24 1978-02-21 International Business Machines Corporation Automatic ac biasing of a magnetoresistive element
US5270882A (en) * 1992-07-15 1993-12-14 International Business Machines Corporation Low-voltage, low-power amplifier for magnetoresistive sensor
MY112702A (en) * 1992-10-30 2001-08-30 Sony Corp Reproducing circuit for a magnetic head.
US5390054A (en) * 1993-03-12 1995-02-14 Minnesota Mining And Manufacturing Company Method and system for minimizing the error rate of a digital recording system by predicting the optimal bias current
US5412518A (en) * 1993-12-16 1995-05-02 International Business Machines Corporation Individual MR transducer head/disk/channel adaptive bias current system
US5426542A (en) * 1994-01-21 1995-06-20 Seagate Technology, Inc. Electronically coupled high-impedance magnetoresistive preamplifier
JPH0836448A (ja) * 1994-07-22 1996-02-06 Tokai Rubber Ind Ltd ペン入力装置の入力プレート用表面材
JPH08249103A (ja) * 1995-03-09 1996-09-27 Oki Electric Ind Co Ltd 座標入力装置
KR0183824B1 (ko) * 1995-08-16 1999-04-15 김광호 자기기록장치 및 방법
US5726821A (en) * 1995-12-22 1998-03-10 Western Digital Corporation Programmable preamplifier unit with serial interface for disk data storage device using MR heads
JPH09245304A (ja) * 1996-03-08 1997-09-19 Hitachi Ltd リードアンプ及びリードライト用集積回路装置
US5877911A (en) * 1996-03-13 1999-03-02 International Business Machines Corporation Magneto-resistive head pre-amplifying circuit for avoiding output voltage transients
US5986839A (en) * 1996-09-17 1999-11-16 International Business Machines Corporation Electronic magnetoresistive sensor biasing using a transducer equivalent circuit and current sources
JP3246374B2 (ja) * 1997-01-13 2002-01-15 株式会社日立製作所 磁気抵抗効果型素子を用いた磁気記録装置
JP2001100013A (ja) * 1999-09-29 2001-04-13 Fuji Photo Film Co Ltd マット性光学フィルム
JP4178975B2 (ja) * 2002-02-04 2008-11-12 日油株式会社 ペン入力装置用表面材およびペン入力装置
JP5428498B2 (ja) * 2009-04-27 2014-02-26 大日本印刷株式会社 タッチパネル用電極フィルム及びタッチパネル
JP5819952B2 (ja) * 2011-05-26 2015-11-24 株式会社ダイセル ディスプレイ用透明積層フィルム及びその使用方法並びにタッチパネル

Also Published As

Publication number Publication date
DE69935094T2 (de) 2007-11-22
EP0973153B1 (fr) 2007-02-14
DE69935094D1 (de) 2007-03-29
KR100714212B1 (ko) 2007-05-02
US6449113B1 (en) 2002-09-10
TW448433B (en) 2001-08-01
EP0973153A1 (fr) 2000-01-19
JP2000048305A (ja) 2000-02-18

Similar Documents

Publication Publication Date Title
US6225802B1 (en) Apparatus for automatic measurement of resistance of integrated MR device
EP0725923B1 (en) Two terminal temperature transducer having circuitry which controls the entire operating current to be linearly proportional with temperature
US7703975B2 (en) Temperature detecting circuit
KR100714212B1 (ko) 자기 정보 판독장치
EP0675346B1 (en) Temperature detecting circuit generating an output signal according to the temperature
JPH07225628A (ja) 基準電圧発生回路
US6909569B2 (en) Low impedance semiconductor integrated circuit
US20020176191A1 (en) Reproducing amplifier and magnetic recording and reproducing apparatus employing the reproducing amplifier
US5096303A (en) Electronic circuit arrangement for temperature measurement based on a platinum resistor as a temperature sensing resistor
JP3105716B2 (ja) カレントミラー回路
JP2624842B2 (ja) リード回路の利得制御方式
US6208176B1 (en) Adaptive driver circuit for semiconductor magnetoresistors
JPH05273320A (ja) 磁気センサ
JP3509339B2 (ja) 信号処理icにおける電流発生回路
KR20000062762A (ko) 감열식 유량계
JP3151986B2 (ja) 磁気センサ装置
RU2008702C1 (ru) Магнитная вариационная станция
JP2527226B2 (ja) バイアス回路
JPH04105211A (ja) 磁気ヘッド装置の特性測定装置
JPS61273191A (ja) 電子ガバナ
JPH0640364B2 (ja) 半導体集積回路
JPH07307627A (ja) 電子スイッチ回路
JPH0129707B2 (ko)
JPH06201806A (ja) 磁気センサ装置
JPH04195702A (ja) 直流磁界発生用バイアス導体駆動回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
EXTG Ip right invalidated