KR19990067694A - 플라즈마표시방전관 및 그 구동방법 - Google Patents

플라즈마표시방전관 및 그 구동방법 Download PDF

Info

Publication number
KR19990067694A
KR19990067694A KR1019980703724A KR19980703724A KR19990067694A KR 19990067694 A KR19990067694 A KR 19990067694A KR 1019980703724 A KR1019980703724 A KR 1019980703724A KR 19980703724 A KR19980703724 A KR 19980703724A KR 19990067694 A KR19990067694 A KR 19990067694A
Authority
KR
South Korea
Prior art keywords
electrode
memory
electrodes
type
plasma display
Prior art date
Application number
KR1019980703724A
Other languages
English (en)
Inventor
요시후미 아마노
Original Assignee
요시후미 아마노
가부시키가이샤 테크놀로지 트레이드 앤드 트랜스퍼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요시후미 아마노, 가부시키가이샤 테크놀로지 트레이드 앤드 트랜스퍼 filed Critical 요시후미 아마노
Publication of KR19990067694A publication Critical patent/KR19990067694A/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/2813Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using alternating current [AC] - direct current [DC] hybrid-type panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/297Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using opposed discharge type panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2922Details of erasing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2217/00Gas-filled discharge tubes
    • H01J2217/38Cold-cathode tubes
    • H01J2217/49Display panels, e.g. not making use of alternating current
    • H01J2217/498Hybrid panels (AC and DC)

Abstract

본 발명은 복수의 스트라이프형의 애노드전극(11)과 복수의 스트라이프형의 캐소드전극(9)을 소정의 간격을 두고 서로 교차하도록 배치하고, 그 각 교차하는 부분의 공간을 각각 화소로서 XY매트릭스전극을 구성하고, 그 복수의 화소를 화상에 따라 선택적으로 여기하여 화상표시를 행하도록 한 플라즈마표시방전관에 있어서, XY매트릭스전극(9), (11)에 대향하여 배치된 전 화소에 공통의 AC형 메모리전극(1)과, 그 AC형 메모리전극(1)에 대하여, 절연층을 통하여 접촉하고, 상기 AC형 메모리전극(1)과의 사이에 형성되는 결합용량에 의하여 전력의 공급을 하는 AC형 보조전극(5)을 설치하고, XY매트릭스전극(9), (11)과 상기 AC형 메모리전극(1)과의 사이에, 메모리방전표시를 행하도록 한 플라즈마표시방전관이다.
이러한 본 발명에 의하면, 전극구조를 단순화하고, 제조공정을 삭감할 수 있음과 동시에, 종래 발광효율이 높고 응답성이 우수한 DC형 플라즈마표시방전관만으로서 밖에는 실현할 수 없다고 되어 있던 펄스 메모리방식의 구도을 가능케 하고, 긴 수명인 AC형 전극을 갖는 플라즈마표시방전관을 얻을 수가 있다.

Description

플라즈마표시방전관 및 그 구동방법
종래의 플라즈마표시방전관(PDP)의 구조는 대별(大別)하여 XY매트릭스를 구성하는 복수의 전극군의 금속표면이 방전공간측에 노출되어 있는 구조의 DC형 PDP와, XY매트릭스 전극군의 표면을 절연층으로 피복한 구조의 AC형 PDP가 있다. 또, 이들의 DC형 PDP 및 AC형 PDP 각각의 특징을 이용하여 구성한 하이브리드(hybrid)형 PDP도 있다.
이들의 PDP를 메모리동작에 의해 구동하는 구동방법으로서, DC형 PDP에서는 한 번 방전한 방전셀은 공간에 존재하는 준안정원자(準安定原子)나 하전입자의 존재에 의해 재방전하기 쉬워지는 것을 이용한 펄스메모리방식이 있다.
또, AC형 PDP에서는 XY전극의 표면의 절연층상에 축적한 하전입자, 이른바 전하에 의한 벽전압의 차를 이용하여 재방전시키는 벽전하메모리방식이 있다.
더우기, 본 발명자의 발명에 관계되는 종래의 하이브리드형 PDP(일본특공평 7-70289호 공보참조)는 도1에 도시하는 바와 같이, 벽전하메모리방식이기는 하지만, DC형의 XY매트릭스전극에 의한 어드레스방전으로 생긴 전하를 전 화소에 공통의 1쌍의 메모리시트전극에 벽전하로서 축적한 후, 양 메모리시트 전극사이에서 방전을 계속하는 방법을 취하고 있다.
이 도1의 메모리시트형 PDP에 대하여 간단히 설명한다. 이 도1에서는 전면(前面)유리판은 도시를 생략하고 있다. 서로 교차하도록 소정간격을 두고 배치된 복수의 어드레스전극인 애노드전극 31과 복수의 어드레스전극인 캐소드전극 32는 모두 전극자체가 가스공간에 노출하고 있는 DC형 전극이다. 복수의 캐소드전극 32는 배면유리판 BGP상에, 인쇄등의 방법으로 피착형성된다. 복수의 애노드전극 31은 투명전극으로서, 전면 유리판상에 피착형성된다.
이들 복수의 애노드전극 31 및 복수의 캐소드전극 32사이에, 각각 절연층으로 피복된 AC형 전극인 메모리시트 33, 34가 서로 대향하도록 배치되어 있다. 메모리시트 33, 34는 금속판을 에칭하여 격자상으로 형성하고, 그 각 관통공의 내벽을 포함하는 전면이 절연층으로 피복된다.
그리고, 복수의 애노드전극 31 및 복수의 캐소드전극 32의 각기 교차하는 부분이 메모리시트 33, 34의 각 관통공에 대응하도록 이들 전극이 배치된다.
서로 교차하는 복수의 어드레스전극 31, 32사이의 교차부의 화소의 방전에 의하여 발생한 공간전하를 메모리시트 33, 34의 각 관통공내의 벽면에 벽전하로서 축적하고, 이를 이용하여 양 메모리시트 33, 34 사이에 AC펄스전압을 인가하여 지속적인 메모리방전표시를 행하도록 한다.
더우기, 본 발명자의 발명에 관계하는 다른 종래의 하이브리드형 PDP(일본특공평 3-50378호 공보참조)는 도2에 도시하는 바와 같이, DC형의 XY메트릭스와, 전체 양면 공통의 단일의 트리거전극이라고 불리우는 AC전극을 가지고 있으나, 이 동작은 DC형 PDP의 방전의 상승을 보조하는 목적의 소위 트리거동작만으로서 메모리기능은 없다. 또, 이 트리거전극은 상술한 메모리시트와 마찬가지의 구조의, 예를들면 금속메쉬상 전극을 사용할 수도 있으나, 이 역시 트리거동작만으로서 메모리동작을 하기에는 충분한 구조는 아니고, 또 적당한 메모리구동방법도 없었다.
다음에, 이 도2의 트리거방식의 PDP에 대하여 간단히 설명한다. 소정간격을 두어 서로 대향하는 복수의 애노드전극 41 및 캐소드전극 42는 모두 DC형 전극이다. 이 PDP는 선순차(線順次)구동방식의 DC형 PDP이나, 방전전압의 저하와 응답속도의 개선의 목적으로, 전극의 전 표면이 절연층으로 피복된 AC형 전극인 트리거전극 45를 설치한다.
배면유리판 BGP상에 전면이 플래트(flat)한 트리거전극 45를 두꺼운 막 인쇄등으로 피착형성하고, 그 표면에 두꺼운 막 인쇄등에 의하여 절연층 44를 피착형성하여 피복한다. 복수의 캐소드전극 42는 그 절연층 44상에 두꺼운 막 인쇄등에 의하여 피착형성한다.
복수의 애노드전극 41은 전면 유리판 FGP상에 피착형성하나, 이들은 투명박막전극이다.
또, 전면 유리판 FGP상에는 저융점유리등의 적층인쇄에 의하여, 복수의 배리어 리브(barrier rib) 43이 복수의 애노드전극 41과 병행으로 피착형성된다.
이 PDP는 선순차구동방식을 채용하고 있고, 메모리동작은 하지 아니한다. 캐소드전극 42의 방전에 앞서, 트리거전극 45를 음전위로 하고, 그 후에 애노드전극 41과 캐소드전극 42 사이에 방전을 일으켜, 절연층 44상에 양의 벽전하를 축적시킨다. 캐소드전극 42가 순차선택되어 방전할 때에, 그 양의 벽전하가 미소한 방전을 일으키므로, 이것이 트리거로 되어 주방전(主放電)인 애노드전극 41과 캐소드전극 42 사이에 방전이 일어난다.
상술한 종래의 기술에 있어서, DC형 PDP에서의 펄스메모리방식에 관하여는 많은 연구성과를 올리고 있으나, 아직 실용화에는 이르지 않는 최대의 이유는 양전하, 즉 이온충격에 의한 캐소드의 스퍼터링이고, 이는 DC형 PDP에 공통하는 과제이다.
또, 상술한 도1에 도시한 종래의 메모리시트형 하이브리드 PDP에 있어서는, 종래의 DC형 PDP 나 AC형 PDP의 문제점을 개선하는 목적으로 발명된 것이나, 몇가지의 미해결의 문제점이 더 있었다.
예를들면, 전극판이 2개가 필요하기 때문에, 비용의 저감이 어렵고, 또 2개의 메모리전극 사이의 정전용량이 큰 것도 구동상의 난점이었다.
한편, 도2에 도시한 트리거전극형 DC형 PDP의 일형태로서, 트리거전극을 상술한 메모리시트형 PDP의 메모리시트를 1개로 한 것에 상당하는 금속메쉬구조의 것도 제안되어 있으나, 형광체 도포부분이 한정되어 있기 때문에, 저휘도이고, 또 그 동작은 DC방전의 상승을 보조하는 트리거동작 밖에는 발견되어 있지 않고, 이를 사용한 메모리구동방법은 아직 발명되어 있지 않았다.
플라즈마표시방전관에는 상술한 DC형 PDP, AC형 PDP, 하이브리드형 PDP외에, XY전극의 한쪽이 AC형, 다른쪽이 DC형의 반 AC형 PDP도 있다.
이들의 PDP를 컬러화화는 경우에는 방전셀의 근방에 3원색, 즉 적, 녹 및 청의 형광체를 도포하는 방법을 취한다. 이 경우, DC형 PDP에서는 이온충격을 피하기 위하여, 형광체를 애노드전극측에 도포하나, AC형 PDP에서는 XY전극이 이온충격을 받는다.
이를 회피하기 위하여 제안된 3전극 AC형 PDP는 도3에 도시하는 바와 같이 서스테인(sustain)방전(메모리방전)을 동일면에서 행하도록 하여, 형광체도포면을 그 반대측의 면에 확보함으로써 상술한 이온충격의 문제를 경감하고 있다. 이는 AC형 전극 및 DC형 전극을 복합한 하이브리드형 PDP이고, 같은 형상의 PDP도 각종 제안되어 있다.
도3의 3전극 AC형 PDP에 대하여 간단히 설명한다. 배면유리판 BGP상에 어드레스용의 복수의 X전극 53이 두꺼운 막 인쇄등에 의하여 피착형성된다. 더우기, 배면 유리판 BGP상에 복수의 X전극 53과 병행으로 복수의 격벽(하이브리드) 56이 저융점유리의 적층인쇄등에 의하여 피착형성된다. 각 X전극 53에 대응하여, 적, 녹 및 청의 형광체 57이 각 X전극 53 및 각 격벽 56의 측면에 도포된다. X전극 53은 형광체로 피복되어도, 입자가 거칠기 때문에, AC형 전극이 아닌, DC형 전극으로서 동작한다.
전면 유리판 FGP상에는 서로 병행하는 각각 복수의 스트라이프형의 Y전극 51 및 Yc전극 52가 형성되고, 그 각 표면이 절연층 및 그 위의 보호층으로 피복되어, 각각 AC형 전극으로서 동작한다.
복수의 X 전극 53에 영상신호에 따른 양의 펄스전압을 인가하고, 복수의 Y전극 51에 순차주사신호에 따른 음의 펄스전압을 인가하여, 그 사이에 방전이 일어나면 Y전극 51상에는 양의벽전하가 축적한다. 그 후에, Y전극 51과 Yc전극 52와의 사이에 AC펄스전압을 인가하여, 지속적인 메모리방전표시를 행하도록 한다.
형광체층 57이 표시방전전극과 분리한 X전극 53 위에 있으므로, 형광체 57이 방전에 의하여 발생하는 이온에 의한 충격을 받지 않는 특징을 갖는다.
이들의 PDP를 메모리동작구동하는 방법으로서는, DC형 PDP에서는 한 번 방전한 방전셀공간에 존재하는 준안정(準安定)원자 나 하전입자의 존재로 부터, 재방전하기 쉬운 것을 이용한 펄스메모리방식의 PDP가 있고, 또 AC형 PDP에서는 XY전극의 표면의 절연층상에 축적한 하전입자, 소위 벽전하에 의한 벽전압의 차를 이용하여 재방전시키는 벽전하 메모리방식이 있다.
상술한 종래의 DC형 PDP에서는, 애노드전극과 캐소드전극과의 역할이 분리되어, 애노드측은 이온충격을 받지 않기 때문에, 형광체를 도포하는 것이 가능하나, 본래 메모리기능을 갖지 않으므로 휘도가 낮다는 문제가 있었다.
또, DC형 펄스메모리방식의 PDP에 있어서는, 양전하, 즉 이온충격에 의한 캐소드의 스퍼터링이 패널수명을 짧게 하는 문제점이 있었다.
또,AC형 PDP는 벽전하를 이용하여 메모리기능을 갖는 것이 특징이나, XY전극의 양쪽이 이온충격을 받기 때문에, 형광체의 도포장소가 극히 한정되고 충분한 휘도와 수명이 확보할 수 없었다.
이는 상술한 반 AC형 PDP도, 동작은 AC형 PDP와 같기 때문에, 문제점은 AC형 PDP와 마찬가지이었다. 이를 해결하기 위하여 제안된 3전극 AC형 PDP는 전극의 수가 증가하여 고해상도화를 방해할 뿐만 아니라, 휘도, 수율의 개선도 곤란하게 하고 있다.
이런 점에 비추어, 본 발명은 전극구조를 단순화하고, 제조공정을 삭감할 수가 있음과 동시에, 종래 발광효율이 높고 응답성이 뛰어난 DC형 플라즈마표시방전관으로서 밖에는 실현할 수 없다고 되어 있던 펄스메모리방식의 구동을 가능케 하고, 긴 수명인 AC형 전극을 갖는 플라즈마표시방전관을 제안하고 하는 것이다.
발명의 개시
제1의 본 발명은 복수의 스트라이프형의 애노드전극 및 복수의 스트라이프형의 캐소드전극을 소정의 간격을 두고 서로 교차하도록 배치하고, 그 각 교차하는 부분의 공간을 각각 화소로서 XY매트릭스전극을 구성하고, 그 복수의 화소를 화상에 따라 선택적으로 여기(勵起)하여 화상표시를 행하도록 한 플라즈마표시방전관에 있어서, XY매트릭스전극에 대향하여 배치된 전 화소에 공통의 AC형 메모리전극과, 그 AC형 메모리전극에 대하여, 절연층을 통하여 접촉하고, AC형 메모리전극과의 사이에 형성되는 결합용량에 의하여 전력의 공급을 행하는 AC형 보조전극을 설치하고 XY매트릭스전극과 AC메모리전극과의 사이에서, 메모리방전표시를 행하도록 한 플라즈마표시방전관이다.
이 제1의 본 발명에 의하면, 전극구조를 단순화하고, 제조공정을 삭감할 수 있음과 동시에, 종래 발광효율이 높고 응답성이 뛰어난 DC형 플라즈마표시방전관으로서 밖에는 실현할 수 없다고 되어 있던 펄스메모리방식의 구동을 가능케 하고, 긴 수명인 AC형 전극을 갖는 플라즈마표시방전관을 얻을 수가 있다.
제2의 본 발명은 XY매트릭스표시방전관으로서 되는 DC형 애노드전극과, 그 DC형 어드레스전극과 대향하여 배치된 전 화소에 공통의 AC형 메모리전극을 갖는 플라즈마표시방전관에 메모리방전표시를 행하도록 한 플라즈마표시방전관의 구동방법으로서, DC형 어드레스전극에 의한 어드레스동작기간에, AC형 메모리전극의 절연층상에, 화상에 따른 양(+)극성, 또는 음(-)극성의 벽전하의 분포를 형성한 후, 메모리표시기간에 DC형 어드레스전극의 주사전극인 Y전극에, AC형 메모리전극의 전위에 대하여 교호로 양 및 음으로 되는 AC 서스테인 펄스전압을 인가함으로써, 어드레스동작기간에 AC형 어드레스전극의 절연층상에 형성되는 벽전하를 근거로 지속적인 메모리방전표시를 행하도록 한 플라즈마표시방전관의 구동방법이다.
제2의 본 발명에 의하면, 종래는 DC방전의 보조적 역할의 트리거동작밖에 될 수 없었던 전 화소에 공통의 단일의 AC형 전극을 갖는 하이브리드형의 플라즈마표시방전관을 사용하여, 간단한 방법으로 메모리동작이 가능한 플라즈마표시방전관의 구동방법을 얻을 수가 있다.
제3의 본 발명은 XY매트릭스전극으로서 되는 DC형 어드레스전극과, 그 DC형 어드레스전극과 대향하여 배치된 전 화소에 공통의 AC형 메모리전극을 갖는 플라즈마표시방전관에 메모리방전표시를 행하도록 한 플라즈마표시방전관의 구동방법으로서, DC형 어드레스전극에 의한 어드레스동작에 의하여, AC형 메모리전극의 절연층상에, 화상에 따른 음(-)극성의 벽전하를 형성한 후, 메모리동작기간에 DC형 어드레스전극을 구성하는 X 및 Y전극중 어느 한쪽에, AC형 메모리전극의 전위에 대하여 양(+)으로 되고, AC형 메모리전극에는 서스테인방전에 의한 양(+)극성의 벽전하를 형성하지 않도록 하는 가는 서스테인 펄스전압을, 일단 방전한 공간의 재방전전압이 낮아지는 트라이밍효과가 없어지지 않도록 하는 펄스기간으로 단속적이고 지속적으로 인가하여서 되고, DC형 어드레스전극과 AC형 메모리전극과의 사이에서 지속적인 메모리방전표시를 행하도록 한 플라즈마표시방전관의 구동방법이다.
이 제3의 본 발명에 의하면, 종래, DC형 플라즈마표시방전관 만에 채용되어 있던 펄스메모리방식을 방전전극으로서 긴 수명의 실적이 있는 AC형 플라즈마표시방전관의 전극에서도 적용할 수 있는 플라즈마표시방전관의 구동방법을 얻을 수가 있다.
또, 이 제3의 본 발명에 의하면, 제2의 본 발명에 비하여, DC전극측은 항상 양극성이므로, 이온충격을 받는 일이 없이, 판넬수명을 연장할 수가 있다.
제 4의 본 발명은 제3의 본 발명의 플라즈마표시방전관으 구동방법에 있어서, 연속하는 양극성의 가는 폭의 서스테인 펄스전압에 인접하는 펄스사이에, 방전은 일어나지 않으나, AC형 메모리전극상에 본의아니게 형성된 양극성의 벽전하를 소거할 수 있는 정도의 음극성의 펄스전압을 부가하여, 메모리동작기간에 DC형 어드레스전극을 구성하는 X 및 Y전극중 어느 한쪽에 인가하도록 한 플라즈마표시방전관의 구동방법이다.
제4의 본 발명에 의하면, 벽전하를 형성하는 일이 없이 기능을 갖게 하는 제3의 본 발명의 구동방법에 비하여, 구동동작이 일층 확실하게 된다.
제5의 본 발명은 격벽을 통하여 서로 교차하는 복수의 스트라이프형 X전극 및 복수의 스트라이프형 Y전극으로서 되는 XY매트릭스전극을 갖고, 복수의 X전극 및 복수의 Y전극의 교차하는 부분의 복수의 화소를 화상에 따라 선택적으로 여기하여 방전발광시키도록 한 플라즈마표시방전관에 있어서, XY매트릭스전극중의 화면의 종방향으로 연재하는 복수의 X전극의 일부를 가스공간에 노출하여 DC형 전극으로 되게 하고, 격벽 및 그 근방부분에 형광체가 도포되고, 격벽을 통하여 복수의 X전극에 대향하도록 XY매트릭스전극중의 화면의 횡방향으로 연재하는 복수의 Y전극의 표면전체를 절연층으로 피복하여 AC형 전극이 되게 함과 동시에, DC형 전극에 대하여, AC형 전극을 표시면측에 배치한 플라즈마표시방전관이다.
이 제5의 본 발명에 의하면, 전극구조를 단순화하고, 제조공정을 삭감할 수 있음과 동시에, 종래 발광효율이 높고 응답성이 우수한 DC형 플라즈마표시방전관 만으로서 밖에는 실현할 수 없다고 되어 있던 펄스메모리방식의 구동을 가능케 하고, 긴 수명인 AC형 전극을 갖는 플라즈마표시방전관을 얻을 수가 있다.
제6의 본 발명은 격벽을 통하여 서로 교차하는 복수의 스트라이프형 X전극으로서 되는 DC전극 및 복수의 스트라이프형 Y전극으로서는 되는 AC형 전극으로서 구성되는 XY매트릭스전극을 갖고, 복수의 X전극 및 복수의 Y전극의 교차하는 부분의 복수의 화소를 화상에 따라서 선택적으로 여기하여 방전발광시키도록 한 플라즈마표시방전관의 구동방법으로서, 어드레스기간중에 선순차구동법에 이하여, XY매트릭스전극의 교차하는 부분의 복수의 화소에 대응하는 AC전극의 절연층상에, 화상에 따른 벽전하를 선택적으로 형성하고, 어드레스기간의 다음의 서스테인기간중에 AC형 전극에 음극성의 펄스전압을 인가하여, DC형 전극의 서스테인때의 바이어스전위와의 사이에, 음의 벽전하인 화소만으로 방전을 여기하나, 서스테인펄스의 폭을 대략 1μsec이하로 가늘게 함으로써, 음의 벽전하를 소거한 후, 역전하여 양극성의 벽전하가 되는 것을 저지하고, 계속하여 가는 폭의 서스테인 펄스를 연속하여 인가하는 것으로서, 화소의 방전공간의 프라이밍(priming)을 이용한 펄스 메모리방전표시를 하도록 한 플라즈마표시방전관의 구동방법이다.
제6의 본 발명에 의하면, AC형 캐소드전극으로도 펄스 메모리가 가능케 되고, DC형 캐소드전극보다 긴 수명의 실적이 있는 전극재료인 MgO등을 사용할 수가 있다.
본 발명은 플라즈마표시방전관 및 그 구동방법에 관한 것이다.
도 1은 종래의 메모리시트형 플라즈마표시방전관을 표시하는 전개 사시도
도 2는 종래의 트리거방식의 플라즈마표시방전관을 도시하는 전개 사시도
도 3은 3전극 AC형 플라즈마표시방전관을 도시하는 전개 사시도
도 4는 본 발명의 실시예의 플라즈마표시방전관을 도시하는 전개 사시도
도 5는 도 4에 도시한 플라즈마표시방전관의 단면도
도 6a - 도 6c는 도 4 및 도 5에 도시한 플라즈마표시방전관의 구동방법의 실시예의 그 표시방전관의 각 부분의 전위를 도시한 타이밍챠트
도 7a - 도 7g는 도 4 및 도 5에 도시한 플라즈마표시방전관의 구동방법으 다른 실시예의 그 표시방전관의 각 부분의 전위를 도시하는 타이밍챠트
도 8a - 도 8g는 도 4 및 도 5에 도시한 플라즈마표시방전관의 구동방법의 또다른 실시예의 그 표시방전관의 각 부분의 전위를 도시하는 타이밍챠트
도 9는 본 발명의 다른 실시예의 플라즈마표시방전관을 도시하는 전개 사시도
도 10은 도 9에 도시한 플라즈마표시방전관의 단면도
도 11a - 도 11g는 도 9 및 도 10에 도시한 플라즈마표시방전관의 구동방법의 실시예의 그 표시방전관의 각 부분의 전위를 도시하는 타이밍챠트
발명을 실시하기 위한 최량의 형태
이하에, 도4의 전개사시도 및 도5의 단면도를 참조하여, 본 발명의 실시예를 설명한다. 도4 및 도5에 있어서, FGP는 전면유리판(도4에서는 도시를 생략), BGP는 배면유리판으로서, 이들 유리판 FGP, BGP사이에 플라즈마표시방전관을 구성하는 각 요소가 배치되어 있다.
전면유리판 FGP상에는 전면유리판 FGP측에서 순차, 메모리전극으로의 투명전극층(전면전극) 1, 절연층 2 및 MgO등으로서 되는 보호층 3이 적층되어 있다.
배면유리판 BGP상에는 동일 폭의 스트라이프형의 어드레스전극인 복수의 애노드전극 11이 일정간격을 두어, 인쇄법등에 의하여 피착형성되어 있다. 배면유리판 BGP상에는 복수의 애노드전극 11을 피복하는 바와 같이, 예를들면 유리로서 되는 격벽층 10이, 예를들면 인쇄법에 의하여 피착형성되어 있다. 격벽층 10상에는 복수의 애노드전극 11과 교차하는 바와 같이 동일의 폭의 스트라이프형의 복수의 캐소드전극 9가 니켈등의 도전(導電)페이스트의 인쇄로서, 동일 간격으로 피착형성되어 있다. 그리고, 격벽층 10에는 복수의 캐소드전극 9 및 복수의 애노드전극 11이 교차하는 부분에, 각각 어드레스방전셀을 구성하는 관통공 12가 천설되어 있다. 이들 복수의 캐소드전극 9 및 복수의 애노드전극 11에서 XY매트릭스전극이 구성된다.
더우기, 캐소드전극 9 및 애노드전극 11은 그 서로 교차하는 대향부 사이에 어드레스방전을 일으켜서, 표시측에 하전입자를 공급하기 위한 것이므로, 그 위치, 즉 상하관계는 역으로도 좋다.
격벽층 10 상에는 복수의 캐소드전극 9를 피복하는 바와 같이, 절연층 8이 피착형성되어 있다. 그 절연층 8 상에는 전면유리판 FGP와의 사이의 공간을 확보하기 위하여, 예를들면 격자형상의 소정의 두께를 갖는 절연재료로 되는 배리어 리브 6이 피착형성되어 있다. 그 배리어 리브 6의 정면(頂面)상에, AC형 메모리전극으로서의 투명전극 1과의 사이에 형성되는 결합용량을 통하여, 그 투명전극 1에 전력공급을 행하는, AC형 보조전극으로서의 도전층 5가 피착형성됨과 함께, 그 도전층 5를 피복하는 바와 같이, 그 배리어 리브 6의 정면상에 절연층 4가 피착형성되어 있다.
그리고, 절연층 8 위 및 배리어 리브 6의 벽면에는, 형광체 7이 피착형성되어 있다. 즉 배리어 리브 6에서 둘러싸인 공간마다 적, 녹 및 청의 형광체 7이 순차, 순환적으로 도포되어 있다.
더우기, 배리어 리브 6은 격자상(格子狀)이 아니더라도, 서로 평행한 벽으로 구성하여도 좋다. 이 경우에도, 배리어 리브 6으로 둘러싸인 가늘고 긴 공간마다 적, 녹 및 청의 형광체 7이 순차, 순환적으로 도포된다.
또, 배리어 리브 6 전체를 예를들면 426합금, 알루미늄, 티탄등의 금속으로 형성하고, 그 표면을 절연층으로 피복한 것으로도 좋고, 그 경우에는 배리어 리브 6, 도전층 5 및 절연층 4를 일체로 형성할 수가 있다.
다음에, 이 플라즈마표시방전관의 구동방법의 개략을 설명한다. 더우기, 그 구동방법의 상세는 도6을 참조하여 후술한다. 먼저, XY매트릭스전극을 구성하는 복수의 애노드전극 11 및 캐소드전극 9의 교차하는 각 관통공 12중의, 표시할 화상에 따라서 선택된 관통공내에 어드레스방전을 일으킨다. 이 어드레스방전에 근거하여 발생한 하전입자는 전면유리판 FGP측의 전압이 부여된 투명전극 1로 향하여 확산하여, 보호층 3상에 벽전하가 형성된다. 다음에, 복수의 캐소드전극 9에 서스테인펄스전압 (메모리펄스전압)을 인가하면, 벽전하에 의한 전압에 의하여, 화면에 따른 선택적인 방전이 발생하고, 그 방전이 서스테인 펄스전압에 의하여 계속적으로 유지된다.
상술한 바와 같이, 플라즈마표시방전관을 구성하는 각 요소가 배치된 전면유리판 FGP 및 배면유리판 BGP의 각 주변을 유리 플레이트(plate)등으로 봉착하고, 그 관체내에 헬륨, 크세논, 네온, 아르곤등의 방전가스를 적의 혼합하여 봉입한다.
서스테인 펄스전압에 의한 방전셀은 최대 전 화소가 점등하는 경우가 있으므로,방전전극인 투명전극 1에는 매우 큰 전류를 흘리지 않으면 아니된다. 그러나, 투명전극 1을 산화인듐 이나 산화주석과 같이 저항치가 높은 재료로 형성하는 경우에는, 충분히 큰 전류를 흘릴 수가 없다.
그래서, 본 발명에서는 투명전극 1 및 도전층 5 사이를 외부단자에 결선함과 함께, 양자를 절연층 2 및 4를 통하여 접촉시킴으로써, 양자 사이에 용량결합이 형성된다. 이 때문에, 각 화소에 공급되는 전류는 양호한 도체인 도선층 5에서, 화소근방의 정전용량을 통하여 충분히 공급할 수가 있다.
또, 구동회로에서 화소로의 방전전류는 상술과 같이 공급되지만, 화소에 있어서 방전하는 장소, 즉 방전전극으로서 동작하는 보호층 3이다. 이는 보호층 3이 MgO인 경우, 이는 캐소드재로서 방전전압을 저하시키는 기능을 갖고, 도전층 5 및 형광체 7의 표면보다 훨씬 방전전압이 낮기때문으로서, 따라서, 전극상에 타고 있어도 형광체 7이 이온충격을 받아서 열화할 걱정은 없다.
이 도4 및 도5에 대하여 설명한 플라즈마표시방전관에 의하면, 전극구조를 단순화하고, 제조공정을 삭감할 수 있음과 함께, 종래는 발광효율이 높고 응답성이 뛰어난 DC형 플라즈마표시방전관으로 밖에는 실현할 수 없다고 하였던 펄스메모리방식의 구동을 가능케 하고, 긴 수명인 AC형 전극을 갖는 플라즈마표시방전관을 얻을 수가 있다.
또, 이 도4 및 도5에 대하여설명한 플라즈마표시방전관에 의하면, 메모리전극인 투명전극 1은 플래트(flat)의 전극이므로, 산화인듐등의 투명전극막을 스트라이프형등으로 패턴형성하는 플라즈마표시방전관의 공정은 필요없다.
더우기, 도전층 5는 배면측의 배리어 리브 6의 위 또는 배리어 리브 6 의 그 자체이기 때문에, 전면유리판 FGP 및 배면유리판 BGP의 주위의 접합이 매우 용이하다.
더우기, 표시방전에 필요한 전류는 도전층 5에서 공급되므로, 통상의 PDP에서 행하여지고 있는 산화인듐의 투명도전막에 크롬 이나 동(銅)을 적층한 전극을 버스전극(bus electrode)으로서 겹치는 등의 공정은 필요가 없다.
더우기, 전면유리판 FGP측에는 광방사를 차단하는 상술한 버스전극등이 없으므로 고휘도이다.
더우기, 표시방전은 도전층 5가 아니라, 보호층 3 위에서 일어나므로 형광체 7은 이온충격을 받지 않는다.
다음에, 도6을 참조하여, 도4 및 도5에 대하여 설명한 플라즈마표시방전관의 구동방법의 실시예를 설명한다. 더우기, 종래예로서 도2에서 설명한 메모리기능을 갖지 않는 트리거형 플라즈마표시방전관에 대하여도, 이 실시예의 구동방법을 실시할 수 있고, 이것에 의하여 메모리동작이 가능케 된다.
도 6a는 메모리전극인 투명전극 1의 전위 Em을 도시하고 있다. 도 6b는 어드레스전극인 애노드전극 11의 전위 Ea를 도시하고 있다. 도 6c - f는 어드레스전극인 캐소드전극 9의 다른 타이밍의 전위 Ek1, Ek2, ······, Ekn을 도시하고 있다. 도6f는 어드레스셀의 벽전위 Ewa를 도시하고 있다. 도6g는 비어드레스(non-address)셀의 벽전위 Ewna를 도시하고 있다. 도 6a - g에서의 각 전압은 일례이고, 이것에 한정되는 것은 아니다. 더우기, 후술하는 도 7a - g, 도 8a - g에 있어서도 각 전압은 일례이고, 이것에 한정되는 것은 아니다.
어드레스기간 Pad에서는, 메모리전극인 투명전극 1 및 도전층 5의 전위 Em은 애노드전극 11 및 캐소드전극 9 사이가 방전한 경우의 방전유지전압보다 높은 전위, 예를들면 +50V로 설정하여 둔다. 소위 선순차구동방식에 의하여, 화상신호에 따라서, 애노드전극 11 및 트리거전극 9 사이의 선택된 교차부 사이에 어드레스방전이 일어나면, 방전이 생긴 화소(셀)의 투명전극 1 위의 보호층 3상에는 선택적으로 음극성의 벽전하가 축적된다.
따라서, 1개의 화면이 어드레스종료한 시점에서는 화면 전체에 화상에 따른 음극성전하가 축적되어 있다. 이 상태에서 주사측 전극, 즉 Y측전극의 캐소드전극 9에 양극성의 펄스전압을 인가하면, 음의 벽전하를 갖는 화소만으로 방전이 일어나고, 그 방전에 의하여 음의 벽전하는 역전하여 양의 벽전하를 축적하게 된다. 따라서, 복수의 캐소드전극 9에 순차적으로 음극성의 펄스전압을 인가하여 재방전시키고, 계속하여 양, 음의 교류펄스전압을 서스테인펄스전압(메모리펄스전압)으로서 캐소드전극 9에 인가하면, 메모리방전을 유지할 수가 있다.
더 설명하면, 전위 Em이 0V 및 +50V로 변화하고, 전위 Ea가 0V 및 100V로 변화하고, 전위 Ek1이 어드레스기간 Pad에서는 -100V, 0V로 변화하고, 서스테인기간 Pss에서는 -100V, 0V, +150V로 변화한 경우에 대하여 생각한다.
어드레스된 셀(화소)의 벽전위 Ewa는 예를들면, 음의 축적전하에 의한 전압이 -30V이면, +50V-30V = +20V로 된다. 다음의 서스테인기간 Pss에서, 메모리전극 1의 전위 Em을 0V로 하면, 이 어드레스된 셀의 벽전위 Ew는 -30V로 되므로, 비어드레스셀, 즉 어드레스되지 않았던 셀과의 사이에는, 30V의 차가 생긴다.
이 상태에서 어드레스전극인 캐소드전극 9에는 예를들면 +150V의 펄스전압을 인가하면, 어드레스된 셀만에 +180V가 인가되므로, 방전이 일어난다. 방전이 일어난 셀에는 먼저와는 역극성의 양의 벽전하가 되므로, 어드레스된 셀의 벽전위 Ew는 90V로 되고, 방전하지 않았던 셀의 벽전위 Ew는 0V 인체로 된다.
따라서, 다음에 어드레스전극인 캐소드전극 9의 전위 Ek1 - Ekn을 -100V로 하면, 190V 인가되므로, 어드레스만이 재방전하여, 방전이 계속한다.
여거서는, 서스테인펄스는 서스테인기간 Pss중에 있어서, 어드레스전극인 캐소드 9측만에 양음의 펄스전압(-100V 및 +150V)을 인가하고 있다.
상술한 설명에서는, 방전개시전압을 170V, 방전유지전압을 120V로 하여 설명하였다.
더우기, 캐소드전극 9가 메모리전극 1측에 위치하는 대신에, 애노드전극 11이 메모리전극 1측에 있는 경우도 가능하므로, 이 경우는 양의 펄스전압(+150V)를 어드레스전극인 애노드전극측에 인가하고, 음의 펄스전압(-100V)을 어드레스전극인 캐소드전극에 인가하게 된다.
도 6a - 도6g에 있어서는, 설명의 간단화를 위해, 어드레스기간 및 메모리기간을 시간적으로 완전히 분리하여 도시하고 있으나, 실제의 플라즈마표시방전관의 구동에 있어서는, 1 라인의 캐소즈전극 9 위의 화소어드레스된 후, 바로 서스테인을 개시하는 것도 가능하므로, 소거하는 경우도 마찬가지이다.
이 도 6a - 6g에 대하여 설명한 플라즈마표시방전관의 구동방법에 의하면, 종래는 DC방전의 보조적역활의 트리거동작밖에는 할 수 없는 전 화소에 공통의 단일의 AC형 전극을 갖는 하이브리드형의 플라즈마표시방전관을 사용하여, 간단한 방법으로 메모리동작이 가능케 된다.
다음에, 도 7a - g를 참조하여, 도4 및 도5에 대하여 설명한 플라즈마표시방전관의 구동방법의 다른 실시예를 설명한다. 도 7a - g는 도 6a - g와 대응하는 전위를 각각 도시한다. 더우기, 종래예로서 도2에서 설명한 메모리기능을 갖지 않는 트리거형 플라즈마표시방전관에 대하여도, 이 실시예의 구동방법을 실시할 수가 있고, 이것에 의하여 메모리동작이 가능케 된다.
그런데, 도 6a - g에서 설명한 바와 같이 음의 벽전하가 존재하는 상태에서, 캐소드 9에 양극성으로 가는 폭, 예를들면, 1μsec이하의 폭의 서스테인 펄스를 인가한다. 이렇게 하면, 음의 벽전하가 존재하는 화소에는 방전이 일어나고, 어드레스되지 않었던 화소에는 방전이 일어나지 않는다.
그러나, 도 6a - g의 경우에서의 서스테인 펄스와는 다르고, 펄스의 폭이 가늘기 때문에, 방전에 의하여 음의 전하는 소멸하지만, 역전하여 양의 전하가 축적하는 데는 이르지 않는다. 이는 종래의 AC형 플라즈마표시방전관에서의 소위 가는폭 펄스소거법이라고 불리우는 방법에 상당한다.
이와같이 하여, 벽전하는 소멸하지만, 방전공간은 먼저의 방전에 의해 하전입자나 준안정원자, 소위 프라이밍에 충족되어 있어, 재방전이 용이하게 일어나는 상태에 있다. 이 상태에서 마찬가지로 가는 폭의 펄스전압을 계속적으로 인가하면, 처음에 벽전하가 없었던 화소에는 방전이 발생하지 않으므로, 어드레스된 화소만에 계속적인 메모리방전을 행하는 것이 가능케 된다.
즉, 종래는 동 극성의 연속펄스를 인가하는 펄스 메모리동작을 AC전극에 대하여 행하고자 하면, 벽전하의 축적 때문에, 이것이 할 수 없다고 되어 있었다.
그러나, 이 도 7a - 도 7g에 대하여 설명한 구동방법에 의하면, AC전극에서도 벽전하를 형성함이 없이 펄스 메모리동작이 가능하다.
물론, 도 6a - g에 대하여 설명한 바와 마찬가지로, 어드레스와 메모리의 동작을 라인마다 시계열적(時系列的)으로 행하는 것도 가능하다.
도 7a - g에 대하여 설명한 DC형의 Y전극과 전 화소에 공통의 단일의 AC형 전극을 갖는 플라즈마표시방전과, 예를들면 AC형 X전극과 DC형 Y전극 및 X전극에 병행으로 복수의 스트라이프이기는 하나 공통결선되어 있기 때문에 실질적으로는 단일의 AC형 메모리전극을 갖는 소위 3전극방전형 AC플라즈마표시방전관에도 적용할 수 있다는 것은 말할 것도 없다.
도 7a - g에 대하여 설명한 플라즈마표시방전관의 구동방법에 의하면, 종래, DC형 플라즈마표시방전관만에 채용되었던 펄스 메모리방식을 방전전극으로서 긴 수명의 실적이 있는 AC형 플라즈마표시방전관의 전극에도 적용할 수 있다.
또, 도 6a - g에 대하여 설명한 구동방법과 비교하면, 도 7a - g에 대하여 설명한 구동방법의 경우는 DC전극측은 항시 양극성이므로, 이온충격을 받음이 없이 판넬수명을 연장할 수가 있다.
더우기, 캐소드전극 9가 메모리전극 1측에 위치하는 대신에, 애노드전극 11이 메모리전극 1측에 있는 경우도 가능하다. 또, 가는 폭의 서스테인 펄스는 애노드전극 11에 인가하여도 좋다.
다음에, 판넬에 인가하는 펄스의 관계를 도시한 도 8a - g를 참조하여, 도4 및 도5에 대하여 설명한 플라즈마표시방전관의 구동방법의 다른 실시예를 설명한다. 도 8a - g의 전위는 도 6a - g의 전위에 대응한다. 더우기, 종래예로서 도2에서 설명한 메모리기능을 갖지 않는 트리거형 플라즈마표시방전관에 대하여도, 이 실시예의 구동방법을 실시할 수가 있고, 이것에 의하여 메모리동작이 가능케 된다.
이 플라즈마표시방전관의 구동법은 도 7a - g에 대하여 설명한 구동방법에 있어서, 가는 폭의 펄스에도 불구하고 각 셀 마다의 방전지연이나 특성의 편차에 약간의 벽전하가 본의아니게 형성되어 버리는 경우의 구동법의 개선방법이다.
이 양의 벽전하를 소거하여, 펄스메모리동작을 확실히 행하기 위하여는, DC전극에 양극성의 가는 폭의 서스테인 펄스를 인가한 후, 낮은 전압의 음극성의 펄스를 마찬가지로 전극에 인가한다. 이 경우의 전압은 AC전극과의 사이에서 재방전하는 정도의 전압은 아니고, 또, 펄스폭도 상술한 방전유지 펄스보다 널리 취하여도 좋다. 이렇게 하면, 양의 가는 폭의 서스테인 펄스에 의한 방전의 직후의 방전공간에 잔류하는 공간전하를 이용하여 AC전극상의 양의 벽전하를 소거할 수가 있다.
이 도 8a - g를 참조하여 설명한 플라즈마표시방전관의 구동방법에 의하면, 벽전하를 형성함이 없이 메모리기능을 지닌 도 7a - g를 참조하여 설명한 구동방법에 비하여, 구동동작이 확실하게 된다.
이하에, 도9의 전개사시도 및 도10의 단면도를 참조하여, 본 발명의 실시예의 플라즈마표시방전관을 설명한다. 도9 및 도10에 있어서, FGP는 전면유리판, BGP는 배면유리판으로, 이들 유리판 FGP, BGP사이에, 플라즈마표시방전관을 구성하는 각 요소가 배치되어 있다.
전면유리판 FGP상에는, 화면의 횡방향으로 연재하는 동일 폭의 스트라이프형의 투명한 복수의 Y전극(캐소드전극) 22를 일정 간격을 두고 피착형성한다. 복수의 Y전극 22는 산화인듐, 산화주석등의 재료가 사용되지만, 이들 재료는 저항치가 높은 재료이므로, 저항치가 낮은 것이 필요한 경우에는, 산화인듐, 산화주석등으로 되는 복수의 Y전극 22상에, 크롬, 동 등의 저항치가 낮은 재료를 겹치도록 피착형성한다.
전면유리판 FGP상에 복수의 Y전극 22를 피복하는 바와 같이, 저융점유리 페이스트의 인쇄 및 그 후의 소성등에 의하여, 절연층 23를 피착형성한다. 그 절연층 23상에, MgO의 증착등에 의하여, 보호층 24를 피착형성한다.
배면유리판 BGP상에는, 니켈 페이스트의 인쇄 및 그 후의 소성에 의하여, 화면의 종방향으로 연재하는 동일 폭의 스트라이프형의 복수의 X전극(애노드전극) 28을 일정 간격을 두고 피착형성한다.
전면유리판 FGP상에는, 복수의 X전극 28를 피착하도록, 저융점유리의 인쇄 및 그 후의 소성등에 의하여, 절연층 27을 피착형성한다.
절연층 27의 복수의 X전극 28 및 복수의 Y전극 22의 교차하는 부분에, 각각 셀을 구성하는 소공(小孔) 29를 설치한다. 더우기, 이들 소공 29는 절연층 27의 인쇄시에 동시에 형성한다.
복수의 X전극 28의 각 사이에 위치하는 바와 같이, 절연층 27상에, 저융점 유리 페이스트의 적층인쇄에 의하여, 단면이 직사각형의 봉상(棒狀)의 격벽(배리어 리브) 25를 각각 피착형성한다.
복수의 소공 29의 내면을 제외하여, 절연층 27 및 복수의 격벽 25의 표면에, 형광체 26을 피착형성한다. 이 형광체 26은 X전극 28 마다, 적, 녹 및 청 형광체를 순차 순환적으로 칠하여, 칼라 플라즈마표시방전관을 구성하도록 한다.
상술한 바와 같이, 플라즈마표시방전관을 구성하는 각 요소가 배치된 전면유리판 FGP 및 배면유리판 BGP의 각 주변을 유리 플레이트등으로 봉착(封着)하여, 그 관체내에 헬륨, 크세논, 네온, 아르곤등의 방전가스를 적의 혼합하여 봉입한다.
이 도9 및 도10에 대하여 설명한 플라즈마표시방전관에 의하면, 전극구조를 단순화하여, 제조공정을 삭감할 수 있음과 동시에, 종래 발광효율이 높고 응답성이 우수한 DC형 플라즈마표시방전관만으로 밖에는 실현할 수 없다고 되어 있었던 펄스 메모리방식의 구동을 가능케 하고, 긴 수명인 AC형 전극을 갖는 플라즈마표시방전관을 얻을 수가 있다.
또, 이 도9 및 도10에 대하여 설명한 플라즈마표시방전관에 의하면, 반 (半)AC구조의 2전극형 플라즈마표시방전관이면서, 애노드전극과 캐소드전극을 분리하고 있으므로, 캐소드전극을 AC전극으로 하므로, 표시방전시의 이온충격에 의한 열화를 방지할수 있다. 물론 어드레스기간, 어드레스 세트기간에는 X전극도 이온충격을 받은 경우가, 이는 표시방전시의 충격에 비하여 무시할 수 있을 정도로 근소하다.
도9 및 도10에 대하여 설명한 플라즈마표시방전관에 의하면, 칼라플라즈마표시방전관과, 도3의 종래의 3극형 AC플라즈마표시방전관과 비교하여 명백한 바와 같이, 스트라이프형의 Y전극 22의 수가 절반으로 좋고, 제조상에도 휘도등의 성능상에도 유리하다.
다음에, 도 11a - g를 참조하여, 도9 및 도10에 대하여 설명한 플라즈마표시방전관의 구동방법의 실시예를 설명한다. 도 11a는 메모리전극인 투명전극 1의 전위 Em을 도시하고 있다. 도 11b는 어드레스전극인 애노드전극 11의 전위 Ea를 도시하고 있다. 도 11c - f는 어드레스전극인 캐소드전극 9의 다른 타이밍의 전위 Ek1, Ek2, ······, Ekn을 도시하고 있다. 도 11f는 어드레스 셀의 벽전위 Ewa를 도시하고 있다. 도 11g는 비어드레스 셀의 벽전위 Ewna를 도시하고 있다. 도 11a - g에서의 각 전압은 일례이고, 이들에 한정되는 것은 아니다.
어드레스기간 Pad중에는, 서스테인기간 Pss에 들어가기 전에 화상정보에 따라서, 점등시키는 셀(소공) 29의 Y전극 22상에 음의전하를 축적하는 동작이다. 이는 몇가지 다른 방법이 있지만, 도 11a - E의 어드레스기간 Pad중의 펄스의 관계는 그 일례이다. 이 경우, 복수의 X전극 28에는 신호에 따른 양극성의 펄스전압을, 또, 복수의 Y전극 22에는 주사펄스로서 음극성의 펄스전압을 순차 인가한다. 이와같이 순차로 일화면을 어드레스로 끝내면, 어드레스된, 즉, 어드레스방전이 일어난 셀에는, Y전극 22상에 양의 전하가 화상에 따라서 분포한 벽전하로서 축적한다.
계속하여 어드레스 세트기간 Pad에서는, X전극 28을 전부 음극성, Y전극 22를 전부 양극성으로 하는 펄스전압을 인가하면, 상술한 어드레스방전으로 선택된 셀, 즉 양의 벽전하가 있는 셀은 전압이 중첩되어서 높은 전압이 발생하여 방전한다. 이 어드레스기간 Pad의 방전에 의하여, 어드레스된 셀의 양 벽전하가 역전하여, 음의 벽전하가 분포한 상태가 만들어진다. 이 사이의 벽전하에 의한 셀의 절연층 27상의 전위의 변화는 도 11e의 파형도에 점선으로 표시된다.
회로구성상의 문제가 없으면, 어드레스 펄스의 극성을 X전극 28측을 음, Y전극 22측을 양극성으로 할 수도 있다는 것도 가능하다는 것은 말할 것도 없으나, 그 경우에는 어드레스 세트기간은 불필요하다.
그런데, 어드레스기간 Psd 또는 어드레스 세트기간 Pads에 계속되는 서스테인기간 Pss에 있어서, 상술한 바와 같이 화상에 따른 음의 벽전하가 분포한 상태에서, Y전극 22에 음극성의 서스테인 펄스전압을 인가하면, 전압이 중첩되어서 음의 전하가 있는 셀만에 반전이 일어난다. 방전이 일어나면, 대전하고 있던 음의 벽전하는 직접 소멸하고, 역전하여 양의 전하가 대전하기 시작한다.
그러나, 여기서 서스테인 펄스전압의 폭을 약 1μsec로 가늘게 하면, 양의 벽전하가 대전함이 없이 방전이 정지한다. 이는 AC형 플라즈마표시방전관에서, 가는 폭 펄스소거법으로 불리우는 방법이다.
상술한 바와 같이, 어드레스된 셀에 일어난 최초의 서스테인방전에 의하여 벽전하가 소거되고, 비어드레스셀과 같은 상태로 된다. 그러나, 이 서스테인방전이 일어난 셀의 방전공간에는 프라이밍, 즉 전하입자 및 준안정원자가 존재하여 있고, 방전이 일어나지 않은 셀보다 매우 방전하기 쉽고, 낮은전압으로 재방전한다. 그리하여, 계속하여 음극성의 서스테인 펄스전압을 연속하여 인가하면, 어드레스 셀만에 방전이 계속하게 된다. 즉, AC전극에서도 펄스 메모리동작이 가능케 된다.
도 11a - g의 펄스 타이밍도에서는, 어드레스기간 Pad와 서스테인기간 Pss를 완전히 분리하고 있으나, Y전극 22의 선택 직후로 부터 서스테인 펄스전압을 인가하여, 시계열적으로 서스테인방전으로 이행하는 것도 가능하고, 소거도 마찬가지이다.
도 11a - g에 대하여 설명한 플라즈마표시방전관의 구동방법에 의하면, AC형 캐소드에서도 펄스 메모리가 가능케 되고, DC형 캐소드보다 긴 수명의 실적이 있는 전극재료, 예를들면 보호층 24를 겸한 MgO막의 응용이 가능하다.

Claims (6)

  1. 복수의 스트라이프형의 애노드전극 및 복수의 스트라이프형의 캐소드전극을 소정의 간격을 두고 서로 교차하도록 배치하고, 그 각 교차하는 부분의 공간을 각각 화소로서 XY매트릭스전극을 구성하여, 그 복수의 화소를 화상에 따라 선택적으로 여기하여 화상표시를 행하도록 한 플라즈마표시방전관에 있어서,
    상기 XY매트릭스전극에 대향하여 배치된 전 화소에 공통의 AC형 메모리전극과,
    그 AC형 메모리전극에 대하여, 절연층을 통하여 접촉하고, 상기 AC형 메모리전극과의 사이에 형성되는 결합용량에 의하여 전력의 공급을 하는 AC형 보조전극을 설치하여,
    상기 XY매트릭스전극과 상기 AC형 메모리전극과의 사이에, 메모리방전표시를 하도록 한 것을 특징으로 하는 플라즈마표시방전관.
  2. XY매트릭스전극으로서 되는 DC형 어드레스전극과, 그 DC형 어드레스전극과 대향하여 배치된 전 화소에 공통의 AC형 메모리전극을 갖는 플라즈마표시방전관에 메모리방전표시를 하도록 한 플라즈마표시방전관의 구동방법으로서,
    상기 DC형 어드레스전극에 의한 어드레스동작기간에, 상기 AC형 메모리전극의 절연층상에, 화상에 따른 양극성, 또는 음극성의 벽전하의 분포를 형성한 후, 메모리표시기간에 상기 DC형 어드레스전극의 주사전극인 Y전극에, 상기 AC형 메모리전극의 전위에 대하여 서로 양 및 음으로 되는 AC형 서스테인펄스전압을 인가함으로써, 상기 어드레스동작기간에 상기 AC형 어드레스전극의 절연층상에 형성되는 벽전하를 바탕으로 하여 지속적인 메모리방전표시를 하도록 한 것을 특징으로 하는 플라즈마표시방전관의 구동방법.
  3. XY매트릭스전극으로서 되는 DC형 어드레스전극과, 그 DC형 어드레스전극과 대향하여 배치된 전 화소에 공통의 AC형 메모리전극을 갖는 플라즈마표시방전관에 메모리방전표시를 하도록 한 플라즈마표시방전관의 구동방법으로서, 상기 DC형 어드레스전극에 의한 어드레스동작에 의하여, 상기 AC형 메모리전극의 절연층상에, 화상에 따른 음극성의 벽전하를 형성한 후,
    메모리동작기간에 상기 DC형 어드레스전극을 구성하는 X 및 Y전극중 어느 한쪽에, 상기 AC형 메모리전극의 전위에 대하여 양으로 되고, 상기 AC형 메모리전극에는 서스테인방전에 의한 양극성의 벽전하를 형성하지 않는 가는 폭의 서스테인펄스전압을, 일단 방전한 공간으 재방전전압이 낮게 되는 프라이밍효과가 없어어지지 않도록 한 펄스기간에서 단속적이고 지속적으로 인가하여서 되고,
    상기 DC형 어드레스전극과 상기 AC형 메모리전극과의 사이에서, 지속적인 메모리방전표시를 행하도록 한 것을 특징으로 하는 플라즈마표시방전관의 구동방법.
  4. 제 3 항에 있어서,
    상기 연속하는 양극성의 가는 폭의 서스테인 펄스전압의 인접하는 펄스사이에, 방전은 일어나지 않으나, 상기 AC형 메모리전극상에 본의 아니게 형성된 양극성의 벽전하를 소거할 수 있는 정도의 음극성의 펄스전압을 부가하여, 상기 메모리동작기간에 상기 DC형 어드레스전극을 구성하는 X 및 Y전극중 어느 한쪽에 인가하도록 한 것을 특징으로 하는 플라즈마표시방전관의 구동방법.
  5. 격벽을 통하여 서로 교차하는 복수의 스트라이프형 X전극 및 복수의 스트라이프형 Y전극으로서 되는 XY매트릭스전극을 갖고, 상기 복수의 X전극 및 상기 복수의 Y전극의 교차하는 부분의 복수의 화소를 화상에 따라 선택적으로 여기하여 방전발광시키도록 한 플라즈마표시방전관에 있어서,
    상기 XY매트릭스전극중의 화면의 종방향으로 연재하는 상기 복수의 X전극의 일부를 가스공간에 노출하여 DC형 전극으로 되게 하고,
    상기 격벽 및 그 근방부분에 형광체가 도포되고,
    상기 격벽을 통하여 상기 복수의 X전극에 대향하도록, 상기 XY매트릭스전극중의 상기 화면의 횡방향에 연재하는 상기 복수의 Y전극의 표면 전체를 절연층으로 피복하여 AC형 전극을 되게 함과 동시에,
    상기 DC형 전극에 대하여, 상기 AC형 전극을 표시측면에 배치한 것을 특징으로 하는 플라즈마표시방전관.
  6. 격벽을 통하여 서로 교차하는 복수의 스트라이프형 X전극으로서 되는 DC전극 및 복수의 스트라이프형 Y전극으로서 되는 AC형 전극으로 구성되는 XY매트릭스전극을 갖고, 상기 복수의 X전극 및 상기 복수의 Y전극의 교차하는 부분의 복수의 화소를 화상에 따라 선택적으로 여기하여 방전발광시키도록 한 플라즈마표시방전관의 구동방법으로서,
    어드레스기간중에 선순차구동법에 의하여, 상기 XY매트릭스전극의 교차하는 부분의 복수의 화소에 대응하는 상기 AC전극의 절연층상에, 화상에 따른 벽전하를 선택적으로 형성하고,
    상기 어드레스기간의 다음의 서스테인기간중에는 상기 AC형 전극에 음극성의 펄스전압을 인가하여, 상기 DC형 전극의 서스테인때의 바이어스전위와의 사이에, 상기 음의 벽전하가 있는 화소만에 방전을 여기하나, 상기 서스테인 펄스의 폭을 대략 1μsec이하로 가늘게 함으로써, 음의 벽전하를 소거한 후, 역전하여 양극성의 벽전하가 되는 것을 저지하고, 이어서 상기 가는 폭의 서스테인 펄스를 연속하여 인가함으로써 상기 화소의 방전공간의 프라이밍을 이용한 펄스 메모리 방전표시를 행하도록 한 것을 특징으로 하는 플라즈마표시방전관의 구동방법.
KR1019980703724A 1996-09-18 1997-09-18 플라즈마표시방전관 및 그 구동방법 KR19990067694A (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP8-282835 1996-09-18
JP28283596 1996-09-18
JP28582996 1996-09-20
JP8-285829 1996-09-20
PCT/JP1997/003299 WO1998012728A1 (en) 1996-09-18 1997-09-18 Plasma display discharge tube and method for driving the same

Publications (1)

Publication Number Publication Date
KR19990067694A true KR19990067694A (ko) 1999-08-25

Family

ID=26554797

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980703724A KR19990067694A (ko) 1996-09-18 1997-09-18 플라즈마표시방전관 및 그 구동방법

Country Status (5)

Country Link
US (1) US6900780B1 (ko)
EP (1) EP0867909A4 (ko)
JP (1) JP3627151B2 (ko)
KR (1) KR19990067694A (ko)
WO (1) WO1998012728A1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3729318B2 (ja) * 1999-09-01 2005-12-21 パイオニア株式会社 プラズマディスプレイパネル
US6509689B1 (en) * 2000-05-22 2003-01-21 Plasmion Displays, Llc Plasma display panel having trench type discharge space and method of fabricating the same
KR100404848B1 (ko) * 2001-07-19 2003-11-07 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법
GB2383675B (en) * 2001-12-27 2004-07-07 Hitachi Ltd Method for driving plasma display panel
JP2005010762A (ja) * 2003-05-28 2005-01-13 Pioneer Plasma Display Corp プラズマ表示装置、及び、プラズマディスプレイパネルの駆動方法
WO2005101448A1 (ja) * 2004-04-13 2005-10-27 Technology Trade And Transfer Corporation プラズマディスプレイパネル及びその駆動方法
KR20050101432A (ko) * 2004-04-19 2005-10-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 제조방법
JP2006310162A (ja) * 2005-04-28 2006-11-09 Ttt:Kk 放電型表示装置
CN101401144B (zh) * 2006-03-17 2010-12-01 筱田等离子有限公司 显示装置
US8248328B1 (en) * 2007-05-10 2012-08-21 Imaging Systems Technology Plasma-shell PDP with artifact reduction

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3938135A (en) * 1974-11-27 1976-02-10 Zenith Radio Corporation Gas discharge display device and an improved cell therefor
EP0123496B1 (en) * 1983-04-21 1988-07-13 Unisys Corporation Method of making a display panel
JP3036057B2 (ja) * 1990-11-14 2000-04-24 日本電気株式会社 プラズマディスプレイ
JPH04249033A (ja) * 1991-02-06 1992-09-04 Oki Electric Ind Co Ltd ガス放電型表示パネル及びその製造方法
KR950005566B1 (ko) * 1992-06-27 1995-05-25 삼성전관주식회사 플라즈마 디스플레이 패널 및 그 구동 방법
KR950005567B1 (en) 1992-06-30 1995-05-25 Samsung Electronic Devices Pannel & driving method of plazma display
JP3089872B2 (ja) * 1993-01-08 2000-09-18 日本電気株式会社 放電表示装置及び駆動方法
JPH06283108A (ja) * 1993-03-25 1994-10-07 Pioneer Electron Corp プラズマディスプレイ装置
US5990854A (en) * 1993-08-03 1999-11-23 Plasmaco, Inc. AC plasma panel with system for preventing high voltage buildup
CA2149289A1 (en) * 1994-07-07 1996-01-08 Yoshifumi Amano Discharge display apparatus
JPH08137431A (ja) * 1994-11-11 1996-05-31 Hitachi Ltd ガス放電表示装置
JPH08194449A (ja) * 1995-01-17 1996-07-30 Noritake Co Ltd プラズマディスプレイおよびその駆動方法
JPH08328506A (ja) * 1995-05-29 1996-12-13 Hitachi Ltd プラズマディスプレイの駆動方式
JP4183765B2 (ja) 1995-08-10 2008-11-19 新日鐵化学株式会社 フレキシブルプリント配線用基板の製造方法
JPH0955566A (ja) 1995-08-14 1997-02-25 Toshiba Corp 電力遮断機能付き電子回路基板及びic
JP3544763B2 (ja) * 1995-11-15 2004-07-21 株式会社日立製作所 プラズマディスプレイパネルの駆動方式
JP3583144B2 (ja) * 1996-01-30 2004-10-27 サーノフ コーポレイション プラズマ・ディスプレイおよびその製造方法
NL1011275C2 (nl) 1999-02-11 2000-08-15 Waterleidingbedrijf Midden Ned Werkwijze en inrichting voor het tijdelijk vergroten van de transportcapaciteit van het waterleidingnet in geval van een calamiteit.

Also Published As

Publication number Publication date
JP3627151B2 (ja) 2005-03-09
WO1998012728A1 (en) 1998-03-26
EP0867909A4 (en) 2000-01-19
EP0867909A1 (en) 1998-09-30
US6900780B1 (en) 2005-05-31

Similar Documents

Publication Publication Date Title
KR100373787B1 (ko) 방전표시장치
JP3121247B2 (ja) Ac型プラズマディスプレイパネルおよび駆動方法
JP3547267B2 (ja) 面放電型プラズマディスプレイパネル
JP3588961B2 (ja) プラズマディスプレイパネル
JP2000357462A (ja) 平面型プラズマ放電表示装置と駆動方法
JP2001126629A (ja) プラズマディスプレイパネル及びその駆動方法
JP3492878B2 (ja) 面放電型プラズマディスプレイパネルの駆動方法
US6744413B2 (en) Plasma display panel and plasma display apparatus having the same
US6825606B2 (en) Flat plasma display panel with independent trigger and controlled sustaining electrodes
JP3627151B2 (ja) プラズマ表示放電管及びその駆動方法
JP3120839B2 (ja) プラズマディスプレイ、その駆動方法及びその製造方法
KR20000069299A (ko) Ac형 방전표시장치의 구동방법
JPH10282927A (ja) 面放電型プラズマディスプレイパネルの駆動方法
JPH08212933A (ja) 面放電型プラズマディスプレイパネル及びその駆動方法
JP2000285813A (ja) プラズマディスプレイパネル及びその製造方法
JP3644789B2 (ja) プラズマディスプレイパネル及びその駆動方法
JP3097635B2 (ja) プラズマディスプレイパネルとその駆動方法
EP1748461A1 (en) Plasma display panel and its driving method
EP1178512A2 (en) Flat plasma display panel with independent trigger and controlled sustaining electrodes
US20050073254A1 (en) Plasma display panel
JPH10312755A (ja) 補助放電セルを有するpdpの構造とその駆動法
KR100324261B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100442234B1 (ko) 플라즈마디스플레이패널및그방전방법
JP2001068030A (ja) 3電極型acプラズマディスプレイパネル
JPH0689667A (ja) プラズマディスプレイパネル

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application