KR19990065743A - 다중 피드백 구조를 갖는 선형 전력 증폭기 - Google Patents

다중 피드백 구조를 갖는 선형 전력 증폭기 Download PDF

Info

Publication number
KR19990065743A
KR19990065743A KR1019980001176A KR19980001176A KR19990065743A KR 19990065743 A KR19990065743 A KR 19990065743A KR 1019980001176 A KR1019980001176 A KR 1019980001176A KR 19980001176 A KR19980001176 A KR 19980001176A KR 19990065743 A KR19990065743 A KR 19990065743A
Authority
KR
South Korea
Prior art keywords
feedback
signal
input
output
linear power
Prior art date
Application number
KR1019980001176A
Other languages
English (en)
Other versions
KR100256429B1 (ko
Inventor
유재황
정기모
오상석
구준모
김병무
Original Assignee
서정욱
에스케이텔레콤 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서정욱, 에스케이텔레콤 주식회사 filed Critical 서정욱
Priority to KR1019980001176A priority Critical patent/KR100256429B1/ko
Publication of KR19990065743A publication Critical patent/KR19990065743A/ko
Application granted granted Critical
Publication of KR100256429B1 publication Critical patent/KR100256429B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/56Modifications of input or output impedances, not otherwise provided for
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • H03F1/3247Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using feedback acting on predistortion circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Amplifiers (AREA)

Abstract

1. 청구범위에 기재된 발명이 속하는 기술분야
본 발명은 다중 피드백 구조를 갖는 선형 전력 증폭기에 관한 것임.
2. 발명이 해결하고자하는 기술적 요지
본 발명은, 다중 피드백회로를 채용하여, 주파수에 따른 왜곡을 감소시키고, 아울러 입력전력에 따르는 왜곡을 감소시켜 전력효율 및 선형성을 향상시킬 수 있는 다중 피드백 구조를 갖는 선형 전력 증폭기를 제공하는데 그 목적이 있다.
3. 발명의 해결 방법의 요지
본 발명은 증폭수단으로부터 전달된 교류 신호를 궤환시키는 교류 궤환수단; 상기 증폭수단으로부터 전달된 직류 신호를 궤환시키기 위한 직류 궤환수단; 외부로부터 수신된 신호, 상기 교류 궤환수단의 출력신호 또는 직류 궤환수단의 출력신호를 정합시키는 입력 정합수단; 상기 입력 정합수단을 통해 전달되는 신호를 증폭시키는 상기 증폭수단; 상기 증폭수단을 통해 증폭된 신호를 정합시켜 외부로 출력하는 출력 정합수단을 포함한다.
4. 발명의 중요한 용도
본 발명은 주파수에 따른 왜곡을 감소시키고 선형성을 높이는데 이용됨.

Description

다중 피드백 구조를 갖는 선형 전력 증폭기
본 발명은 무선통신 기지국 등에 적용되는 선형 전력 증폭기에 관한 것으로서, 특히 직류 피드백 구조와 교류 피드백 구조를 동시에 채용하여 주파수에 따른 왜곡을 감소시키고 선형성을 높일 수 있는 다중 피드백 구조를 갖는 선형 전력 증폭기에 관한 것이다.
도 1은 일반적인 피드포워드 방식을 이용한 선형화기의 블록 구성도.
도 1에 도시한 바와 같이, 일반적인 피드포워드 방식을 이용한 선형화기는, 신호 분배기(110)와, 제 1 증폭기(120)와, 방향성 결합기(130)와, 감산기(140)와, 제 2 증폭기(130)와, 가산기(150)를 구비한다.
상기한 바와 같은 구조를 갖는 일반적인 피드포워드 방식을 이용한 선형화기의 동작을 설명하면 다음과 같다.
신호 분배기(110)가 외부로부터 수신된 신호를 반으로 나누어 제 1 증폭기(120)와 감산기(140)로 분배하면, 제 1 증폭기(120)는 전달된 신호를 충분한 신호로 증폭하여 방향성 결합기(130)로 출력한다. 이때, 증폭 과정에서 신호가 왜곡되어, 제 1 증폭기(120)로부터 출력된 신호에는 왜곡된 신호가 포함되어 출력된다. 이렇게, 제 1 증폭기(120)로부터 출력된 증폭신호와 왜곡신호는 방향성 결합기(130)를 통해 감산기(140)와 가산기(160)로 전달된다.
이어서, 감산기(140)는 신호 분배기(110)로부터 전달된 신호에서 제 1 증폭기(120)로부터 출력된 증폭신호와 왜곡신호를 감산하게 되는데, 이때 감산 과정을 통해 신호 분배기(110)로부터 전달된 신호와 상기 증폭신호는 제거되고, 감산기(140)에 의해 반전된 상기 왜곡신호는 제 2 증폭기(150)를 통해 증폭되어 가산기(160)로 전달된다.
이어서, 가산기(160)는 제 1 증폭기(120)로부터 출력된 증폭신호 및 왜곡신호와 제 2 증폭기(150)를 통해 증폭되어 전달된 상기 반전된 왜곡신호를 가산하게 되는데, 이때 제 1 증폭기(120)로부터 출력된 왜곡신호와 감산기(140)를 통해 반전된 왜곡신호는 서로 상쇄되어 제거되고, 제 1 증폭기(120)를 통해 증폭된 신호만이 외부로로 출력된다.
예를 들어, 신호 분배기(110)로부터 신호a가 제 1 증폭기(120)와 감산기(140)로 전달되었다고 가정하면, 제 1 증폭기(120)는 증폭신호a와 왜곡신호b를 출력하고, 감산기(140)는 신호a에서 증폭신호a와 왜곡신호b를 감산하여 신호a와 증폭신호a는 제거시키고 반전된 왜곡신호-b를 출력한다. 이어서, 가산기(160)는 제 1 증폭기(120)로부터 출력된 증폭신호a 및 왜곡신호b와 제 1 감산기(140)로부터 출력된 반전된 왜곡신호-b를 가산하여, 왜곡신호b와 반전된 왜곡신호-b는 상쇄시켜 제거시키고, 증폭신호a만을 외부로 출력한다.
도 2는 일반적인 피드백 방식을 이용한 선형화기의 블록도이다.
도 2에 나타낸 바와 같이, 일반적인 피드백 방식을 이용한 선형화기는, 증폭기(210)와, 방향성 결합기(220)와, 진폭 및 위상 조절기(230)와, 여파기(240)를 구비한다.
상기한 바와 같은 구조를 갖는 피드백 방식을 이용한 선형화기의 동작을 설명하면 다음과 같다.
증폭기(210)는 외부로부터 입력된 신호를 충분한 신호로 증폭시켜 방향성 결합기(220)로 전달하게 되는데, 이때 증폭기(210)는 입력된 신호를 증폭시킨 증폭신호와 증폭 과정에서 발생된 왜곡신호를 출력한다.
이렇게, 증폭기(210)로부터 출력된 증폭신호와 왜곡신호는 방향성 결합기(120)를 통해 진폭 및 위상 조절기(230)로 전달되고, 진폭 및 위상 조절기(230)는 상기 증폭신호의 진폭과 위상을 적절하게 조절하여 주고, 상기 왜곡신호의 위상을 반전시켜 여파기(240)로 전달한다.
이어서, 여파기(240)가 전달된 상기 증폭신호와 위상이 반전된 상기 왜곡신호를 필터링하여 증폭기(240)로 전달하면, 증폭기(250)는 여파기(240)로부터 전달된 증폭신호를 증폭시켜 방향성 결합기(220)를 통해 외부로 출력한다. 이때, 증폭기(250)의 증폭 과정에서 발생되는 왜곡신호는 여파기(240)로부터 전달된 위상이 반전된 왜곡신호에 의해 상쇄되어 제거된다.
이와 같이, 피드백 과정을 통해 반전시킨 왜곡신호를 이용하여, 왜곡신호를 상쇄시키게 된다.
도 3은 일반적인 전치왜곡 방식을 이용한 선형화기의 블록도이다.
도 3에 도시한 바와 같이, 일반적인 전치 왜곡 방식을 이용한 선형화기는, 전치 왜곡 발생기(310)와, 증폭기(320)를 구비한다.
상기한 바와 같은 구조를 갖는 전치 왜곡 방식을 이용한 선형화기의 동작을 설명하면 다음과 같다.
전치 왜곡 발생기(310)는 외부로부터 수신된 신호를 증폭기(320)로 전달하고, 또한 증폭기(320)에서 발생되는 왜곡신호와 상반된 위상을 갖는 전치왜곡신호를 발생시켜 증폭기(320)로 전달한다.
이어서, 증폭기(320)는 전치 왜곡 발생기(310)를 통해 전달된 수신신호를 증폭시켜 외부로 출력한다. 이때, 증폭기(320)의 증폭 과정에서 발생되는 왜곡신호는 이와 상반된 위상을 갖는 상기 전치 왜곡 신호에 의해 상쇄되어 제거된다.
도 4는 종래의 교류 단일 피드백 방식을 이용한 선형 전력 증폭기의 블록도이다.
도 4에 도시한 바와 같이, 종래의 교류 단일 피드백 방식을 이용한 선형 전력 증폭기는, 입력 정합부(410)와, 능동소자(420)와, 교류 피드백부(430)와, 출력 정합부(440)를 구비한다.
능동소자(420)는 바이폴라 트랜지스터 또는 MOS 트랜지스터 등으로 구성된다.
상기한 바와 같은 구조를 갖는 종래의 교류 단일 피드백 방식을 이용한 선형 전력 증폭기의 동작을 설명하면 다음과 같다.
신호원(450)으로부터 무선 주파수 신호가 제공되면, 입력 정합부(410)는 입력된 상기 무선 주파수 신호를 정합시켜, 입력단과 능동소자(420)의 최적 신호 조건을 만들어 준다.
교류 피드백부(430)는 능동소자(420)로부터 출력되는 교류 신호의 주파수 대역별 특성을 보상하여 주고, 또한 주파수 대역별로 피드백을 적당하게 조절하여 주파수 대역에 따른 왜곡을 감소시킨 후, 입력 정합부(410)를 거쳐 능동소자(420)로 피드백시킨다.
이어서, 능동소자(420)는 교류 피드백부(430)를 통해 궤환된 교류 신호를 충분한 신호로 증폭시킨 후, 출력 정합부(440)를 통해 외부로 출력한다. 이때, 출력 정합부(440)는 능동소자(420)로부터의 출력 신호를 정합하여 최대의 출력 신호를 출력한다.
그러나, 종래의 교류 단일 피드백 방식을 이용한 선형 전력 증폭기는 상기한 바와 같이, 교류에 대한 단일 피드백회로만이 이용되므로써, 피드백에 의한 발진이 상존하는 문제점이 있었다.
도 5는 종래의 바이어스 단일 피드백 방식을 이용한 선형 전력 증폭기의 블록도이다.
도 5에 도시한 바와 같이, 종래의 바이어스 단일 피드백 방식을 이용한 선형 전력 증폭기는, 입력 정합부(510)와, 능동소자(520)와, 바이어스 피드백부(530)와, 출력 정합부(540)를 구비한다.
능동소자(520)는 바이폴라 트랜지스터 또는 MOS 트랜지스터 등으로 구성된다.
상기한 바와 같은 종래의 바이어스 단일 피드백 방식을 이용한 선형 전력 증폭기의 동작을 설명하면 다음과 같다.
신호원(550)으로부터 무선 주파수 신호가 제공되면, 입력 정합부(510)는 입력된 상기 무선 주파수 신호를 정합시켜, 입력단과 능동소자(520)의 최적 신호 조건을 만들어 준다. 이때, 증폭 동작을 하는 능동소자(520)의 입출력 특성상 입력 전력의 크기가 클 경우에, 능동소자(520)의 증폭 과정에서 왜곡이 생기게된다.
이렇게, 입력 전력의 크기에 따라 발생된 왜곡은, 능동소자(520)로부터 출력된 바이어스 신호를 피드백시켜 입력 전력의 크기를 감소시켜 주므로써, 감소시킬 수 있다. 즉, 능동소자(520)는 입력 전력이 큰 신호가 입력되면, 이를 바이어스 피드백부(530)를 통해 피드백시키고, 이어 바이어스 피드백부(530)에 의해 감소된 입력 전력을 증폭시켜 출력 정합부(540)를 통해 외부로 출력한다.
이와 같이, 증폭 과정에서 왜곡의 발생 요인되는 입력 전력의 크기를 바이어스 피드백(530)를 통해 감소시키므로써, 출력 정합부(540)를 통해 외부로 출력하는 증폭된 신호의 왜곡을 상쇄시킬 수 있게 된다.
그러나, 종래의 바이어스 단일 피드백 방식을 이용한 선형 전력 증폭기는 상기한 바와 같이, 바이어스 피드백회로를 조정하여 교류 성분에 대한 피드백을 하는 기능을 가지고 있어 안정도는 증가하지만, 전체적인 이득이 낮아지고, 선형화 특성이 적어지는 문제점이 있었다.
따라서, 본 발명은 상기한 바와 같은 문제점을 해결하기 위하여 안출된 것으로서, 지금까지 사용하지 않았던 발진효과와 주파수들의 시간지연이 다른점으로 인하여 광대역에 사용하지 못하던 단점을 보완하여 주파수를 보상하기 위한 다중 피드백회로를 채용하여, 여러 가지 주파수별로 피드백율을 적당하게 조절할 수 있도록하여 주파수에 따른 왜곡을 감소시키고, 아울러 입력전력에 따르는 왜곡을 감소시켜 전력효율 및 선형성을 현저하게 향상시킬 수 있는 다중 피드백 구조를 갖는 선형 전력 증폭기를 제공하는데 그 목적이 있다.
도 1은 일반적인 피드포워드 방식을 이용한 선형화기의 블록 구성도.
도 2는 일반적인 피드백 방식을 이용한 선형화기의 블록도.
도 3은 일반적인 전치왜곡 방식을 이용한 선형화기의 블록도.
도 4는 종래의 교류 단일 피드백 방식을 이용한 선형 전력 증폭기의 블록도.
도 5는 종래의 바이어스 단일 피드백 방식을 이용한 선형 전력 증폭기의 블록도.
도 6은 본 발명에 따른 다중 피드백 구조를 갖는 선형 전력 증폭기의 일실시예 블록도.
도 7은 도 6의 교류 궤환부의 일실시예 회로도.
도 8은 본 발명의 다중 피드백 구조를 갖는 선형 전력 증폭기의 일실시예 상세도.
* 도면의 주요 부분에 대한 부호의 설명 *
610: 능동소자 620: 교류 궤환부
630: 직류 궤환부 640: 입력 정합부
650: 출력 정합부 660: 신호원
이와 같은 목적을 달성하기 위한 본 발명의 다중 피드백 구조를 갖는 선형 전력 증폭기는, 증폭수단으로부터 전달된 주파수 신호를 여러 대역으로 분리시켜 선형성 및 주파수 특성을 보상하여 궤환시키는 교류 궤환수단; 상기 증폭수단으로부터 전달된 직류 신호의 크기를 조절하여 궤환시키는 직류 궤환수단; 외부로부터 수신된 신호, 상기 교류 궤환수단의 출력신호 및 직류 궤환수단의 출력신호를 정합시키는 입력 정합수단; 상기 입력 정합수단을 통해 전달되는 직류 신호에 의해 동작이 제어되어, 상기 입력 정합수단을 통해 전달되는 주파수 신호를 증폭시키는 상기 증폭수단; 및 상기 증폭수단을 통해 증폭된 주파수 신호를 정합시켜 외부로 출력하는 출력 정합수단을 포함한다.
이하, 도 6 내지 도 7를 참조하여 본 발명의 바람직한 실시예를 설명한다.
도 6은 본 발명에 따른 다중 피드백 구조를 갖는 선형 전력 증폭기의 일실시예 블록도이다.
도 6에 도시한 바와 같이, 본 발명의 다중 피드백 구조를 갖는 선형 전력 증폭기는, 능동소자(610)로부터 전달된 교류 신호를 궤환시키는 교류 궤환부(620)와, 능동소자(610)로부터 전달된 직류 신호를 궤환시키는 직류 궤환부(630)와, 외부의 신호원(660)으로부터의 교류신호와 직류신호가 합성된 합성신호, 교류 궤환부(620)의 출력신호 및 직류 궤환부(630)의 출력신호를 정합시키는 입력 정합부(640)와, 입력 정합부(640)를 통해 전달된 신호를 증폭시키는 능동소자(610)와, 능동소자(610)를 통해 증폭된 신호를 정합시켜 외부로 출력하는 출력 정합부(650)를 구비한다.
상기한 바와 같은 구조를 갖는 본 발명의 다중 피드백 구조를 갖는 선형 전력 증폭기의 동작을 상세하게 설명하면 다음과 같다.
신호원(660)으로부터 합성신호가 제공되면, 입력 정합부(640)는 입력신호의 조건을 최적화시키기 위하여 신호원(660)과 능동소자(610)의 임피던스값이 매칭되도록, 인가된 합성신호를 정합시켜 능동소자(610)로 전달한다.
이어서, 능동소자(610)는 전달된 합성신호 중에서 직류신호에 의해 동작되어, 교류 신호인 주파수 신호는 교류 궤환부(620)로 전달하고, 직류신호는 직류 궤환부(630)로 전달한다.
이와 같이, 능동소자(610)를 통해 주파수신호와 직류신호가 분리되어 전달되면, 교류 궤환부(620)는 전달된 주파수 신호를 대역별로 분리시켜, 궤환율을 조절해 주파수 특성 및 선형성을 보상시킨 다음 입력 정합부(640)로 궤환시키고, 또한 직류 궤환부(630)는, 직류신호에 따른 왜곡을 감소시키기 위하여, 전달된 직류 신호의 크기가 능동소자(610)를 안정되게 동작시킬 수 있는 신호 크기로 되도록 조절하여 입력 정합부(640)로 궤환시킨다. 이렇게, 궤환된 주파수 신호 및 직류신호는 입력 정합부(640)에 의해 정합되어 능동소자(610)로 전달된다.
이어서, 능동소자(610)는 궤환된 직류 신호에 의해 안정적으로 동작하여, 교류 궤환부(620)를 통해 주파수 특성 및 선형성이 보상된 주파수 신호를 증폭시킨 다음, 출력 정합부(650)를 통해 외부로 출력한다. 이때, 출력 정합부(650)는 능동소자(610)로부터의 출력신호가 최대의 출력을 갖도록 정합시켜 준다.
도 7은 도 6의 교류 궤환부의 일실시예 회로도이다.
도 7에 나타낸 바와 같이, 도 6의 교류 궤환부는, 입력단과 출력단 사이에 순차적으로 직렬 연결된 커패시터(C711) 및 인덕터(L711)와, 커패시터(C711) 및 인덕터(L711)에 병렬 연결되고, 입력단과 출력단 사이에 순차적으로 직렬 연결된 커패시터(C712) 및 인덕터(L712)와, 커패시터(C712) 및 인덕터(L712)에 병렬 연결되고, 입력단과 출력단 사이에 순차적으로 직렬 연결된 커패시터(C713) 및 인덕터(L713)를 구비한다.
상기한 바와 같은 구조를 갖는 상기 도 6의 교류 궤환부에 대하여 설명하면 다음과 같다.
능동소자(610)로부터 여러 대역의 주파수 신호(f1, f2, f3)들이 전달되면, 교류 궤환부(620)는, 전달된 주파수 신호(f1, f2, f3)들을 대역별로 분리하여, 커패시터(C711)와 인덕터(L711)를 통해 주파수 신호(f1)를 입력 정합부(640)로 궤환시키고, 커패시터(C712)와 인덕터(L712)를 통해 주파수 신호(f2)를 입력 정합부(640)로 궤환시키며, 커패시터(C713)와 인덕터(L713)를 통해 주파수 신호(f3)를 입력 정합부(640)로 궤환시킨다.
이와 같이, 서로 다른 대역을 갖는 주파수 신호를 분리하여 주파수 신호를 피드백시키므로써, 주파수 특성 및 선형성을 향상시킬 수 있게 된다.
도 8은 본 발명의 다중 피드백 구조를 갖는 선형 전력 증폭기의 일실시예 상세도이다.
도 8에 도시한 바와 같이, 본 발명의 선형 전력 증폭기는, 도 6에서와 마찬가지로, 능동소자(610)와, 교류 궤환부(620)와, 직류 궤한부(630)와, 입력 정합부(640)와, 출력 정합부(650)를 구비한다.
능동소자(610)는 증폭 작용을 하는 바이폴라 트랜지스터 또는 MOS 트랜지스터로 구성된다.
교류 궤화부(620)는 능동소자(610)로부터 전달된 신호를 입력 정합부(640)로 궤환시키기 위한 제 1 및 제 2 교류 궤환기(611, 612)를 구비한다.
입력 정합부(640)는 입력포트(IP1)와 능동소자(610)의 입력단 사이에 순차적으로 직렬 연결된 마이크로 스트립 선로(641), 커패시터(C641) 및 마이크로 스트립 선로(642, 643)을 구비한다.
출력 정합부(650)는 능동소자(610)의 출력단과 출력포트(OP2) 사이에 순차적으로 직렬 연결된 마이크로 스트립 선로(651), 커패시터(C651) 및 마이크로 스트립 선로(652)를 구비한다.
제 1 교류 궤환기(621)는 능동소자(610)의 출력단과 마이크로 스트립 선로(643)의 입력단 사이에 순차적으로 직렬 연결된 커패시터(C621), 마이크로 스트립 선로(623) 및 저항(R621)을 구비한다.
제 1 교류 궤환기(622)는 마이크로 스트립 선로(651)의 출력단과 마이크로 스트립 선로(643)의 입력단 사이에 순차적으로 직렬 연결된 인덕터(L621), 저항(R622) 및 인덕터(L623)를 구비한다.
직류 궤환부(630)는 능동소자(610)의 출력단과 마이크로 스트립 선로(641)의 입력단 사이에 병렬 연결된 커패시터(C631) 및 저항(R631)을 구비한다.
상기한 바와 같은 구조를 갖는 본 발명의 선형 전력 증폭기의 동작을 설명하면 다음과 같다.
도 6에서 설명된 동작 설명은 생략한다.
우선, 전원(810)으로부터 직류 전원이 저항(R811)을 거쳐 인가되면, 인덕터(L621)는 단락(short)되므로, 인가된 직류 전원은 마이크로 스트립 선로(651)와 능동소자(610)를 거쳐 직류 궤환부(630)로 인가된다. 이때, 직류 궤환부(630)의 커패시터(C631)는 인가된 직류 전원에 의해 개방되어 전원이 흐르지 못하므로, 능동소자(610)를 통해 인가된 직류 전원은 직류 궤환부(630)의 저항(R631)을 통해 입력 정합부(640)의 마이크로 스트립 선로(641)의 입력단으로 궤환된다.
다음, 능동소자(610)를 통해 전달된 주파수 신호는 주파수 대역별로 분리되어 제 1 및 제 2 교류 궤환기(621, 622)를 통해 궤환된다.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 전문가라면 본 발명의 기술 사상의 범위내에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.
이상에서 설명한 바와 같이 본 발명의 다중 피드백 구조를 갖는 선형 전력 증폭기는, 저항이 삽입된 다중 피드백회로를 채용하므로써, 온도 보상에 대한 효과를 높이고 능동소자의 특성변화에 민감하지 않도록 하며, 여러 가지 주파수별로 피드백율을 적당하게 조절할 수 있도록하여 주파수에 따른 왜곡을 감소시키고, 아울러 입력전력에 따르는 왜곡을 감소시켜 전력효율 및 선형성을 현저하게 향상시키며, 또한 전력의 크기에 따라 소전력용, 중전력용 및 대전력용 등으로 구분할 수 있고 대역폭에 따라서도 피드백 루프의 사용에 따라 협대역과 광대역용으로 목적에 맞게 변형하여 사용할 수 있는 효과들이 있다.

Claims (9)

  1. 증폭수단으로부터 전달된 주파수 신호를 여러 대역으로 분리시켜 선형성 및 주파수 특성을 보상하여 궤환시키는 교류 궤환수단;
    상기 증폭수단으로부터 전달된 직류 신호의 크기를 조절하여 궤환시키는 직류 궤환수단;
    외부로부터 수신된 신호, 상기 교류 궤환수단의 출력신호 및 상기 직류 궤환수단의 출력신호를 정합시키는 입력 정합수단;
    상기 입력 정합수단을 통해 전달되는 직류 신호에 의해 동작이 제어되어, 상기 입력 정합수단을 통해 전달되는 주파수 신호를 증폭시키는 상기 증폭수단; 및
    상기 증폭수단을 통해 증폭된 주파수 신호를 정합시켜 외부로 출력하는 출력 정합수단
    을 포함하여 이루어진 다중 피드백 구조를 갖는 선형 전력 증폭기.
  2. 제 1 항에 있어서,
    상기 교류 궤환수단은,
    입력단과 출력단 사이에 순차적으로 직렬 연결된 제 1 커패시터와 제 1 인덕터;
    상기 제 1 커패시터 및 제 1 인덕터에 병렬 연결되고, 상기 입력단과 출력단 사이에 순차적으로 직렬 연결된 제 2 커패시터와 제 2 인덕터; 및
    상기 제 2 커패시터 및 제 2 인덕터에 병렬 연결되고, 상기 입력단과 출력단 사이에 순차적으로 직렬 연결된 제 3 커패시터와 제 3 인덕터
    를 포함하여 이루어진 다중 피드백 구조를 갖는 선형 전력 증폭기.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 증폭수단은,
    바이폴라 트랜지스터 또는 MOS 트랜지스터 등의 능동소자
    를 포함하여 이루어진 다중 피드백 구조를 갖는 선형 전력 증폭기.
  4. 제 1 항에 있어서,
    상기 입력 정합수단은,
    입력포트와 상기 증폭수단의 입력단 사이에 순차적으로 직렬 연결된 제 1 마이크로 스트립 선로, 제 1 커패시터, 제 2 마이크로 스트립 선로 및 제 3 마이크로 스트립 선로
    를 포함하여 이루어진 다중 피드백 구조를 갖는 선형 전력 증폭기.
  5. 제 4 항에 있어서,
    상기 출력 정합수단은,
    상기 증폭수단의 출력단과 출력포트 사이에 순차적으로 직렬 연결된 제 4 마이크로 스트립 선로, 제 2 커패시터 및 제 5 마이크로 스트립 선로
    를 포함하여 이루어진 다중 피드백 구조를 갖는 선형 전력 증폭기.
  6. 제 4 항 또는 제 5 항에 있어서,
    상기 교류 궤환수단은,
    상기 증폭수단으로부터 전달된 주파수 신호를 상기 입력 정합수단으로 궤환시키는 제 1 교류 궤환부 및 제 2 교류 궤환부
    를 포함하여 이루어진 다중 피드백 구조를 갖는 선형 전력 증폭기.
  7. 제 6 항에 있어서,
    상기 제 1 교류 궤환부는,
    상기 증폭수단의 출력단과 상기 제 3 마이크로 스트립 선로의 입력단 사이에 순차적으로 직렬 연결된 제 3 커패시터, 제 6 마이크로 스트립 선로 및 저항기
    를 포함하여 이루어진 다중 피드백 구조를 갖는 선형 전력 증폭기.
  8. 제 6 항에 있어서,
    상기 제 2 교류 궤환부는,
    상기 제 4 마이크로 스트립 선로의 출력단과 상기 제 3 마이크로 스트립 선로의 입력단 사이에 순차적으로 직렬 연결된 제 1 인덕터, 저항 및 제 2 인덕터
    를 포함하여 이루어진 다중 피드백 구조를 갖는 선형 전력 증폭기.
  9. 제 4 항 또는 제 5 항에 있어서,
    상기 직류 궤환수단은,
    상기 증폭수단의 출력단과 상기 제 1 마이크로 스트립 선로의 입력단 사이에 병렬 연결된 저항기 및 제 3 커패시터
    를 포함하여 이루어진 다중 피드백 구조를 갖는 선형 전력 증폭기.
KR1019980001176A 1998-01-16 1998-01-16 다중 피드백 구조를 갖는 선형 전력 증폭기 KR100256429B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980001176A KR100256429B1 (ko) 1998-01-16 1998-01-16 다중 피드백 구조를 갖는 선형 전력 증폭기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980001176A KR100256429B1 (ko) 1998-01-16 1998-01-16 다중 피드백 구조를 갖는 선형 전력 증폭기

Publications (2)

Publication Number Publication Date
KR19990065743A true KR19990065743A (ko) 1999-08-05
KR100256429B1 KR100256429B1 (ko) 2000-05-15

Family

ID=19531625

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980001176A KR100256429B1 (ko) 1998-01-16 1998-01-16 다중 피드백 구조를 갖는 선형 전력 증폭기

Country Status (1)

Country Link
KR (1) KR100256429B1 (ko)

Also Published As

Publication number Publication date
KR100256429B1 (ko) 2000-05-15

Similar Documents

Publication Publication Date Title
US7288987B2 (en) RF amplifier employing active load linearization
US5977826A (en) Cascaded error correction in a feed forward amplifier
KR100597157B1 (ko) 고주파 증폭기
US5691668A (en) Feedforward amplifier
US7821337B2 (en) Power amplifier
US6242979B1 (en) Linearization using parallel cancellation in linear power amplifier
JPS58186207A (ja) 電磁波信号用増幅器
KR100296146B1 (ko) 소신호선형화장치
CN100463360C (zh) 减少失真的电路
MXPA01009899A (es) Generador de distorsion no lineal.
US20170279422A1 (en) Btl output self-oscillating class d amplifier
US6262631B1 (en) Silicon power bipolar junction transistor with an integrated linearizer
WO2010076845A1 (ja) ポーラ変調装置及び通信機器
JP4825495B2 (ja) 歪制御機能付き増幅装置
KR100256429B1 (ko) 다중 피드백 구조를 갖는 선형 전력 증폭기
JP2002064340A (ja) 高周波電力増幅器
KR950003278B1 (ko) 전력증폭기의 피드 포워드 선형화 회로
JPS6139765B2 (ko)
CN115699565A (zh) 多赫蒂放大器
KR100824773B1 (ko) 선형 전력 증폭방법
JP4628175B2 (ja) 増幅器
JP3894401B2 (ja) 電力増幅装置
KR950003277B1 (ko) 전력증폭기의 피드백 선형화 회로
US6794937B1 (en) Predistortion linearizer and method for linearizing a nonlinear device
KR100260815B1 (ko) 소신호 선형화 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130103

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20140128

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee