KR19990032641A - 입력되는 2초 신호를 감시하는 장치 - Google Patents

입력되는 2초 신호를 감시하는 장치 Download PDF

Info

Publication number
KR19990032641A
KR19990032641A KR1019970053736A KR19970053736A KR19990032641A KR 19990032641 A KR19990032641 A KR 19990032641A KR 1019970053736 A KR1019970053736 A KR 1019970053736A KR 19970053736 A KR19970053736 A KR 19970053736A KR 19990032641 A KR19990032641 A KR 19990032641A
Authority
KR
South Korea
Prior art keywords
signal
monitoring
unit
monitoring unit
input
Prior art date
Application number
KR1019970053736A
Other languages
English (en)
Inventor
김성은
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019970053736A priority Critical patent/KR19990032641A/ko
Publication of KR19990032641A publication Critical patent/KR19990032641A/ko

Links

Abstract

본 발명은 Digital 이동통신(CDMA) 시스템에서 기준 시간으로 사용하는 2초 신호(Even_second)를 감시하여 이를 제어부에 알리는 장치에 관한 것으로서, 2초 신호와 시스템 클럭신호를 입력하는 재동기부; 상기 재동기부를 거쳐 2초 신호를 입력하여 또 다른 2초 신호를 만들어내는 2초 신호 생성부; 상기 재동기부로부터의 입력신호와 상기 2초 신호 생성부로부터의 입력신호를 비교하여 상기 2초 신호를 감시하는 2초 신호 감시부; 및 상기 2초 신호 감시부의 감시결과를 입력하여, 2초 신호를 정상적으로 제어하기 위한 신호를 상기 2초 신호 감시부에 전송하는 제어부를 구비하여 이루어진다.

Description

입력되는 2초 신호를 감시하는 장치
본 발명은, 디지탈 이동통신 시스템(CDMA)에서 기준으로 사용하는 2초 신호(Even_second)를 주 시스템(Main System)으로부터 공급받은 중간 공급원이 이를 송·수신하는 과정에서 중간에 오류가 발생하는 경우 이를 감시하는 장치 및 방법에 관한 것이다.
상기 2초 신호는 2초마다 발생한다. 종래 방법에 있어서, 중간 공급원은 단지 2초 신호(Even_second)와 시스템 클럭신호(System_clock)를 수신하여 이를 다시 작업이 수행될 수 있도록 내부 회로 및 최종 수신단으로 송신하였다. 그러나 2초 신호(Even_second)의 중간에서 불량이 생기는 경우 즉, 주 시스템(source)으로부터 2초미만이나 2초 후에 입력되는 경우 또는 장시간 입력이 되지 않는 경우에는 이를 감시할 수 가 없어서 시스템의 동기가 흐트러지는 심각한 문제점을 초래하게 되었다.
따라서, 본 발명은 상기된 바와 같은 문제점을 해결하기 위하여 창안된 것으로서, 입력되는 2초 신호를 감시하는 장치 및 방법을 제공하는 것을 목적으로 한다.
도 1 은 본 발명에 의한 2초 신호감시장치의 구성도.
도 2 는 도 1의 2초 신호 감시부의 상세도.
도 3 은 도 2에서 발생되는 오류를 나타내는 클럭도.
<도면의 주요부분에 대한 부호의 설명>
110 : 재동기부
120 : 2초 신호 생성부
130 : 1차 1계 감시부
140 : 1차 2계 감시부
150 : 정합검출기(Matching Detector)
160 : 1차 감시부
170 : 2차 감시부
180 : AND게이트
190 : 3차 감시부
210 : 2초 신호 감시부
220 : 제어부
300 : 1차 감시부 오류 발생
310 : 1차, 2차 감시부 오류 발생
320 : 2차 감시부 오류 발생
상기와 같은 제 1 목적을 달성하기 위하여 창안된 본 발명은, 2초 신호와 시스템 클럭신호를 입력하는 재동기부; 상기 재동기부를 거쳐 2초 신호를 입력하여 또 다른 2초 신호를 만들어내는 2초 신호 생성부; 상기 재동기부로부터의 입력신호와 상기 2초 신호 생성부로부터의 입력신호를 비교하여 상기 2초 신호를 감시하는 2초 신호 감시부; 및 상기 2초 신호 감시부의 감시결과를 입력하여, 2초 신호를 정상적으로 제어하기 위한 신호를 상기 2초 신호 감시부에 전송하는 제어부를 구비하여 이루어진다.
또한 상기와 같은 제 2 목적을 달성하기 위하여 창안된 본 발명은, 2초 신호 및 시스템 클럭신호를 입력하여 상기 2초 신호를 재동기시키는 단계; 상기 두 입력신호를 토대로 새로운 2초 신호를 생성하는 단계; 상기 2초 신호와 상기 새로이 생성된 2초 신호가 정확히 일치하는지를 감시하는 단계; 상기 감시결과 두 신호 가운데 하나라도 비정상적이면 제어수단에 보고하는 단계; 및 현재의 상태를 주기적으로 감시하는 단계를 포함하여 이루어진다.
도 1 은 본 발명에 의한 2초 신호감시장치의 구성도이고, 도 2 는 도 1의 2초 신호 감시부의 상세도이다. 이하 상기 두 도면을 참조하여 본 발명의 동작원리에 대하여 상세히 설명한다.
도 2 와 같은 장치를 구성하여 입력되는 신호, 2초 신호(Even_second)와 내부에서 생성한 2초 신호(Even_second)를 비교하여 1차 감시부(160)에서 감시하고, 내부에서 생성된 2초 신호(Even_second)를 가지고 입력 신호를 감시한다.
2차 감시부(170)에서는 재동기된 2차 신호(Even_second)를 반전시켜 2차 감시부(170)의 입력으로 넣고 감시한다.
1차 감시부(160)의 출력은 2차 감시부(170)의 출력과 조합하여 3차 감시부(190)로 입력한다.
3차 감시부(190)에서는 1차 감시부(160) 및 2차 감시부(170)의 출력이 비정상적으로 입력되면, 즉시 오류 신호를 제어부(220)에 알리는 역할을 한다.
3차 감시부(190)에서는 오류 상태를 더욱 확실히 할 목적으로 상태 보고 신호를 사용하여 지금까지의 상태를 제거하고 다음 상태를 감시할 수 있도록 하였다.
위와 같이 세차례에 걸쳐 입력되는 2초 신호(Even_second)를 감시함으로써, 입력되는 신호의 경우가 오류를 발생하는 지를 확연하게 감시 할 수 있는 것을 목적으로 한다.
디지탈 이동통신(CDMA) 시스템에서 기준 시간으로 사용하는 2초 신호(Even_second)를 감시하여 이를 제어부에 알리는 장치로서, 도 2 와 같이, 2초 신호(Even_second) 및 시스템신호(System_clock)를 입력으로 받아들여 시스템 신호(System_clock)의 상승에지에서 2초 신호(Even_second)를 재동시키는 재동기부(110); 재동기부(110)에서 입력받은 신호와 시스템 신호(System_clock)를 가지고 2초 신호(Even_second)를 발생시키는 2초 신호 생성부(120); 1차 1계 감시부(130)와 1차 2계 감시부(140)의 출력을 비교·분석하여 2개의 출력이 정확히 일치하도록 감시하는 1차 감시부(130); 장시간 2초 신호(Even_second)가 입력되지 않았을 경우를 감시하는 2차 감시부(170); AND게이트(180)를 이용하여 1차 감시부(160)와 2차 감시부(170)의 출력이 하나라도 비정상적이면 제어부(220)로 상태를 즉시 보고하는 제 3차 감시부(190)로 구성되어있다.
본 발명은, 외부에서 입력되는 2초 신호(Even_second)를 1차 감시부(160)에서 이를 다시 2차부(170), 3차부(190)에서 감시하여 최종 감시한 결과를 제어부(220)에 보고하도록 하여 이로 인한 오류를 파악하는 것이다.
도 1 은 본 발명에 의해 구성된 개괄적인 구성도로서, 2초 신호 감시부(210)에 입·출력되는 관계를 개략적으로 나타내었다.
그리고 도 2 는 본 발명의 핵심인 2초 신호 감시부(210)의 구성을 상세히 나타내었다.
도시된 바와 같이, 2초 신호 감시부(210)는 크게 재동기부(110)와; 2초 신호 생성부(120)와; 2차 신호 감시부(170)와; 제어부(220)로 구성되어 있다.
다시 2초 신호 감시부(210)는 1차 감시부(160)와; 2차 감시부(170)와; 3차 감시부(190)로 구성되어 있다.
도 2 에 나타난 바와 같이 2초 신호(Even_second) 및 시스템 신호(System_clock)를 입력으로 받아들여, 재동기부(110)에서는 시스템 신호(System_clock)의 상승에지에서 2초 신호(Even_second)를 재동기시키고 이의 출력을 2초 신호 생성부(120)의 입력으로 공급한다.
2초 신호 생성부(120)에서는 입력된 2초 신호(Even_second)와 시스템 신호(System_clock)를 가지고 2초 신호(Even_second)를 발생시킨다.
2초 신호 생성부(120)에서 생성된 2초 신호(Even_second)는 1차 감시부(160)로 입력되는데, 여기에서는 2초 신호 생성부(120)에서 생성된 2초 신호(Even_second)를 가지고 2초마다 1차 1계 감시부(130)의 출력과 2차 2계 감시부(140)의 출력을 정합검출기(Matching Detector)(150)로 비교·분석하여 2개의 출력이 정확히 일치하는 지를 감시하고, 2초 이내나 2초 후에 2초 신호(Even_second)가 입력되거나 잡음이 입력될 시 제어부(220)로 오류를 발생시킨다.
2차 감시부(170)에서는 장시간 2초 신호(Even_second)가 입력되지 않았을 경우를 감시하느데, 여기서는 1차 감시부(160)의 1차 2계 감시부(140)의 출력을 이용하였다.
1차 감시부(160)의 출력과 2차 감시부(170)의 출력이 AND게이트(180)를 통과, 논리곱의 조합을 거쳐 입력을 받는다.
3차 감시부(190)에서는 1차 감시부(160) 및 2차 감시부(170)의 출력이 하나라도 비정상적이면 제어부(220)로 상태를 즉시 보고하며, 현재의 상태를 주기적으로 감시하기 위하여 상태 보고 신호를 사용하여 다음 상태를 감시할 수 있도록 하였다.
도 3 은 1차 감시부(160)와 2차 감시부(170)에서 발생될 수 있는 오류발생을 시간도면에서 나타낸 것이다.
도시된 바와 같이 2초 신호(Even_second) 발생 후 2초 이내에 2초 신호(Even_second)가 입력되었을 때(300)와 정상적인 2초 신호와 입력된 2초 신호가 같지 않을 때(310), 또는 장시간 2초 신호(Even_second)가 입력되지 않을 때(320)의 경우를 보이고 있다.
상기한 바와 같이 구성된 본 발명에 의한 2초 신호를 감시하는 장치 및 방법은 다음과 같은 효과를 갖는다.
첫째, 시스템 운영 중 2초 신호가 들어오지 않는 경우 또는 잡음으로 인한 오류 등을 파악할 수 있다.
둘째, 시스템 운영중 오류를 파악할 수 있으므로 시스템의 신뢰성이 향상되고, 시스템의 유지·보수가 용이하다.

Claims (9)

  1. 2초 신호와 시스템 클럭신호를 입력하는 재동기부;
    상기 재동기부를 거쳐 2초 신호를 입력하여 또 다른 2초 신호를 만들어내는 2초 신호 생성부;
    상기 재동기부로부터의 입력신호와 상기 2초 신호 생성부로부터의 입력신호를 비교하여 상기 2초 신호를 감시하는 2초 신호 감시부; 및
    상기 2초 신호 감시부의 감시결과를 입력하여, 2초 신호를 정상적으로 제어하기 위한 신호를 상기 2초 신호 감시부에 전송하는 제어부를 구비한, 2초 신호 감시 장치.
  2. 제 1 항에 있어서, 상기 재동기부는, 시스템 클럭 신호의 상승에지에서 2초 신호를 재동기시키고 이 출력을 2초 신호 생성부의 입력으로 공급하는 것을 특징으로 하는, 2초 신호 감시 장치.
  3. 제 1 항에 있어서, 상기 2초 신호 감시부는
    매 2초마다 상기 2초 신호 생성부에서 생성된 2초 신호와 시스템 신호, 그리고 상기 재동기부에서 나온 신호를 입력받아 신호의 정확성을 판단하기 위한 1차 감시부;
    1차 2계 감시부의 신호를 입력받아 장시간 2초 신호가 입력되지 않았을 경우를 감시하는 2차 감시부; 및
    상기 1차 감시부의 출력과 상기 2차 감시부의 출력 가운데 하나라도 비정상적이라고 판단되면 상기 제어부로 상태를 즉시 보고하며, 현재의 상태를 주기적으로 감시하기 위하여 상태 보고 신호를 사용하여 다음 상태를 감시할 수 있도록 하는 3차 감시부를 구비하여 이루어지는, 2초 신호 감시 장치.
  4. 제 3 항에 있어서, 상기 3차 감시부는, 상기 2초 신호 생성부에서 생성된 2초 신호를 가지고 매 2초 마다 상기 1차 1계 감시부의 출력과 상기 1차 2계 감시부의 출력을 입력받아 비교·분석하여 2개의 출력이 정확히 일치하는 지를 감시하고, 2초 이내나 2초 후에 상기 2초 신호가 입력되거나 잡음이 입력될 경우에 상기 제어부로 오류를 발생시키는, 2초 신호 감시 장치.
  5. 제 1 항에 있어서, 상기 제어부는, 최종적으로 시스템을 감시하여 판단한 상기 3차 감시부의 상태 보고 신호를 보고 받고, 이로 인한 오류를 파악하여 시스템의 동기가 흐트러지는 것을 방지하도록 하는, 2초 신호 감시 장치.
  6. 2초 신호 및 시스템 클럭신호를 입력하여 상기 2초 신호를 재동기시키는 단계;
    상기 두 입력신호를 토대로 새로운 2초 신호를 생성하는 단계;
    상기 2초 신호와 상기 새로이 생성된 2초 신호가 정확히 일치하는지를 감시하는 단계;
    상기 감시결과 두 신호 가운데 하나라도 비정상적이면 제어수단에 보고하는 단계; 및
    현재의 상태를 주기적으로 감시하는 단계를 포함하는, 2초 신호 감시 방법.
  7. 제 6 항에 있어서, 상기 현재 상태를 주기적으로 감시하는 단계를 위해 상태보고 클럭을 상용하여 다음 상태를 감시하는, 2초 신호 감시 방법.
  8. 제 6 항에 있어서, 상기 2초 신호와 상기 새로이 생성된 2초 신호가 정확히 일치하는지를 감시하는 단계는 2초마다 수행되는, 2초 신호 감시 방법.
  9. 제 8 항에 있어서, 상기 2초 신호와 새로이 생성된 2초 신호가 일치하는지를 감시하는 단계에서, 2초 이내나 후에 2초 신호가 입력되거나 잡음이 입력되면 실패신호를 발생하는, 2초 신호 감시 방법.
KR1019970053736A 1997-10-20 1997-10-20 입력되는 2초 신호를 감시하는 장치 KR19990032641A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970053736A KR19990032641A (ko) 1997-10-20 1997-10-20 입력되는 2초 신호를 감시하는 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970053736A KR19990032641A (ko) 1997-10-20 1997-10-20 입력되는 2초 신호를 감시하는 장치

Publications (1)

Publication Number Publication Date
KR19990032641A true KR19990032641A (ko) 1999-05-15

Family

ID=66042496

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970053736A KR19990032641A (ko) 1997-10-20 1997-10-20 입력되는 2초 신호를 감시하는 장치

Country Status (1)

Country Link
KR (1) KR19990032641A (ko)

Similar Documents

Publication Publication Date Title
EP0144953A2 (en) Method of detecting recovery from fault in a data transmission system which effects loopback control
EP0095389B1 (en) Data transmission system
KR19990032641A (ko) 입력되는 2초 신호를 감시하는 장치
CN1202996A (zh) 时钟信号选择器系统
GB2282250A (en) Processor watchdog circuit.
KR100255381B1 (ko) 디지탈셀룰라시스템에서사용되는기준클럭공급장치및방법
KR100294407B1 (ko) 전원차단 감지 장치
JP2007067801A (ja) 切替制御システム及びこれに適用される制御ユニット
JPH04177930A (ja) アラーム判定方式
JP2748775B2 (ja) データ回線の障害検出回路
JPS5924352A (ja) クロツク系障害修復処理方式
KR100245400B1 (ko) 동기식 전송방식의 이중화된 버스 구조에서의 장애감지 및 보고 제어장치
JP2000151490A (ja) 送信バースト受信モニタ回路
JPH11284551A (ja) 複数の送信器から単一の受信器への単方向通信方法
JPS62232243A (ja) 加入者回線の異常検出装置
JP2606134B2 (ja) 故障検出方式
JP2859086B2 (ja) パス監視装置
JPH06161799A (ja) Cpu多重化瞬時切換装置
JPH0879171A (ja) 装置内監視方式
JPH031732A (ja) 障害監視方式
JPH03192831A (ja) 監視装置
JPH03117062A (ja) ディジタル伝送装置の障害部位判定方式
JPS60205756A (ja) 障害通知方式
JPH01278000A (ja) ビル遠隔監視装置
JPS5897930A (ja) 遠方監視方式

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination