KR19980014175A - 플라즈마를 이용하는 건식식각방법 - Google Patents

플라즈마를 이용하는 건식식각방법 Download PDF

Info

Publication number
KR19980014175A
KR19980014175A KR1019960033031A KR19960033031A KR19980014175A KR 19980014175 A KR19980014175 A KR 19980014175A KR 1019960033031 A KR1019960033031 A KR 1019960033031A KR 19960033031 A KR19960033031 A KR 19960033031A KR 19980014175 A KR19980014175 A KR 19980014175A
Authority
KR
South Korea
Prior art keywords
voltage
chamber
electrode
plasma
dry etching
Prior art date
Application number
KR1019960033031A
Other languages
English (en)
Inventor
치브코프 안드레이
아밧체르 미르자퍼
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019960033031A priority Critical patent/KR19980014175A/ko
Publication of KR19980014175A publication Critical patent/KR19980014175A/ko

Links

Landscapes

  • Drying Of Semiconductors (AREA)

Abstract

플라즈마를 이용하는 건식 식각방법이 개시되어 있다. 이 방법은 밀폐된 챔버, 상기 챔버 내의 상부에 설치된 제1 전극, 상기 제1 전극과 마주보면서 상기 챔버 내의 하부에 설치되고 웨이퍼가 놓이는 제2 전극, 상기 챔버 내에 플라즈마를 발생시키기 위하여 상기 제1 및 제2 전극에 일정주기를 갖는 RF 전력을 인가시키는 RF 전원, 및 상기 챔버의 측벽을 감싸도록 설치되어 상기 챔버 내의 플라즈마를 균일하게 분포시키기 위한 자장을 형성시키는 코일을 구비하는 건식 식각장비를 이용하여 상기 제2 전극 상에 로딩된 웨이퍼의 표면에 형성된 소정의 물질층을 건식 식각하는 방법에 있어서, 상기 RF 전력의 일정주기는 제1 시간동안 음(-)의 제1 전압을 유지하는 제1 단계와, 상기 제1 전압을 양(+)의 제2 전압으로 상승시키는 단계와, 상기 제2 전압을 제2 시간동안 상기 제2 전압보다 높은 양(+)의 제3 전압으로 일정기울기를 가지면서 상승시키는 단계를 포함하는 것을 특징으로 한다. 이에 따라, 안정된 플라즈마 상태를 유지하면서 웨이퍼 전체에 걸쳐서 균일한 식각률을 얻을 수 있으므로 신뢰성 있는 반도체소자를 제조할 수 있다.

Description

플라즈마를 이용하는 건식식각 방법
본 발명은 반도체소자의 제조방법에 관한 것으로, 특히 플라즈마를 사용하는 건식식각 방법에 관한 것이다.
반도체소자는 수 많은 공정으로 제조되며, 이들 공정 중에 식각 공정은 소정의 물질층을 원하는 모양으로 패터닝하는 데 있어서 필수적으로 요구되는 공정이다. 이러한 식각 공정은 크게 2가지로 분류할 수 있으며, 그 하나는 화학용액으로 소정의 물질층을 식각하는 습식 식각공정이고 다른 하나는 기체상태의 반응가스를 사용하여 소정의 물질층을 식각하는 건식 식각공정이다. 여기서, 습식 식각공정은 등방성 식각 특성을 갖는 반면에, 건식 식각공정은 식각 조건에 따라 등방성 식각 특성 및 이방성 식각 특성을 갖는다. 따라서, 건식 식각공정은 미세 패턴을 형성하는 데 적합하여 고집적 반도체소자의 제조에 널리 사용되고 있다.
도 1은 일반적인 건식 식각장비를 도시한 개략도이다.
도 1을 참조하면, 참조번호 1은 밀폐된 챔버, 3은 상기 챔버(1) 내의 상부에 설치된 제1 전극, 5는 상기 제1 전극(3)과 마주보면서 상기 챔버(1) 내의 하부에 설치된 제2 전극, 7은 상기 제2 전극(5) 상에 놓여진 웨이퍼, 9는 상기 챔버(1) 내에 플라즈마를 발생시키기 위하여 상기 제1 전극(3) 및 상기 제2 전극(5) 사이에 라디오 주파수 전력(radio frequency power; 이하 RF 전력이라 한다)을 공급하기 위한 RF 전원, 그리고 11은 상기 챔버(1)의 측벽을 감싸도록 설치되어 상기 RF 전원(9)으로부터 가해지는 전력을 챔버(1) 내에 발생된 플라즈마로 전송시키는 효율을 증가시킴으로써, 플라즈마의 분포를 더욱 균일하게 형성시키기 위한 자장을 발생시키는 코일을 나타낸다. 이때, 자장을 발생시키기 위하여 상기 코일(11)에 인가하는 전류는 플라즈마의 균일도를 개선시키기 위하여 약 0.5 Hertz의 주파수로 변화한다. 여기서, RF 전원(9)으로부터 발생되는 RF 전압은 일반적으로 100 볼트 내지 1000 볼트이고, 이방성 식각을 위한 바람직한 챔버(1) 내의 압력은 10mTorr 내지 100mTorr이다.
도 2는 도 1의 장비를 사용하여 건식 식각공정을 실시하기 위한 종래의 RF 바이어스 전압을 시간에 따라 도시한 그래프이다.
도 1 및 도 2를 참조하면, 상기 제1 전극(3)에 일정시간(T1) 동안에 양(+)의 제1 전압(U2)과 일정시간(T2) 동안에 음(-)의 제2 전압(U0)이 서로 교대로 가해진다. 여기서, 상기 제1 전극(3)에 제2 전압(U0)이 가해질 때, 상기 웨이퍼(7) 상에 음 이온, 즉 전자가 유기된다. 이때, 웨이퍼 표면의 패턴 형태에 따라 국부적으로 양 이온들이 대전된다. 이와 같이 국부적으로 분포된 양 이온은 식각률을 변화시키어 웨이퍼 전면에 걸쳐 균일한 식각공정이 이루어지는 것을 방해한다. 따라서, 전체적으로 소정의 식각공정이 이루어지도록 과도한 식각을 진행하여야 하므로, 웨이퍼 표면에 식각 손상이 발생하여 반도체소자의 특성을 저하시킬 수 있다. 또한, 국부적으로 분포된 상기 양 이온은 국부적으로 전계의 세기를 증가시키어 얇은 산화막, 예컨대 게이트 산화막을 파괴시키는 문제점을 발생시킨다.
이와 같이 웨이퍼 표면에 국부적으로 분포되는 양 이온은 반도체소자의 특성을 저하시키므로 이들을 제거하기 위하여 일정시간(T2)동안 상기 제2 전압(U0)이 가해진 이후에 일정시간(T1)동안 양의 제1 전압(U2)을 제1 전극(3)에 가한다. 그러나 도 2에 도시된 바와 같이 제2 전압(U0)으로부터 제1 전압(U2)으로 급격히 변화시키면, 챔버(1) 내의 플라즈마 상태가 불안정해지므로 식각공정시 에러가 발생할 수 있다.
따라서, 본 발명의 목적은 챔버 내의 플라즈마 상태를 안정되게 유지하면서 웨이퍼 표면에 국부적으로 양 이온이 분포하는 현상을 제거할 수 있는 건식 식각방법을 제공하는 데 있다.
도 1은 일반적인 건식식각 장비의 개략도이다.
도 2는 도 1의 장비를 이용하는 종래의 건식식각 방법을 설명하기 위하여 기판 바이어스 전압을 시간에 따라 도시한 그래프이다.
도 3은 도 1의 장비를 이용하는 본 발명의 건식식각 방법을 설명하기 위하여 기판 바이어스 전압을 시간에 따라 도시한 그래프이다.
상기 목적을 달성하기 위하여 본 발명은, 밀폐된 챔버, 상기 챔버 내의 상부에 설치된 제1 전극, 상기 제1 전극과 마주보면서 상기 챔버 내의 하부에 설치되고 웨이퍼가 놓이는 제2 전극, 상기 챔버 내에 플라즈마를 발생시키기 위하여 상기 제1 및 제2 전극에 일정주기를 갖는 RF 전력을 인가시키는 RF 전원, 및 상기 챔버의 측벽을 감싸도록 설치되어 상기 챔버 내의 플라즈마를 균일하게 분포시키기 위한 자장을 형성시키는 코일을 구비하는 건식 식각장비를 이용하여 상기 제2 전극 상에 로딩된 웨이퍼의 표면에 형성된 소정의 물질층을 건식 식각하는 방법에 있어서, 상기 RF 전력의 일정주기는 제1 시간동안 음(-)의 제1 전압을 유지하는 제1 단계; 상기 제1 전압을 양(+)의 제2 전압으로 상승시키는 단계; 및 상기 제2 전압을 제2 시간동안 상기 제2 전압보다 높은 양(+)의 제3 전압으로 일정기울기를 가지면서 상승시키는 단계를 포함하는 것을 특징으로 하는 플라즈마를 이용하는 건식 식각방법을 제공한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다.
도 3은 도 1의 건식 식각장비를 사용하는 본 발명의 건식식각 방법을 설명하기 위하여 제2 전극(5)에 가해지는 RF 전압을 시간에 따라 도시한 그래프이다. 여기서, 도 1에 대한 설명은 이미 언급되었으므로 생략하기로 한다.
도 1 및 도 3을 참조하면, 본 발명에 의한 RF 전압은 도시된 바와 같이 일정주기를 갖는 파형이다. 상기 일정주기는 제1 시간(T2)동안 음(-)의 제1 전압(U0)을 유지하는 단계와, 상기 제1 전압(U0)을 양(+)의 제2 전압(U1)으로 상승시키는 단계와, 상기 제2 전압(U1)을 제2 시간(T1)동안 상기 제2 전압(U1)보다 높은 양(+)의 제3 전압(U2)으로 상승시키는 단계를 포함한다. 여기서, 상기 제1 전압(U0)을 제3 전압(U2)으로 직접 상승시키지 않고 제2 전압(U1)을 거친 후에 일정기울기를 가지면서 상승시키므로 챔버(1) 내의 플라즈마가 안정된 상태를 유지할 수 있다.
따라서, 제1 전압(U0)이 가해지는 동안에 웨이퍼 표면에 국부적으로 유기된 양(+)의 이온을 서서히 제거시키면서 안정된 플라즈마 상태를 유지할 수 있으므로 웨이퍼 전면에 걸쳐서 균일한 식각률을 보이며, 이에 따라 과도한 식각공정이 요구되지 않는다. 그러므로 웨이퍼 표면에 식각손상이 가해지는 현상을 방지할 수 있다. 이와 아울러, 국부적으로 유기된 양(+)의 이온을 제거할 수 있으므로 웨이퍼 표면에 형성된 얇은 산화막에 강한 전계가 형성되는 것을 방지할 수 있다. 따라서, 게이트 산화막과 같은 얇은 산화막이 파괴되는 현상을 제거할 수 있으므로 반도체소자의 신뢰성 및 수율을 향상시킬 수 있다.

Claims (1)

  1. 밀폐된 챔버, 상기 챔버 내의 상부에 설치된 제1 전극, 상기 제1 전극과 마주보면서 상기 챔버 내의 하부에 설치되고 웨이퍼가 놓이는 제2 전극, 상기 챔버 내에 플라즈마를 발생시키기 위하여 상기 제1 및 제2 전극에 일정주기를 갖는 RF 전력을 인가시키는 RF 전원, 및 상기 챔버의 측벽을 감싸도록 설치되어 상기 챔버 내의 플라즈마를 균일하게 분포시키기 위한 자장을 형성시키는 코일을 구비하는 건식 식각장비를 이용하여 상기 제2 전극 상에 로딩된 웨이퍼의 표면에 형성된 소정의 물질층을 건식 식각하는 방법에 있어서, 상기 RF 전력의 일정주기는
    제1 시간동안 음(-)의 제1 전압을 유지하는 제1 단계;
    상기 제1 전압을 양(+)의 제2 전압으로 상승시키는 단계; 및
    상기 제2 전압을 제2 시간동안 상기 제2 전압보다 높은 양(+)의 제3 전압으로 일정기울기를 가지면서 상승시키는 단계를 포함하는 것을 특징으로 하는 플라즈마를 이용하는 건식 식각방법.
KR1019960033031A 1996-08-08 1996-08-08 플라즈마를 이용하는 건식식각방법 KR19980014175A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960033031A KR19980014175A (ko) 1996-08-08 1996-08-08 플라즈마를 이용하는 건식식각방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960033031A KR19980014175A (ko) 1996-08-08 1996-08-08 플라즈마를 이용하는 건식식각방법

Publications (1)

Publication Number Publication Date
KR19980014175A true KR19980014175A (ko) 1998-05-15

Family

ID=66250521

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960033031A KR19980014175A (ko) 1996-08-08 1996-08-08 플라즈마를 이용하는 건식식각방법

Country Status (1)

Country Link
KR (1) KR19980014175A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100775592B1 (ko) * 2006-04-06 2007-11-09 세메스 주식회사 플라즈마 처리 장치
KR100951475B1 (ko) * 2008-03-25 2010-04-07 (주)타이닉스 플라즈마 에칭장치 및 이에 적용되는 플라즈마 에칭방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100775592B1 (ko) * 2006-04-06 2007-11-09 세메스 주식회사 플라즈마 처리 장치
KR100951475B1 (ko) * 2008-03-25 2010-04-07 (주)타이닉스 플라즈마 에칭장치 및 이에 적용되는 플라즈마 에칭방법

Similar Documents

Publication Publication Date Title
US7713430B2 (en) Using positive DC offset of bias RF to neutralize charge build-up of etch features
US11437264B2 (en) Apparatus for manufacturing semiconductor device and manufacturing method of semiconductor device
US5246532A (en) Plasma processing apparatus
JP2501948B2 (ja) プラズマ処理方法及びプラズマ処理装置
JPH01312087A (ja) ドライエッチング装置
JP2006295066A (ja) 半導体チップの製造方法及び半導体チップ
JP2000311890A (ja) プラズマエッチング方法および装置
JP3847363B2 (ja) 半導体ウェハ処理装置及び半導体ウェハ処理方法
US7858155B2 (en) Plasma processing method and plasma processing apparatus
US6827870B1 (en) Method and apparatus for etching and deposition using micro-plasmas
JP2002009043A (ja) エッチング装置及びそれを用いた半導体装置の製造方法
JPH0892765A (ja) エッチング方法
JPH104085A (ja) ドライエッチング方法および装置
KR19980014175A (ko) 플라즈마를 이용하는 건식식각방법
KR20050013734A (ko) 플라즈마 식각장치
WO2001027969A1 (en) Method and apparatus for etching and deposition using micro-plasmas
JPH1167725A (ja) プラズマエッチング装置
JP3278732B2 (ja) エッチング装置及びエッチング方法
KR100268877B1 (ko) 반도체 소자의 제조방법
JPH05234953A (ja) 導電性薄膜のエッチング装置およびエッチング方法
KR100364073B1 (ko) 플라즈마 식각 장치 및 이를 이용한 식각 방법
JPH0344028A (ja) プラズマエッチング装置
KR100943494B1 (ko) 반도체 소자의 식각 장치
JPS6126223A (ja) エツチング方法および装置
KR20000001982A (ko) 반도체 웨이퍼 식각장비의 듀얼바이어스정전척

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination