KR102645899B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR102645899B1
KR102645899B1 KR1020170020594A KR20170020594A KR102645899B1 KR 102645899 B1 KR102645899 B1 KR 102645899B1 KR 1020170020594 A KR1020170020594 A KR 1020170020594A KR 20170020594 A KR20170020594 A KR 20170020594A KR 102645899 B1 KR102645899 B1 KR 102645899B1
Authority
KR
South Korea
Prior art keywords
gate
voltage
signal
clock generator
switching circuit
Prior art date
Application number
KR1020170020594A
Other languages
English (en)
Other versions
KR20180094537A (ko
Inventor
조동범
박희범
이대식
한송이
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020170020594A priority Critical patent/KR102645899B1/ko
Priority to US15/786,118 priority patent/US20180233105A1/en
Publication of KR20180094537A publication Critical patent/KR20180094537A/ko
Priority to US17/132,936 priority patent/US11594196B2/en
Priority to US18/100,971 priority patent/US20230169934A1/en
Application granted granted Critical
Publication of KR102645899B1 publication Critical patent/KR102645899B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/204Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames being organized in consecutive sub-frame groups
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0272Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

표시 장치가 제공된다. 표시 장치는 복수의 게이트 라인 및 복수의 데이터 라인들에 각각 연결되며, 연속되는 복수 프레임의 영상을 표시하는 복수의 화소를 포함하는 표시 패널, 상기 복수의 데이터 라인을 구동하는 데이터 구동부, 상기 복수의 게이트 라인을 구동하는 게이트 구동부, 상기 게이트 구동부를 구동하며 게이트 온 전압과 게이트 오프 전압 사이의 전압 레벨을 스윙하는 게이트 클럭 신호를 출력하는 클럭 생성부, 상기 클럭 생성부를 구동하는 게이트 펄스 신호를 출력하고 상기 데이터 구동부를 제어하는 데이터 제어 신호를 출력하는 신호 제어부를 포함하되, 상기 클럭 생성부는, 상기 게이트 클럭 신호의 전압 레벨을 상기 게이트 온 전압과 상기 게이트 오프 전압 사이의 기준 전압 레벨로 유지하는 전압 유지기를 더 포함한다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 영상을 표시하는 표시 장치에 관한 것이다.
유저 인터페이스의 하나로서 전자 디바이스에 표시 장치를 탑재하는 것은 필수가 되고 있으며, 이에 다양한 종류의 표시 장치가 개발되고 있다. 대표적으로, 액정 표시 장치(Liquid Crystal Display, LCD)는 외부에서 들어오는 빛의 양을 조절하여 화상을 표시하는 장치이고, 유기 발광 표시 장치(Organic Light Emitting Diode, OLED)는 형광성 유기 화합물에 전류가 흐르면 빛을 내는 자체발광현상을 이용하여 화상을 표시하는 장치이다.
표시 장치는 영상을 표시하기 위한 표시 패널과 표시 패널을 구동하는 데이터 구동부 및 게이트 구동부를 포함한다. 표시 패널은 복수의 게이트 라인, 복수의 데이터 라인 및 복수의 화소를 포함한다. 데이터 구동부 및 게이트 구동부는 각각 데이터 라인 및 게이트 라인으로 화소 구동에 필요한 전압을 제공한다.
표시 장치를 구성하는 각각의 구성 중, 게이트 구동부는 클럭 생성부로부터 제공되는 게이트 클럭 신호에 의하여 제어될 수 있다. 다만, 게이트 클럭 신호는 표시 장치에 표시되는 영상을 구성하는 각각의 프레임 사이의 블랭크 구간동안 일정 전압을 유지할 것이 요구되는데, 연결된 회로들에 의한 전류 누설로 인하여 일정 전압을 유지하지 못하는 경우가 발생할 수 있다. 이에, 블랭크 구간동안 게이트 클럭 신호를 일정 전압으로 유지할 수 있는 구조가 요구된다.
나아가, 게이트 클럭 신호의 응답 속도를 향상시키고, 게이트 클럭 신호의 신호 지연을 제거할 수 있는 구조 또한 요구된다.
본 발명이 해결하고자 하는 과제는 블랭크 구간동안 게이트 클럭 신호를 일정 전압으로 유지할 수 있는 표시 장치를 제공하는 것이다.
본 발명이 해결하고자 하는 다른 과제는, 게이트 클럭 신호의 응답 속도를 향상시키고, 게이트 클럭 신호의 신호 지연을 제거할 수 있는 표시 장치를 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 표시 장치는 복수의 게이트 라인 및 복수의 데이터 라인들에 각각 연결되며, 연속되는 복수 프레임의 영상을 표시하는 복수의 화소를 포함하는 표시 패널, 상기 복수의 데이터 라인을 구동하는 데이터 구동부, 상기 복수의 게이트 라인을 구동하는 게이트 구동부, 상기 게이트 구동부를 구동하며 게이트 온 전압과 게이트 오프 전압 사이의 전압 레벨을 스윙하는 게이트 클럭 신호를 출력하는 클럭 생성부, 상기 클럭 생성부를 구동하는 게이트 펄스 신호를 출력하고 상기 데이터 구동부를 제어하는 데이터 제어 신호를 출력하는 신호 제어부를 포함하되, 상기 클럭 생성부는, 상기 게이트 클럭 신호의 전압 레벨을 상기 게이트 온 전압과 상기 게이트 오프 전압 사이의 기준 전압 레벨로 유지하는 전압 유지기를 더 포함한다.
또한, 상기 전압 유지기는 각각의 상기 프레임 사이의 블랭크 구간동안 상기 게이트 클럭 신호의 전압 레벨을 상기 기준 전압 레벨로 유지할 수 있다.
또한, 상기 전압 유지기는 상기 게이트 온 전압 및 상기 게이트 오프 전압을 제공받아, 전압 분배를 통하여 상기 기준 전압 레벨을 갖는 전압값을 출력할 수 있다.
또한, 상기 기준 전압 레벨은 상기 게이트 온 전압과 상기 게이트 오프 전압의 중간값일 수 있다.
또한, 상기 클럭 생성부는 상기 게이트 구동부에 게이트 클럭 바 신호를 더 제공하되, 상기 게이트 클럭 바 신호는 상기 게이트 클럭 신호와 서로 역상이며 대칭성을 가질 수 있다.
또한, 상기 클럭 생성부는, 상기 게이트 온 전압 및 상기 게이트 오프 전압을 이용하여 상기 게이트 클럭 신호를 생성하는 게이트 클럭 생성기를 더 포함할 수 있다.
또한, 상기 게이트 클럭 생성기는 상기 게이트 펄스 신호에 응답하여 상기 게이트 온 전압과 상기 게이트 오프 전압 중 어느 하나를 상기 클럭 생성부의 출력단으로 제공하는 제1 스위칭 회로를 포함할 수 있다.
또한, 상기 게이트 클럭 생성기는 상기 클럭 생성부의 출력단으로 제공되는 전압이 스윙하도록 만드는 전하 공유기를 더 포함할 수 있다.
또한, 상기 전압 유지기의 출력단은 상기 전하 공유기에 연결될 수 있다.
또한, 상기 게이트 클럭 생성기는 상기 게이트 펄스 신호에 응답하여 상기 클럭 생성부의 출력단을 상기 전하 공유기 또는 상기 제1 스위칭 회로 중 어느 하나로 연결하는 제2 스위칭 회로를 더 포함할 수 있다.
또한, 상기 게이트 클럭 생성기는 상기 게이트 펄스 신호에 응답하여 상기 게이트 온 전압과 상기 게이트 오프 전압 중 어느 하나를 상기 전하 공유기로 제공하는 제3 스위칭 회로를 더 포함할 수 있다.
상기 다른 과제를 해결하기 위한 본 발명의 일 실시예에 따른 표시 장치는 복수의 게이트 라인 및 복수의 데이터 라인들에 각각 연결되며, 연속되는 복수 프레임의 영상을 표시하는 복수의 화소를 포함하는 표시 패널, 상기 복수의 데이터 라인을 구동하는 데이터 구동부, 상기 복수의 게이트 라인을 구동하는 게이트 구동부, 상기 게이트 구동부를 구동하며 게이트 온 전압과 게이트 오프 전압 사이의 전압 레벨을 스윙하는 게이트 클럭 신호를 출력하는 클럭 생성부, 상기 클럭 생성부를 구동하는 게이트 펄스 신호를 출력하고 상기 데이터 구동부를 제어하는 데이터 제어 신호를 출력하는 신호 제어부를 포함하되, 상기 클럭 생성부는, 상기 게이트 클럭 신호의 슬루 레잇을 조절하는 임피던스 조절 회로를 더 포함한다.
또한, 상기 클럭 생성부는, 상기 게이트 온 전압 및 상기 게이트 오프 전압을 이용하여 상기 게이트 클럭 신호를 생성하는 게이트 클럭 생성기를 더 포함할 수 있다.
또한, 상기 게이트 클럭 생성기는, 상기 게이트 펄스 신호에 응답하여 상기 게이트 온 전압과 상기 게이트 오프 전압 중 어느 하나를 상기 클럭 생성부의 출력단으로 제공하는 제1 스위칭 회로, 상기 클럭 생성부의 출력단으로 제공되는 전압이 스윙하도록 만드는 전하 공유기, 및 상기 게이트 펄스 신호에 응답하여 상기 클럭 생성부의 출력단을 상기 전하 공유기 또는 상기 제1 스위칭 회로 중 어느 하나로 연결하는 제2 스위칭 회로를 더 포함할 수 있다.
또한, 상기 임피던스 조절 회로는 상기 게이트 클럭 신호가 상기 게이트 온 전압과 상기 게이트 오프 전압의 중간값으로 수렴하는 구간의 슬루 레잇을 조절하는 제1 임피던스 조절 회로를 포함하되, 상기 제1 임피던스 조절 회로는 상기 제2 스위칭 회로와 상기 전하 공유기 사이에 연결될 수 있다.
또한, 상기 임피던스 조절 회로는 상기 게이트 클럭 신호가 상기 게이트 온 전압 또는 상기 게이트 오프 전압으로 수렴하는 구간의 슬루 레잇을 조절하는 제2 임피던스 조절 회로를 포함하되, 상기 제2 임피던스 조절 회로는 상기 제1 스위칭 회로와 상기 제2 스위칭 회로 사이에 연결될 수 있다.
상기 다른 과제를 해결하기 위한 본 발명의 다른 실시예에 따른 표시 장치는 복수의 게이트 라인 및 복수의 데이터 라인들에 각각 연결되며, 연속되는 복수 프레임의 영상을 표시하는 복수의 화소를 포함하는 표시 패널, 상기 복수의 데이터 라인을 구동하는 데이터 구동부, 상기 복수의 게이트 라인을 구동하는 게이트 구동부, 상기 게이트 구동부를 구동하며 게이트 온 전압과 게이트 오프 전압 사이의 전압 레벨을 스윙하는 게이트 클럭 신호를 출력하는 클럭 생성부, 상기 클럭 생성부를 구동하는 게이트 펄스 신호를 출력하고 상기 데이터 구동부를 제어하는 데이터 제어 신호를 출력하는 신호 제어부를 포함하되, 상기 클럭 생성부는, 상기 게이트 클럭 신호를 지연시키는 임피던스 조절 회로를 더 포함한다.
또한, 상기 클럭 생성부는, 상기 게이트 온 전압 및 상기 게이트 오프 전압을 이용하여 상기 게이트 클럭 신호를 생성하는 게이트 클럭 생성기를 더 포함할 수 있다.
또한, 상기 게이트 클럭 생성기는, 상기 게이트 펄스 신호에 응답하여 상기 게이트 온 전압과 상기 게이트 오프 전압 중 어느 하나를 상기 클럭 생성부의 출력단으로 제공하는 제1 스위칭 회로, 상기 클럭 생성부의 출력단으로 제공되는 전압이 스윙하도록 만드는 전하 공유기, 및 상기 게이트 펄스 신호에 응답하여 상기 클럭 생성부의 출력단을 상기 전하 공유기 또는 상기 제1 스위칭 회로 중 어느 하나로 연결하는 제2 스위칭 회로를 더 포함할 수 있다.
또한, 상기 임피던스 조절 회로는 상기 제2 스위칭 회로와 상기 클럭 생성부의 출력단 사이에 연결될 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 실시예들에 의하면 적어도 다음과 같은 효과가 있다.
즉, 블랭크 구간동안 게이트 클럭 신호를 일정 전압으로 유지할 수 있는 표시 장치를 제공할 수 있다.
또한, 게이트 클럭 신호의 응답 속도를 향상시키고, 게이트 클럭 신호의 신호 지연을 제거할 수 있는 표시 장치를 제공할 수 있다.
본 발명의 실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 2는 도 1에 도시된 클럭 생성부의 구체적인 구성 예를 도시한 회로도이다.
도 3은 블랭크 구간의 게이트 클럭 신호 및 게이트 클럭 바 신호의 파형을 도시한 파형도이다.
도 4는 본 발명의 다른 실시예에 따른 표시 장치의 클럭 생성부에 대한 블록도이다.
도 5는 본 발명의 다른 실시예에 따른 표시 장치의 클럭 생성부에 대한 블록도이다.
도 6은 도 5의 실시예에 따른 클럭 생성부에 의하여 생성된 게이트 클럭 신호에 있어서 도 2의 A 구간에 대응되는 구간의 파형을 도시한 파형도이다.
도 7은 본 발명의 다른 실시예에 따른 표시 장치의 클럭 생성부에 대한 블록도이다.
도 8은 도 7의 실시예에 따른 클럭 생성부에 의하여 생성된 게이트 클럭 신호에 있어서 도 2의 A 구간에 대응되는 구간의 파형을 도시한 파형도이다.
도 9는 본 발명의 다른 실시예에 따른 표시 장치의 클럭 생성부에 대한 블록도이다.
도 10 및 도 11은 도 9의 실시예에 따른 클럭 생성부에 의하여 생성된 게이트 클럭 신호에 있어서, 각각 다른 상황에서 도 2의 B 구간에 대응되는 구간의 파형을 도시한 파형도이다.
도 12는 본 발명의 다른 실시예에 따른 표시 장치의 클럭 생성부에 대한 블록도이다.
도 13은 도 12의 클럭 생성부에 의하여 생성된 게이트 클럭 신호 및 게이트 클럭 바 신호의 파형을 도시한 파형도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(elements) 또는 층이 다른 소자 또는 층의 "위(on)"로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 첨부된 도면을 참고로 하여 본 발명의 실시예들에 대해 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 1을 참조하면, 표시 장치는 표시 패널(110), 신호 제어부(210), 클럭 생성부(220), 게이트 구동부(230) 및 데이터 구동부(240)를 포함한다.
표시 패널(110)은 제1 방향(dr1)으로 연장된 복수의 데이터 라인(DL1~DLm) 및 데이터 라인(DL1~DLm)에 교차하여 제2 방향(dr2)으로 연장된 복수의 게이트 라인(GL1~GLn)을 포함하며, 데이터 라인(DL1~DLm) 및 게이트 라인(GL1~GLn)의 교차 영역에 매트릭스 형태로 배열된 복수의 화소(PX)를 포함한다. 각각의 데이터 라인(DL1~DLm) 및 각각의 게이트 라인(GL1~GLn)들은 서로 절연되어 있다.
도시되지는 않았으나, 각각의 화소(PX)는 대응하는 데이터 라인(DL1~DLm) 및 게이트 라인(GL1~GLn)에 연결된 스위칭 트랜지스터(미도시)와 이에 연결된 액정 커패시터(미도시) 및 스토리지 커패시터(미도시)를 포함할 수 있다. 다만, 본 실시예의 경우 액정 표시 장치의 화소(PX) 구조를 예시하였으나, 반드시 이에 제한되는 것은 아니며, 예시적으로 유기 발광 표시 장치의 하나의 화소(PX)가 배치될 수도 있음은 물론이다.
신호 제어부(210)는 외부로부터 영상 신호(RGB) 및 이의 표시를 제어하기 위한 제어 신호들(CTRL), 예를 들면 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 메인 클럭 신호(MCLK) 및 데이터 인에이블 신호(DE) 등을 제공받는다. 신호 제어부(210)는 제어 신호들(CTRL)에 기초하여 영상 신호(RGB)를 표시 패널(110)의 동작 조건에 맞게 처리한 데이터 신호(DATA) 및 제1 구동 제어 신호(CONT1)를 데이터 구동부(240)로 제공하고, 제2 구동 제어 신호(CONT2)를 게이트 구동부(230)로 제공한다. 제1 구동 제어 신호(CONT1)는 수평 동기 시작 신호(STH), 클럭 신호(HCLK) 및 라인 래치 신호(TP)를 포함하고, 제2 구동 제어 신호(CONT2)는 수직 동기 시작 신호(STV), 출력 인에이블 신호(OE)를 포함할 수 있다. 또한, 신호 제어부(210)는 게이트 펄스 신호(CPV)를 클럭 생성부(220)로 제공한다.
데이터 구동부(240)는 신호 제어부(210)로부터 제공된 데이터 신호(DATA) 및 제1 구동 제어 신호(CONT1)에 따라서 데이터 라인(DL1~DLm)들(DL1~DLm) 각각을 구동하기 위한 계조 전압을 출력한다.
클럭 생성부(220)는 신호 제어부(210)로부터 제공된 게이트 펄스 신호(CPV)에 응답하여 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKBV)를 생성하여 게이트 구동부(230)에 제공한다. 클럭 생성부(220)는 별도의 게이트 온 전압(Von) 및 게이트 오프 전압(Voff)을 외부로부터 제공받아 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKBV)를 생성할 수 있다.
본 실시예의 경우 한 쌍을 이루는 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKBV)가 생성되는 것을 예시하였으나, 이에 제한되지 않을 수 있다. 즉, 클럭 생성부(220)는 두 쌍 이상의 클럭을 생성할 수 있으며, 예시적으로 제1 게이트 클럭 신호(미도시), 제2 게이트 클럭 신호(미도시), 제1 게이트 클럭 바 신호(미도시) 및 제2 게이트 클럭 바 신호(미도시) 등을 생성하여 게이트 구동부(230)에 제공할 수 있다.
게이트 구동부(230)는 신호 제어부(210)로부터 제공된 제2 구동 제어 신호(CONT2) 및 클럭 생성부(220)로부터 제공된 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKBV)에 응답하여 게이트 라인(GL1~GLm)을 구동한다. 게이트 구동부(230)는 게이트 구동 IC(Integrated Circuit)에 의하여 구현되거나, 비정질 실리콘 박막 트랜지스터(amorphous Silicon Thin Film Transistor, a-si TFT)를 이용한 ASG(Amorphous Silicon Gate), 산화물 반도체, 결정질 반도체, 다결정 반도체 등을 이용한 회로로 구현될 수 있다.
도 2는 도 1에 도시된 클럭 생성부의 구체적인 구성 예를 도시한 회로도이다.
도 2를 참조하면, 클럭 생성부(220)는 게이트 클럭 생성기(2261), 제어 신호 생성기(2262) 및 전압 유지기(2263)를 포함한다.
게이트 클럭 생성기(2261)는 제어 신호 생성기(2262)로부터 제공된 각종 제어 신호에 응답하여 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKBV)를 생성한다.
제어 신호 생성기(2262)는 신호 제어부(210)로부터 제공된 게이트 펄스 신호(CPV)에 응답하여, 게이트 클럭 생성기(2261) 및 전압 유지기(2263)의 각종 스위치 회로의 제어에 필요한 제1 내지 제6 게이트 펄스 신호(CPV1~CPV6)를 생성한다.
전압 유지기(2263)는 게이트 온 전압(Von) 및 게이트 오프 전압(Voff)을 이용하여 게이트 온 전압(Von) 및 게이트 오프 전압(Voff) 사이의 임의의 전압 생성하여 게이트 클럭 생성기(2261)에 제공할 수 있다.
보다 구체적으로, 게이트 클럭 생성기(2261)는 제1 내지 제5 스위칭 회로(SW5) 및 전하 공유기(22611)를 포함한다.
제1 스위칭 회로(SW1)는 제1 게이트 펄스 신호(CPV1)에 응답하여 게이트 온 전압(Von)과 게이트 오프 전압(Voff) 중 어느 하나를 게이트 클럭 신호(CKV)로서 클럭 생성부(220)의 제1 출력단(Nout1)으로 제공할 수 있다.
제2 스위칭 회로(SW2)는 제2 게이트 펄스 신호(CPV2)에 응답하여 제1 스위칭 회로(SW1)와 클럭 생성부(220)의 제1 출력단(Nout1)을 연결하거나, 전하 공유기(22611)와 클럭 생성부(220)의 제2 출력단(Nout1)을 연결할 수 있다.
제3 스위칭 회로(SW3)는 제3 게이트 펄스 신호(CPV3)에 응답하여 게이트 온 전압(Von)과 게이트 오프 전압(Voff) 중 어느 하나를 전하 공유기(22611)로 제공할 수 있다.
제4 스위칭 회로(SW4)는 제4 게이트 펄스 신호(CPV4)에 응답하여 게이트 온 전압(Von)과 게이트 오프 전압(Voff) 중 어느 하나를 게이트 클럭 바 신호(CKBV)로서 클럭 생성부(220)의 제2 출력단(Nout2)으로 제공할 수 있다.
제5 스위칭 회로(SW5)는 제5 게이트 펄스 신호(CPV5)에 응답하여 제4 스위칭 회로(SW4)와 클럭 생성부(220)의 제2 출력단(Nout2)을 연결하거나, 전하 공유기(22611)와 클럭 생성부(220)의 제2 출력단(Nout2)을 연결할 수 있다.
전하 공유기(22611)는 클럭 생성부(220)의 제1 출력단(Nout1)과 클럭 생성부(220)의 제2 출력단(Nout2)을 연결하여 이들을 통하여 출력되는 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKBV)가 정합성을 갖도록 한다. 이를 위하여, 전하 공유기(22611)는 전하 공유 저항 회로(Rs), 제1 트랜지스터(TR1), 제2 트랜지스터(TR2) 및 이를 구동하기 위한 공유 증폭기(Drv)를 포함할 수 있다. 다만, 전하 공유기(22611)의 구성은 이에 제한되지 아니하고, 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKV)가 정합성을 갖기 위한 어떠한 회로 구성이라도 무방할 수 있다.
구체적으로, 전하 공유기(22611)는 게이트 온 전압(Von)의 전압 레벨을 갖거나 게이트 오프 전압(Voff)의 전압 레벨을 갖는 상태의 게이트 클럭 신호(CKV)와, 게이트 오프 전압(Voff)의 전압 레벨을 갖거나 게이트 온 전압(Von)의 전압 레벨을 갖는 게이트 클럭 바 신호(CKBV)가, 게이트 온 전압(Von)의 전압 레벨 및 게이트 오프 전압(Voff)의 전압 레벨 사이의 기준 전압 레벨을 갖도록 할 수 있다. 이들 신호의 파형에 대한 구체적인 설명은 후술하기로 한다.
한편, 전압 유지기(2263)는 제공받은 전압을 분배하는 제1 분배 저항(Rv1) 및 제2 분배 저항(Rv2)을 포함하며, 분배된 전압을 전하 공유기(22611)에 제공하는지 여부를 결정하는 제6 스위칭 회로(SW6)를 포함한다.
제6 스위칭 회로(SW6)는 제6 게이트 펄스 신호(CPV6)에 응답하여 전하 공유기(22611)와 게이트 클럭 생성기(2261)에 포함된 전하 공유기(22611)의 연결 여부를 결정할 수 있다.
더욱 구체적으로, 전압 유지기(2263)는 게이트 온 전압(Von) 및 게이트 오프 전압(Voff)을 제공받아, 이를 전압 분배하여 기준 전압 레벨을 출력할 수 있다. 기준 전압 레벨은 표시 장치에 표시되는 화상을 구성하는 연속적인 프레임 사이의 블랭크 구간(도 3의 Blank) 동안에 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKBV)가 유지하여야 하는 전압 레벨일 수 있다. 결과적으로, 블랭크 구간 동안(도 3의 Blank)에는, 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKBV)가, 전류의 누설 여부와 무관하게, 전압 유지기(2263)에 의하여 일정 레벨로 유지될 수 있다. 이에, 표시 품질이 향상될 수 있다.
여기서, 예시적인 상기 기준 전압 레벨은 게이트 온 전압(Von) 및 게이트 오프 전압(Voff)의 전압 레벨의 중간값, 즉, (Von+Voff)/2의 값을 가질 수 있다. 이 경우, 제1 분배 저항(Rv1) 및 제2 분배 저항(Rv2)은 동일한 저항값을 가질 수 있다. 기준 전압 레벨이 (Von+Voff)/2의 전압 레벨을 갖는 경우, 블랭크 구간(도 3의 Blank)이 종료되어 다음 프레임이 시작되는 순간에 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)의 전압 변화량이 동일할 수 있으며, 이에 표시 패널(110)에서의 가로줄 시인 등의 표시 품질 저하를 방지할 수 있다. 이에 대한 더욱 구체적인 설명은 도 3을 참조하여 후술하기로 한다.
도 3은 블랭크 구간의 게이트 클럭 신호 및 게이트 클럭 바 신호의 파형을 도시한 파형도이다.
도 3을 참조하면, 이전 프레임 구간(N-1 Frame)의 후반부, 블랭크 구간(Blank) 및 현재 프레임 구간(N Frame)의 초반부의 파형이 연속적으로 도시되어 있다.
이전 프레임 구간(N-1 Frame)에서 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)는 게이트 펄스 신호(CPV)의 온/오프 여부에 따라 게이트 온 전압(Von)과 게이트 오프 전압(Voff)을 교대로 스윙할 수 있다. 여기서, 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)는 서로 역상이며 대칭성을 가질 수 있다.
다음으로, 이전 프레임 구간(N-1 Frame) 이후에 연속되는 블랭크 구간(Blank) 동안에는 게이트 펄스 신호(CPV)가 오프 상태로 유지되며, 이에 따라 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)는 전하 공유기(22611)에 의하여 정합되어 기준 전압 레벨로 유지된다. 기준 전압 레벨은 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 전압 레벨의 중간값, 즉, (Von+Voff)/2일 수 있다.
블랭크 구간(Blank) 동안에는 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)가 변화 없이 일정한 값을 유지하여야 하기 때문에, 별도의 전원이 제공되지 않는다면 연결된 각종 회로들에 의한 전류 누설 등으로 전압값이 변화할 우려가 있다. 이 경우, 현재 프레임 구간(N Frame)이 시작되는 시점에 게이트 클럭 신호(CKV)가 최초로 스윙하는 진폭(Vu)과 게이트 클럭 바 신호(CKBV)가 최초로 스윙하는 진폭(Vd)이 상이하여 충전률에서 차이가 날 수 있다. 나아가, 게이트 구동부(230)에까지 영향을 미쳐 표시되는 영상에 가로줄이 시인될 우려가 있다.
그러나, 본 실시예에 따른 클럭 생성부(220)는 전압 유지기(2263)를 포함하며, 전압 유지기(2263)는 블랭크 구간(Blank)동안 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)를 기준 전압 레벨로 강제로 유지시킬 수 있다. 따라서, 전술한 전류 누설에 의한 표시 품질의 저하가 방지될 수 있다.
다음으로, 현재 프레임 구간(N Frame)은 수직 동기 시작 신호(STV)가 온 되는 경우 시작될 수 있으며, 기준 전압 레벨을 유지하던 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)가 서로 반대 방향으로 스윙을 시작한다. 이 때, 전술한 바와 같이 현재 프레임 구간(N Frame) 들어서 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKBV)가 최초로 스윙하는 경우의 각각의 진폭(Vu, Vd)은 서로 동일하므로, 표시 품질의 저하가 방지될 수 있다.
도 4는 본 발명의 다른 실시예에 따른 표시 장치의 클럭 생성부에 대한 블록도이다.
본 실시예에 따른 클럭 생성부(220_a)는 도 2에 도시된 클럭 생성부(도 2의 220)와 비교하여 전압 유지기(2263_a)에 포함된 저항이 가변 저항인 차이점이 존재하며, 이외의 구성은 도 2에 도시된 클럭 생성부(도 2의 220)와 동일할 수 있다. 따라서, 이하에서 중복되는 도면부호나 구성에 대한 설명은 생략하며, 차이점을 위주로 설명하기로 한다.
도 4를 참조하면, 본 실시예에 따른 클럭 생성부(220_a)는 게이트 클럭 생성기(2261), 제어 신호 생성기(2262) 및 전압 유지기(2263_a)를 포함한다.
전압 유지기(2263_a)는 제공받은 전압을 분배하는 제1 분배 저항(Rv1_a) 및 제2 분배 저항(Rv2_a)을 포함하며, 분배된 전압을 전하 공유기(22611)에 제공하는지 여부를 결정하는 제6 스위칭 회로(SW6)를 포함한다.
여기서, 제1 분배 저항(Rv1_a) 및 제2 분배 저항(Rv2_a)은 도 2에 도시된 제1 분배 저항(도 2의 Rv1) 및 제2 분배 저항(도 2의 Rv2)과는 달리, 가변 저항일 수 있다. 기준 전압 레벨은 제1 분배 저항(Rv1_a)과 제2 분배 저항(Rv2_a)의 저항비에 따라 결정되므로, 제1 분배 저항(Rv1_a)과 제2 분배 저항(Rv2_a)이 동일한 저항값을 갖지 않는 경우 기준 전압 레벨은 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 전압 레벨의 중간값(즉, (Von+Voff)/2) 이외의 값을 가질 수 있다. 이에, 블랭크 구간(도 3의 Blank) 동안 유지되는 기준 전압 레벨 설정의 자유도가 높아져, 표시 장치의 더욱 원활한 구동이 가능할 수 있다.
본 실시예의 경우, 제1 분배 저항(Rv1_a)과 제2 분배 저항(Rv2_a)이 가변 저항인 경우를 예시하였으나, 반드시 이에 제한되지는 않는다. 즉, 제6 스위칭 회로(SW6)의 입력 단자로 제공되는 전압을 게이트 온 전압(Von) 및 게이트 오프 전압(Voff) 사이의 임의의 전압으로 분배할 수 있다면, 다른 회로 구조가 적용될 수도 있음은 물론이다.
도 5는 본 발명의 다른 실시예에 따른 표시 장치의 클럭 생성부에 대한 블록도이다.
본 실시예에 따른 클럭 생성부(220_b)는 도 2에 도시된 클럭 생성부(도 2의 220)와 비교하여 전압 유지기(도 2의 2263)가 생략되고 제1 임피던스 조절 회로(RCS1) 및 제2 임피던스 조절 회로(RCS2)가 추가된 차이점이 존재하며, 이외의 구성은 도 2에 도시된 클럭 생성부(도 2의 220)와 동일할 수 있다. 따라서, 이하에서 중복되는 도면부호나 구성에 대한 설명은 생략하며, 차이점을 위주로 설명하기로 한다.
도 5를 참조하면, 본 실시예에 따른 클럭 생성부(220)는 게이트 클럭 생성기(2261_b) 및 제어 신호 생성기(2262_b)를 포함한다.
게이트 클럭 생성기(2261_b)는 제1 내지 제5 스위칭 회로(SW1~SW5), 전하 공유기(22611), 제1 임피던스 조절 회로(RCS1) 및 제2 임피던스 조절 회로(RCS2)를 포함한다.
제1 임피던스 조절 회로(RCS1)는 전하 공유기(22611)와 제2 스위칭 회로(SW2) 사이에 연결된다. 제2 임피던스 조절 회로(RCS2)는 전하 공유기(22611)와 제5 스위칭 회로(SW5) 사이에 연결된다.
제1 임피던스 조절 회로(RCS1)는 게이트 클럭 신호(CKV)가 게이트 온 전압(Von)의 전압 레벨 또는 게이트 오프 전압(Voff)의 전압 레벨 상태에서 기준 전압 레벨을 향하여 스윙하도록 전하 공유되는 구간에서, 슬루 레잇(slew rate)을 조절할 수 있다. 여기서, 슬루 레잇이란 임의의 전압 레벨에서 목표하는 다른 값의 임의의 전압 레벨에 도달하는 속도를 의미하며, 슬루 레잇이 클수록 응답 속도가 빠를 수 있다. 구체적으로, 제1 임피던스 조절 회로(RCS1)의 임피던스가 증가할수록 슬루 레잇이 작아지고, 제1 임피던스 조절 회로(RCS1)의 임피던스가 작아질수록 슬루 레잇이 커질 수 있다.
제2 임피던스 조절 회로(RCS2)는 게이트 클럭 바 신호(CKBV)가 게이트 오프 전압(Voff)의 전압 레벨 또는 게이트 온 전압(Von)의 전압 레벨 상태에서 기준 전압 레벨을 향하여 스윙하도록 전하 공유되는 구간에서, 슬루 레잇을 조절할 수 있다. 제2 임피던스 조절 회로(RCS2)의 임피던스가 증가할수록 슬루 레잇이 작아지고, 제2 임피던스 조절 회로(RCS2)의 임피던스가 작아질수록 슬루 레잇이 커질 수 있다.
게이트 클럭 신호(CKV)에 대한 더욱 상세한 설명을 위하여 도 6이 추가로 참조된다.
도 6은 도 5의 실시예에 따른 클럭 생성부에 의하여 생성된 게이트 클럭 신호에 있어서 도 2의 A 구간에 대응되는 구간의 파형을 도시한 파형도이다.
도 6을 참조하면, A 구간은 총 다섯개의 구간, 즉, A1 내지 A5 구간으로 구분할 수 있으며, 게이트 클럭 신호(CKV)에 대하여 예시적으로 분석하기로 한다. 게이트 클럭 바 신호(CKBV)에 대하여는 게이트 클럭 신호(CKV)에 대한 설명이 대응될 수 있어으므로, 이를 생략하기로 한다.
먼저, A1 구간은 게이트 오프 전압(Voff)의 전압 레벨을 유지하고 있던 게이트 클럭 신호(CKV)가 전하 공유에 의하여 기준 전압 레벨(예시적으로, (Von+Voff)/2의 전압 레벨로 가정하기로 한다)로 스윙하는 구간일 수 있다.
A2 구간은 기준 전압 레벨에 도달한 게이트 클럭 신호(CKV)가 충전에 의하여 게이트 온 전압(Von)의 전압 레벨로 스윙하는 구간일 수 있다.
A3 구간은 게이트 클럭 신호(CKV)가 게이트 온 전압(Von)의 전압 레벨 게이트 구동부(230)에 제공하는 구간일 수 있다.
A4 구간은 게이트 온 전압(Von)의 전압 레벨을 유지하고 있던 게이트 클럭 신호(CKV)가 전하 공유에 의하여 기준 전압 레벨로 스윙하는 구간일 수 있다.
A5 구간은 기준 전압 레벨에 도달한 게이트 클럭 신호(CKV)가 충전에 의하여 게이트 오프 전압(Voff)의 전압 레벨로 스윙하는 구간일 수 있다.
이들 A1 내지 A5 구간에서, 전하 공유기(22611)(도 5의 2261)의 전하 공유에 의한 게이트 클럭 신호(CKV)의 스윙이 발생하는 구간은 A1 구간 및 A4 구간에 해당한다.
여기서, 제1 임피던스 조절 회로(도 5의 RCS1)의 임피던스가 감소할수록, 게이트 클럭 신호(CKV)가 A1 구간에서는 상승하며 A4 구간에서는 하강할 수 있다. 즉, 응답 속도가 빨라질 수 있다. 반면, 제1 임피던스 조절 회로(도 5의 RCS1)의 임피던스가 증가할수록, 게이트 클럭 신호(CKV)가 A1 구간에서는 하강하며 A4 구간에서는 상승할 수 있다. 즉, 응답 속도가 느려질 수 있다.
한편, 제1 임피던스 조절 회로(도 5의 RCS1) 및 제2 임피던스 조절 회로(도 5의 RCS2)는 저항, 인덕터, 커패시터, OP-Amp 및 이미터 폴로워를 활용한 전압 폴로워 등이 사용될 수 있으며, 원하는 임피던스 값을 가질 수 있는 어떠한 구성이라도 사용될 수 있다.
도 7은 본 발명의 다른 실시예에 따른 표시 장치의 클럭 생성부에 대한 블록도이다.
본 실시예에 따른 클럭 생성부(220_c)는 도 5에 도시된 클럭 생성부(도 5의 220_b)와 비교하여 제1 임피던스 조절 회로(RCG1) 및 제2 임피던스 조절 회로(RCG2)가 추가된 위치가 상이한 차이점이 존재하며, 이외의 구성은 도 5에 도시된 클럭 생성부(도 5의 220_b)와 동일할 수 있다. 따라서, 이하에서 중복되는 도면부호나 구성에 대한 설명은 생략하며, 차이점을 위주로 설명하기로 한다.
도 7을 참조하면, 본 실시예에 따른 클럭 생성부(220_c)는 게이트 클럭 생성기(2261_c) 및 제어 신호 생성기(2262_b)를 포함한다.
게이트 클럭 생성기(2261_c)는 제1 내지 제5 스위칭 회로(SW1~SW5), 전하 공유기(22611), 제1 임피던스 조절 회로(RCG1) 및 제2 임피던스 조절 회로(RCG2)를 포함한다.
제1 임피던스 조절 회로(RCG1)는 제1 스위칭 회로(SW1)와 제2 스위칭 회로(SW2) 사이에 연결된다. 제2 임피던스 조절 회로(RCG2)는 제4 스위칭 회로(SW4)와 제5 스위칭 회로(SW5) 사이에 연결된다.
제1 임피던스 조절 회로(RCG1)는 게이트 클럭 신호(CKV)가 기준 전압 레벨 상태에서 게이트 온 전압(Von)의 전압 레벨 또는 게이트 오프 전압(Voff)의 전압 레벨을 향하여 스윙하도록 충전되는 구간에서, 슬루 레잇을 조절할 수 있다. 구체적으로, 제1 임피던스 조절 회로(RCG1)의 임피던스가 증가할수록 슬루 레잇이 작아지고, 제1 임피던스 조절 회로(RCG1)의 임피던스가 작아질수록 슬루 레잇이 커질 수 있다.
제2 임피던스 조절 회로(RCG2)는 게이트 클럭 바 신호(CKBV)가 기준 전압 레벨 상태에서 게이트 오프 전압(Voff)의 전압 레벨 또는 게이트 온 전압(Von)의 전압 레벨을 향하여 스윙하도록 충전되는 구간에서, 슬루 레잇을 조절할 수 있다. 구체적으로, 제2 임피던스 조절 회로(RCG2)의 임피던스가 증가할수록 슬루 레잇이 작아지고, 제2 임피던스 조절 회로(RCG2)의 임피던스가 작아질수록 슬루 레잇이 커질 수 있다.
게이트 클럭 신호(CKV)에 대한 더욱 상세한 설명을 위하여 도 8이 추가로 참조된다.
도 8은 도 7의 실시예에 따른 클럭 생성부에 의하여 생성된 게이트 클럭 신호에 있어서 도 2의 A 구간에 대응되는 구간의 파형을 도시한 파형도이다.
도 8을 참조하면, A 구간은 총 5개의 구간, 즉, A1 내지 A5 구간으로 구분할 수 있다. 다만, 이들 A1 내지 A5 구간 각각에 대한 설명은, 도 6에 대한 설명에서 전술한 바와 동일하므로, 이를 생략하기로 한다.
이들 A1 내지 A5 구간에서, 게이트 온 전압(Von) 또는 게이트 오프 전압(Voff)에 의하여 게이트 클럭 신호(CKV)가 충전됨에 따라 스윙이 발생하는 구간은 A2 구간 및 A5 구간에 해당한다.
여기서, 제1 임피던스 조절 회로(도 7의 RCG1)의 임피던스가 감소할수록, 게이트 클럭 신호(CKV)가 A2 구간에서는 상승하며 A5 구간에서는 하강할 수 있다. 즉, 응답 속도가 빨라질 수 있다. 반면, 제1 임피던스 조절 회로(도 7의 RCG1)의 임피던스가 증가할수록, 게이트 클럭 신호(CKV)가 A2 구간에서는 하강하며 A5 구간에서는 상승할 수 있다. 즉, 응답 속도가 느려질 수 있다.
한편, 제1 임피던스 조절 회로(도 7의 RCG1) 및 제2 임피던스 조절 회로(도 7의 RCG2)는 저항, 인덕터, 커패시터, OP-Amp 및 이미터 폴로워를 활용한 전압 폴로워 등이 사용될 수 있으며, 원하는 임피던스 값을 가질 수 있는 어떠한 구성이라도 사용될 수 있다.
도 9는 본 발명의 다른 실시예에 따른 표시 장치의 클럭 생성부에 대한 블록도이다.
본 실시예에 따른 클럭 생성부(220_d)는 도 5에 도시된 클럭 생성부(도 5의 220_b)와 비교하여 제1 임피던스 조절 회로(RDE1) 및 제2 임피던스 조절 회로(RDE2)가 추가된 위치가 상이한 차이점이 존재하며, 이외의 구성은 도 5에 도시된 클럭 생성부(도 5의 220_b)와 동일할 수 있다. 따라서, 이하에서 중복되는 도면부호나 구성에 대한 설명은 생략하며, 차이점을 위주로 설명하기로 한다.
도 9를 참조하면, 본 실시예에 따른 클럭 생성부(220_d)는 게이트 클럭 생성기(2261_d) 및 제어 신호 생성기(2262_b)를 포함한다.
게이트 클럭 생성기(2261_d)는 제1 내지 제5 스위칭 회로(SW1~SW5), 전하 공유기(22611), 제1 임피던스 조절 회로(RDE1) 및 제2 임피던스 조절 회로(RDE2)를 포함한다.
제1 임피던스 조절 회로(RDE1)는 제2 스위칭 회로(SW2)와 클럭 생성부(220_d)의 제1 출력단(Nout1) 사이에 연결된다. 제2 임피던스 조절 회로(RDE2)는 제5 스위칭 회로(SW5)와 클럭 생성부(220_d)의 제2 출력단(Nout2) 사이에 연결된다.
제1 임피던스 조절 회로(RDE1)는 게이트 클럭 신호(CKV)를 음의 방향으로 지연시키거나(즉, 신호를 앞당김) 또는 양의 방향으로 지연(즉, 신호를 늦춤)시킬 수 있다.
제2 임피던스 조절 회로(RDE2)는 게이트 클럭 바 신호(CKBV)를 음의 방향으로 지연시키거나(즉, 신호를 앞당김) 또는 양의 방향으로 지연(즉, 신호를 늦춤)시킬 수 있다.
따라서, 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV) 중 어느 하나가 지연되어 정합성을 잃는 경우, 제1 임피던스 조절 회로(RDE1) 및 제2 임피던스 조절 회로(RDE2)의 임피던스를 조절하여 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKBV)를 지연시킴으로써 정합성을 회복할 수 있다.
게이트 클럭 신호(CKV)의 지연에 대한 더욱 상세한 설명을 위하여 도 10 및 도 11이 추가로 참조된다.
도 10 및 도 11은 도 9의 실시예에 따른 클럭 생성부에 의하여 생성된 게이트 클럭 신호에 있어서, 각각 다른 상황에서 도 2의 B 구간에 대응되는 구간의 파형을 도시한 파형도이다.
도 10을 참조하면, B 구간에서 게이트 클럭 신호(CKV)는 게이트 클럭 바 신호(CKBV)에 비하여 더 늦은 타이밍에 변화함을 확인할 수 있다. 이에, 제1 임피던스 조절 회로(도 9의 RDE1)의 임피던스를 감소시킬 경우, 게이트 클럭 신호(CKV)를 음의 방향으로 지연(즉, 신호를 앞당김)시킬 수 있다. 결과적으로, 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)가 대칭이 되도록 정합성을 회복할 수 있다.
도 11을 참조하면, B 구간에서 게이트 클럭 신호(CKV)는 게이트 클럭 바 신호(CKBV)에 비하여 더 이른 타이밍에 변화함을 확인할 수 있다. 이에, 제1 임피던스 조절 회로(도 9의 RDE1)의 임피던스를 증가시킬 경우, 게이트 클럭 신호(CKV)를 양의 방향으로 지연(즉, 신호를 늦춤)시킬 수 있다. 결과적으로, 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)가 대칭이 되도록 정합성을 회복할 수 있다.
도 12는 본 발명의 다른 실시예에 따른 표시 장치의 클럭 생성부에 대한 블록도이다.
본 실시예에 따른 클럭 생성부(220_e)는, 도 2에 도시된 클럭 생성부(도 2의 220)와 비교하여, 제1 내지 제6 게이트 펄스 신호(CPV1_e~CPV6_e)의 파형이 상이한 차이점이 존재하며, 이외의 구성은 도 2에 도시된 클럭 생성부(도 2의 220)와 동일할 수 있다. 따라서, 이하에서 중복되는 도면부호나 구성에 대한 설명은 생략하며, 차이점을 위주로 설명하기로 한다.
도 12를 참조하면, 본 실시예에 따른 클럭 생성부(220_e)는 게이트 클럭 생성기(2261_e), 제어 신호 생성기(2262_e) 및 전압 유지기(2263)를 포함한다.
제어 신호 생성기(2262_e)는 신호 제어부(도 1의 210)로부터 게이트 펄스 신호(CPV)를 제공받아, 제1 내지 제6 게이트 펄스 신호(CPV1_e~CPV6_e)를 생성한다. 여기서, 본 실시예에 따른 제1 내지 제6 게이트 펄스 신호(CPV1_e~CPV6_e)는 도 2에 도시된 실시예에 따른 제1 내지 제6 게이트 펄스 신호(도 2의 CPV1~CPV6)과는 일부 상이할 수 있다. 이러한 차이에 의하여, 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)가 최초로 스윙하는 시점에, 게이트 클럭 신호(CKV)가 게이트 클럭 바 신호(CKBV)에 앞서서 스윙하고, 순차적으로 게이트 클럭 바 신호(CKBV)가 스윙을 시작하도록 제어할 수 있다. 이에 대한 더욱 구체적인 설명을 위하여 도 13이 참조된다.
도 13은 도 12의 클럭 생성부에 의하여 생성된 게이트 클럭 신호 및 게이트 클럭 바 신호의 파형을 도시한 파형도이다.
도 13을 참조하면, 이전 프레임(N-1 Frame)이후 블랭크 구간(Blank)이 연속되고, 블랭크 구간(Blank)이 종료되는 시점에 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKBV)는 다시 스윙을 시작한다. 이때, 도 3에 도시된 게이트 클럭 신호(도 3의 CKV) 및 도 3에 도시된 게이트 클럭 바 신호(도 3의 CKBV)와는 다르게, 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)가 소정의 시간 간격(td)를 가지며 순차적으로 스윙될 수 있다. 이와 같은 동작에 의하여, 클럭 생성부(도 12의 220_e)에 순간적인 과부하가 걸리는 것을 방지할 수 있다.
한편, 본 실시예에서 예시한 바와 같이 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)의 순차적인 스윙은 프레임이 시작되는 시점에 적용될 수 있으나, 이에 제한되는 것은 아니다. 특히, 표시 장치의 전원이 완전이 오프되어 있던 상태에서, 사용자가 표시 장치의 전원을 온 시키는 경우, 표시 장치의 각종 구성 요소를 제어하는 제어 신호들이 스윙을 시작하는데, 이 경우 본 실시예에서와 같이 게이트 클럭 신호(CKV)와 게이트 클럭 바 신호(CKBV)가 순차적으로 스윙하도록 구동할 경우, 표시 장치에 걸리는 과부하를 방지할 수 있다.
나아가, 본 실시예의 경우 클럭 생성부(도 12의 220_e)가 한 쌍의 게이트 클럭 신호(CKV) 및 게이트 클럭 바 신호(CKBV)를 생성하는 경우의 순차적인 스윙을 예시하였으나, 이에 제한되지 않을 수 있다. 즉, 클럭 생성부(220)가 두 쌍의 클럭을 생성하는 경우, 예시적으로, 제1 게이트 클럭 신호(미도시), 제2 게이트 클럭 신호(미도시), 제1 게이트 클럭 바 신호(미도시), 제2 게이트 클럭 바 신호(미도시) 순으로 스윙하도록 구동될 수도 있음은 물론이다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
110: 표시 패널
210: 신호 제어부
220: 클럭 생성부
230: 게이트 구동부
240: 데이터 구동부
CKV: 게이트 클럭 신호
CKBV: 게이트 클럭 바 신호

Claims (20)

  1. 복수의 게이트 라인 및 복수의 데이터 라인들에 각각 연결되며, 연속되는 복수 프레임의 영상을 표시하는 복수의 화소를 포함하는 표시 패널;
    상기 복수의 데이터 라인을 구동하는 데이터 구동부;
    상기 복수의 게이트 라인을 구동하는 게이트 구동부;
    상기 게이트 구동부를 구동하며 게이트 온 전압과 게이트 오프 전압 사이의 전압 레벨을 스윙하는 게이트 클럭 신호를 출력하는 클럭 생성부;
    상기 클럭 생성부를 구동하는 게이트 펄스 신호를 출력하고 상기 데이터 구동부를 제어하는 데이터 제어 신호를 출력하는 신호 제어부를 포함하되,
    상기 클럭 생성부는,
    제1 게이트 펄스 신호를 기초로 상기 게이트 온 전압 또는 상기 게이트 오프 전압을 수신하는 제1 스위칭 회로;
    제2 게이트 펄스 신호를 기초로 상기 제1 스위칭 회로 및 제1 출력단을 연결하는 제2 스위칭 회로;
    제3 게이트 펄스 신호를 기초로 상기 게이트 온 전압 또는 상기 게이트 오프 전압을 수신하는 제3 스위칭 회로;
    제4 게이트 펄스 신호를 기초로 상기 게이트 온 전압 또는 상기 게이트 오프 전압을 수신하는 제4 스위칭 회로;
    제5 게이트 펄스 신호를 기초로 상기 제4 스위칭 회로 및 제2 출력단을 연결하는 제5 스위칭 회로;
    상기 게이트 클럭 신호의 전압 레벨을 상기 게이트 온 전압과 상기 게이트 오프 전압 사이의 기준 전압 레벨로 유지하는 전압 유지기; 및
    상기 제1 및 제2 출력단에 제공되는 전압을 스윙시키는 전하 공유기를 포함하며,
    상기 전하 공유기는,
    상기 제3 스위칭 회로로부터 상기 게이트 온 전압 또는 상기 게이트 오프 전압을 수신하는 전하 공유 저항 회로;
    상기 제2 스위칭 회로 및 상기 전하 공유 저항 회로 사이에 접속된 제1 트랜지스터;
    상기 전하 공유 저항 회로 및 상기 제5 스위칭 회로 사이에 접속된 제2 트랜지스터; 및
    상기 전하 공유 저항 회로 및 상기 제1 트랜지스터의 게이트 전극 사이 또는 상기 전하 공유 저항 회로 및 상기 제2 트랜지스터의 게이트 전극 사이에 접속된 공유 증폭기를 포함하는 표시 장치.
  2. 제1 항에 있어서,
    상기 전압 유지기는 각각의 상기 복수 프레임 사이의 블랭크 구간동안 상기 게이트 클럭 신호의 전압 레벨을 상기 기준 전압 레벨로 유지하는 표시 장치.
  3. 제1 항에 있어서,
    상기 전압 유지기는 상기 게이트 온 전압 및 상기 게이트 오프 전압을 제공받아, 전압 분배를 통하여 상기 기준 전압 레벨을 갖는 전압값을 출력하는 표시 장치.
  4. 제3 항에 있어서,
    상기 기준 전압 레벨은 상기 게이트 온 전압과 상기 게이트 오프 전압의 중간값인 표시 장치.
  5. 제1 항에 있어서,
    상기 클럭 생성부는 상기 게이트 구동부에 게이트 클럭 바 신호를 더 제공하되,
    상기 게이트 클럭 바 신호는 상기 게이트 클럭 신호와 서로 역상이며 대칭성을 갖는 표시 장치.
  6. 제1 항에 있어서,
    상기 클럭 생성부는,
    상기 게이트 온 전압 및 상기 게이트 오프 전압을 이용하여 상기 게이트 클럭 신호를 생성하는 게이트 클럭 생성기를 더 포함하는 표시 장치.
  7. 삭제
  8. 제6 항에 있어서,
    상기 전하 공유기는 상기 클럭 생성부의 상기 제1 및 제2 출력단으로 제공되는 전압이 스윙하도록 만드는 표시 장치.
  9. 제8 항에 있어서,
    상기 전압 유지기의 출력단은 상기 전하 공유기에 연결된 표시 장치.
  10. 삭제
  11. 삭제
  12. 복수의 게이트 라인 및 복수의 데이터 라인들에 각각 연결되며, 연속되는 복수 프레임의 영상을 표시하는 복수의 화소를 포함하는 표시 패널;
    상기 복수의 데이터 라인을 구동하는 데이터 구동부;
    상기 복수의 게이트 라인을 구동하는 게이트 구동부;
    상기 게이트 구동부를 구동하며 게이트 온 전압과 게이트 오프 전압 사이의 전압 레벨을 스윙하는 게이트 클럭 신호를 출력하는 클럭 생성부;
    상기 클럭 생성부를 구동하는 게이트 펄스 신호를 출력하고 상기 데이터 구동부를 제어하는 데이터 제어 신호를 출력하는 신호 제어부를 포함하되,
    상기 클럭 생성부는 상기 게이트 온 전압 및 상기 게이트 오프 전압을 이용하여 상기 게이트 클럭 신호를 생성하는 게이트 클럭 생성기를 포함하며,
    상기 게이트 클럭 생성기는,
    서로 직결 연결된 제1 및 제2 트랜지스터를 포함하는 전하 공유기;
    상기 제1 트랜지스터에 접속된 제1 임피던스 조절 회로;
    상기 게이트 온 전압 및 상기 게이트 오프 전압 중 하나 또는 상기 제1 임피던스 조절 회로를 상기 클럭 생성부의 제1 출력단에 접속시키는 제1 스위칭 회로;
    상기 제2 트랜지스터에 접속된 제2 임피던스 조절 회로; 및
    상기 게이트 온 전압 및 상기 게이트 오프 전압 중 하나 또는 상기 제2 임피던스 조절 회로를 상기 클럭 생성부의 제2 출력단에 접속시키는 제2 스위칭 회로를 포함하고,상기 제1 및 제2 임피던스 조절 회로는 임피던스를 조절하여 상기 게이트 클럭 신호의 슬루 레잇을 조절하는 표시 장치.
  13. 삭제
  14. 제12 항에 있어서,
    상기 전하 공유기는 상기 클럭 생성부의 출력단으로 제공되는 전압이 스윙하도록 만들고,
    상기 게이트 클럭 생성기는,
    상기 게이트 펄스 신호에 응답하여 상기 게이트 온 전압과 상기 게이트 오프 전압 중 어느 하나를 상기 제1 스위칭 회로에 제공하는 제3 스위칭 회로; 및
    상기 게이트 펄스 신호에 응답하여 상기 게이트 온 전압과 상기 게이트 오프 전압 중 어느 하나를 상기 제2 스위칭 회로에 제공하는 제4 스위칭 회로를 더 포함하는 표시 장치.
  15. 제14 항에 있어서,
    상기 제1 임피던스 조절 회로는 상기 게이트 클럭 신호가 상기 게이트 온 전압과 상기 게이트 오프 전압의 중간값으로 수렴하는 구간의 슬루 레잇을 조절하고,
    상기 제1 임피던스 조절 회로는 상기 제1 스위칭 회로와 상기 전하 공유기 사이에 연결된 표시 장치.
  16. 제14 항에 있어서,
    상기 제2 임피던스 조절 회로는 상기 게이트 클럭 신호가 상기 게이트 온 전압 또는 상기 게이트 오프 전압으로 수렴하는 구간의 슬루 레잇을 조절하고,
    상기 제2 임피던스 조절 회로는 상기 제2 스위칭 회로와 상기 전하 공유기 사이에 연결된 표시 장치.
  17. 복수의 게이트 라인 및 복수의 데이터 라인들에 각각 연결되며, 연속되는 복수 프레임의 영상을 표시하는 복수의 화소를 포함하는 표시 패널;
    상기 복수의 데이터 라인을 구동하는 데이터 구동부;
    상기 복수의 게이트 라인을 구동하는 게이트 구동부;
    상기 게이트 구동부를 구동하며 게이트 온 전압과 게이트 오프 전압 사이의 전압 레벨을 스윙하는 게이트 클럭 신호를 출력하는 클럭 생성부;
    상기 클럭 생성부를 구동하는 게이트 펄스 신호를 출력하고 상기 데이터 구동부를 제어하는 데이터 제어 신호를 출력하는 신호 제어부를 포함하되,
    상기 클럭 생성부는,
    상기 게이트 클럭 신호를 지연시키는 임피던스 조절 회로를 더 포함하는 표시 장치.
  18. 제17 항에 있어서,
    상기 클럭 생성부는,
    상기 게이트 온 전압 및 상기 게이트 오프 전압을 이용하여 상기 게이트 클럭 신호를 생성하는 게이트 클럭 생성기를 더 포함하는 표시 장치.
  19. 제18 항에 있어서,
    상기 게이트 클럭 생성기는,
    상기 게이트 펄스 신호에 응답하여 상기 게이트 온 전압과 상기 게이트 오프 전압 중 어느 하나를 상기 클럭 생성부의 출력단으로 제공하는 제1 스위칭 회로;
    상기 클럭 생성부의 출력단으로 제공되는 전압이 스윙하도록 만드는 전하 공유기; 및
    상기 게이트 펄스 신호에 응답하여 상기 클럭 생성부의 출력단을 상기 전하 공유기 또는 상기 제1 스위칭 회로 중 어느 하나로 연결하는 제2 스위칭 회로를 더 포함하는 표시 장치.
  20. 제19 항에 있어서,
    상기 임피던스 조절 회로는 상기 제2 스위칭 회로와 상기 클럭 생성부의 출력단 사이에 연결된 표시 장치.
KR1020170020594A 2017-02-15 2017-02-15 표시 장치 KR102645899B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020170020594A KR102645899B1 (ko) 2017-02-15 2017-02-15 표시 장치
US15/786,118 US20180233105A1 (en) 2017-02-15 2017-10-17 Display device
US17/132,936 US11594196B2 (en) 2017-02-15 2020-12-23 Display device improving response speed of a gate clock signal or eliminating delay in the gate clock signal
US18/100,971 US20230169934A1 (en) 2017-02-15 2023-01-24 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170020594A KR102645899B1 (ko) 2017-02-15 2017-02-15 표시 장치

Publications (2)

Publication Number Publication Date
KR20180094537A KR20180094537A (ko) 2018-08-24
KR102645899B1 true KR102645899B1 (ko) 2024-03-11

Family

ID=63105391

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170020594A KR102645899B1 (ko) 2017-02-15 2017-02-15 표시 장치

Country Status (2)

Country Link
US (3) US20180233105A1 (ko)
KR (1) KR102645899B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN209571218U (zh) * 2018-11-06 2019-11-01 惠科股份有限公司 一种显示面板和显示装置
CN113053278B (zh) * 2019-12-26 2024-04-26 奇景光电股份有限公司 用于多源显示系统的电源电路及相关操作控制方法
KR20210132286A (ko) * 2020-04-24 2021-11-04 삼성디스플레이 주식회사 전원 전압 생성부, 이를 포함하는 표시 장치 및 이의 구동 방법
CN114023279A (zh) * 2021-11-15 2022-02-08 深圳市华星光电半导体显示技术有限公司 显示装置
KR20240010635A (ko) * 2022-07-14 2024-01-24 삼성디스플레이 주식회사 바이어스 전압 인가용 스캔 드라이버 및 이를 포함하는 표시 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130082996A1 (en) * 2011-09-29 2013-04-04 Samsung Electronics Co., Ltd. Display device and driving method thereof
US20150206490A1 (en) * 2014-01-21 2015-07-23 Samsung Display Co., Ltd. Gate driving circuit and display apparatus including the same
US20160179275A1 (en) * 2014-12-22 2016-06-23 Lg Display Co., Ltd. Liquid crystal display device

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7164405B1 (en) * 1998-06-27 2007-01-16 Lg.Philips Lcd Co., Ltd. Method of driving liquid crystal panel and apparatus
KR101319308B1 (ko) 2006-12-27 2013-10-16 엘지디스플레이 주식회사 쉬프트 레지스터
KR20090060083A (ko) 2007-12-08 2009-06-11 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
KR20100052885A (ko) 2008-11-11 2010-05-20 주식회사 하이닉스반도체 반도체 메모리 장치
KR20100072632A (ko) 2008-12-22 2010-07-01 엘지디스플레이 주식회사 액정표시장치
KR101666578B1 (ko) 2009-12-14 2016-10-14 엘지디스플레이 주식회사 영상 표시장치의 구동장치와 그 구동방법
KR101660977B1 (ko) 2009-12-21 2016-09-28 엘지디스플레이 주식회사 액정표시장치
KR101777126B1 (ko) 2011-04-01 2017-09-12 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
KR101863332B1 (ko) * 2011-08-08 2018-06-01 삼성디스플레이 주식회사 주사 구동부, 이를 포함하는 표시 장치 및 그 구동 방법
KR102016554B1 (ko) 2011-11-24 2019-09-02 삼성디스플레이 주식회사 액정 표시 장치
KR102135432B1 (ko) * 2014-01-08 2020-07-20 삼성디스플레이 주식회사 표시 장치
KR101679923B1 (ko) 2014-12-02 2016-11-28 엘지디스플레이 주식회사 스캔 구동부를 포함하는 표시패널 및 그의 구동방법
KR102268965B1 (ko) 2014-12-04 2021-06-24 엘지디스플레이 주식회사 게이트 쉬프트 레지스터 및 이를 이용한 표시 장치
CN105139824B (zh) * 2015-10-16 2018-02-06 重庆京东方光电科技有限公司 栅极驱动器及其配置系统和调节配置方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130082996A1 (en) * 2011-09-29 2013-04-04 Samsung Electronics Co., Ltd. Display device and driving method thereof
US20150206490A1 (en) * 2014-01-21 2015-07-23 Samsung Display Co., Ltd. Gate driving circuit and display apparatus including the same
US20160179275A1 (en) * 2014-12-22 2016-06-23 Lg Display Co., Ltd. Liquid crystal display device

Also Published As

Publication number Publication date
US20230169934A1 (en) 2023-06-01
US20210118402A1 (en) 2021-04-22
KR20180094537A (ko) 2018-08-24
US11594196B2 (en) 2023-02-28
US20180233105A1 (en) 2018-08-16

Similar Documents

Publication Publication Date Title
KR102645899B1 (ko) 표시 장치
US9754529B2 (en) Gate controlling unit, gate controlling circuit, array substrate and display panel
US8830156B2 (en) Gate driving circuit and display apparatus using the same
TWI728442B (zh) 有機發光顯示裝置
KR102371896B1 (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
US9583065B2 (en) Gate driver and display device having the same
KR101686102B1 (ko) 액정 표시장치 및 그 구동방법
US10748501B2 (en) Gate driver, display panel and display using same
KR20170114067A (ko) 표시 장치
KR20160066636A (ko) 스캔 구동부를 포함하는 표시패널 및 그의 구동방법
JP2014071451A (ja) 液晶表示装置
KR102298337B1 (ko) 분할 구동용 표시장치
KR102172233B1 (ko) 표시 장치
WO2017084108A1 (zh) 栅极驱动器及具有该栅极驱动器的触控面板
KR102257449B1 (ko) 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법
KR20160137866A (ko) 게이트 구동 장치, 그것을 포함하는 표시 장치 및 그 구동 방법
US11270652B2 (en) Display device, data driving circuit, and data driving method having offset data voltage
US9842552B2 (en) Data driving circuit, display device and driving method thereof
KR102477916B1 (ko) 액정 표시 장치
KR20150086771A (ko) 게이트 드라이버 및 그것을 포함하는 표시 장치
KR102283377B1 (ko) 표시장치와 그 게이트 구동 회로
KR20080046934A (ko) 액정표시장치 및 이의 구동방법
KR101128183B1 (ko) 위상 분할 회로와 이를 이용한 액정표시장치
KR20170015704A (ko) 게이트 드라이버 및 이를 이용한 표시장치
KR20050056469A (ko) 액정 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant