KR102602191B1 - 디스플레이 장치 - Google Patents

디스플레이 장치 Download PDF

Info

Publication number
KR102602191B1
KR102602191B1 KR1020180099429A KR20180099429A KR102602191B1 KR 102602191 B1 KR102602191 B1 KR 102602191B1 KR 1020180099429 A KR1020180099429 A KR 1020180099429A KR 20180099429 A KR20180099429 A KR 20180099429A KR 102602191 B1 KR102602191 B1 KR 102602191B1
Authority
KR
South Korea
Prior art keywords
insulating layer
layer
groove
area
inorganic
Prior art date
Application number
KR1020180099429A
Other languages
English (en)
Other versions
KR20200023585A (ko
Inventor
서정한
성우용
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020180099429A priority Critical patent/KR102602191B1/ko
Priority to US16/390,129 priority patent/US11309517B2/en
Priority to CN201910776857.5A priority patent/CN110858630A/zh
Publication of KR20200023585A publication Critical patent/KR20200023585A/ko
Priority to US17/698,090 priority patent/US20220209190A1/en
Priority to KR1020230154565A priority patent/KR20230158454A/ko
Application granted granted Critical
Publication of KR102602191B1 publication Critical patent/KR102602191B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K77/00Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
    • H10K77/10Substrates, e.g. flexible substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • H10K50/8445Encapsulations multilayered coatings having a repetitive structure, e.g. having multiple organic-inorganic bilayers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8052Cathodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/549Organic PV cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Abstract

본 발명의 일 실시예는, 디스플레이영역과 디스플레이영역 외측의 주변영역을 포함하는 기판; 기판 상에 적층되고 디스플레이영역과 주변영역에 위치하는 무기절연층; 무기절연층 상의 유기절연층; 디스플레이영역 내에 위치하고, 기판, 무기절연층 및 유기절연층을 관통하는 관통부; 및 관통부를 에워싸는 적어도 하나의 홈;을 포함하고, 적어도 하나의 홈의 외측에서, 관통부를 향하는 상기 무기절연층의 단부는 상기 유기절연층에 의해 덮힌 디스플레이 장치를 개시한다.

Description

디스플레이 장치{Display device}
본 발명의 실시예들은 디스플레이 장치에 관한 것이다.
최근에는 디스플레이 장치의 전면에 물리적 버튼 등이 제거되고, 화상을 표시하는 디스플레이 영역이 확대되는 추세이다. 일 예로, 디스플레이 영역을 확대하기 위해 카메라 등과 같은 디스플레이 장치의 기능을 확장 하기 위한 별도의 부재를 디스플레이 영역 내에 배치시킨 디스플레이 장치가 소개되고 있다. 한편, 카메라 등과 같은 별도의 부재를 디스플레이 영역 내에 배치하기 위해서는, 디스플레이 영역 내에 별도의 부재가 위치할 수 있는 홈 또는 관통부 등을 형성할 필요가 있다. 다만, 디스플레이 영역 내에 형성된 홈 또는 관통부는, 외부의 수분 등이 디스플레이 영역 내로 침투하는 새로운 투습 경로가 될 수 있다.
본 발명의 실시예들은, 디스플레이 영역 내의 관통부를 통해 외부의 수분 등이 침투하는 것을 효과적으로 차단하는 디스플레이 장치를 제공한다.
본 발명의 일 측면에 따른 디스플레이 장치는, 디스플레이영역과 상기 디스플레이영역 외측의 주변영역을 포함하는 기판; 상기 기판 상에 적층되고, 상기 디스플레이영역과 상기 주변영역에 위치하는 무기절연층; 상기 무기절연층 상의 유기절연층; 상기 디스플레이영역 내에 위치하고, 상기 기판, 상기 무기절연층 및 상기 유기절연층을 관통하는 관통부; 및 상기 관통부를 에워싸는 적어도 하나의 홈;을 포함하고, 상기 적어도 하나의 홈의 외측에서 상기 관통부를 향하는 상기 무기절연층의 단부는 상기 유기절연층에 의해 덮힐 수 있다.
본 실시예에 있어서, 상기 적어도 하나의 홈은 상기 관통부를 에워싸는 제1홈과, 상기 제1홈과 이격되고 상기 제1홈을 에워싸는 제2홈을 포함하며, 상기 제1홈과 상기 제2홈은, 상기 관통부와 상기 디스플레이영역 사이의 비표시영역을 상기 디스플레이영역과 상기 제2홈 사이인 제1영역, 상기 제1홈과 상기 제2홈 사이인 제2영역, 및 상기 제1홈과 상기 관통부 사이인 제3영역으로 구획하고, 상기 제1영역에서, 상기 무기절연층의 단부는 상기 유기절연층에 의해 덮힐 수 있다.
본 실시예에 있어서, 상기 제1영역에서, 상기 무기절연층의 끝단보다 상기 유기절연층의 끝단이 상기 제2홈에 가깝게 위치할 수 있다.
본 실시예에 있어서, 상기 디스플레이장치는, 상기 디스플레이영역에서 상기 기판 상에 위치하고 반도체층, 게이트전극, 소스전극 및 드레인전극을 구비한 박막트랜지스터를 더 포함하고, 상기 무기절연층은, 상기 반도체층과 상기 게이트전극 사이에 개재된 제1무기절연층과, 상기 게이트전극과 상기 소스전극 및 드레인전극 사이에 개재된 제2무기절연층 중 적어도 어느 하나를 포함할 수 있다.
본 실시예에 있어서, 상기 디스플레이장치는, 상기 디스플레이영역에서 상기 기판 상에 위치한 박막트랜지스터 및 상기 박막트랜지스터와 전기적으로 연결된 디스플레이소자를 포함하고, 상기 유기절연층은 상기 박막트랜지스터를 덮는 제1유기절연층과, 상기 제1유기절연층 상의 제2유기절연층 중 적어도 어느 하나를 포함할 수 있다.
본 실시예에 있어서, 상기 유기절연층은 상기 제1유기절연층과 상기 제2유기절연층을 포함하고, 상기 제1영역에서, 상기 제1유기절연층의 외부로 돌출된 상기 무기절연층의 단부는 상기 제2유기절연층에 의해 덮힐 수 있다.
본 실시예에 있어서, 상기 디스플레이소자는 화소전극, 대향전극 및 상기 화소전극과 상기 대향전극 사이에 개재된 발광층을 구비한 중간층을 포함하고, 상기 제2유기절연층은, 적어도 상기 화소전극의 중앙부를 노출하는 개구를 포함할 수 있다.
본 실시예에 있어서, 상기 무기절연층은, 상기 제1영역 및 상기 제3영역에만 위치하고, 상기 제2영역에는 위치하지 않을 수 있다.
본 실시예에 있어서, 상기 제2영역에는, 상기 유기절연층과 동일한 물질을 포함하는 차단부가 위치할 수 있다.
본 실시예에 있어서, 상기 기판은 순차적으로 적층된 제1기저층, 제1배리어층, 제2기저층, 및 제2배리어층을 포함하며, 상기 제1홈과 상기 제2홈은 각각 상기 제2배리어층에서부터 상기 제2기저층의 일부까지 연장되고, 상기 제2배리어층은, 상기 제1홈의 개방된 상단부에서 서로 마주보고, 서로를 향하여 연장된 한 쌍의 제1팁들과, 상기 제2홈의 개방된 상단부에서 서로 마주보고, 서로를 향하여 연장된 한 쌍의 제2팁들을 포함할 수 있다.
본 실시예에 있어서, 상기 디스플레이장치는, 상기 유기절연층 상에 위치한 봉지층을 더 포함하고, 상기 봉지층은 제1무기봉지층, 제2무기봉지층 및 상기 제1무기봉지층과 상기 제2무기봉지층 사이의 유기봉지층을 포함하고, 상기 유기봉지층은 상기 제2홈 내부를 채우고, 상기 제1무기봉지층과 상기 제2무기봉지층은 상기 제1홈에서 서로 접할 수 있다.
본 발명의 다른 측면에 따른 디스플레이 장치는, 디스플레이영역과 상기 디스플레이영역 외측의 주변영역을 포함하는 기판; 상기 디스플레영역에서 상기 기판 상에 위치한 박막트랜지스터 및 상기 박막트랜지스터와 전기적으로 연결된 디스플레이소자; 상기 디스플레이영역 내에 위치하고, 상기 기판 및 상기 기판 상에 적층된 복수의 층들을 수직 방향으로 관통하는 적어도 하나의 관통부; 및 상기 적어도 하나의 관통부를 에워싸는 적어도 하나의 홈을 포함하고, 상기 박막트랜지스터는 반도체층, 게이트전극, 소스전극 및 드레인전극을 포함하고, 상기 복수의 층들은, 상기 반도체층과 상기 게이트전극 사이에 개재된 제1무기절연층, 상기 게이트전극과 상기 소스전극 및 드레인전극 사이에 개재된 제2무기절연층, 및 상기 박막트랜지스터 상의 유기절연층을 포함하며, 상기 적어도 하나의 홈의 외측에서 상기 적어도 하나의 관통부를 향하는 상기 제1무기절연층과 상기 제2무기절연층의 단부는 상기 유기절연층에 의해 덮힐 수 있다.
본 실시예에 있어서, 상기 적어도 하나의 홈은 서로 이격된 제1홈과 제2홈을 포함하고, 상기 제1홈과 상기 제2홈은, 상기 적어도 하나의 관통부와 상기 디스플레이영역 사이의 비표시영역을 상기 디스플레이영역과 상기 제2홈 사이인 제1영역, 상기 제1홈과 상기 제2홈 사이인 제2영역, 및 상기 제1홈과 상기 상기 적어도 하나의 관통부 사이인 제3영역으로 구획하고, 상기 제1영역에서, 상기 적어도 하나의 관통부를 향하는 상기 제1무기절연층과 상기 제2무기절연층의 끝단보다 상기 유기절연층의 끝단이 상기 제2홈에 가깝게 위치할 수 있다.
본 실시예에 있어서, 상기 기판은 순차적으로 적층된 제1기저층, 제1배리어층, 제2기저층, 및 제2배리어층을 포함하고, 상기 제1홈과 상기 제2홈은 각각 상기 제2배리어층에서부터 상기 제2기저층의 일부까지 연장되며, 상기 제1홈의 개구 상단부에서의 폭이 상기 제1홈의 내부에서의 폭보다 좁고, 상기 제2홈의 개구 상단부에서의 폭이 상기 제2홈의 내부에서의 폭보다 좁을 수 있다.
본 실시예에 있어서, 상기 제2배리어층은, 상기 제1홈의 개구 상단부에서 서로 마주보는 캔틸레버 형상을 가지는 한 쌍의 제1팁들과, 상기 제2홈의 개구 상단부에서 서로 마주보는 상기 캔틸레버 형상을 가지는 한 쌍의 제2팁들을 포함할 수 있다.
본 실시예에 있어서, 상기 디스플레이장치는, 상기 유기절연층 상에 제1무기봉지층, 제2무기봉지층 및 상기 제1무기봉지층과 상기 제2무기봉지층 사이의 유기봉지층을 구비한 봉지층을 더 포함하고, 상기 유기봉지층은 상기 제2홈 내부를 채우고, 상기 제1무기봉지층과 상기 제2무기봉지층은 상기 제1홈에서 서로 접할 수 있다.
본 실시예에 있어서, 상기 디스플레이소자는 화소전극, 대향전극 및 상기 화소전극과 상기 대향전극 사이에 개재된 유기발광층을 구비한 중간층을 포함하고, 상기 유기절연층은, 상기 박막트랜지스터를 덮는 제1유기절연층과, 상기 제1유기절연층 상에 위치하고 적어도 상기 화소전극의 중앙부를 노출하는 제2유기절연층을 포함할 수 있다.
본 실시예에 있어서, 상기 제1영역에서, 상기 제1무기절연층과 상기 제2무기절연층의 단부는 상기 제1유기절연층에 의해 덮힐 수 있다.
본 실시예에 있어서, 상기 제1영역에서, 상기 제1무기절연층과 상기 제2무기절연층의 단부는 상기 제1유기절연층의 외부로 돌출되고, 상기 제1유기절연층의 외부로 돌출된 상기 제1무기절연층과 상기 제2무기절연층의 단부는 상기 제2유기절연층에 의해 덮힐 수 있다.
본 실시예에 있어서, 상기 제2영역에는 차단부가 위치하고, 상기 차단부는, 상기 제1유기절연층과 동일한 물질을 포함하는 제1층 및 상기 제2유기절연층과 동일한 물질을 포함하는 제2층 중 적어도 어느 하나를 포함할 수 있다.
본 실시예에 있어서, 상기 제1무기절연층, 상기 제2무기절연층, 및 상기 유기절연층은 상기 제1영역 및 상기 제3영역에만 위치하고, 상기 제2영역에는 위치하지 않을 수 있다.
전술한 것 외의 다른 측면, 특징, 이점이 이하의 도면, 특허청구범위 및 발명의 상세한 설명으로부터 명확해질 것이다.
본 발명의 실시예들에 의하면, 디스플레이 장치는 카메라 등과 같은 별도의 부재가 배치되는 관통부와, 관통부를 에워싸는 적어도 하나의 홈을 포함함으로써 영상이 표시되는 디스플레이 영역을 확장시키면서, 관통부를 통한 외부의 수분 등의 침투를 차단할 수 있다.
또한, 홈의 주변 영역에서 디스플레이 장치의 무기층의 단부가 상부의 유기층에 의해 커버됨으로써, 무기층에 의한 단차가 피복되어 단차에 의한 봉지층의 손상을 방지할 수 있다.
물론 이러한 효과에 의해 본 발명의 범위가 한정되는 것은 아니다.
도 1은 본 발명의 일 실시예에 따른 디스플레이 장치의 일 예를 개략적으로 도시한 평면도이다.
도 2는 도 1의 I-I' 단면 및 II-II' 단면의 일 예를 개략적으로 도시한 단면도이다.
도 3은 도 1의 A 부분을 확대하여 개략적으로 도시한 평면도이다.
도 4는 도 3의 관통부의 일 예를 개략적으로 도시한 평면도이다.
도 5는 도 4의 III-III' 단면의 일 예를 개략적으로 도시한 단면도이다.
도 6은 도 4의 III-III' 단면의 다른 예를 개략적으로 도시한 단면도이다.
도 7은 도 4의 III-III' 단면의 또 다른 예를 개략적으로 도시한 단면도이다.
도 8은 도 4의 III-III' 단면의 또 다른 예를 개략적으로 도시한 단면도이다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하의 실시예에서, 제1, 제2 등의 용어는 한정적인 의미가 아니라 하나의 구성 요소를 다른 구성 요소와 구별하는 목적으로 사용되었다.
이하의 실시예에서, 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
이하의 실시예에서, 포함하다 또는 가지다 등의 용어는 명세서상에 기재된 특징, 또는 구성요소가 존재함을 의미하는 것이고, 하나 이상의 다른 특징들 또는 구성요소가 부가될 가능성을 미리 배제하는 것은 아니다.
이하의 실시예에서, 막, 영역, 구성 요소 등의 부분이 다른 부분 위에 또는 상에 있다고 할 때, 다른 부분의 바로 위에 있는 경우뿐만 아니라, 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 있는 경우도 포함한다.
도면에서는 설명의 편의를 위하여 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
어떤 실시예가 달리 구현 가능한 경우에 특정한 공정 순서는 설명되는 순서와 다르게 수행될 수도 있다. 예를 들어, 연속하여 설명되는 두 공정이 실질적으로 동시에 수행될 수도 있고, 설명되는 순서와 반대의 순서로 진행될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면부호를 부여하기로 한다.
도 1은 본 발명의 일 실시예에 따른 디스플레이 장치의 일 예를 개략적으로 도시한 평면도이고, 도 2는 도 1의 I-I' 단면 및 II-II' 단면의 일 예를 개략적으로 도시한 단면도이다.
도 1 및 도 2를 참조하면, 본 발명의 일 실시예에 따른 디스플레이 장치(10)는 영상을 표시하는 디스플레이영역(DA)과, 디스플레이영역(DA) 외측에 위치하는 주변영역(PA)을 포함한다. 이는 기판(100)이 그러한 디스플레이영역(DA), 및 주변영역(PA)을 갖는 것으로 이해될 수도 있다.
디스플레이영역(DA)에는 디스플레이소자가 위치하며, 주변영역(PA)은 각종 전자소자나 인쇄회로기판 등이 전기적으로 부착되는 영역인 패드영역 등을 포함할 수 있다.
디스플레이영역(DA)에는 디스플레이소자 외에도, 디스플레이소자와 전기적으로 연결되는 박막트랜지스터(210)도 위치할 수 있다. 도 2에서는 디스플레이소자로서 유기발광소자(300)가 디스플레이영역(DA)에 위치하는 것을 도시하고 있다. 이러한 유기발광소자(300)가 박막트랜지스터(210)에 전기적으로 연결된다는 것은, 유기발광소자(300)의 화소전극(310)이 박막트랜지스터(210)에 전기적으로 연결되는 것으로 이해될 수 있다.
디스플레이영역(DA) 내에는 적어도 하나의 관통부(H)가 위치할 수 있다. 관통부(H)는 디스플레이 장치(10)의 기능을 위한 별도의 부재 또는 디스플레이 장치(10)에 새로운 기능을 추가할 수 있는 별도의 부재를 위한 공간이 될 수 있다. 예를 들어, 디스플레이영역(DA)에는 복수 개의 관통부(H)들이 형성될 수 있고, 관통부(H) 들에는 센서, 광원, 카메라모듈 등이 위치할 수 있다.
한편, 관통부(H)는 기판(100) 및 기판(100) 상에 적층된 복수의 층들을 수직 방향으로 관통하는 영역이므로, 외부의 수분 또는 산소가 관통부(H)에 의해 노출된 디스플레이 장치(10)의 수직단면을 통해 디스플레이 장치(10)의 내부로 침투할 수 있다. 그러나, 본 발명에 의하면 관통부(H)를 에워싸는 적어도 하나의 홈이 형성되므로, 상기와 같은 투습을 효과적으로 방지할 수 있다. 이와 같은 관통부(H)에 대하여서는 도 3 이하에서 자세하게 후술하기로 하며, 이하에서는 도 2를 참조하여 디스플레이 장치(10)의 구성을 먼저 설명하기로 한다.
기판(100)은 다양한 소재를 포함할 수 있다. 화상이 기판(100)방향으로 구현되는 배면 발광형인 경우에 기판(100)은 투명한 재질로 형성해야 한다. 그러나, 화상이 기판(100)의 반대 방향으로 구현되는 전면 발광형인 경우에 기판(100)은 반드시 투명한 재질로 형성할 필요는 없다. 이 경우 금속으로 기판(100)을 형성할 수 있다. 금속으로 기판(100)을 형성할 경우 기판(100)은 철, 크롬, 망간, 니켈, 티타늄, 몰리브덴, 스테인레스 스틸(SUS), Invar 합금, Inconel 합금, Kovar 합금 등을 포함할 수 있다.
일 예로, 기판(100)은 제1기저층(101), 제1배리어층(102), 제2기저층(103) 및 제2배리어층(104)이 순차적으로 적층된 다층 구조를 가질 수 있다.
제1기저층(101) 및 제2기저층(103)은 예를 들어, SiO2를 주성분으로 하는 투명한 유리 재질로 이루어질 수 있다. 그러나, 제1기저층(101)과 제2기저층(103)은 반드시 이에 한정되는 것은 아니며, 투명한 플라스틱 재질로 형성할 수도 있다. 플라스틱 재질은 폴리에테르술폰(PES, polyethersulphone), 폴리아크릴레이트(PAR, polyacrylate), 폴리에테르 이미드(PEI, polyetherimide), 폴리에틸렌 나프탈레이트(PEN, polyethyelenen napthalate), 폴리에틸렌 테레프탈레이드(PET, polyethyeleneterepthalate), 폴리페닐렌 설파이드(polyphenylene sulfide: PPS), 폴리아릴레이트(polyallylate), 폴리이미드(polyimide), 폴리카보네이트(PC), 셀룰로오스 트리 아세테이트(TAC), 셀룰로오스 아세테이트 프로피오네이트(cellulose acetate propionate: CAP) 등일 수 있다.
제1기저층(101)과 제2기저층(103)은 서로 동일하거나 다른 두께를 가질 수 있다. 예를 들어, 제1기저층(101)과 제2기저층(103) 각각은 폴리이미드(polyimide)를 포함하고, 3㎛ 내지 20㎛의 두께를 가질 수 있다.
제1배리어층(102)과 제2배리어층(104)은 외부 이물질이 기판(100)을 통해 디스플레이 장치(10)의 내부로 침투 하는 것을 방지하는 층으로서, 질화규소(SiNx) 및/또는 산화규소(SiOx)와 같은 무기물을 포함하는 단층 또는 다층일 수 있다. 일 예로, 제1배리어층(102)은 이웃한 층들 간의 접착력을 향상시키기 위한 아모퍼스 실리콘층과 실리콘 옥사이드층의 다층일 수 있으며, 제2배리어층은 실리콘 옥사이드층일 수 있다. 또한, 제1배리어층(102)과 제2배리어층(104) 각각은 4000Å 내지 7000Å의 두께를 가질 수 있으나, 본 발명은 이에 한정되지 않는다.
기판(100) 상에는 버퍼층이 더 형성될 수 있다. 버퍼층은 기판(100)의 상부에 평탄면을 제공할 수 있고, 기판(100)을 통하여 침투하는 이물 또는 습기를 차단할 수 있다. 예를 들어, 버퍼층은 실리콘 옥사이드, 실리콘 나이트라이드, 실리콘 옥시나이트라이드, 알루미늄옥사이드, 알루미늄나이트라이드, 티타늄옥사이드 또는 티타늄나이트라이드 등의 무기물이나, 폴리이미드, 폴리에스테르, 아크릴 등의 유기물을 함유할 수 있고, 예시한 재료들 중 복수의 적층체로 형성될 수 있다. 일부 실시예에서, 전술한 기판(100)의 제2배리어층(104)은 다층 구조를 갖는 버퍼층의 일부로 이해될 수 있다.
기판(100)의 디스플레이영역(DA)에는 박막트랜지스터(210)가 배치되는데, 박막트랜지스터(210) 외에 박막트랜지스터(210)에 전기적으로 연결되는 디스플레이 소자도 배치된다. 도 2에서는 디스플레이소자로서 유기발광소자(300)를 도시하고 있다. 물론 기판(100)의 주변영역(PA)에도 박막트랜지스터(미도시)가 배치될 수 있다. 이러한 주변영역(PA)에 위치하는 박막트랜지스터는 예컨대 디스플레이영역(DA) 내에 인가되는 전기적 신호를 제어하기 위한 회로부의 일부일 수 있다.
박막트랜지스터(210)는 비정질실리콘, 다결정실리콘 또는 유기반도체물질을 포함하는 반도체층(211), 게이트전극(213), 소스전극(215) 및 드레인전극(217)을 포함한다. 한편, 기판(100) 상에 버퍼층이 배치된 경우, 반도체층(211)은 버퍼층상에 위치할 수 있다.
반도체층(211)의 상부에는 게이트전극(213)이 배치되는데, 이 게이트전극(213)에 인가되는 신호에 따라 소스전극(215)과 드레인전극(217)이 전기적으로 연결된다. 게이트전극(213)은 예컨대 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디윰(Nd), 이리듐(Ir), 크롬(Cr), 리튬(Li), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 구리(Cu) 중 하나 이상의 물질을 포함할 수 있으며, 단층 또는 다층 구조를 가질 수 있다. 이때 반도체층(211)과 게이트전극(213)의 절연성을 확보하기 위하여, 실리콘옥사이드, 실리콘나이트라이드 또는 실리콘옥시나이트라이드 등과 같은 무기물으로 형성되는 제1무기절연층(120)이 반도체층(211)과 게이트전극(213) 사이에 개재될 수 있다.
게이트전극(213)의 상부에는 제2무기절연층(130)이 배치될 수 있는데, 이는 실리콘옥사이드, 실리콘나이트라이드 또는 실리콘옥시나이트라이드 등과 같은 무기물로 단층 또는 다층구조를 갖도록 형성될 수 있다.
제2무기절연층(130)의 상부에는 소스전극(215) 및 드레인전극(217)이 배치된다. 소스전극(215) 및 드레인전극(217)은 제2무기절연층(130)과 제1무기절연층(120)에 형성되는 컨택홀을 통하여 반도체층(211)에 각각 전기적으로 연결된다. 소스전극(215) 및 드레인전극(217)은 도전성 등을 고려하여 예컨대 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 리튬(Li), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 구리(Cu) 중 하나 이상의 물질을 포함할 수 있으며, 단층 또는 다층 구조를 가질 수 있다.
이러한 구조의 박막트랜지스터(210) 등의 보호를 위해 박막트랜지스터(210)를 덮는 보호막(미도시)이 배치될 수 있다. 보호막은 예컨대 실리콘옥사이드, 실리콘나이트라이드 또는 실리콘옥시나이트라이드 등과 같은 무기물로 형성될 수 있다. 이러한 보호막은 단층일 수도 있고 다층일 수도 있다.
박막트랜지스터(210) 상에는 제1유기절연층(140)이 배치될 수 있다. 예컨대 도 2에 도시된 것과 같이 박막트랜지스터(210) 보다 높은 위치에 유기발광소자(300)가 배치될 경우, 제1유기절연층(140)은 박막트랜지스터(210)를 덮어 박막트랜지스터(210)에 의한 굴곡을 평탄화하는 역할을 할 수 있다. 이러한 제1유기절연층(140)은 예컨대 아크릴, BCB(Benzocyclobutene) 또는 HMDSO(hexamethyldisiloxane) 등과 같은 유기 절연물을 포함할 수 있다. 도 2에서는 제1유기절연층(140)이 단층으로 도시되어 있으나, 다층일 수도 있는 등 다양한 변형이 가능하다. 물론 본 실시예에 따른 디스플레이 장치(10)는 보호막과 제1유기절연층(140)을 모두 가질 수도 있고 필요에 따라 제1유기절연층(140)만을 가질 수도 있다.
기판(100)의 디스플레이영역(DA) 내에 있어서, 제1유기절연층(140) 상에는, 화소전극(310), 대향전극(330) 및 그 사이에 개재되며 발광층을 포함하는 중간층(320)을 갖는 유기발광소자(300)가 배치된다.
제1유기절연층(140)에는 박막트랜지스터(210)의 소스전극(215) 및 드레인전극(217) 중 적어도 어느 하나를 노출시키는 개구부가 존재하며, 이 개구부를 통해 소스전극(215) 및 드레인전극(217) 중 어느 하나와 컨택하여 박막트랜지스터(210)와 전기적으로 연결되는 화소전극(310)이 제1유기절연층(140) 상에 배치된다.
화소전극(310)은 (반)투명 전극 또는 반사형 전극일 수 있다. 화소전극(310)이 (반)투명 전극일 경우에는 예컨대 ITO, IZO, ZnO, In2O3, IGO 또는 AZO를 포함할 수 있다. 화소전극(310)이 반사형 전극일 때에는 Ag, Mg, Al, Pt, Pd, Au, Ni, Nd, Ir, Cr 및 이들의 화합물 등으로 형성된 반사막과, ITO, IZO, ZnO, In2O3, IGO 또는 AZO로 형성된 층을 가질 수 있다. 물론 본 발명이 이에 한정되는 것은 아니고 화소전극(310)은 다양한 재질을 포함할 수 있으며, 그 구조 또한 단층 또는 다층이 될 수 있는 등 다양한 변형이 가능하다.
제1유기절연층(140) 상부에는 제2유기절연층(150)이 배치될 수 있다. 이 제2유기절연층(150)은 각 부화소들에 대응하는 개구, 즉 적어도 화소전극(310)의 중앙부가 노출되도록 하는 개구를 가짐으로써 화소를 정의하는 역할을 한다. 또한, 도 2에 도시된 바와 같은 경우, 제2유기절연층(150)은 화소전극(310)의 가장자리와 화소전극(310) 상부의 대향전극(330)과의 사이의 거리를 증가시킴으로써 화소전극(310)의 가장자리에서 아크 등이 발생하는 것을 방지하는 역할을 한다. 이와 같은 제2유기절연층(150)은 예컨대 폴리이미드 또는 HMDSO(hexamethyldisiloxane) 등과 같은 유기 절연물을 포함할 수 있다.
유기발광소자(300)의 중간층(320)은 발광층을 포함한다. 발광층은 소정의 색상의 빛을 방출하는 고분자 또는 저분자 유기물을 포함할 수 있다. 또한, 중간층(320)은 홀 수송층(HTL: Hole Transport Layer), 홀 주입층(HIL: Hole Injection Layer), 전자 수송층(ETL: Electron Transport Layer), 전자 주입층(EIL: Electron Injection Layer) 중 적어도 어느 하나의 기능층을 포함할 수 있다. 이와 같은 기능층은 유기물질을 포함할 수 있다. 한편, 중간층(320)을 이루는 복수의 층들 중 일부, 예컨대 기능층(들)은 복수 개의 유기발광소자(300)들에 걸쳐 일체(一體)로 형성될 수 있다.
대향전극(330)은 디스플레이영역(DA)을 덮도록 배치될 수 있다. 대향전극(330)은 복수개의 유기발광소자(300)들에 있어서 일체(一體)로 형성되어 복수 개의 화소전극(310)들에 대응할 수 있다. 이러한 대향전극(330)은 (반)투명 전극 또는 반사형 전극일 수 있다. 대향전극(330)이 (반)투명 전극일 때에는 일함수가 작은 금속 즉, Li, Ca, LiF/Ca, LiF/Al, Al, Ag, Mg 및 이들의 화합물로 형성된 층과 ITO, IZO, ZnO 또는 In2O3 등의 (반)투명 도전층을 가질 수 있다. 대향전극(330)이 반사형 전극일 때에는 Li, Ca, LiF/Ca, LiF/Al, Al, Ag, Mg 및 이들의 화합물로 형성된 층을 가질 수 있다. 물론 대향전극(330)의 구성 및 재료가 이에 한정되는 것은 아니며 다양한 변형이 가능함은 물론이다.
한편, 디스플레이 장치(10)가 이미지를 디스플레이 하기 위해서는 대향전극(330)에 사전 설정된 전기적 신호가 인가되어야 한다. 이를 위해, 주변영역(PA)에는 전압선(420)이 위치하여, 대향전극(330)에 사전 설정된 전기적 신호를 전달한다. 전압선(420)은 공통전원전압(ELVSS)선일 수 있다.
전압선(420)은 디스플레이영역(DA) 내의 다양한 도전층을 형성할 시 동일 물질로 동시에 형성할 수 있다. 도 2에서는 디스플레이영역(DA) 내의 박막트랜지스터(210)의 소스전극(215)과 드레인전극(217)이 제2무기절연층(130) 상에 위치하는 것처럼, 주변영역(PA)에서 전압선(420)이 제2무기절연층(130) 상에 위치하는 것으로 도시하고 있다. 이 경우 디스플레이영역(DA) 내의 박막트랜지스터(210)의 소스전극(215)과 드레인전극(217)을 제2무기절연층(130) 상에 형성할 시, 동일 물질로 동시에 주변영역(PA)에서 제2무기절연층(130) 상에 전압선(420)을 형성하는 것으로 이해될 수 있다. 이에 따라 전압선(420)은 소스전극(215) 및 드레인전극(217)과 동일한 구조를 갖게 된다. 물론 본 발명이 이에 한정되는 것은 아니며, 게이트전극(213)을 형성할 시 전압선(420)을 동일 물질로 동시에 제1무기절연층(120) 상에 형성할 수도 있는 등, 다양한 변형이 가능하다.
대향전극(330)은 전압선(420)에 직접 컨택할 수도 있으며 또는, 도 2에 도시된 것과 같이 보호도전층(421)을 통해 전압선(420)에 전기적으로 연결될 수 있다. 보호도전층(421)은 제1유기절연층(140) 상에 위치하고, 전압선(420) 상으로 연장되어 전압선(420)에 전기적으로 연결될 수 있다. 이에 따라 대향전극(330)은 주변영역(PA)에서 보호도전층(421)에 컨택하고, 보호도전층(421)이 역시 주변영역(PA)에서 전압선(420)에 컨택할 수 있다.
보호도전층(421)은 도 2에 도시된 것과 같이 제1유기절연층(140) 상에 위치하는바, 따라서 디스플레이영역(DA) 내에서 제1유기절연층(140) 상에 위치하는 구성요소와 동일 물질로 동시에 형성할 수 있다. 구체적으로, 디스플레이영역(DA) 내의 화소전극(310)을 제1유기절연층(140) 상에 형성할 시, 동일 물질로 동시에 주변영역(PA)에서 제1유기절연층(140) 상에 보호도전층(421)을 형성할 수 있다. 이에 따라 보호도전층(421)은 화소전극(310)과 동일한 구조를 갖게 된다. 이러한 보호도전층(421)은 도 2에 도시된 것과 같이 제1유기절연층(140)에 의해 덮이지 않고 노출된 전압선(420)의 부분을 덮을 수 있다. 이를 통해 제1제한댐(610)이나 제2제한댐(620)을 형성하는 과정 등에서 제1유기절연층(140)의 외부에 노출된 전압선(420)이 손상되는 것을 방지할 수 있다.
한편, 외부로부터의 산소나 수분 등의 불순물이 제1유기절연층(140)을 통해 디스플레이영역(DA) 내로 침투하는 것을 방지하기 위해, 도 2에 도시된 것과 같이 제1유기절연층(140)이 주변영역(PA)에서 개구(140b)를 갖도록 할 수 있다. 개구(140b)는 디스플레이영역(DA)를 에워쌀 수 있다. 아울러 보호도전층(421)을 형성할 시 보호도전층(421)이 이 개구(140b)를 채우도록 할 수 있다. 이를 통해 주변영역(PA)의 제1유기절연층(140)에 침투한 불순물이 디스플레이영역(DA) 내의 제1유기절연층(140)으로 침투하는 것을 효과적으로 방지할 수 있다.
대향전극(330) 상에는 유기발광소자(300)에서 발생된 광의 효율을 향상시키는 역할을 하는 캡핑층(160)이 위치한다. 캡핑층(160)은 대향전극(330)을 덮으며, 대향전극(330) 외측으로 연장되어 대향전극(330) 하부에 위치한 보호도전층(421)에 컨택할 수 있다. 대향전극(330)은 디스플레이영역(DA)을 덮으며 디스플레이영역(DA) 외측으로 연장되므로, 캡핑층(160) 역시 디스플레이영역(DA)을 덮으며 디스플레이영역(DA) 외측의 주변영역(PA)에까지 연장된다. 이러한 캡핑층(160)은 유기물을 포함한다.
전술한 것과 같이 캡핑층(160)은 유기발광소자(300)에서 발생된 광의 효율을 향상시키는 역할을 한다. 예컨대 외부로의 광취출효율 등을 높이는 역할을 할 수 있다. 이러한 캡핑층(160)에 의한 효율 향상은 디스플레이영역(DA)에 있어서 균일하게 이루어지도록 하는 것이 바람직하다. 이러한 점을 고려하여, 캡핑층(160)이 그 하부층의 상면의 굴곡에 대응하는 상면을 갖도록 하는 것이 바람직하다. 즉, 도 2에 도시된 것과 같이 대향전극(330) 상에 위치하는 캡핑층(160)의 부분에서는 캡핑층(160)의 상면이 대향전극(330)의 상면의 굴곡에 대응하는 형상을 갖도록 할 수 있다.
캡핑층(160) 상부에는 봉지층(500)이 위치한다. 봉지층(500)은 외부로부터의 수분이나 산소 등으로부터 유기발광소자(300)를 보호하는 역할을 한다. 이를 위해 봉지층(500)은 유기발광소자(300)가 위치하는 디스플레이영역(DA)은 물론 디스플레이영역(DA) 외측의 주변영역(PA)에까지 연장된 형상을 갖는다. 이러한 봉지층(500)은 다층구조를 가질 수 있다. 구체적으로, 도 2에 도시된 것과 같이 봉지층(500)은 제1무기봉지층(510), 유기봉지층(520) 및 제2무기봉지층(530)을 포함할 수 있다.
제1무기봉지층(510)은 캡핑층(160)을 덮으며, 실리콘옥사이드, 실리콘나이트라이드 및/또는 실리콘옥시나이트라이드 등을 포함할 수 있다. 이러한 제1무기봉지층(510)은 그 하부의 구조물을 따라 형성되기에, 도 2에 도시된 것과 같이 그 상면이 평탄하지 않을 수 있다. 유기봉지층(520)은 이러한 제1무기봉지층(510)을 덮으며 충분한 두께를 가져, 유기봉지층(520)의 상면은 디스플레이영역(DA) 전반에 걸쳐서 실질적으로 평탄할 수 있다. 이러한 유기봉지층(520)은 폴리에틸렌테레프탈레이트, 폴리에틸렌나프탈레이트, 폴리카보네이트, 폴리이미드, 폴리에틸렌설포네이트, 폴리옥시메틸렌, 폴리아릴레이트, 헥사메틸디실록산으로 이루어지는 군으로부터 선택된 하나 이상의 재료를 포함할 수 있다. 제2무기봉지층(530)은 유기봉지층(520)을 덮으며, 실리콘옥사이드, 실리콘나이트라이드 및/또는 실리콘옥시나이트라이드 등을 포함할 수 있다. 제2무기봉지층(530)은 유기봉지층(520) 외측으로 연장되어 제1무기봉지층(510)과 컨택함으로써, 유기봉지층(520)이 외부로 노출되지 않도록 할 수 있다.
이와 같이 봉지층(500)은 제1무기봉지층(510), 유기봉지층(520) 및 제2무기봉지층(530)을 포함하는바, 이와 같은 다층 구조를 통해 봉지층(500) 내에 크랙이 발생한다고 하더라도, 제1무기봉지층(510)과 유기봉지층(520) 사이에서 또는 유기봉지층(520)과 제2무기봉지층(530) 사이에서 그러한 크랙이 연결되지 않도록 할 수 있다. 이를 통해 외부로부터의 수분이나 산소 등이 디스플레이영역(DA)으로 침투하게 되는 경로가 형성되는 것을 방지하거나 최소화할 수 있다.
한편, 봉지층(500)을 형성하는 과정에서 그 하부의 구조물들이 손상될 수도 있다. 예컨대 제1무기봉지층(510)은 화학기상증착법을 이용하여 형성할 수 있는데, 이러한 화학기상증착법을 이용하여 제1무기봉지층(510)을 형성할 시, 제1무기봉지층(510)이 형성되는 그 직하의 층이 손상될 수 있다. 따라서 제1무기봉지층(510)을 캡핑층(160) 상에 직접 형성하게 되면, 유기발광소자(300)에서 발생된 광의 효율을 향상시키는 역할을 하는 캡핑층(160)이 손상되어 디스플레이 장치의 광효율이 저하될 수 있다. 따라서 봉지층(500)을 형성하는 과정에서 캡핑층(160)이 손상되는 것을 방지하기 위해, 캡핑층(160)과 봉지층(500) 사이에 보호층(170)이 개재되도록 할 수 있다. 이러한 보호층(170)은 LiF를 포함할 수 있다.
전술한 것과 같이 캡핑층(160)은 디스플레이영역(DA)은 물론 그 외측의 주변영역(PA)에까지 연장된다. 이에 따라 보호층(170)은 캡핑층(160) 외측으로 연장되어, 캡핑층(160)과 봉지층(500)이 직접 컨택하지 않도록 할 수 있다. 이 경우 보호층(170)은 캡핑층(160)의 끝단(160a)을 덮어, 보호층(170)의 끝단(170a)이 제1유기절연층(140) 상에 위치하게 된다. 구체적으로는, 도 2에 도시된 것과 같이 보호층(170)은 그 끝단(170a)이 제1유기절연층(140) 상에서 보호도전층(421)과 직접 컨택하게 된다.
따라서, 봉지층(500)의 최하층인 제1무기봉지층(510)은 유기물로 형성된 캡핑층(160)과 접하지 않고, LiF와 같은 무기물로 형성된 보호층(170)과 접하게 되므로, 봉지층(500)과 그 하부층의 접합력이 높게 유지될 수 있다. 이에 의해, 디스플레이 장치(10)의 제조과정이나 제조 이후의 사용 과정에서 봉지층(500)이 하부층으로부터 박리되는 것을 효과적으로 방지하거나 최소화할 수 있다.
한편, 봉지층(500)을 형성할 시, 구체적으로 유기봉지층(520)을 형성할 시 유기봉지층(520) 형성용 물질이 사전 설정된 영역 내에 위치하도록 한정하는 것이 필요하다. 이를 위해 도 2에 도시된 것과 같이 제1제한댐(610)이 주변영역(PA)에 위치하도록 할 수 있다. 구체적으로, 제1무기절연층(120) 및 제2무기절연층(130)은 물론, 제1유기절연층(140)은 도 2에 도시된 것과 같이 기판(100)의 디스플레이영역(DA)은 물론 주변영역(PA)에도 존재할 수 있다. 제1제한댐(610)은 이러한 제1유기절연층(140)으로부터 이격되도록 주변영역(PA)에 위치한다.
제1제한댐(610)은 다층구조를 가질 수 있다. 즉, 제1제한댐(610)은 기판(100)에 가까운 부분에서부터 멀어지는 방향으로 제1층(611)과 제2층(613)을 포함할 수 있다. 제1층(611)은 디스플레이영역(DA)의 제1유기절연층(140)을 형성할 시 동일 물질로 동시에 형성될 수 있고, 제2층(613)은 디스플레이영역(DA)의 제2유기절연층(150)을 형성할 시 동일 물질로 동시에 형성할 수 있다.
물론 도 2에 도시된 것과 같이 제1제한댐(610) 외에, 제1제한댐(610)과 제1유기절연층(140)의 끝단(140a) 사이에 제2제한댐(620)도 존재할 수 있다. 이러한 제2제한댐(620)은 전압선(420) 상의 보호도전층(421) 부분 상에 위치할 수 있다. 제2제한댐(620) 역시 제1유기절연층(140)으로부터 이격되어 주변영역(PA)에 위치한다. 제2제한댐(620)도 제1제한댐(610)처럼 다층구조를 가질 수 있는데, 제1제한댐(610)보다는 기판(100)으로부터의 높이가 낮도록 제1제한댐(610)보다 더 적은 개수의 층들을 포함할 수 있다. 도 2에서는 제2제한댐(620)이 제1제한댐(610)의 제2층(613)과 동일 물질로 동시에 형성된 것으로 도시하고 있다.
따라서, 유기봉지층(520)은 제2제한댐(620)에 의해 그 위치가 한정되어, 형성 과정에서 제2제한댐(620) 외측으로 유기봉지층(520) 형성용 물질이 넘치는 것이 방지되도록 할 수 있다. 만일 유기봉지층(520) 형성용 물질이 부분적으로 제2제한댐(620) 외측으로 넘친다 하더라도, 제1제한댐(610)에 의해 위치가 한정되어 더 이상 기판(100) 가장자리(100a) 방향으로 유기봉지층(520) 형성용 물질이 이동하지 않도록 할 수 있다. 이에 반해, 화학기상증착법을 통해 형성되는 제1무기봉지층(510)과 제2무기봉지층(530) 은 도 2에 도시된 것처럼 제2제한댐(620)과 제1제한댐(610)을 덮어 제1제한댐(610) 외측까지 형성된다.
한편, 도 2에 도시된 것과 같이 주변영역(PA)에는 크랙방지댐(630)이 위치한다. 이 크랙방지댐(630)은 기판(100)의 가장자리(100a)의 적어도 일부를 따라 연장될 수 있다. 예컨대 크랙방지댐(630)은 디스플레이영역(DA)을 한 바퀴 일주(一周)하는 형상을 가질 수 있다. 물론 일부 구간에서는 크랙방지댐(630)이 불연속인 형상을 가질 수도 있다. 크랙방지댐(630)은 디스플레이 장치(10)의 제조 과정 중에 모기판의 절단시, 또는 디스플레이 장치(10)의 사용시 충격 등에 의해 무기물로 형성된 제1무기절연층(120)과 제2무기절연층(130)에 발생할 수 있는 크랙이 디스플레이영역(DA)으로 전달되는 것을 방지할 수 있다.
크랙방지댐(630)은 다양한 형상을 가질 수 있는데, 도 2에 도시된 것과 같이 디스플레이영역(DA)에 형성되는 일부 구성요소와 동일 물질로 동시에 형성될 수 있고, 또한 다층구조를 가질 수도 있다. 도 2에서는 크랙방지댐(630)이 하층(630')과 이 하층(630') 상에 위치하는 상층(630")을 갖는 다층구조인 것으로 도시하고 있다. 구체적으로, 도 2에서는 크랙방지댐(630)이 제1무기절연층(120)과 동일 물질을 포함하는 하층(630')과, 제1무기절연층(120) 상의 제2무기절연층(130)과 동일 물질을 포함하는 상층(630")을 포함하는 것으로 도시하고 있다. 이러한 크랙방지댐(630)은 기판(100) 상에 버퍼층이 형성된 경우, 버퍼층과 동일한 물질을 포함하는 층도 포함할 수도 있다. 그리고 도 2에 도시된 것과 같이, 크랙방지댐(630)은 하나가 아니라 상호 이격된 복수개일 수도 있다.
이와 같은 크랙방지댐(630)은 제1무기절연층(120)과 제2무기절연층(130)의 일부가 제거됨으로써 형성된 것으로 이해될 수 있다. 즉, 도 2에 도시된 바와 같이, 크랙방지댐(630)의 적어도 어느 한 측에는 제1무기절연층(120)과 제2무기절연층(130)이 제거된 홈이 형성되며, 크랙방지댐(630)은 홈과 인접한 제1무기절연층(120)과 제2무기절연층(130)의 잔여분으로 구성될 수 있다.
크랙방지댐(630)은 도 2에 도시된 것과 같이 커버층(650)으로 덮일 수 있다. 커버층(650)은 예컨대 디스플레이영역(DA)에 제1유기절연층(140)을 형성할 시 동일 물질로 동시에 형성될 수 있다. 즉, 커버층(650)은 무기물을 포함하는 크랙방지댐(630)을 덮는 유기물로 형성된 층일 수 있다. 이러한 커버층(650)은 제1무기절연층(120) 및/또는 제2무기절연층(130)의 기판(100)의 가장자리(100a) 방향의 끝단을 덮고, 아울러 크랙방지댐(630)도 덮을 수 있다.
도 3은 도 1의 A 부분을 확대하여 개략적으로 도시한 평면도이고, 도 4는 도 3의 관통부의 일 예를 개략적으로 도시한 평면도이며, 도 5는 도 4의 III-III' 단면의 일 예를 개략적으로 도시한 단면도이다.
도 3은 관통부(H)와 관통부(H) 주변을 도시하고 있다. 도 3을 참조하면, 관통부(H) 주위의 디스플레이영역(DA)에는 데이터선(DL)과 연결된 복수의 유기발광소자(300)들이 배치되며, 관통부(H)와 디스플레이영역(DA) 사이는 영상이 표시되지 않는 비표시영역(PA2)으로 정의될 수 있다.
데이터선(DL)들은 제1방향으로 연장되어 데이터 드라이버(1100)와 전기적으로 연결된다. 일 예로, 데이터 드라이버(1100)는 COP(Chip on Panel) 타입으로서 주변영역(도 1의 PA)에 배치되거나, 주변영역(도 1의 PA)에 구비된 단자와 전기적으로 연결된 연성회로기판(미도시) 상에 배치될 수 있다.
한편, 제1방향으로 연장된 데이터선(DL)들 중 일부는 디스플레이영역(DA) 영역 내에 배치된 관통부(H)에 의해 제1방향을 따라 직선형태로 형성되지 못하게 된다. 이와 같은 경우, 데이터선(DL)의 일부는 관통부(H)를 우회하도록 형성되며, 이때 관통부(H)를 우회하는 데이터선(DL)의 일부는 관통부(H) 주위의 비표시영역(PA2)에 위치하게 된다.
한편, 도 3에는 도시되지 않았으나, 스캔선들은 데이터선(DL)들과 교차하는 제2방향을 따라 연장될 수 있으며, 관통부(H)가 형성된 영역에서는 스캔선의 일부가 관통부(H)을 우회하도록 형성될 수 있다. 다른 예로, 디스플레이장치(도 1의 10)는 디스플레이영역(DA) 양측에 각각 배치된 두 개의 스캔 드라이버들을 구비함으로써, 스캔선이 관통부(H)를 우회하지 않도록 할 수 있다. 즉, 관통부(H)의 좌측에 배치된 유기발광소자(300)들과 전기적으로 연결된 스캔선과 관통부(H)의 우측에 배치된 유기발광소자(300)들과 전기적으로 연결된 스캔선은 서로 다른 스캔 드라이버에 연결될 수 있다.
관통부(H)를 보다 자세히 도시하는 도 4 및 도 5를 참조하면, 기판(100) 및 기판(100) 상에 적층된 복수의 층들(INL, OL)을 수직 방향으로 관통하는 관통부(H)의 주변에는 관통부(H)를 에워싸는 적어도 하나의 홈이 형성될 수 있다. 도 4 및 도 5에서는 제1홈(G1) 및 제2홈(G2)이 관통부(H)을 에워싸는 예를 도시하고 있으나, 본 발명은 이에 한하지 않는다. 즉, 홈은 하나 또는 세 개 이상 형성될 수 있다. 이하에서는 두 개의 홈(G1, G2)이 관통부(H)의 주변에 형성된 예를 설명하되, 관통부(H)와 인접한 순서에 따라 제1홈(G1), 제2홈(G2)으로 명명하기로 한다. 즉, 관통부(H)와 가장 인접하게 배치된 홈을 제1홈(G1)이라고 한다. 따라서, 관통부(H) 주위에 한 개의 홈이 형성되는 경우라면, 제2홈(G2)만이 존재하는 것으로 이해될 수 있다.
제1홈(G1)은 관통부(H)와 이격된 위치에서 관통부(H)를 에워싼다. 제1홈(G1)은 언더컷 구조를 가질 수 있다. 예를 들어, 제1홈(G1)은 제1기저층(101), 제1배리어층(102), 제2기저층(103) 및 제2배리어층(104)이 순차적으로 적층된 기판(100)의 제2배리어층(104)에서부터 제2기저층(103)의 일부까지 연장되어 형성될 수 있는데, 이때 제2배리어층(104)은 제1홈(G1)의 개방된 상단부에서 서로 마주보고, 서로를 향하여 연장된 한 쌍의 제1팁(T1)들을 포함할 수 있다.
제1홈(G1)은 예를 들어, 제2배리어층(104)을 패터닝하여 개구를 형성한 다음, 제2배리어층(104)을 마스크로 사용하여 제2배리어층(104)의 상부에서 제2기저층(103)을 제거하기 위한 레이저를 조사하거나 또는 건식 식각을 진행하여 형성할 수 있으며, 이에 의해 제2기저층(103)은 제2배리어층(104)의 개구 보다 넓은 폭을 가지고 제거될 수 있다. 여기서 제1홈(G1)의 폭은 제1홈(G1)의 길이방향과 수직한 방향으로 측정된 거리를 의미한다. 예를 들어, 제1홈(G1)이 원형의 고리 형상을 이루는 경우, 제1홈(G1)의 폭은 상기 원형의 원주 방향과 수직한 방향을 의미한다.
즉, 제1홈(G1)은 개구 상단부에서의 폭이 제1홈(G1)의 내부 또는 바닥에서의 폭보다 좁을 수 있으며, 제1홈(G1)의 개구 상단부에서 제2배리어층(104)은 서로 마주보는 캔틸레버 형상을 가지는 한 쌍의 제1팁(T1)들을 포함할 수 있다.
한편, 상술한 바와 같이 중간층(320)을 이루는 복수의 층들 중 일부, 예컨대 기능층(들)은 복수 개의 유기발광소자(도 2의 300)들에 걸쳐 일체(一體)로 형성될 수 있으므로, 디스플레이영역(DA)뿐만 아니라 비표시영역(PA2)에도 형성된다. 그러나, 한 쌍의 제1팁(T1)들에 의한 언더컷 구조에 의해 제1홈(G1)의 내부 벽면에는 중간층(320)이 형성될 수 없으며, 제1홈(G1)의 바닥 상면 일부에만 형성될 수 있다. 따라서 중간층(320)에 포함된 유기층들이 제1홈(G1)에 의해 단절되어, 관통부(H)를 통해 유입된 외수의 수분 또는 산소가 유기층들을 따라 디스플레이 영역(DA)까지 침투하는 것을 차단할 수 있다.
제2홈(G2)은 제1홈(G1)과 이격된 영역에서 제1홈(G1)을 에워싸도록 형성된다. 제2홈(G2)의 구성은 제1홈(G1)과 동일할 수 있다. 즉, 제2홈(G2)의 개구 상단에서 제2배리어층(104)은 한 쌍의 제2팁(T2)들을 포함함으로써, 제2홈(G2)은 언더컷 구조를 가질 수 있다. 따라서, 중간층(320)의 형성시 제2홈(G2)에 의해 중간층(320)에 포함된 유기층들이 단절될 수 있다.
봉지층(500)은 유기절연층(OL) 상에 위치한다. 상술한 바와 같이, 중간층(320)은 제1홈(G1) 및 제2홈(G2)의 언더컷 구조에 의해 제1홈(G1)과 제2홈(G2)의 내부 벽면에는 형성되지 않지만, 화학기상증착법 등에 의해 형성되는 봉지층(500)의 제1무기봉지층(510)은 컨포멀하게 형성되므로, 제1홈(G1) 및 제2홈(G2)의 내부 벽면뿐만 아니라, 제1팁(T1) 및 제2팁(T2)의 하면에도 형성될 수 있다. 즉, 제1무기봉지층(510)은 단절되지 않고 연속적으로 형성될 수 있다.
유기봉지층(520)은 제2홈(G2) 내부를 채울 수 있다. 이에 의해, 제2배리어층(104), 제1무기봉지층(510) 등과 같은 무기물층들이 적층된 구조를 가지는 제2팁(T2)에 집중된 스트레스를 분산시켜, 제2팁(T2)에 손상이 발생하는 것을 방지할 수 있다. 따라서, 제2팁(T2)에 손상에 의한 제1무기봉지층(510) 및 제2무기봉지층(530)에 손상이 발생하는 것이 방지된다. 또한, 유기봉지층(520)을 형성할 시, 유기봉지층(520) 형성용 물질이 제2홈(G2) 에 채워짐에 따라, 유기봉지층(520) 형성용 물질이 제1홈(G1) 측으로 흐르는 것이 방지되어 유기봉지층(520)의 형성 영역을 제한할 수 있다.
제2무기봉지층(530)은 제1무기봉지층(510)과 유사하게 형성될 수 있다. 따라서, 제2무기봉지층(530)과 제1무기봉지층(510)은 관통부(H)와 가장 인접한 제1홈(G1)에서 서로 접하게 되어 외부의 수분 및 산소의 침투를 효과적으로 방지할 수 있다.
한편, 비표시영역(PA2)은 제1홈(G1)과 제2홈(G2)을 기준으로 세 개의 영역들(D1, D2, D3)로 구획될 수 있다. 제1영역(D1)은 제2홈(G2)과 디스플레이영역(DA) 사이의 영역으로, 디스플레이영역(DA) 측에 형성된 제2팁(T2)의 끝단에서부터 디스플레이영역(DA) 사이의 영역일 수 있다. 제1영역(D1)에는 관통부(H)를 우회하는 데이터선(DL)의 일부가 배치될 수 있다. 제2영역(D2)은 제1홈(G1)과 제2홈(G2) 사이의 영역으로써, 제1홈(G1)에 인접한 제2팁(T2)의 끝단에서부터 제2홈(G2)에 인접한 제1팁(T1)의 끝단까지를 의미한다. 제3영역(A3)은 관통부(H)에 인접한 제1팁(T1)의 끝단에서 관통부(H)까지의 영역으로 관통부(H)를 형성하는 공정에서 커팅마진을 확보하기 위한 영역이다.
전술한 바와 같이, 디스플레이영역(DA)은 물론 주변영역(도 1의 PA)에도 존재할 수 있는 제1무기절연층(120)과 제2무기절연층(130)과 같은 무기절연층(INL)은 제1영역(D1), 제2영역(D2), 및 제3영역(D3)에도 존재할 수 있다. 이때, 디스플레이영역(DA)과 가장 인접한 제1영역(D1)에서 관통부(H)를 향하는 무기절연층(INL)의 단부는 유기절연층(OL)에 의해 커버될 수 있다. 즉, 유기절연층(OL)의 끝단(E2)이 무기절연층(INL)의 끝단(E1) 보다 제2홈(G2)에 가깝게 위치하여, 무기절연층(INL)의 단부가 유기절연층(OL)의 외부로 돌출되지 않을 수 있다. 따라서, 제2팁(T2)의 상면에는 무기절연층(INL)에 의한 단차가 발생하지 않으므로, 단차에 의해 제1무기봉지층(510)에 크랙 등의 결함이 발생하는 것을 방지할 수 있다.
무기절연층(INL)은 제1무기절연층(120)과 제2무기절연층(130)의 중 적어도 어느 하나를 포함할 수 있으며, 유기절연층(OL)은 제1유기절연층(140)과 제2유기절연층(150) 중 적어도 어느 하나를 포함할 수 있다. 예를 들어, 제1무기절연층(120)과 제2무기절연층(130)을 포함하는 무기절연층(INL)의 단부는 제1유기절연층(140)에 의해 커버됨으로써, 무기절연층(INL)의 스텝 커버리지가 향상되어 단차에 의한 제1무기봉지층(510)의 손상을 방지할 수 있다.
도면에 도시하지는 않았으나 제2영역(D2) 및 제3영역(D3)에 위치한 무기절연층(INL) 역시 상부의 유기절연층(OL)에 의해 단부가 커버되어 유기절연층(OL)의 외부로 돌출되지 않을 수 있으며, 이에 의해 제1무기봉지층(510)의 손상을 더욱 효과적으로 방지할 수 있다. 또한, 기판(100) 상에 버퍼층이 더 형성된 경우, 버퍼층은 제2배리어층(104)과 동일한 형상을 가지도록 형성된다.
도 6은 도 4의 III-III' 단면의 다른 예를 개략적으로 도시한 단면도이다.
도 6을 참조하면, 제1홈(G1)은 관통부(H)와 이격된 위치에서 관통부(H)를 에워싸며, 제2홈(G1)은 제1홈(G1)과 이격된 위치에서 제1홈(G1)을 에워싸도록 형성된다. 제1홈(G1)과 제2홈(G2)은 각각 제1기저층(101), 제1배리어층(102), 제2기저층(103) 및 제2배리어층(104)이 순차적으로 적층된 기판(100)의 제2배리어층(104)과 제2기저층(103)의 일부가 제거되어 형성될 수 있다.
또한, 제2배리어층(104)은 제1홈(G1)의 개방된 상단에서 서로 마주보고 서로를 향하여 연장된 한 쌍의 제1팁(T1)들과, 제2홈(G2)의 개방된 상단에서 서로 마주보고 서로를 향하여 연장된 한 쌍의 제2팁(T2)들을 포함할 수 있다. 즉, 제1홈(G1)과 제2홈(G2)은 각각 언더컷 구조를 가짐으로써, 중간층(320)을 형성할 때 중간층(320)이 관통부(H)까지 연속되어 형성되는 것을 방지하여 외부의 수분 등이 중간층(320)에 포함된 유기막들(기능층)을 통해 디스플레이영역(도 1의 DA)까지 침투하는 것을 차단할 수 있다.
한편, 제1영역(D1)에서 제1무기절연층(120)과 제2무기절연층(130)의 중 적어도 어느 하나를 포함하는 무기절연층(INL)의 단부는 상부의 유기절연층(OL)에 의해 커버될 수 있다. 예를 들어, 무기절연층(INL)의 상부에는 제1유기절연층(140)과 제2유기절연층(150)이 배치될 수 있는데, 제1유기절연층(140)의 외부로 돌출된 무기절연층(INL)의 끝단(E1)이 제2유기절연층(150)에 의해 커버될 수 있다. 즉, 제2유기절연층(150)의 끝단(E3)이 무기절연층(INL)의 끝단(E1) 보다 제2홈(G2)에 가깝게 위치하여, 무기절연층(INL)이 제2유기절연층(150)의 외부로 돌출되지 않을 수 있다.
따라서, 제2팁(T2)의 상면에는 무기절연층(INL)에 의한 단차가 발생하지 않으므로, 제1영역(D1)에서 제2유기절연층(150) 상에 형성되는 봉지층(500)의 제1무기봉지층(510)이 단차에 의해 손상되는 것을 방지할 수 있다. 유기봉지층(520)과 제2무기봉지층(530)은 전술한 바와 동일하므로 반복하여 설명하지 않는다.
또한, 제2영역(D2) 및 제3영역(D3)에 위치한 무기절연층(INL) 역시 상부의 유기절연층(OL)에 단부가 커버되어 유기절연층(OL)의 외부로 돌출되지 않을 수 있으며, 이에 의해 제1무기봉지층(510)의 손상을 더욱 효과적으로 방지할 수 있다. 이때, 제2영역(D2) 및 제3영역(D3)에 위치한 무기절연층(INL)의 단부는 제1유기절연층(140)에 커버되거나, 또는 제2유기절연층(150)에 의해 커버될 수 있다.
도 7은 도 4의 III-III' 단면의 또 다른 예를 개략적으로 도시한 단면도이다.
도 7을 참조하면, 관통부(H)는 제1홈(G1)과 제2홈(G2)에 의해 에워싸이며, 제1홈(G1)과 제2홈(G2)은 각각 제1기저층(101), 제1배리어층(102), 제2기저층(103) 및 제2배리어층(104)이 순차적으로 적층된 기판(100)의 제2배리어층(104)과 제2기저층(103)의 일부가 제거되어 형성될 수 있다.
또한, 제1영역(D1)에서 제1무기절연층(120)과 제2무기절연층(130)의 중 적어도 어느 하나를 포함하는 무기절연층(INL)의 단부는 상부의 유기절연층(OL)에 의해 커버될 수 있다. 즉, 무기절연층(INL)의 끝단(E1)보다 유기절연층(OL)의 끝단(E2)이 제2홈(G2)에 가깝게 위치함에 따라 무기절연층(INL)의 끝단(E1)이 유기절연층(OL) 외부로 돌출되는 것이 방지되어, 제2홈(G2)의 외측에서 무기절연층(INL)에 의한 단차가 발생하지 않도록 할 수 있다. 한편, 도 7에서는 도 5와 동일하게 무기절연층(INL)의 단부가 제1유기절연층(140)에 의해 커버되는 것을 도시하고 있으나, 무기절연층(INL)의 단부는 도 6에서 도시한 바와 같이 제2유기절연층(150)에 의해 커버될 수도 있다. 또한, 제3영역(D3)에 존재하는 무기절연층(INL)도 제1영역(D1)에서와 같이 유기절연층(OL)에 의해 커버될 수 있다.
한편, 제2영역(D2)에서 무기절연층(INL)은 제거될 수 있다. 즉, 제2영역(D2)에서 제2배리어층(104) 상의 중간층(320)에 포함된 기능층은 제2배리어층(104)과 동일한 면적 및 동일한 형상을 가질 수 있다. 따라서, 제2영역(D2) 상에는 무기절연층(INL)에 의한 단차가 발생하지 않으므로, 제1영역(D1) 뿐만 아니라, 제2영역(D2)에서도 봉지층(500)의 제1무기봉지층(510)이 단차에 의해 손상되는 것을 방지할 수 있다.
도 8은 도 4의 III-III' 단면의 또 다른 예를 개략적으로 도시한 단면도이다.
도 8을 참조하면, 관통부(H)는 제1홈(G1)과 제2홈(G2)에 의해 에워싸이며, 제1홈(G1)과 제2홈(G2)은 각각 제1기저층(101), 제1배리어층(102), 제2기저층(103) 및 제2배리어층(104)이 순차적으로 적층된 기판(100)의 제2배리어층(104)과 제2기저층(103)의 일부가 제거되어 형성될 수 있다.
또한, 제1영역(D1)에서 제1무기절연층(120)과 제2무기절연층(130)의 중 적어도 어느 하나를 포함하는 무기절연층(INL)의 단부는 상부의 유기절연층(OL)에 의해 커버될 수 있다. 즉, 무기절연층(INL)의 끝단(E1)보다 유기절연층(OL)의 끝단(E2)이 제2홈(G2)에 가깝게 위치함에 따라 무기절연층(INL)의 끝단(E1)이 유기절연층(OL) 외부로 돌출되는 것을 방지함으로써, 제2홈(G2)의 근방에서 무기절연층(INL)에 의한 단차가 발생하지 않도록 할 수 있다. 도 8에서는 도 5와 동일하게 무기절연층(INL)의 단부가 제1유기절연층(140)에 의해 커버되는 것을 도시하고 있으나, 무기절연층(INL)의 단부는 도 6에서 도시한 바와 같이 제2유기절연층(150)에 의해 커버될 수도 있다. 또한, 제3영역(D3)에 존재하는 무기절연층(INL)도 제1영역(D1)에서와 같이 유기절연층(OL)에 의해 커버될 수 있다.
제2영역(D2)에는 차단부(660)가 위치할 수 있다. 차단부(660)는 유기봉지층(520)의 형성시, 유기봉지층(520) 형성용 물질이 제1홈(G1) 측으로 흐르는 것을 더욱 효과적으로 차단할 수 있다. 일 예로, 차단부(660)는 다층구조를 가질 수 있다. 즉, 차단부(660)는 기판(100)에 가까운 부분에서부터 멀어지는 방향으로 제1층(661)과 제2층(663)을 포함할 수 있다. 제1층(661)은 제1유기절연층(140)과 동일 물질로 동시에 형성될 수 있고, 제2층(663)은 제2유기절연층(150)과 동일 물질로 동시에 형성할 수 있다. 이와는 달리 차단부(660)는 단층구조를 가질 수도 있다. 차단부(660)가 단층구조를 가질 때, 차단부(660)는 상술한 제1층(661) 또는 제2층(663)으로만 구성될 수 있다.
이와 같이 본 발명은 도면에 도시된 일 실시예를 참고로 하여 설명하였으나 이는 예시적인 것에 불과하며 당해 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 실시예의 변형이 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (20)

  1. 디스플레이영역과 상기 디스플레이영역 외측의 주변영역을 포함하는 기판;
    상기 기판 상에 적층되고, 상기 디스플레이영역과 상기 주변영역에 위치하는 무기절연층;
    상기 무기절연층 상의 유기절연층;
    상기 디스플레이영역 내에 위치하고, 상기 기판, 상기 무기절연층 및 상기 유기절연층을 관통하는 관통부;
    상기 관통부를 에워싸는 적어도 하나의 홈; 및
    상기 유기절연층 상에 위치하며, 제1무기봉지층, 제2무기봉지층 및 상기 제1무기봉지층과 상기 제2무기봉지층 사이의 유기봉지층을 포함하는 봉지층;을 포함하고,
    상기 적어도 하나의 홈의 외측에서, 상기 관통부를 향하는 상기 무기절연층의 단부는 상기 유기절연층에 의해 덮히고 접촉하며,
    상기 유기봉지층은 상기 적어도 하나의 홈을 채우고, 상기 유기절연층은 상기 적어도 하나의 홈을 채우지 않는, 디스플레이장치.
  2. 제1항에 있어서,
    상기 적어도 하나의 홈은, 상기 관통부를 에워싸는 제1홈과, 상기 제1홈과 이격되고 상기 제1홈을 에워싸는 제2홈을 포함하며,
    상기 제1홈과 상기 제2홈은, 상기 관통부와 상기 디스플레이영역 사이의 비표시영역을 상기 디스플레이영역과 상기 제2홈 사이인 제1영역, 상기 제1홈과 상기 제2홈 사이인 제2영역, 및 상기 제1홈과 상기 관통부 사이인 제3영역으로 구획하고,
    상기 제1영역에서, 상기 무기절연층의 단부는 상기 유기절연층에 의해 덮힌 디스플레이장치.
  3. 제1항에 있어서,
    상기 디스플레이장치는, 상기 디스플레이영역에서 상기 기판 상에 위치하고 반도체층, 게이트전극, 소스전극 및 드레인전극을 구비한 박막트랜지스터를 더 포함하고,
    상기 무기절연층은, 상기 반도체층과 상기 게이트전극 사이에 개재된 제1무기절연층과, 상기 게이트전극과 상기 소스전극 및 드레인전극 사이에 개재된 제2무기절연층 중 적어도 어느 하나를 포함하는 디스플레이장치.
  4. 제2항에 있어서,
    상기 디스플레이장치는, 상기 디스플레이영역에서 상기 기판 상에 위치한 박막트랜지스터 및 상기 박막트랜지스터와 전기적으로 연결된 디스플레이소자를 포함하고,
    상기 유기절연층은 상기 박막트랜지스터를 덮는 제1유기절연층과, 상기 제1유기절연층 상의 제2유기절연층 중 적어도 어느 하나를 포함하는 디스플레이장치.
  5. 제4항에 있어서,
    상기 유기절연층은 상기 제1유기절연층과 상기 제2유기절연층을 포함하고,
    상기 제1영역에서, 상기 제1유기절연층의 외부로 돌출된 상기 무기절연층의 단부는 상기 제2유기절연층에 의해 덮힌 디스플레이장치.
  6. 제4항에 있어서,
    상기 디스플레이소자는 화소전극, 대향전극 및 상기 화소전극과 상기 대향전극 사이에 개재된 발광층을 구비한 중간층을 포함하고,
    상기 제2유기절연층은, 적어도 상기 화소전극의 중앙부를 노출하는 개구를 포함하는 디스플레이장치.
  7. 제2항에 있어서,
    상기 무기절연층은, 상기 제1영역 및 상기 제3영역에만 위치하고, 상기 제2영역에는 위치하지 않는 디스플레이장치.
  8. 제2항에 있어서,
    상기 제2영역에는, 상기 유기절연층과 동일한 물질을 포함하는 차단부가 위치한 디스플레이장치.
  9. 제2항에 있어서,
    상기 기판은 순차적으로 적층된 제1기저층, 제1배리어층, 제2기저층, 및 제2배리어층을 포함하며,
    상기 제1홈과 상기 제2홈은 각각 상기 제2배리어층에서부터 상기 제2기저층의 일부까지 연장되고,
    상기 제2배리어층은, 상기 제1홈의 개방된 상단부에서 서로 마주보고, 서로를 향하여 연장된 한 쌍의 제1팁들과, 상기 제2홈의 개방된 상단부에서 서로 마주보고, 서로를 향하여 연장된 한 쌍의 제2팁들을 포함하는 디스플레이장치.
  10. 제9항에 있어서,
    상기 유기봉지층은 상기 제2홈 내부를 채우고,
    상기 제1무기봉지층과 상기 제2무기봉지층은 상기 제1홈에서 서로 접하는 디스플레이 장치.
  11. 디스플레이영역과 상기 디스플레이영역 외측의 주변영역을 포함하는 기판;
    상기 디스플레영역에서 상기 기판 상에 위치한 박막트랜지스터 및 상기 박막트랜지스터와 전기적으로 연결된 디스플레이소자;
    상기 디스플레이영역 내에 위치하고, 상기 기판 및 상기 기판 상에 적층된 복수의 층들을 수직 방향으로 관통하는 적어도 하나의 관통부; 및
    상기 적어도 하나의 관통부를 에워싸는 적어도 하나의 홈;을 포함하고,
    상기 박막트랜지스터는 반도체층, 게이트전극, 소스전극 및 드레인전극을 포함하고,
    상기 복수의 층들은, 상기 반도체층과 상기 게이트전극 사이에 개재된 제1무기절연층, 상기 게이트전극과 상기 소스전극 및 드레인전극 사이에 개재된 제2무기절연층, 및 상기 박막트랜지스터 상의 유기절연층을 포함하며,
    상기 적어도 하나의 홈의 외측에서 상기 적어도 하나의 관통부를 향하는 상기 제1무기절연층과 상기 제2무기절연층의 단부는 상기 유기절연층에 의해 덮히고 접촉하는, 디스플레이장치.
  12. 제11항에 있어서,
    상기 적어도 하나의 홈은 서로 이격된 제1홈과 제2홈을 포함하고,
    상기 제1홈과 상기 제2홈은, 상기 적어도 하나의 관통부와 상기 디스플레이영역 사이의 비표시영역을 상기 디스플레이영역과 상기 제2홈 사이인 제1영역, 상기 제1홈과 상기 제2홈 사이인 제2영역, 및 상기 제1홈과 상기 상기 적어도 하나의 관통부 사이인 제3영역으로 구획하고,
    상기 제1영역에서, 상기 적어도 하나의 관통부를 향하는 상기 제1무기절연층과 상기 제2무기절연층의 끝단보다 상기 유기절연층의 끝단이 상기 제2홈에 가깝게 위치하는 디스플레이장치.
  13. 제12항에 있어서,
    상기 기판은 순차적으로 적층된 제1기저층, 제1배리어층, 제2기저층, 및 제2배리어층을 포함하고,
    상기 제1홈과 상기 제2홈은 각각 상기 제2배리어층에서부터 상기 제2기저층의 일부까지 연장되며,
    상기 제1홈의 개구 상단부에서의 폭이 상기 제1홈의 내부에서의 폭보다 좁고, 상기 제2홈의 개구 상단부에서의 폭이 상기 제2홈의 내부에서의 폭보다 좁은 디스플레이장치.
  14. 제13항에 있어서,
    상기 제2배리어층은, 상기 제1홈의 개구 상단부에서 서로 마주보는 캔틸레버 형상을 가지는 한 쌍의 제1팁들과, 상기 제2홈의 개구 상단부에서 서로 마주보는 상기 캔틸레버 형상을 가지는 한 쌍의 제2팁들을 포함하는 디스플레이장치.
  15. 제13항에 있어서,
    상기 디스플레이장치는, 상기 유기절연층 상에 제1무기봉지층, 제2무기봉지층 및 상기 제1무기봉지층과 상기 제2무기봉지층 사이의 유기봉지층을 구비한 봉지층을 더 포함하고,
    상기 유기봉지층은 상기 제2홈 내부를 채우고,
    상기 제1무기봉지층과 상기 제2무기봉지층은 상기 제1홈에서 서로 접하는 디스플레이장치.
  16. 제12항에 있어서,
    상기 디스플레이소자는 화소전극, 대향전극 및 상기 화소전극과 상기 대향전극 사이에 개재된 유기발광층을 구비한 중간층을 포함하고,
    상기 유기절연층은, 상기 박막트랜지스터를 덮는 제1유기절연층과, 상기 제1유기절연층 상에 위치하고 적어도 상기 화소전극의 중앙부를 노출하는 제2유기절연층을 포함하는 디스플레이장치.
  17. 제16항에 있어서,
    상기 제1영역에서, 상기 제1무기절연층과 상기 제2무기절연층의 단부는 상기 제1유기절연층에 의해 덮힌 디스플레이장치.
  18. 제16항에 있어서,
    상기 제1영역에서, 상기 제1무기절연층과 상기 제2무기절연층의 단부는 상기 제1유기절연층의 외부로 돌출되고, 상기 제1유기절연층의 외부로 돌출된 상기 제1무기절연층과 상기 제2무기절연층의 단부는 상기 제2유기절연층에 의해 덮힌 디스플레이장치.
  19. 제16항에 있어서,
    상기 제2영역에는 차단부가 위치하고,
    상기 차단부는, 상기 제1유기절연층과 동일한 물질을 포함하는 제1층 및 상기 제2유기절연층과 동일한 물질을 포함하는 제2층 중 적어도 어느 하나를 포함하는 디스플레이장치.
  20. 제12항에 있어서,
    상기 제1무기절연층, 상기 제2무기절연층, 및 상기 유기절연층은 상기 제1영역 및 상기 제3영역에만 위치하고, 상기 제2영역에는 위치하지 않는 디스플레이장치.
KR1020180099429A 2018-08-24 2018-08-24 디스플레이 장치 KR102602191B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020180099429A KR102602191B1 (ko) 2018-08-24 2018-08-24 디스플레이 장치
US16/390,129 US11309517B2 (en) 2018-08-24 2019-04-22 Display apparatus including a groove surrounding a through portion
CN201910776857.5A CN110858630A (zh) 2018-08-24 2019-08-22 显示设备
US17/698,090 US20220209190A1 (en) 2018-08-24 2022-03-18 Display apparatus
KR1020230154565A KR20230158454A (ko) 2018-08-24 2023-11-09 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180099429A KR102602191B1 (ko) 2018-08-24 2018-08-24 디스플레이 장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020230154565A Division KR20230158454A (ko) 2018-08-24 2023-11-09 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20200023585A KR20200023585A (ko) 2020-03-05
KR102602191B1 true KR102602191B1 (ko) 2023-11-15

Family

ID=69587158

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020180099429A KR102602191B1 (ko) 2018-08-24 2018-08-24 디스플레이 장치
KR1020230154565A KR20230158454A (ko) 2018-08-24 2023-11-09 디스플레이 장치

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020230154565A KR20230158454A (ko) 2018-08-24 2023-11-09 디스플레이 장치

Country Status (3)

Country Link
US (2) US11309517B2 (ko)
KR (2) KR102602191B1 (ko)
CN (1) CN110858630A (ko)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6606432B2 (ja) * 2016-01-06 2019-11-13 株式会社ジャパンディスプレイ 表示装置及びその製造方法
KR102522591B1 (ko) * 2018-02-05 2023-04-17 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR20200046221A (ko) * 2018-10-23 2020-05-07 삼성디스플레이 주식회사 디스플레이 장치 및 디스플레이 장치를 제조하기 위한 마스크
KR20200060594A (ko) * 2018-11-21 2020-06-01 삼성디스플레이 주식회사 표시 패널
US11818912B2 (en) * 2019-01-04 2023-11-14 Apple Inc. Organic light-emitting diode display panels with moisture blocking structures
CN110148678A (zh) * 2019-04-29 2019-08-20 深圳市华星光电半导体显示技术有限公司 辅助电极转移结构及显示面板的制作方法
CN110335964B (zh) * 2019-06-26 2020-11-10 武汉华星光电半导体显示技术有限公司 一种显示面板
CN111162097B (zh) * 2020-01-03 2022-03-29 武汉天马微电子有限公司 一种显示面板和显示装置
KR20210105469A (ko) * 2020-02-18 2021-08-27 삼성디스플레이 주식회사 표시 장치
CN111403627B (zh) * 2020-03-26 2022-05-03 武汉华星光电半导体显示技术有限公司 显示面板及其制作方法、显示装置
EP4160681A1 (en) * 2020-05-27 2023-04-05 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Array substrate, preparation method therefor, and display panel
CN111725424A (zh) * 2020-06-11 2020-09-29 武汉华星光电半导体显示技术有限公司 一种显示面板
KR20210156373A (ko) * 2020-06-17 2021-12-27 삼성디스플레이 주식회사 표시 장치 및 표시 장치 제조 방법
CN113937236B (zh) * 2020-06-29 2023-04-18 京东方科技集团股份有限公司 显示基板及其制备方法、显示装置
WO2022018846A1 (ja) * 2020-07-22 2022-01-27 シャープ株式会社 表示装置
CN112018262B (zh) * 2020-08-06 2022-10-04 武汉华星光电半导体显示技术有限公司 一种显示面板和显示装置
US11502107B2 (en) 2020-08-19 2022-11-15 Innolux Corporation Crack stopper structure in electronic device
CN116210038A (zh) * 2020-09-23 2023-06-02 夏普株式会社 显示装置
TWI727900B (zh) * 2020-10-06 2021-05-11 友達光電股份有限公司 顯示面板
CN113555396B (zh) * 2021-07-08 2022-10-04 武汉华星光电半导体显示技术有限公司 一种显示面板
CN114464754B (zh) * 2022-01-25 2023-05-12 武汉华星光电半导体显示技术有限公司 一种显示面板及显示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010014475A (ja) 2008-07-02 2010-01-21 Casio Comput Co Ltd 指針盤用発光パネル及び指針盤用発光パネルの製造方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101694408B1 (ko) * 2010-08-27 2017-01-09 엘지디스플레이 주식회사 유기전계발광소자 및 그 제조방법
US8947627B2 (en) 2011-10-14 2015-02-03 Apple Inc. Electronic devices having displays with openings
KR102002767B1 (ko) * 2012-06-07 2019-07-26 엘지디스플레이 주식회사 유기전계발광 표시소자
KR101937258B1 (ko) * 2012-09-04 2019-01-11 삼성디스플레이 주식회사 유기 발광 표시 장치
US20170026553A1 (en) 2015-07-24 2017-01-26 Apple Inc. Displays With Camera Window Openings
US10205122B2 (en) 2015-11-20 2019-02-12 Samsung Display Co., Ltd. Organic light-emitting display and method of manufacturing the same
KR102457252B1 (ko) * 2015-11-20 2022-10-24 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR102578834B1 (ko) * 2015-11-30 2023-09-15 엘지디스플레이 주식회사 유기 발광 표시 장치
KR102465379B1 (ko) 2015-12-02 2022-11-10 삼성디스플레이 주식회사 디스플레이 장치
US9793334B2 (en) 2015-12-31 2017-10-17 Lg Display Co., Ltd. Electronic device with flexible display panel including polarization layer with undercut portion and micro-coating layer
KR102407869B1 (ko) 2016-02-16 2022-06-13 삼성디스플레이 주식회사 유기 발광 디스플레이 장치와, 이의 제조 방법
KR102421577B1 (ko) * 2016-04-05 2022-07-18 삼성디스플레이 주식회사 디스플레이 장치
KR102605208B1 (ko) * 2016-06-28 2023-11-24 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
JP2018124501A (ja) * 2017-02-03 2018-08-09 株式会社ジャパンディスプレイ 表示装置
CN110462718B (zh) * 2017-03-29 2022-03-04 夏普株式会社 显示设备、显示设备的制造方法及制造装置、成膜装置
KR102520696B1 (ko) * 2017-06-02 2023-04-12 엘지디스플레이 주식회사 전계발광표시장치와 이의 제조방법
US10897026B2 (en) * 2017-08-09 2021-01-19 Sharp Kabushiki Kaisha Display device and manufacturing method of display device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010014475A (ja) 2008-07-02 2010-01-21 Casio Comput Co Ltd 指針盤用発光パネル及び指針盤用発光パネルの製造方法

Also Published As

Publication number Publication date
US11309517B2 (en) 2022-04-19
US20220209190A1 (en) 2022-06-30
CN110858630A (zh) 2020-03-03
US20200067017A1 (en) 2020-02-27
KR20230158454A (ko) 2023-11-20
KR20200023585A (ko) 2020-03-05

Similar Documents

Publication Publication Date Title
KR102602191B1 (ko) 디스플레이 장치
KR102548987B1 (ko) 디스플레이 장치
KR20200091050A (ko) 디스플레이 장치
EP3588574B1 (en) Display device
US11121343B2 (en) Display device
US11581376B2 (en) Method of manufacturing display apparatus
EP3754717A1 (en) Display device and manufacturing method thereof
US11751423B2 (en) Display apparatus including hydrophobic blocking layer on through portion and method of manufacturing the same
KR20210106065A (ko) 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
A107 Divisional application of patent
GRNT Written decision to grant