KR102423800B1 - 박막 트랜지스터 기판 및 이를 이용한 표시장치 - Google Patents

박막 트랜지스터 기판 및 이를 이용한 표시장치 Download PDF

Info

Publication number
KR102423800B1
KR102423800B1 KR1020220025881A KR20220025881A KR102423800B1 KR 102423800 B1 KR102423800 B1 KR 102423800B1 KR 1020220025881 A KR1020220025881 A KR 1020220025881A KR 20220025881 A KR20220025881 A KR 20220025881A KR 102423800 B1 KR102423800 B1 KR 102423800B1
Authority
KR
South Korea
Prior art keywords
thin film
film transistor
semiconductor layer
electrode
layer
Prior art date
Application number
KR1020220025881A
Other languages
English (en)
Other versions
KR20220029639A (ko
Inventor
이승민
오새룬터
백주혁
권회용
전제용
이도형
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020150113281A external-priority patent/KR102370322B1/ko
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Publication of KR20220029639A publication Critical patent/KR20220029639A/ko
Application granted granted Critical
Publication of KR102423800B1 publication Critical patent/KR102423800B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1251Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs comprising TFTs having a different architecture, e.g. top- and bottom gate TFTs
    • H01L27/3262
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78675Polycrystalline or microcrystalline silicon transistor with normal-type structure, e.g. with top gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections

Abstract

본 발명은 서로 다른 유형의 박막 트랜지스터들이 동일 기판 위에 배치된 박막 트랜지스터 기판 및 이를 이용한 표시장치에 관한 것이다. 본 발명에 의한 표시장치는, 제1 반도체 층, 제2 반도체 층, 제1 게이트 전극, 제2 게이트 전극, 제1 소스 영역 및 제1 드레인 영역, 제2 소스 영역 및 제2 드레인 영역, 중간 절연막, 제1 소스 전극, 제1 드레인 전극, 제2 소스 전극 및 제2 드레인 전극을 포함한다. 제1 게이트 전극은, 제1 반도체 층의 중앙부 위에서 제1 게이트 절연막을 사이에 두고 적층된다. 제2 게이트 전극은, 제2 반도체 층의 중앙부 위에서 제2 게이트 절연막을 사이에 두고 적층된다. 제1 소스 영역 및 제1 드레인 영역은, 제1 반도체 층 중앙부의 양 측부 위에 적층되며 산화물 반도체 물질을 포함한다. 중간 절연막은, 제1 반도체 층, 제2 반도체 층, 제1 게이트 전극 및 제2 게이트 전극을 덮는다. 그리고 제1 소스 전극, 제1 드레인 전극, 제2 소스 전극 및 제2 드레인 전극은, 중간 절연막 위에 배치된다.

Description

박막 트랜지스터 기판 및 이를 이용한 표시장치{Thin Film Transistor Substrate And Display Using The Same}
본 발명은 서로 다른 유형의 박막 트랜지스터들이 동일 기판 위에 배치된 박막 트랜지스터 기판 및 이를 이용한 표시장치에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있다. 표시장치 분야는 부피가 큰 음극선관(Cathode Ray Tube: CRT)을 대체하는, 얇고 가벼우며 대면적이 가능한 평판 표시장치(Flat Panel Display Device: FPD)로 급속히 변화해 왔다. 평판 표시장치에는 액정 표시장치(Liquid Crystal Display Device: LCD), 플라즈마 디스플레이 패널(Plasma Display Panel: PDP), 유기발광 표시장치(Organic Light Emitting Display Device: OLED), 그리고 전기영동 표시장치(Electrophoretic Display Device: ED) 등이 있다.
능동형으로 구동하는 액정 표시장치, 유기발광 표시장치 및 전기영동 표시장치의 경우, 매트릭스 방식으로 배열된 화소 영역 내에 할당된 박막 트랜지스터가 배치된 박막 트랜지스터 기판을 포함한다. 액정 표시장치(Liquid Crystal Display Device: LCD)는 전계를 이용하여 액정의 광 투과율을 조절함으로써 화상을 표시한다. 유기발광 표시장치는 매트릭스 방식으로 배열된 화소 자체에 유기발광 소자를 형성함으로써, 화상을 표시한다.
유기발광 다이오드 표시장치는 스스로 발광하는 자발광 소자로서 응답속도가 빠르고 발광효율, 휘도 및 시야각이 큰 장점이 있다. 특히, 에너지 효율이 우수한 유기발광 다이오드의 특징을 이용한 유기발광 다이오드 표시장치(Organic Light Emitting Diode display: OLEDD)에는 패시브 매트릭스 타입의 유기발광 다이오드 표시장치(Passive Matrix type Organic Light Emitting Diode display, PMOLED)와 액티브 매트릭스 타입의 유기발광 다이오드 표시장치(Active Matrix type Organic Light Emitting Diode display, AMOLED)로 대별된다.
개인용 전자기기의 개발이 활발해짐에 따라, 표시장치도 휴대성 및/또는 착용성이 우수한 제품으로 개발되고 있다. 이와 같이, 휴대용 혹은 웨어러블 장치에 적용하기 위해서는 저 소비 전력을 구현한 표시장치가 필요하다. 현재까지 개발된 표시장치에 관련된 기술로는 저 소비 전력을 구현하는 데 한계가 있다.
본 발명의 목적은 상기 종래 기술의 문제점들을 해결하고자 안출 된 발명으로써, 동일한 기판 위에 두 종류 이상의 박막 트랜지스터들을 구비한 박막 트랜지스터 기판 및 이를 이용한 표시장치를 제공하는 데 있다. 본 발명의 다른 목적은, 두 종류 이상의 박막 트랜지스터들을 최적화된 제조 공정 및 최소화된 마스크 공정을 통해 형성한 박막 트랜지스터 기판 및 이를 이용한 표시장치를 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명에 의한 표시장치는, 제1 반도체 층, 제2 반도체 층, 제1 게이트 전극, 제2 게이트 전극, 제1 소스 영역 및 제1 드레인 영역, 제2 소스 영역 및 제2 드레인 영역, 중간 절연막, 제1 소스 전극, 제1 드레인 전극, 제2 소스 전극 및 제2 드레인 전극을 포함한다. 제1 반도체 층은, 다결정 반도체 물질을 포함한다. 제2 반도체 층은, 산화물 반도체 물질을 포함한다. 제1 게이트 전극은, 제1 반도체 층의 중앙부 위에서 제1 게이트 절연막을 사이에 두고 적층된다. 제2 게이트 전극은, 제2 반도체 층의 중앙부 위에서 제2 게이트 절연막을 사이에 두고 적층된다. 제1 소스 영역 및 제1 드레인 영역은, 제1 반도체 층 중앙부의 양 측부 위에 적층되며 산화물 반도체 물질을 포함한다. 제2 소스 영역 및 제2 드레인 영역은, 제2 반도체 층 중앙부의 양 측부에 정의된다. 중간 절연막은, 제1 반도체 층, 제2 반도체 층, 제1 게이트 전극 및 제2 게이트 전극을 덮는다. 그리고 제1 소스 전극, 제1 드레인 전극, 제2 소스 전극 및 제2 드레인 전극은, 중간 절연막 위에 배치된다.
일례로, 제1 반도체 층, 제1 게이트 전극, 제1 소스 영역, 제1 드레인 영역, 제1 소스 전극 및 제1 드레인 전극은 제1 박막 트랜지스터에 포함된다. 제2 반도체 층, 제2 게이트 전극, 제2 소스 영역, 제2 드레인 영역, 제2 소스 전극 및 제2 드레인 전극은 제2 박막 트랜지스터에 포함된다.
일례로, 구동 회로를 더 포함한다. 제1 박막 트랜지스터 및 제2 박막 트랜지스터 중 적어도 어느 하나는 화소에 포함된다. 제1 박막 트랜지스터 및 제2 박막 트랜지스터 중 적어도 어느 하나는 구동 회로에 포함된다.
일례로, 구동 회로는, 구동부, 멀티플렉서 및 게이트 구동부를 포함한다. 데이터 구동부는, 데이터 전압을 출력한다. 멀티플렉서는, 데이터 구동부로부터의 데이터 전압을 데이터 배선으로 분배한다. 게이트 구동부는, 스캔 펄스를 게이트 배선으로 출력한다. 그리고 제1 박막 트랜지스터와 제2 박막 트랜지스터 중 적어도 어느 하나는 멀티플렉서 및 게이트 구동부 중 어느 하나에 포함된다.
일례로, 제2 박막 트랜지스터는 화소를 선택하는 스위칭 소자이다. 제1 박막 트랜지스터는 제2 박막 트랜지스터에 의해 선택된 화소를 구동하기 위한 구동 소자이다.
일례로, 제1 소스 전극은, 중간 절연막을 관통하여 제1 소스 영역과 접촉한다. 제1 드레인 전극은, 중간 절연막을 관통하여 제1 드레인 영역과 접촉한다. 제2 소스 전극은, 중간 절연막을 관통하여 제2 소스 영역과 접촉한다. 제2 드레인 전극은, 중간 절연막을 관통하여 제2 드레인 영역과 접촉한다.
일례로, 제1 게이트 절연막 및 제2 게이트 절연막은 동일한 층에서 물질을 포함하는 하나의 박막층을 이룬다. 제1 반도체 층과 제2 반도체 층은 동일 층 위에 배치된다.
일례로, 제1 반도체 층은, 제1 게이트 절연막 아래에 배치된다. 제2 반도체 층은 제1 게이트 절연막 위에 배치된다. 제1 소스 영역은, 제1 게이트 절연막을 관통하여 제1 반도체 층의 일측부와 접촉한다. 제1 드레인 영역은, 제1 게이트 절연막을 관통하여 제1 반도체 층의 타측부와 접촉한다.
본 발명에 의한 박막 트랜지스터 기판 및 이를 이용한 표시장치는, 서로 다른 두 종류의 박막 트랜지스터를 동일 기판 위에 형성하여, 어느 한 박막 트랜지스터의 단점을 다른 박막 트랜지스터가 보완하는 특징을 가질 수 있다. 특히, 낮은 오프-전류 특성을 갖는 박막 트랜지스터를 구비함으로써, 저속 구동을 구현하고, 소비 전력을 저감함으로써, 휴대용 및/또는 웨어러블 기기에 적합한 표시장치를 제공할 수 있다.
도 1은 본 발명의 제1 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 나타내는 단면도.
도 2는 본 발명의 제1 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 제조하는 과정을 나타내는 순서도.
도 3은 본 발명의 제2 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 나타내는 단면도.
도 4는 본 발명의 제2 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 제조하는 과정을 나타내는 순서도.
도 5는 본 발명의 제3 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 나타내는 단면도.
도 6은 본 발명의 제3 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 제조하는 과정을 나타내는 순서도.
도 7은 본 발명의 제3 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 나타내는 단면도.
도 8은 본 발명의 제1 응용 예에 따른 표시장치의 구성을 개략적으로 보여 주는 블록도.
도 9는 본 발명의 제2 응용 예에 의한 수평 전계형의 일종인 프린지 필드 방식의 액정 표시장치에 포함된 산화물 반도체 층을 갖는 박막 트랜지스터 기판을 나타내는 평면도.
도 10은 도 9에 도시한 박막 트랜지스터 기판을 절취선 I-I' 선을 따라 자른 단면도.
도 11은 본 발명의 제3 응용 예에 의한 액티브 매트릭스 유기발광 다이오드 표시장치에서 한 화소의 구조를 나타내는 평면도.
도 12는 도 11에서 절취선 II-II'로 자른 액티브 매트릭스 유기발광 다이오드 표시장치의 구조를 나타내는 단면도.
도 13은 본 발명의 제4 응용 예에 의한 유기발광 다이오드 표시장치의 개략적인 구조를 나타내는 평면 확대도.
도 14는 도 13에서 절취선 III-III'으로 자른 도면으로 본 발명의 제4 응용 예에 의한 유기발광 다이오드 표시장치의 구조를 나타내는 단면도.
이하, 첨부한 도면을 참조하여, 본 발명의 바람직한 실시 예를 설명한다. 명세서 전체에 걸쳐서 동일한 참조 번호들은 실질적으로 동일한 구성 요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기술 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 또한, 이하의 설명에서 사용되는 구성요소 명칭은 명세서 작성의 용이함을 고려하여 선택된 것일 수 있는 것으로서, 실제 제품의 부품 명칭과는 상이할 수 있다.
본 발명에 의한 평판 표시장치용 박막 트랜지스터 기판은, 유리 기판 위에서 제1 영역에 배치된 제1 박막 트랜지스터와 제2 영역에 배치된 제2 박막 트랜지스터를 포함한다. 기판은 표시 영역과 비 표시 영역을 포함할 수 있다. 표시 영역에는 다수 개의 화소 영역들이 매트릭스 방식으로 배열된다. 화소 영역에는 표시 기능을 위한 표시 소자들이 배치된다. 비 표시 영역은 표시 영역의 주변에 배치되며, 화소 영역에 형성된 표시 소자들을 구동하기 위한 구동 소자들이 배치될 수 있다.
여기서, 제1 영역은 비 표시 영역의 일 부분일 수 있고, 제2 영역은 표시 영역의 일 부분일 수 있다. 이 경우, 제1 박막 트랜지스터와 제2 박막 트랜지스터는 멀리 떨어져 배치될 수 있다. 또는, 제1 영역과 제2 영역 모두가 표시 영역에 포함될 수 있다. 특히, 단일 화소 영역 내에 다수 개의 박막 트랜지스터를 포함하는 경우, 제1 박막 트랜지스터와 제2 박막 트랜지스터는 서로 인접하여 배치될 수 있다.
다결정 반도체 물질은 이동도가 높아(100㎠/Vs 이상), 에너지 소비 전력이 낮고 신뢰성이 우수하므로, 표시 소자용 박막 트랜지스터들을 구동하는 구동 소자용 게이트 드라이버 및/또는 멀티플렉서(MUX)에 적용할 수 있다. 또는 유기발광 다이오드 표시장치에서 화소 내 구동 박막 트랜지스터로 적용하는 것이 좋다. 산화물 반도체 물질은 오프-전류가 낮으므로, 온(On) 시간이 짧고 오프(Off) 시간을 길게 유지하는 스위칭 박막 트랜지스터에 적합하다. 또한, 오프 전류가 작으므로 화소의 전압 유지 기간이 길어서 저속 구동 및/또는 저 소비 전력을 요구하는 표시 장치에 적합하다. 이와 같이, 서로 다른 두 종류의 박막 트랜지스터를 동일 기판 위에 동시에 배치함으로써, 최적의 효과를 나타내는 박막 트랜지스터 기판을 얻을 수 있다.
다결정 반도체 물질로 반도체 층을 형성하는 경우, 불순물 주입공정 및 고온 열처리 공정을 필요로 한다. 반면에, 산화물 반도체 물질로 반도체 층을 형성하는 경우에는 상대적으로 낮은 온도에서 공정을 수행한다. 따라서, 가혹한 조건에서 공정을 수행하는 다결정 반도체 층을 먼저 형성한 후, 산화물 반도체 층을 나중에 형성하는 것이 바람직하다. 또한, 제조 공정의 단순화를 위해 다결정 반도체 층을 포함하는 제1 박막 트랜지스터와 산화물 반도체 층을 포함하는 제2 박막 트랜지스터 모두 동일한 구조를 갖는 것이 바람직하다. 예를들어, 제1 게이트 전극 및 제2 게이트 전극을 동일한 층에 동일한 금속물질로 형성하고, 제1 소스-드레인 전극 및 제2 소스-드레인 전극도 동일한 층에서 동일한 금속 물질로 형성하는 것이 바람직하다. 특히, 반도체 소자의 특성을 확보하기 위해서는, 채널 영역을 정확하게 정의할 수 있는, 탑-게이트 구조를 갖도록 형성하는 것이 바람직하다.
이하의 설명에서는, 편의상, 제1 박막 트랜지스터가 비 표시 영역에 형성된 구동 소자용 박막 트랜지스터이고, 제2 박막 트랜지스터가 표시 영역의 화소 영역 내에 배치된 표시 소자용 박막 트랜지스터인 경우로 설명한다. 하지만, 이에 국한하는 것은 아니며, 유기발광 다이오드 표시장치의 경우, 제1 박막 트랜지스터와 제2 박막 트랜지스터 모두 표시 영역의 화소 영역 내에 배치될 수 있다. 특히, 다결정 반도체 물질을 포함하는 제1 박막 트랜지스터는 구동 박막 트랜지스터에, 산화물 반도체 물질을 포함하는 제2 박막 트랜지스터는 스위칭 박막 트랜지스터에 적용할 수 있다.
또한, 비 표시 영역에 게이트 구동 소자를 형성하는 경우, 다결정 반도체 층을 포함하는 C-MOS 형 박막 트랜지스터로 구현할 수 있다. 즉, 다결정 반도체 층을 포함하는 P-MOS 형 및 N-MOS 형 박막 트랜지스터를 모두 비 표시 영역 내의 게이트 구동부에 형성한다. 이 경우, N-MOS 형에는 저 밀도 도핑 영역을 형성하기 위해 마스크 공정이 다수 필요하다. 여기서, 다결정 반도체 층을 포함하는 N-MOS 형 박막 트랜지스터를 산화물 반도체 층을 포함하는 박막 트랜지스터로 대체한 이종 박막 트랜지스터로 구성할 수 있다. 그러면, 저 밀도 도핑 영역을 배제할 수도 있으므로, 마스크 공정 수를 줄일 수 있다는 장점이 있다.
<제1 실시 예>
도 1을 참조하여 본 발명의 제1 실시 예에 대하여 설명한다. 도 1은 본 발명의 제1 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 나타내는 단면도이다. 여기서, 발명의 특징을 확실하게 나타낼 수 있는 단면도를 중심으로 설명하며, 편의상 평면도 구조에 대해서는 도면으로 나타내지 않았다.
도 1을 참조하면, 본 발명의 제1 실시 예에 의한 평판 표시장치용 박막 트랜지스터 기판은, 기판(SUB) 위에 배치된 제1 박막 트랜지스터(T1)와 제2 박막 트랜지스터(T2)를 포함한다. 제1 및 제2 박막 트랜지스터들(T1, T2)은 이격되어 배치될 수도 있고, 인접하여 배치될 수도 있다. 혹은 두 개의 박막 트랜지스터들이 중첩되어 배치될 수도 있다.
기판(SUB)의 전체 표면 위에는 버퍼 층(BUF)이 적층되어 있다. 경우에 따라서, 버퍼 층(BUF)은 생략될 수도 있다. 또는, 버퍼 층(BUF)은 복수 개의 박막층이 적층된 구조를 가질 수도 있다. 여기서는 편의상 단일층으로 설명한다. 또한, 버퍼 층(BUF)과 기판(SUB) 사이에서 필요한 부분에만 선택적으로 차광층을 더 구비할 수도 있다. 차광층은 그 위에 배치된 박막 트랜지스터의 반도체 층으로 외부의 빛이 유입되는 것을 방지할 목적으로 형성할 수 있다.
버퍼 층(BUF) 위에서, 제1 박막 트랜지스터(T1)가 배치되는 영역에, 제1 반도체 층이 배치되어 있다. 제1 박막 트랜지스터(T1)가 구동 소자용 박막 트랜지스터인 경우, 고속 구동 처리를 수행하는 데 적합한 특성을 갖는 것이 바람직하다. 예를 들어, 다결정 반도체 물질을 포함하는 P-MOS 혹은 N-MOS 형의 박막 트랜지스터를 이용하거나, 이 두 개를 모두 포함하는 C-MOS 형의 박막 트랜지스터를 구비할 수 있다. 제1 반도체 층은 제1 박막 트랜지스터(T1)를 구성하는 제1 채널 영역(A1)을 포함한다. 제1 채널 영역(A1)은 제1 게이트 전극(G1)과 제1 반도체 층이 중첩되는 영역으로 정의된다. 제1 게이트 전극(G1)이 제1 반도체 층의 중앙부와 중첩하므로, 제1 반도체 층의 중앙부가 제1 채널 영역(A1)이 된다.
또한, 제1 반도체 층과 동일한 층인 버퍼 층(BUF) 위에서, 제2 박막 트랜지스터(T2)가 배치되는 영역에, 제2 반도체 층이 배치되어 있다. 제2 반도체 층은 산화물 반도체 물질을 포함한다. 예를 들어, 인듐-갈륨-아연 산화물(Indium Gallium Zinc Oxide: IGZO), 인듐-갈륨 산화물(Indium Gallium Oxide: IGO) 및 인듐 -아연 산화물(Indium Zinc Oxide: IZO)와 같은 산화물 반도체 물질을 포함하는 것이 바람직하다. 산화물 반도체 물질은, Off-전류(Off-Current)가 낮은 특성이 있어, 화소의 전압 유지 기간이 길어지므로 저속 구동 및 저 소비 전력을 요구하는 표시장치에 적합하다.
제2 반도체 층은 제2 박막 트랜지스터(T2)를 구성하는 제2 채널 영역(A2)을 포함한다. 제2 채널 영역(A2)은 제2 게이트 전극(G2)과 제2 반도체 층이 중첩되는 영역으로 정의된다. 제2 게이트 전극(G2)이 제2 반도체 층의 중앙부와 중첩하므로, 제2 반도체 층의 중앙부가 제2 채널 영역(A2)이 된다.
제1 반도체 층은 다결정 반도체 물질을 포함하고, 제2 반도체 층은 산화물 반도체 물질을 포함한다. 다결정 반도체 층을 형성하는 공정이 산화물 반도체 층을 형성하는 공정에 비해 고온 공정이 필요하다. 따라서, 다결정 반도체 층을 먼저 형성한 후, 산화물 반도체 층을 나중에 형성한다. 산화물 반도체 층의 중앙부인 제2 채널 영역(A2)의 양 측변부는 도체화된 영역으로서, 제2 소스 영역(SA2)과 제2 드레인 영역(DA2)으로 정의된다. 이러한 공정적 특징을 이용하여, 다결정 반도체 층의 양측부의 상부면에 도체화된 산화물 반도체 물질로 이루어진, 제1 소스 영역(SA1)과 제1 드레인 영역(DA1)을 적층한다.
제1 채널 영역(A1) 및 제2 채널 영역(A2) 각각은 게이트 절연막(GI)을 사이에 두고 제1 게이트 전극(G1) 및 제2 게이트 전극(G2)이 중첩되어 있다. 제1 게이트 전극(G1) 및 제2 게이트 전극(G2) 위에는 중간 절연막(ILD)이 기판(SUB) 전체를 덮고 있다. 중간 절연막(ILD) 위에는 제1 소스 전극(S1) 및 제1 드레인 전극(D1) 그리고 제2 소스 전극(S2) 및 제2 드레인 전극(D2)이 배치되어 있다.
제1 소스 전극(S1) 및 제2 드레인 전극(D1)은 각각 다결정 반도체 물질 위에 적층된 산화물 반도체 물질로 이루어진 제1 소스 영역(SA1) 및 제1 드레인 영역(DA1)과 접촉한다. 제2 소스 전극(S2) 및 제2 드레인 전극(D2)은 각각 다결정 반도체 물질로 이루어진 제2 소스 영역(SA2) 및 제2 드레인 영역(DA2)과 접촉한다. 이로써, 제1 박막 트랜지스터(T1) 및 제2 박막 트랜지스터(T2)가 완성된다.
제1 박막 트랜지스터(T1) 및 제2 박막 트랜지스터(T2) 위에는 보호막(PAS)이 기판(SUB) 전체를 덮도록 적층되어 있다. 서로 다른 성격을 갖는 다른 물질로 이루어진 이종 박막 트랜지스터를 동일 기판 위에 형성함에 있어서, 다결정 반도체 물질을 먼저 형성하고, 산화물 반도체 물질을 나중에 형성함으로써, 소자의 각각 특성을 확보할 수 있다. 이렇게 분리된 공정으로 반도체 층을 분리 형성함으로써, 이종 박막 트랜지스터들을 동일 구조로 형성할 수 있다. 따라서, 제1 박막 트랜지스터(T1) 및 제2 박막 트랜지스터(T2)의 많은 구성 요소들을 동일한 층에서 동일한 물질로 형성할 수 있다.
이하, 도 2를 더 참조하여 본 발명의 제1 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판의 제조 방법을 설명한다. 도 2는 본 발명의 제1 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 제조하는 과정을 나타내는 순서도이다.
기판(SUB) 위에 버퍼 층(BUF)을 증착한다. 도면으로 설명하지 않았지만, 버퍼 층(BUF)을 증착하기 전에, 필요한 부분에 차광층을 형성할 수도 있다. (S100)
버퍼 층(BUF) 위에 아몰퍼스 실리콘(a-Si) 물질을 증착하고, 결정화를 수행하여 다결정 실리콘(poly-silicon)으로 만든다. 다결정 실리콘 물질을 제1 마스크 공정으로 패턴하여 제1 반도체 층을 형성한다. 필요하다면, 수소화 공정을 수행하여 다결정 반도체 물질 내에 존재할 수 있는 공극을 수소 입자로 메워 소자 특성을 안정화 및 향상할 수 있다. (S110)
제1 반도체 층이 형성된 버퍼 층(BUF) 위에 금속 산화물 반도체 물질을 증착하고, 제2 마스크 공정으로 패턴하여 제2 반도체 층을 형성한다. 이 때, 제1 반도체 층에서 제1 채널 영역(A1)의 양측부의 표면 위에도 제2 반도체 층을 적층한다. (S200)
*제1 반도체 층 및 제2 반도체 층이 형성된 기판(SUB) 위에 절연물질로 게이트 절연막(GI)을 증착한다. 여기서, 게이트 절연막(GI)은 산화 실리콘으로 형성하는 것이 바람직하다. 게이트 절연막(GI)의 두께는 1,000Å ~ 2,000Å인 것이 바람직하다. (S300)
게이트 절연막(GI) 상부에 게이트 금속 물질을 증착하고, 제3 마스크 공정으로 패턴하여 게이트 전극을 형성한다. 특히, 제1 게이트 전극(G1)과 제2 게이트 전극(G2)을 동시에 형성한다. 제1 게이트 전극(G1)은 제1 반도체 층의 중앙 영역인, 제1 채널 영역(A1)과 중첩하도록 배치한다. 제2 게이트 전극(G2)은 제2 반도체 층의 중앙 영역인 제2 채널 영역(A2)과 중첩하도록 배치한다. 제1 게이트 전극(G1) 및 제2 게이트 전극(G2)을 형성하는 마스크 공정에서, 하부에 배치된 게이트 절연막(GI)도 게이트 전극들(G1, G2)과 동일한 형태로 식각한다. 이 과정에서, 제1 게이트 전극(G1)의 양 측변으로 노출된 제1 반도체 층의 상부에 적층된 제2 반도체 층이 도체화되어 제1 소스 영역(SA1) 및 제1 드레인 영역(DA1)이 정의된다. 마찬가지로, 제2 게이트 전극(G2)의 양 측변으로 노출된 제2 반도체 층이 도체화되어, 제2 소스 영역(SA2) 및 제2 드레인 영역(DA2)이 정의된다. (S310)
제1 게이트 전극(G1) 및 제2 게이트 전극(G2)이 형성된 기판(SUB) 전체 표면 위에 중간 절연막(ILD)을 증착한다. 중간 절연막(ILD)은 질화막 및/또는 산화막을 포함할 수 있다. 제조 공정을 고려했을 때, 중간 절연막(ILD)은 전체 두께가 2,000Å ~ 6,000Å으로 증착하는 것이 바람직하다. (S400)
제4 마스크 공정으로 중간 절연막(ILD)을 패턴하여, 제1 소스 영역(SA1) 및 제1 드레인 영역(DA1) 그리고 제2 소스 영역(SA2) 및 제2 드레인 영역(DA2)을 노출하는 콘택홀들을 형성한다. 이들 콘택홀들은 이후에 형성될 소스-드레인 전극을 소스-드레인 영역들과 연결하기 위한 것이다. (S410)
콘택홀들이 형성된 중간 절연막(ILD) 위에 소스-드레인 금속을 증착한다. 제5 마스크 공정으로 소스-드레인 금속을 패턴하여, 제1 소스 전극(S1) 및 제1 드레인 전극(D1) 그리고 제2 소스 전극(S2) 및 제2 드레인 전극(D2)을 형성한다. 제1 소스 전극(S1)은 제1 소스 영역(SA1)과 접촉한다. 제1 드레인 전극(D1)은 제1 드레인 영역(DA1)과 접촉한다. 제2 소스 전극(S2)은 제2 소스 영역(SA2)과 접촉하며, 제2 드레인 전극(D2)은 제2 드레인 영역(DA2)과 접촉한다. (S500)
소스-드레인 전극들이 형성된 기판(SUB) 전체 표면 위에 보호막(PAS)을 증착한다. 도면으로 도시하지 않았지만, 이후에 보호막(PAS)을 패턴하여 제1 및 제2 드레인 전극 (D1, D2) 일부를 노출하는 콘택홀을 더 형성할 수 있다. (S600)
제1 실시 예에서는, 제1 게이트 전극(G1)과 제2 게이트 전극(G2)을 동일층 상에서 동일 물질로 형성한다. 제1 게이트 전극(G1) 및 제2 게이트 전극(G2)을 패턴하는 과정에서 산화물 반도체 물질을 도체화함으로써 채널 영역을 정의한다. 다결정 반도체 층의 경우, 도핑 공정으로 채널 영역을 정의한다. 하지만, 제1 실시 예에서는, 도핑 공정을 적용하지 않고, 산화물 반도체 물질을 다결정 반도체 층 위에 적층한 후, 산화물 반도체 물질을 도체화하여 채널 영역을 정의한다. 그럼으로써, 제1 게이트 전극(G1)과 제2 게이트 전극(G2)을 동일층에서 동일 물질로 형성할 수 있다.
<제2 실시 예>
이하, 도 3을 참조하여, 본 발명의 제2 실시 예에 대하여 설명한다. 도 3은 본 발명의 제2 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 나타내는 단면도이다.
제1 실시 예에서는, 다결정 반도체 층의 채널 영역 양 측변부에는 도체화된 산화물 반도체 층이 배치되어 채널 영역을 정의하는 구조를 갖는다. 즉, 다결정 반도체 층에는 도핑 영역이 존재하지 않는 구조를 갖는다. 따라서, 소스-드레인 전극과 다결정 반도체 층의 연결 구조에서 저항 문제가 발생할 수도 있다.
제2 실시 예에서는, 제1 실시 예에서 발생할 수 있는 단점을 추가로 해결할 수 있는 이종 박막 트랜지스터를 구비한 박막 트랜지스터 기판의 구조를 제안한다. 도 3을 참조하면, 본 발명의 제2 실시 예에 의한 평판 표시장치용 박막 트랜지스터 기판은, 기판(SUB) 위에 배치된 제1 박막 트랜지스터(T1)와 제2 박막 트랜지스터(T2)를 포함한다. 제1 및 제2 박막 트랜지스터들(T1, T2)은 이격되어 배치될 수도 있고, 인접하여 배치될 수도 있다. 혹은 두 개의 박막 트랜지스터들이 중첩되어 배치될 수도 있다.
제2 실시 예에서는, 제1 박막 트랜지스터(T1)를 먼저 형성하고, 제2 박막 트랜지스터(T2)를 나중에 형성하는 구조를 갖는다. 이 경우에 제조 공정을 단순화하기 위해, 소스-드레인 전극을 동일 층에서 동일 물질로 사용한다. 특히, 제1 박막 트랜지스터(T1)가 제2 박막 트랜지스터(T2)와 단차가 심하게 분리된 구조를 가짐으로써, 소스-드레인 전극이 제1 박막 트랜지스터(T1)에서 연결 상태가 원활하지 않을 수 있다. 이를 방지하기 위해, 제2 박막 트랜지스터의 도체화된 반도체 물질층을 중간에 연결함으로써 오믹 접촉을 확보하는 구조를 갖는다.
기판(SUB)의 전체 표면 위에는 버퍼 층(BUF)이 적층되어 있다. 버퍼 층(BUF)은 제1 실시 예의 경우와 동일한 방식으로 형성될 수 있다. 이와 같이 앞의 실시 예와 동일한 구성 요소에 대해서는 상세한 설명을 생략한다.
버퍼 층(BUF) 위에는 제1 반도체 층이 배치되어 있다. 제1 반도체 층은 제1 박막 트랜지스터(T1)를 구성하는 제1 채널 영역(A1)을 포함한다. 제1 채널 영역(A1)은 제1 게이트 전극(G1)과 제1 반도체 층이 중첩되는 영역으로 정의된다. 제1 게이트 전극(G1)이 제1 반도체 층의 중앙부와 중첩하므로, 제1 반도체 층의 중앙부가 제1 채널 영역(A1)이 된다. 제1 채널 영역(A1)의 양측변부는 불순물이 도핑된 영역으로서, 제1 소스 영역(SA1)과 제1 드레인 영역(DA1)으로 정의된다.
제1 반도체 층이 배치된 기판(SUB)의 전체 표면 위에는 제1 게이트 절연막(GI1)이 적층되어 있다. 제1 게이트 절연막(GI1)은 산화 실리콘(SiOx)으로 형성하는 것이 바람직하다. 제1 게이트 절연막(GI1)의 경우, 소자의 안정성 및 특성을 고려하여 1,000Å~ 2,000Å 정도의 두께를 갖는 것이 바람직하다.
제1 게이트 절연막(GI1) 위에는 제1 게이트 전극(G1)이 배치되어 있다. 제1 게이트 전극(G1)은 제1 반도체 층의 중앙부와 중첩하도록 배치된다. 제1 게이트 전극(G1)을 마스크로 하여 불순물을 도핑함으로써, 제1 반도체 층에서 제1 게이트 전극(G1)과 중첩하는 영역을 제1 채널 영역(A1)으로 정의한다. 불순물이 도핑된 양측변은 각각 제1 소스 영역(SA1)과 제1 드레인 영역(DA1)으로 정의된다.
제1 게이트 전극(G1)을 덮도록 제1 중간 절연막(ILD1)이 적층되어 있다. 제1 중간 절연막(ILD1)은, 질화 실리콘(SiNx)을 포함하는 질화막과 산화 실리콘(SiOx)을 포함하는 산화막이 교대로 적층된 다중층의 구조를 가질 수 있다. 특히, 질화막은 다결정 반도체 층과 가깝게 배치되는 것이 바람직하므로, 질화막이 하부층에 산화막이 상부층에 적층되는 것이 바람직하다. 질화막은, 후속 열처리 공정을 통해 내부에 포함된 수소를 확산하여 다결정 실리콘을 포함하는 제1 반도체 층의 수소화 처리를 수행하기 위한 것이다. 반면에 산화막은, 후속 열처리 공정에 의해 질화막에서 방출되는 수소가 제2 박막 트랜지스터(T2)의 산화물 반도체 물질로 너무 많이 확산되는 것을 방지하기 위한 것이다.
제조 공정을 고려할 때, 제1 중간 절연막(ILD1)의 전체 두께는 2,000Å ~ 6,000Å의 두께를 갖는 것이 바람직하다. 따라서, 질화막 및 산화막 각각의 두께가 1,000Å ~ 3,000Å인 것이 바람직하다. 또한, 질화막 내의 수소가 제1 반도체 층으로 다량 확산되는 반면, 제2 반도체 층으로는 가급적 적게 영향을 주도록 하기 위해서는, 산화막의 두께는 게이트 절연막(GI)보다 더 두꺼운 것이 바람직하다. 특히, 산화막은 질화막에서 방출되는 수소의 확산 정도를 조절하기 위한 것으로서, 산화막의 두께는 질화막보다 두꺼운 것이 바람직하다.
제1 중간 절연막(ILD1) 위에는, 제2 반도체 층이 배치되어 있다. 제2 반도체 층은 제2 박막 트랜지스터(T2)을 구성하는 제2 채널 영역(A2)을 포함한다. 제2 박막 트랜지스터(T2)가 표시 소자용 박막 트랜지스터인 경우, 표시 기능 처리를 수행하는 데 적합한 특성을 갖도록 산화물 반도체 물질을 포함하는 것이 바람직하다.
제2 반도체 층과 동일한 물질로, 제1 반도체 층의 제1 소스 영역(SA1) 및 제1 드레인 영역(DA1)과 연결되는 제1 부-소스 영역(SA1') 및 제1 부-드레인 영역(DA1')이 더 형성되어 있다. 제1 부-소스 영역(SA1')은 제1 소스 영역(SA1)을 노출하도록 제1 중간 절연막(ILD1) 및 제1 게이트 절연막(GI1)을 관통하는 콘택홀을 통해 연결된다. 제1 부-드레인 영역(DA1')은 제1 드레인 영역(DA1)을 노출하도록 제1 중간 절연막(ILD1) 및 제1 게이트 절연막(GI1)을 관통하는 콘택홀을 통해 연결된다.
제2 반도체 층은 제2 박막 트랜지스터(T2)를 구성하는 제2 채널 영역(A2)을 포함한다. 제2 채널 영역(A2)은 제2 게이트 전극(G2)과 제2 반도체 층이 중첩되는 영역으로 정의된다. 제2 게이트 전극(G2)이 제2 반도체 층의 중앙부와 중첩하므로, 제2 반도체 층의 중앙부가 제2 채널 영역(A2)이 된다. 제2 채널 영역(A2)의 양 측변부는 도체화된 영역으로서, 제2 소스 영역(SA2)과 제2 드레인 영역(DA2)으로 정의된다.
제2 게이트 전극(G2)은 제2 게이트 절연막(GI2)을 사이에 두고 제2 채널 영역(A2)과 중첩한다. 특히, 제2 게이트 절연막(GI2)은 제2 게이트 전극(G2)과 동일한 모양과 크기를 갖도록 패턴된다. 그 결과, 제2 반도체 층에서 제2 게이트 전극(G2)과 중첩하지 않은 부분들은 도체화된다. 예를 들어, 제2 소스 영역(SA2), 제 드레인 영역(DA2), 제1 부-소스 영역(SA1') 및 제1 부-드레인 영역(DA1')은 도체화된 산화물 반도체 물질을 포함한다.
제2 게이트 전극(G2) 위에는 제2 중간 절연막(ILD2)이 기판(SUB) 전체 표면을 덮도록 적층된다. 제2 중간 절연막(ILD2)의 상부 표면에는 소스-드레인 전극들이 형성되어 있다. 예를 들어, 제1 박막 트랜지스터(T1)를 구성하는 제1 소스 전극(S1) 및 제1 드레인 전극(D1) 그리고 제2 박막 트랜지스터(T2)를 구성하는 제2 소스 전극(S2) 및 제2 드레인 전극(D2)이 형성되어 있다. 제1 소스 전극(S1)은 제1 부-소스 영역(SA1')과 연결되며, 제1 드레인 전극(D1)은 제1 부-드레인 영역(DA1')과 연결된다. 또한 제2 소스 전극(S2)은 제2 소스 영역(SA2)과 연결되며, 제2 드레인 전극(D2)은 제2 드레인 영역(DA2)과 연결된다.
소스-드레인 전극들 위에는 기판(SUB) 전체를 덮도록 보호막(PAS)이 적층되어 있다. 서로 다른 성격을 갖는 다른 물질로 이루어진 이종 박막 트랜지스터를 동일 기판 위에 형성함에 있어서, 다결정 반도체 물질을 먼저 형성하고, 산화물 반도체 물질을 나중에 형성함으로써, 소자의 각각 특성을 확보할 수 있다. 제1 실시 예와 비교해서, 게이트 전극을 서로 다른 층에 형성하므로, 제조 공정이 좀 더 복잡할 수 있으나, 다결정 반도체 층과 산화물 반도체 층이 더 멀리 이격된 구조를 가짐으로써, 서로 다른 소자의 특성들을 각각 안정화할 수 있다.
이하, 도 4를 더 참조하여 본 발명의 제2 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판의 제조 방법을 설명한다. 도 4는 본 발명의 제2 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 제조하는 과정을 나타내는 순서도이다.
기판(SUB) 위에 버퍼 층(BUF)을 증착한다. 도면으로 설명하지 않았지만, 버퍼 층(BUF)을 증착하기 전에, 필요한 부분에 차광층을 형성할 수도 있다. (S100)
버퍼 층(BUF) 위에 아몰퍼스 실리콘(a-Si) 물질을 증착하고, 결정화를 수행하여 다결정 실리콘(poly-silicon)으로 만든다. 다결정 실리콘 물질을 제1 마스크 공정으로 패턴하여 제1 반도체 층을 형성한다. (S110)
제1 반도체 층이 형성된 기판(SUB) 전체 표면 위에 산화 실리콘과 같은 절연 물질을 증착하여 제1 게이트 절연막(GI1)을 형성한다. 제1 게이트 절연막(GI1)은 산화 실리콘으로 형성하는 것이 바람직하다. 제1 게이트 절연막(GI1)의 두께는 1,000Å ~ 2,000Å인 것이 바람직하다. 연속으로 게이트 금속 물질을 도포한다. 제2 마스크 공정으로 게이트 금속을 패턴하여 제1 게이트 전극(G1)을 형성한다. 제1 게이트 전극(G1)은 제1 반도체 층의 중심부와 중첩하도록 배치한다. 그 후, 제1 게이트 전극(G1)을 마스크로 하여 하부에 배치된 제1 반도체 층에 불순물을 주입하여 제1 소스 영역(SA1) 및 제1 드레인 영역(DA1)을 포함하는 도핑 영역을 정의한다.
도핑 영역의 정의 과정은 P-MOS, N-MOS 또는 C-MOS에 따라 약간씩 상이할 수 있다. 예를 들어, N-MOS 형 박막 트랜지스터의 경우, 고 농도 도핑 영역을 먼저 형성하고 난 후, 저 농도 도핑 영역을 나중에 형성할 수 있다. 제1 게이트 전극(G1)보다 좀 더 큰 크기를 갖는 제1 게이트 전극(G1)의 포토레지스트 패턴을 이용하여 고농도 도핑 영역을 정의 할 수 있다. 포토레지스트를 제거하고 제1 게이트 전극(G1)을 마스크로 하여, 고농도 도핑 영역과 제1 게이트 전극(G1) 사이에, 저농도 도핑 영역(Low Density Doping area; LDD)을 정의할 수 있다. 또한, 제1 박막 트랜지스터(T1)를 P-MOS 형 박막 트랜지스터로, 제2 박막 트랜지스터(T2)를 N-MOS 형 박막 트랜지스터로 구성한 C-MOS 박막 트랜지스터를 구현할 수도 있다. (S200)
제1 게이트 전극(G1)이 형성된 기판(SUB) 전체 표면 위에 제1 중간 절연막(ILD1)을 증착한다. 제1 중간 절연막(ILD1)을 이중층으로 형성하는 경우, 질화막을 먼저 증착한 후, 산화막을 연속으로 적층하는 것이 바람직하다. 질화막은 제조 공정상 내부에 수소를 다량 내포할 수 있다. 제조 공정을 고려했을 때, 제1 중간 절연막(ILD1)은 전체 두께가 2,000Å ~ 6,000Å으로 증착하는 것이 바람직하다. 따라서, 수소확산을 목적으로 하는 질화막은, 수소 확산 정도를 고려하여 1,000Å ~ 3,000Å의 두께로 증착한다. 산화막은 질화막에서 방출되는 수소 입자들이 상부에 배치될 산화물 반도체 물질로 확산되는 것을 방지할 수 있도록 1,000Å ~ 3,000Å의 두께로 증착하는 것이 바람직하다. 수소 확산 정도나 소자 특성을 고려하여, 산화막과 질화막의 두께를 적절히 선택할 수 있다. 예를 들어, 수소의 과도한 확산을 방지하기 위해서는, 질화막은 산화막보다 얇은 것이 바람직하다.
제3 마스크 공정으로 제1 중간 절연막(ILD1) 및 제1 게이트 절연막(GI1)을 패턴하여, 콘택홀을 형성한다. 특히, 제1 소스 영역(SA1)과 제1 드레인 영역(DA1)을 노출하는 콘택홀들을 형성한다. (S300)
제1 중간 절연막(ILD1) 위에 산화물 반도체 물질을 증착한다. 산화물 반도체 물질은 인듐-갈륨-아연 산화물(Indium Gallium Zinc Oxide: IGZO), 인듐-갈륨 산화물(Indium Gallium Oxide: IGO) 및 인듐 -아연 산화물(Indium Zinc Oxide: IZO) 중 적어도 어느 하나를 포함한다. 제4 마스크 공정으로 산화물 반도체 물질을 패턴하여 제2 반도체 층을 형성한다. 또한, 콘택홀을 통해 제1 소스 영역(SA1)과 연결되는 제1 부-소스 영역(SA1') 및 제1 드레인 영역(DA1)과 연결되는 제1 부-드레인 영역(DA1')을 더 형성한다. (S400)
제2 반도체 층이 형성된 기판(SUB) 전체 표면 위에 절연물질로 제2 게이트 절연막(GI2)을 증착한다. 제2 게이트 절연막(GI2)도 제1 게이트 절연막(GI1)과 동일한 물질로 동일한 두께로 형성할 수 있다. (S500)
제2 게이트 절연막(GI2) 위에 연속으로 게이트 물질을 도포한다. 제5 마스크 공정으로 게이트 물질과 제2 게이트 절연막(GI2)을 동시에 패턴하여, 제2 게이트 전극(G2)을 형성한다. 이 때, 제2 게이트 절연막(GI2)가 식각되면서 제2 반도체 층의 일부가 노출되면서 도체화된다. 즉, 제2 게이트 전극(G2)의 양 측변에 노출된 제2 소스 영역(SA2) 및 제2 드레인 영역(DA2)가 도체화된다. 마찬가지로, 제1 부-소스 영역(SA1') 및 제1 부-드레인 영역(DA1')도 도체화된다. (S510)
제2 게이트 전극(G2)이 형성된 기판(SUB) 전체 표면 위에 절연물질로 제2 중간 절연막(ILD2)을 증착한다. 제6 마스크 공정으로 제2 중간 절연막(ILD2)을 패턴하여, 콘택홀들을 형성한다. 예를 들어, 콘택홀들은 도체화된 제2 소스 영역(SA2) 및 제2 드레인 영역(DA2) 그리고 도체화된 제1 부-소스 영역(SA1') 및 제1 부-드레인 영역(DA1')을 노출한다. (S600)
제2 중간 절연막(ILD2) 위에 금속 물질을 증착하고, 제7 마스크 공정으로 패턴하여 소스-드레인 전극을 형성한다. 예를 들어, 제1 소스 전극(S1), 제1 드레인 전극(D1), 제2 소스 전극(S2) 및 제2 드레인 전극(D2)을 형성한다. 제1 소스 전극(S1)은 콘택홀을 통해 제1 부-소스 영역(SA1')과 연결된다. 제1 드레인 전극(D1)은 콘택홀을 통해 제1 부-드레인 영역(DA1')과 연결된다. 제2 소스 전극(S2)은 콘택홀을 통해 제2 소스 영역(SA2)과 연결된다. 그리고 제2 드레인 전극(D2)은 콘택홀을 통해 제2 드레인 영역(DA2)과 연결된다. (S700)
소스-드레인 전극들이 형성된 기판(SUB) 전체 표면 위에 보호막(PAS)을 증착한다. 도면으로 도시하지 않았지만, 이후에 보호막(PAS)을 패턴하여 제1 및 제2 드레인 전극 (D1, D2) 일부를 노출하는 콘택홀을 더 형성할 수 있다. (S800)
<제3 실시 예>
이하, 도 5를 참조하여, 본 발명의 제3 실시 예에 대하여 설명한다. 도 5는 본 발명의 제3 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 나타내는 단면도이다.
본 발명의 제3 실시 예는, 구조적 특징과 제조 공정을 모두 고려하면, 제1 실시 예와 거의 동일하다. 차이가 있다면, 제1 실시 예에서는 도체화 공정으로 채널 영역을 정의한 반면, 제3 실시 예에서는 도핑 공정으로 채널 영역을 정의한다. 제3 실시 예의 경우, 서로 다른 유형의 두 박막 트랜지스터들이 직접 연결된 구조를 갖는 경우에 유리하게 적용할 수 있다.
도 5를 참조하면, 기판(SUB) 위에 버퍼 층(BUF)이 도포되어 있다. 버퍼 층(BUF) 위에는 다결정 반도체 물질을 포함하는 제1 반도체 층이 도포되어 있다. 제1 반도체 층은 제1 박막 트랜지스터(T1)가 배치되는 영역과 제2 박막 트랜지스터(T2)가 배치되는 영역 모두에 형성된다. 제1 박막 트랜지스터(T1)에서는 채널 영역을 포함하여 배치되는 반면, 제2 박막 트랜지스터(T2)에서는 채널 영역에는 제1 반도체 층이 형성되지 않는다. 제1 박막 트랜지스터(T1)는 다결정 반도체 물질로 채널 영역을 형성하는 반면, 제2 박막 트랜지스터(T2)는 산화물 반도체 물질로 채널 영역을 형성하기 때문이다.
따라서, 제2 박막 트랜지스터(T2)가 배치되는 영역에 형성되되 양쪽으로 분리된 제1 반도체 층들 사이에는 산화물 반도체 물질을 포함하는 제2 반도체 층이 배치된다. 특히, 제2 반도체 층의 양측부는 제1 반도체 층과 적층됨으로써 연결되는 것이 바람직하다.
제1 반도체 층과 제2 반도체 층 위에는 게이트 절연막(GI)이 기판(SUB) 전체 표면에 걸쳐 적층되어 있다. 게이트 절연막(GI) 위에는 제1 게이트 전극(G1)과 제2 게이트 전극(G2)이 형성되어 있다. 제1 게이트 전극(G1)은 제1 박막 트랜지스터(T1)가 배치되는 영역에 형성된 제1 반도체 층의 중심 영역과 중첩하도록 배치된다. 제2 게이트 전극(G2)은 제2 박막 트랜지스터(T2)가 배치되는 제2 반도체 층의 중심 영역과 중첩하도록 배치된다.
제1 게이트 전극(G1)은 게이트 절연막(GI)을 사이에 두고 제1 채널 영역(A1)과 중첩한다. 제1 채널 영역(A1)의 양 측부에는 불순물이 도핑된 제1 소스 영역(SA1) 및 제1 드레인 영역(DA1)이 정의된다. 제2 게이트 전극(G2)도 게이트 절연막(GI)을 사이에 두고 제2 채널 영역(A2)과 중첩한다. 제2 채널 영역(A2)의 양 측부는 제1 반도체 층 위에 면 접촉하고 있다. 또한 제2 채널 영역(A2)의 양 측부 및 제1 반도체 층에도 불순물이 도핑되어, 제2 소스 영역(SA2) 및 제2 드레인 영역(DA2)이 정의된다.
제1 게이트 전극(G1) 및 제2 게이트 전극(G2) 위에는 기판(SUB) 전체를 덮도록 중간 절연막(ILD)이 증착되어 있다. 중간 절연막(ILD) 위에는 제1 박막 트랜지스터(T1)를 구성하는 제1 소스 전극(S1)과 제2 박막 트랜지스터(T2)를 구성하는 제2 드레인 전극(D2)이 배치되어 있다. 제1 소스 전극(S1)은 중간 절연막(ILD) 및 게이트 절연막(GI)을 관통하는 콘택홀을 통해 제1 소스 영역(SA1)과 연결된다. 제2 드레인 전극(D2)은 중간 절연막(ILD) 및 게이트 절연막(GI)을 관통하는 콘택홀을 통해 제2 드레인 영역(DA2)과 연결된다.
여기서, 제1 박막 트랜지스터(T1)의 제1 드레인 영역(DA1)은 제2 박막 트랜지스터(T2)의 제2 소스 영역(SA2)과 하나의 몸체로 형성됨으로써, 두 박막 트랜지스터들이 직렬로 연결된 구조를 갖는다. 따라서, 제1 드레인 전극과 제1 소스 전극을 형성할 필요가 없는 구조가 된다.
제1 박막 트랜지스터(T1)와 제2 박막 트랜지스터(T2)가 형성된 기판(SUB) 전체 표면 위에는 보호막(PAS)이 증착되어 있다.
*이후, 도 6을 참조하여, 제3 실시 예에 의한 평판 표시장치용 박막 트랜지스터 기판을 제조하는 과정을 설명한다. 여기서도, 제1 실시 예의 것과 거의 동일하므로, 중요한 의미가 없는 동일한 설명은 생략한다. 도 6은 본 발명의 제3 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 제조하는 과정을 나타내는 순서도이다.
기판(SUB) 위에 버퍼 층(BUF)을 증착한다. (S100)
버퍼 층(BUF) 위에 아몰퍼스 실리콘(a-Si) 물질을 증착하고, 결정화를 수행하여 다결정 실리콘(poly-silicon)으로 만든다. 다결정 실리콘 물질을 제1 마스크 공정으로 패턴하여 제1 반도체 층을 형성한다. 제1 반도체 층은 제1 박막 트랜지스터(T1)를 구성하는 제1 채널 영역(A1)을 포함한다. 또한 제1 반도체 층은 제2 박막 트랜지스터(T2)의 도핑 영역을 포함한다. (S110)
제1 반도체 층이 형성된 버퍼 층(BUF) 위에 금속 산화물 반도체 물질을 증착하고, 제2 마스크 공정으로 패턴하여 제2 반도체 층을 형성한다. 제2 반도체 층은 제2 박막 트랜지스터(T2)의 채널 영역을 포함한다. 특히, 제2 박막 트랜지스터(T2)의 영역에 배치되며, 채널 영역을 중심으로 양측으로 이격하여 배치된 제1 반도체 층을 서로 연결하도록 형성한다. (S200)
제1 반도체 층 및 제2 반도체 층이 형성된 기판(SUB) 위에 절연물질로 게이트 절연막(GI)을 증착한다. (S300)
게이트 절연막(GI) 상부에 게이트 금속 물질을 증착하고, 제3 마스크 공정으로 패턴하여 게이트 전극을 형성한다. 특히, 제1 게이트 전극(G1)과 제2 게이트 전극(G2)을 동시에 형성한다. 제1 게이트 전극(G1)은 제1 반도체 층의 중앙 영역인, 제1 채널 영역(A1)과 중첩하도록 배치한다. 제2 게이트 전극(G2)은 제2 반도체 층의 중앙 영역인 제2 채널 영역(A2)과 중첩하도록 배치한다. 제1 게이트 전극(G1) 및 제2 게이트 전극(G2)을 마스크로 하여, 하부에 배치된 제1 반도체 층 및 제2 반도체 층에 불순물을 도핑한다. 그럼으로서, 제1 게이트 전극(G1)의 양 측변으로 노출된 제1 반도체 층은 불순물이 도핑된 영역인 제1 소스 영역(SA1) 및 제1 드레인 영역(DA1)이 정의된다. 마찬가지로, 제2 게이트 전극(G2)의 양 측변으로 노출된 제2 반도체 층과 제1 반도체 층에도 불순물이 도핑되어, 제2 소스 영역(SA2) 및 제2 드레인 영역(DA2)이 정의된다. (S310)
제1 게이트 전극(G1) 및 제2 게이트 전극(G2)이 형성된 기판(SUB) 전체 표면 위에 중간 절연막(ILD)을 증착한다. (S400)
제4 마스크 공정으로 중간 절연막(ILD)을 패턴하여, 제1 소스 영역(SA1) 및 제2 드레인 영역(DA2)을 노출하는 콘택홀들을 형성한다. 이들 콘택홀들은 이후에 형성될 소스-드레인 전극을 소스-드레인 영역들과 연결하기 위한 것이다. (S410)
콘택홀들이 형성된 중간 절연막(ILD) 위에 소스-드레인 금속을 증착한다. 제5 마스크 공정으로 소스-드레인 금속을 패턴하여, 제1 소스 전극(S1)과 제2 드레인 전극(D2)을 형성한다. 제1 소스 전극(S1)은 제1 소스 영역(SA1)과 접촉한다. 제2 드레인 전극(D2)은 제2 드레인 영역(DA2)과 접촉한다. (S500)
소스-드레인 전극들이 형성된 기판(SUB) 전체 표면 위에 보호막(PAS)을 증착한다. 도면으로 도시하지 않았지만, 이후에 보호막(PAS)을 패턴하여 제2 드레인 전극(D2) 일부를 노출하는 콘택홀을 더 형성할 수 있다. (S600)
본 발명의 제3 실시 예에서는 서로 다른 두 박막 트랜지스터들을 포함하되, 이들이 서로 연결된 구조를 갖는 박막 트랜지스터 기판을 제공한다. 특히, 다결정 반도체 물질을 포함하는 제1 박막 트랜지스터(T1)와 산화물 반도체 물질을 포함하는 제2 박막 트랜지스터(T2)가 서로 직렬로 연결된 구조를 갖는다. 예를 들어, 액정 표시장치에서, 오프-전류(Ioff)를 현저히 줄여할 필요가 있는 경우, 오프-전류(Ioff)가 낮은 산화물 반도체 물질로 제2 박막 트랜지스터(T2)에 적용할 수 있다.
또는, 게이트 구동부를 표시 패널의 화소 영역 주변에 직접 형성하는 경우에도 적용할 수 있다. 예를 들어, 다결정 반도체 물질을 포함하는 P-MOS 박막 트랜지스터와 산화물 반도체 물질을 포함하는 N-MOS 박막 트랜지스터를 직접 연결함으로써 C-MOS 형으로 구성할 수 있다.
<제4 실시 예>
이하, 도 7을 참조하여, 본 발명의 제4 실시 예에 대하여 설명한다. 도 7은 본 발명의 제4 실시 예에 의한 서로 다른 유형의 박막 트랜지스터들을 포함하는 평판 표시장치용 박막 트랜지스터 기판을 나타내는 단면도이다.
제4 실시 예는, 서로 다른 박막 트랜지스터들을 포함하는 박막 트랜지스터와는 약간 다른 구조를 제시한다. 예를 들어, 동일한 두 개의 박막 트랜지스터들을 연결함에 있어서, 특성이 다른 반도체 물질을 경유하여 연결시킴으로써, 특성을 향상할 수 있다. 예를 들어, 다결정 반도체 물질을 포함하는 두 개의 박막 트랜지스터들을 직렬로 연결하는 경우, 중간에 산화물 반도체 물질을 개재함으로써, 오프-전류(Ioff) 특성을 개선할 수 있다.
본 발명의 제4 실시 예는, 구조적 특징과 제조 공정을 모두 고려하면, 제3 실시 예와 거의 동일하다. 차이가 있다면, 제3 실시 예에서는 서로 다른 유형의 박막 트랜지스터들이 서로 직렬로 연결되는 반면, 제4 실시 예에서는 동일한 유형의 박막 트랜지스터들이 다른 특성을 갖는 반도체 물질을 경유하여 연결된다는 데 있다.
도 7을 참조하면, 기판(SUB) 위에 버퍼 층(BUF)이 도포되어 있다. 버퍼 층(BUF) 위에는 다결정 반도체 물질을 포함하는 제1 반도체 층이 도포되어 있다. 제1 반도체 층은 제1 박막 트랜지스터(T1)가 배치되는 영역과 제2 박막 트랜지스터(T2)가 배치되는 영역 모두에 형성된다.
제1 박막 트랜지스터(T1) 및 제2 박막 트랜지스터(T2) 모두는 다결정 반도체 물질로 채널 영역을 형성한다. 따라서, 제1 반도체 층은, 제1 박막 트랜지스터(T1) 및 제2 박막 트랜지스터(T2) 각각의 채널 영역을 포함하여 배치된다.
제1 반도체 층이 형성된 기판(SUB) 위에는 산화물 반도체 물질을 포함하는 제2 반도체 층(OX)이 형성되어 있다. 특히, 제1 박막 트랜지스터(T1)에 배치된 제1 반도체 층과 제2 박막 트랜지스터(T2)에 배치된 제1 반도체 층 사이를 연결하는 구조로 형성되어 있다.
제1 반도체 층과 제2 반도체 층 위에는 게이트 절연막(GI)이 기판(SUB) 전체 표면에 걸쳐 적층되어 있다. 게이트 절연막(GI) 위에는 제1 게이트 전극(G1)과 제2 게이트 전극(G2)이 형성되어 있다. 제1 게이트 전극(G1)은 제1 박막 트랜지스터(T1)가 배치되는 영역에 형성된 제1 반도체 층의 중심 영역과 중첩하도록 배치된다. 제2 게이트 전극(G2)은 제2 박막 트랜지스터(T2)가 배치되는 영역에 형성된 제1 반도체 층의 중심 영역과 중첩하도록 배치된다.
제1 게이트 전극(G1) 및 제2 게이트 전극(G2)은 각각 게이트 절연막(GI)을 사이에 두고 제1 채널 영역(A1) 및 제2 채널 영역(A2)과 중첩한다. 제1 채널 영역(A1)의 양 측부에는 불순물이 도핑된 제1 소스 영역(SA1) 및 제1 드레인 영역(DA1)이 정의된다. 제2 채널 영역(A2)의 양 측부에도 불순물이 도핑된, 제2 소스 영역(SA2) 및 제2 드레인 영역(DA2)이 정의된다. 제1 드레인 영역(DA1)과 제2 소스 영역(SA2)은 제2 반도체 층(OX)에 의해 연결된다. 제2 반도체 층(OX)도 불순물이 도핑되어 있다.
제1 게이트 전극(G1) 및 제2 게이트 전극(G2) 위에는 기판(SUB) 전체를 덮도록 중간 절연막(ILD)이 증착되어 있다. 중간 절연막(ILD) 위에는 제1 박막 트랜지스터(T1)를 구성하는 제1 소스 전극(S1)과 제2 박막 트랜지스터(T2)를 구성하는 제2 드레인 전극(D2)이 배치되어 있다. 제1 소스 전극(S1)은 중간 절연막(ILD) 및 게이트 절연막(GI)을 관통하는 콘택홀을 통해 제1 소스 영역(SA1)과 연결된다. 제2 드레인 전극(D2)은 중간 절연막(ILD) 및 게이트 절연막(GI)을 관통하는 콘택홀을 통해 제2 드레인 영역(DA2)과 연결된다.
여기서, 제1 박막 트랜지스터(T1)의 제1 드레인 영역(DA1)은 제2 박막 트랜지스터(T2)의 제2 소스 영역(SA2)과 산화물 반도체 층(OX)을 매개로 직렬로 연결된 구조를 갖는다. 따라서, 제1 드레인 전극과 제1 소스 전극을 형성할 필요가 없는 구조가 된다.
제1 박막 트랜지스터(T1)와 제2 박막 트랜지스터(T2)가 형성된 기판(SUB) 전체 표면 위에는 보호막(PAS)이 증착되어 있다. 제조 공정은 제3 실시 예의 것과 동일하므로, 공정에 대한 설명은 생략한다.
< 제1 응용 예 >
지금까지 설명한 서로 다른 박막 트랜지스터들을 구비한 박막 트랜지스터 기판은, 다양한 평판 표시장치에 응용될 수 있다. 본 발명에서 제시한 바와 같이, 서로 다른 특징을 갖는 박막 트랜지스터들을 하나의 기판에 형성한 경우에 얻을 수 있는 장점은 다양하다. 이하, 도 8을 참조하여, 본 발명의 제1 응용 예에 의한 박막 트랜지스터 기판을 사용한 표시장치에서 어떠한 특징이 있으며, 어떠한 장점을 기대할 수 있는지 상세히 설명한다. 도 8은 본 발명의 제1 응용 예에 따른 표시장치의 구성을 개략적으로 보여 주는 블록도이다.
제1 및 제2 박막 트랜지스터들(T1, T2) 하나 이상은 표시패널(100)의 화소들 각각에 형성되어 화소들에 기입되는 데이터 전압을 스위칭하거나 픽셀들을 구동하는 박막 트랜지스터일 수 있다. 유기발광 다이오드 표시장치의 경우에, 제2 박막 트랜지스터(T2)는 화소의 스위치 소자로 적용되고, 제1 박막 트랜지스터(T1)는 구동 소자로 적용될 수 있으나 이에 한정되지 않는다. 제1 및 제2 박막 트랜지스터(T1, T2)는 조합되어 하나의 스위치 소자나 하나의 구동 소자로 적용될 수도 있다.
모바일 기기나 웨어러블 기기에서 소비 전력을 줄이기 위하여 프레임 레이트(Frame rate)를 낮추는 저속 구동 방법이 시도되고 있다. 이 경우에, 정지 영상이나 데이터의 업데이트 주기가 늦은 영상에서 프레임 주파수를 낮출 수 있다. 그런데 프레임 레이트를 낮추면, 데이터 전압이 바뀔 때마다 휘도가 번쩍이는 현상이 보이거나 픽셀의 전압 방전 시간이 길어져 데이터 업데이트 주기로 휘도가 깜빡이는 플리커 현상이 보일 수 있다. 본 발명의 제1 및 제2 박막 트랜지스터(T1, T2)를 화소에 적용하면 저속 구동 시의 플리커 문제를 해결할 수 있다.
저속 구동시에 데이터 업데이트 주기가 길어지면 스위치 박막 트랜지스터의 누설 전류량이 커진다. 스위치 박막 트랜지스터의 누설 전류는 스토리지 커패시터(STG)의 전압과 구동 박막 트랜지스터의 게이트-소스 간 전압의 저하를 초래한다. 본 발명은 산화물 트랜지스터인 제2 박막 트랜지스터를 화소의 스위치 박막 트랜지스터로 적용할 수 있다. 산화물 트랜지스터는 오프 커런트가 낮기 때문에 스토리지 커패시터와 구동 박막 트랜지스터의 게이트 전극의 전압 강하를 방지할 수 있다. 따라서, 본 발명은 저속 구동시 플리커를 방지할 수 있다.
폴리 실리콘 트랜지스터인 제1 박막 트랜지스터를 화소의 구동 박막 트랜지스터로 적용하면 전자의 이동도가 높기 때문에 유기 발광 다이오드로 공급되는 전류양을 크게 할 수 있다. 따라서, 본 발명은 화소의 스위치 소자에 제2 박막 트랜지스터(T2)를 적용하고, 화소의 구동 소자에 제1 박막 트랜지스터(T1)를 적용하여 소비 전력을 대폭 낮추면서 화질 저하를 방지할 수 있다.
본 발명은 소비전력을 줄이기 위해서 저속 구동 방법을 적용할 때 화질 저하를 방지할 수 있기 때문에 모바일 기기나 웨어러블 기기에 적용하는데에 효과적이다. 일례로, 휴대용 전자시계는 소비전력을 낮추기 위하여 1초 단위로 표시화면의 데이터를 업데이트할 수 있다. 이때의 프레임 주파수는 1Hz이다. 본 발명은 1Hz 또는 정지영상에 가까운 구동 주파수를 이용하여도 플리커 없는 우수한 화질을 구현할 수 있다. 본 발명은 모바일 기기나 웨어러블 기기의 대기 화면에서 정지 영상의 프레임 레이트를 크게 낮추어 화질 저하 없이 소비 전력을 대폭 감소시킬 수 있다. 그 결과, 본 발명은 모바일 기기나 웨어러블 기기의 화질을 개선하고 배터리 수명을 길게 하여 휴대성을 높일 수 있다. 본 발명은 데이터 업데이트 주기가 매우 긴 전자책(E-Book)에서도 화질 저하 없이 소비전력을 크게 줄일 수 있다.
제1 및 제2 박막 트랜지스터들(T1, T2) 중 하나 이상은 구동회로 예를 들면, 도 8에서 데이터 구동부(200), 멀티플렉서(MUX, 210), 게이트 구동부(300) 중 하나 이상에 내장되어 구동 회로를 구성할 수 있다. 이 구동 회로는 화소에 데이터를 기입한다. 또한, 제1 및 제2 박막 트랜지스터들(T1, T2) 중에서 어느 하나는 화소 내에 형성되고 다른 하나는 구동회로에 형성될 수 있다. 데이터 구동부(200)는 입력 영상의 데이터를 데이터 전압으로 변환하여 출력한다. 멀티플렉서(210)는 데이터 구동부(200)로부터의 데이터 전압을 다수의 데이터 배선들(DL)로 시분할 분배함으로써 데이터 구동부(200)의 출력 채널 수를 줄인다. 게이트 구동부(300)는 데이터 전압에 동기되는 스캔 신호(또는 게이트 신호)를 게이트 배선(GL)으로 출력하여 입력 영상의 데이터가 기입되는 화소를 라인 단위로 순차적으로 선택한다. 게이트 구동부(300)의 출력 채널 수를 줄이기 위하여, 게이트 구동부(300)와 게이트 배선들(GL) 사이에 도시하지 않은 멀티플렉서가 추가될 수 있다. 멀티플렉서(210)와 게이트 구동부(300)는 도 8과 같이 화소 어레이와 함께 박막 트랜지스터 기판 상에 직접 형성할 수 있다. 멀티플렉서(210)와 게이트 구동부(300)는 도 8과 같이 비 표시 영역(NA)에 배치되고, 화소 어레이는 표시 영역(AA)에 배치된다.
본 발명의 표시장치는 박막 트랜지스터를 이용한 능동형 표시장치 예를 들면, 액정 표시장치, 유기발광 다이오드 표시장치 및 전기영동 표시장치 등 박막 트랜지스터가 필요한 어떠한 표시장치에도 적용될 수 있다. 이하, 도면들을 더 참조하여, 본 발명에 의한 박막 트랜지스터 기판을 적용한 표시장치의 응용 예들에 대해서 설명한다.
< 제2 응용 예 >
도 9는 본 발명의 제2 응용 예에 의한 수평 전계형의 일종인 프린지 필드 방식의 액정 표시장치에 포함된 산화물 반도체 층을 갖는 박막 트랜지스터 기판을 나타내는 평면도이다. 도 10는 도 9에 도시한 박막 트랜지스터 기판을 절취선 I-I' 선을 따라 자른 단면도이다.
도 9 및 도 10에 도시된 금속 산화물 반도체 층을 갖는 박막 트랜지스터 기판은 하부 기판(SUB) 위에 게이트 절연막(GI)을 사이에 두고 교차하는 게이트 배선(GL) 및 데이터 배선(DL)과, 그 교차부마다 형성된 박막 트랜지스터(T)를 구비한다. 그리고 게이트 배선(GL)과 데이터 배선(DL)의 교차 구조에 의해 화소 영역이 정의된다.
박막 트랜지스터(T)는 게이트 배선(GL)에서 분기한 게이트 전극(G), 데이터 배선(DL)에서 분기 된 소스 전극(S), 소스 전극(S)과 대향하는 드레인 전극(D), 그리고 게이트 절연막(GI) 위에서 게이트 전극(G)과 중첩하며, 소스 전극(S)과 드레인 전극(D) 사이에 채널 영역을 구비하는 반도체 층(A)을 포함한다.
게이트 배선(GL)의 일측 단부에는 외부로부터 게이트 신호를 인가받기 위한 게이트 패드(GP)가 배치되어 있다. 게이트 패드(GP)는 게이트 절연막(GI)을 관통하는 제1 게이트 패드 콘택홀(GH1)을 통해 게이트 패드 중간 단자(IGT)와 접촉한다. 게이트 패드 중간 단자(IGT)는 제1 보호막(PA1)과 제2 보호막(PA2)을 관통하는 제2 게이트 패드 콘택홀(GH2)을 통해 게이트 패드 단자(GPT)와 접촉한다. 한편, 데이터 배선(DL)의 일측 단부에는 외부로부터 화소 신호를 인가받기 위한 데이터 패드(DP)가 배치되어 있다. 데이터 패드(DP)는 제1 보호막(PA1) 및 제2 보호막(PA2)을 관통하는 데이터 패드 콘택홀(DPH)을 통해 데이터 패드 단자(DPT)와 접촉한다.
화소 영역에는 프린지 필드를 형성하도록 제2 보호막(PA2)을 사이에 두고 배치된 화소 전극(PXL)과 공통 전극(COM)을 구비한다. 공통 전극(COM)은 게이트 배선(GL)과 나란하게 배열된 공통 배선(CL)과 접속될 수 있다. 공통 전극(COM)은 공통 배선(CL)을 통해 액정 구동을 위한 기준 전압(혹은 공통 전압)을 공급받는다. 또 다른 방법으로, 공통 전극(COM)은, 드레인 콘택홀(DH)이 배치되는 부분을 제외한, 기판(SUB) 전체 표면에 배치된 모양을 가질 수 있다. 즉, 데이터 배선(DL)의 상층부를 덮는 형태를 가져, 공통 전극(COM)이 데이터 배선(DL)을 차폐하는 기능을 할 수도 있다.
공통 전극(COM)과 화소 전극(PXL)의 위치 및 모양은 설계 환경과 목적에 맞추어 다양한 형상을 가질 수 있다. 공통 전극(COM)은 일정한 기준 전압이 인가되는 반면, 화소 전극(PXL)은 구현하고자 하는 비디오 데이터에 따라 수시로 변화하는 전압 값이 인가된다. 따라서, 데이터 배선(DL)과 화소 전극(PXL) 사이에 기생 용량이 발생할 수 있다. 이러한 기생 용량으로 인해 화질에 문제를 야기할 수 있기 때문에, 공통 전극(COM)을 먼저 배치하고, 화소 전극(PXL)을 최상위층에 배치하는 것이 바람직하다.
즉, 데이터 배선(DL) 및 박막 트랜지스터(T)를 덮는 제1 보호막(PA1) 위에 유전율이 낮은 유기물질을 두껍게 적층하여 평탄화 막(PAC)을 형성한 후에, 공통 전극(COM) 형성한다. 그리고 공통 전극(COM)을 덮는 제2 보호막(PA2)을 형성 한 후, 공통 전극(COM)과 중첩하는 화소 전극(PXL)을 제2 보호막(PA2) 위에 형성한다. 이러한 구조에서는 화소 전극(PXL)이 데이터 배선(DL)과 제1 보호막(PA1), 평탄화막(PAC), 그리고 제2 보호막(PA2)에 의해 이격되므로 데이터 배선(DL)과 화소 전극(PXL) 사이에 기생 용량을 줄일 수 있다. 하지만 이에 국한하는 것은 아니며, 경우에 따라 화소 전극(PXL)을 먼저 배치하고, 공통 전극(COM)을 최 상위층에 배치할 수도 있다.
공통 전극(COM)은 화소 영역의 형태에 대응하는 장방형을 가지며, 화소 전극(PXL)은 다수 개의 선분 형상을 갖는다. 특히, 화소 전극(PXL)은 제2 보호막(PA2)을 사이에 두고 공통 전극(COM)과 수직 상으로 중첩하는 구조를 갖는다. 이로써, 화소 전극(PXL)과 공통 전극(COM) 사이에서 프린지 필드가 형성된다. 프린지 필드형 전계에 의해, 박막 트랜지스터 기판과 컬러 필터 기판 사이에서 수평 방향으로 배열된 액정분자들이 유전 이방성에 의해 회전한다. 그리고 액정 분자들의 회전 정도에 따라 화소 영역을 투과하는 광 투과율이 달라져 계조를 구현한다.
본 발명의 제2 응용 예를 설명하는 도 9 및 10에서는, 편의상, 액정 표시장치에서 박막 트랜지스터(T)의 구조를 개략적으로만 도시하였다. 본 발명의 제1 내지 제2 실시 예에서 설명한 제1 또는 제2 박막 트랜지스터들(T1, T2)의 구조를 적용할 수 있다. 예를 들어, 저속 구동이 필요한 경우, 산화물 반도체 층을 구비한 제2 박막 트랜지스터(T2)를 적용할 수 있다. 저 소비 전력이 필요한 경우, 다결정 반도체 층을 구비한 제1 박막 트랜지스터(T1)를 적용할 수 있다. 또는 제1 및 제2 박막 트랜지스터(T1, T2)들을 모두 구비하면서, 서로를 연결하도록 구성하여, 상호 보완할 수 있도록 구성할 수도 있다.
< 제3 응용 예 >
도 11은 액티브 본 발명의 제3 응용 예에 의한 매트릭스 유기발광 다이오드 표시장치에서 한 화소의 구조를 나타내는 평면도이다. 도 12는 도 11에서 절취선 II-II'로 자른 액티브 매트릭스 유기발광 다이오드 표시장치의 구조를 나타내는 단면도이다.
도 11 및 12를 참조하면, 액티브 매트릭스 유기발광 다이오드 표시장치는 스위칭 박막 트랜지스터(ST), 스위칭 박막 트랜지스터와 연결된 구동 박막 트랜지스터(DT), 구동 박막 트랜지스터(DT)에 접속된 유기발광 다이오드(OLE)를 포함한다.
스위칭 박막 트랜지스터(ST)는 기판(SUB) 위에서, 게이트 배선(GL)과 데이터 배선(DL)이 교차하는 부위에 배치되어 있다. 스위칭 박막 트랜지스터(ST)는, 스캔 신호에 응답하여 데이터 배선(DL)으로부터의 데이터 전압을 구동 박막 트랜지스터(DT)의 게이트 전극(DG)과 보조 용량(STG)에 공급함으로써, 화소를 선택하는 기능을 한다. 스위칭 박막 트랜지스터(ST)는 게이트 배선(GL)에서 분기하는 게이트 전극(SG)과, 반도체 층(SA)과, 소스 전극(SS)과, 드레인 전극(SD)을 포함한다. 그리고 구동 박막 트랜지스터(DT)는, 게이트 전압에 따라 화소의 유기발광 다이오드(OLE)에 흐르는 전류를 조절함으로써, 스위칭 박막 트랜지스터(ST)에 의해 선택된 화소의 유기발광 다이오드(OLE)를 구동한다.
구동 박막 트랜지스터(DT)는 스위칭 박막 트랜지스터(ST)의 드레인 전극(SD)과 연결된 게이트 전극(DG)과, 반도체 층(DA), 구동 전류 배선(VDD)에 연결된 소스 전극(DS)과, 드레인 전극(DD)을 포함한다. 구동 박막 트랜지스터(DT)의 드레인 전극(DD)은 유기발광 다이오드(OLE)의 애노드 전극(ANO)과 연결되어 있다. 애노드 전극(ANO)과 캐소드 전극(CAT) 사이에는 유기발광 층(OL)이 개재되어 있다. 캐소드 전극(CAT)은 기저 배선(VSS)에 연결된다.
좀 더 상세히 살펴보기 위해 도 12를 참조하면, 액티브 매트릭스 유기발광 다이오드 표시장치의 기판(SUB) 상에 스위칭 박막 트랜지스터(ST) 및 구동 박막 트랜지스터(DT)의 게이트 전극(SG, DG)이 배치되어 있다. 그리고 게이트 전극(SG, DG) 위에는 게이트 절연막(GI)이 덮고 있다. 게이트 전극(SG, DG)과 중첩되는 게이트 절연막(GI)의 일부에 반도체 층(SA, DA)이 배치되어 있다. 반도체 층(SA, DA) 위에는 일정 간격을 두고 소스 전극(SS, DS)과 드레인 전극(SD, DD)이 마주보도록 배치되어 있다. 스위칭 박막 트랜지스터(ST)의 드레인 전극(SD)은 게이트 절연막(GI)을 관통하는 드레인 콘택 홀(DH)을 통해 구동 박막 트랜지스터(DT)의 게이트 전극(DG)과 접촉한다. 이와 같은 구조를 갖는 스위칭 박막 트랜지스터(ST) 및 구동 박막 트랜지스터(DT)를 덮는 보호막(PAS)이 전체 표면에 적층되어 있다.
애노드 전극(ANO)의 영역에 해당하는 부분에 칼라 필터(CF)가 배치되어 있다. 칼라 필터(CF)는 가급적 넓은 면적을 갖는 것이 바람직하다. 예를 들어, 데이터 배선(DL), 구동 전류 배선(VDD) 및 전단의 게이트 배선(GL)의 많은 영역과 중첩하는 형상을 갖는 것이 바람직하다. 이와 같이 스위칭 박막 트랜지스터(ST), 구동 박막 트랜지스터(DT) 및 칼라 필터(CF)들이 배치된 기판의 표면은 평탄하지 못하고, 단차가 심하다. 유기발광 층(OL)은 평탄한 표면에 적층되어야 발광이 일정하고 고르게 발산될 수 있다. 따라서, 기판의 표면을 평탄하게 할 목적으로 평탄화 막(PAC) 혹은 오버코트 층(OC)을 기판 전면에 적층한다.
그리고 오버코트 층(OC) 위에 유기발광 다이오드(OLE)의 애노드 전극(ANO)이 배치되어 있다. 여기서, 애노드 전극(ANO)은 오버코트 층(OC) 및 보호막(PAS)에 형성된 화소 콘택 홀(PH)을 통해 구동 박막 트랜지스터(DT)의 드레인 전극(DD)과 연결된다.
애노드 전극(ANO)이 배치된 기판 위에서, 화소 영역을 정의하기 위해 스위칭 박막 트랜지스터(ST), 구동 박막 트랜지스터(DT) 그리고 각종 배선들(DL, GL, VDD)이 배치된 영역 위에 뱅크(BA)(혹은, 뱅크 패턴)가 배치되어 있다. 뱅크(BA)에 의해 노출된 애노드 전극(ANO)이 발광 영역이 된다. 뱅크(BA)에 의해 노출된 애노드 전극(ANO) 위에 유기발광 층(OL)이 적층되어 있다. 그리고 유기발광 층(OL) 위에 캐소드 전극(CAT)이 순차적으로 적층되어 있다. 유기발광 층(OL)이 백색광을 발하는 유기물질로 이루어진 경우, 아래에 위치한 칼라 필터(CF)에 의해 각 화소에 배정된 색상을 나타낸다. 도 12와 같은 구조를 갖는 유기발광 다이오드 표시장치는 아래 방향으로 발광하는 하부 발광(Bottom Emission) 표시 장치가 된다.
구동 박막 트랜지스터(DT)의 게이트 전극(DG)과 애노드 전극(ANO) 전극 사이에는 보조 용량(혹은, 'Storage Capacitance') (STG)이 배치되어 있다. 보조 용량(STG)은 구동 박막 트랜지스터(DT)에 연결되어 스위칭 박막 트랜지스터(ST)에 의해 구동 박막 트랜지스터(DT)의 게이트 전극(DG)에 인가되는 전압이 안정하게 유지되도록 한다.
상기와 같이 박막 트랜지스터 기판을 응용함으로써, 고품질의 능동형 표시장치를 구현할 수 있다. 특히, 더욱 우수한 구동 특성을 갖도록 하기 위해서, 박막 트랜지스터의 반도체 층을 금속 산화물 반도체 물질로 형성하는 것이 바람직하다.
금속 산화물 반도체 물질은 빛에 노출된 상태로 전압 구동될 경우 그 특성이 급격히 열화 되는 특성이 있다. 따라서, 반도체 층의 상부 및 하부에서 외부로부터 유입되는 빛을 차단할 수 있는 구조를 갖는 것이 바람직하다. 앞에서 설명한, 박막 트랜지스터 기판의 경우, 박막 트랜지스터는 바텀 게이트(Bottom Gate) 구조를 갖는 것이 바람직하다. 즉, 하부에서 유입되는 빛은 금속 물질인 게이트 전극(G)에 의해 어느 정도 차단할 수 있다.
이와 같이, 지금까지 평판 표시장치용 박막 트랜지스터 기판에는, 매트릭스 방식으로 배열된 다수 개의 화소 영역들이 배치된다. 또한, 각 단위 화소 영역들에는 적어도 하나 이상의 박막 트랜지스터가 배치된다. 즉, 기판 전체 영역에는 다수 개의 박막 트랜지스터들이 분포된 구조를 갖는다. 다수 개의 화소들 각각의 구조가 모두 동일한 목적으로 사용하고 동일한 품질과 성질을 가져야 하므로, 동일한 구조로 형성된다.
하지만, 경우에 따라서는 박막 트랜지스터들의 특성을 다르게 할 필요가 있을 수도 있다. 예를 들어, 유기발광 다이오드 표시장치의 경우, 하나의 화소 영역 내에 스위칭 박막 트랜지스터(ST)와 구동 박막 트랜지스터(DT)를 포함한다. 스위칭 박막 트랜지스터(ST)와 구동 박막 트랜지스터(DT)는 그 목적이 서로 다르므로, 요구하는 특성도 다르다. 이를 위해, 동일한 구조와 동일한 반도체 채널층을 갖되 크기를 달리하여 각각의 기능에 맞도록 설계할 수 있다. 또는 필요하다면, 보상 박막 트랜지스터를 더 구비하여, 기능이나 성능을 보완할 수 있다.
본 발명의 제3 응용 예를 설명하는 도 11 및 12에서는, 편의상, 유기발광 다이오드 표시장치의 박막 트랜지스터들(ST, DT)의 구조를 개략적으로만 도시하였다. 하지만, 본 발명의 제1 내지 제2 실시 예에서 설명한 제1 또는 제2 박막 트랜지스터들(T1, T2)의 구조를 적용할 수 있다. 예를 들어, 스위칭 박막 트랜지스터(ST)에는 산화물 반도체 층을 구비한 제2 박막 트랜지스터(T2)를 적용할 수 있다. 구동 박막 트랜지스터(DT)에는, 다결정 반도체 층을 구비한 제1 박막 트랜지스터(T1)를 적용할 수 있다. 이와 같이, 제1 및 제2 박막 트랜지스터(T1, T2)들을 모두 구비하면서, 서로의 장점으로 상대 박막 트랜지스터의 단점을 상호 보완할 수 있다.
< 제4 응용 예 >
또 다른 경우로, 표시장치의 비 표시 영역에 구동 소자를 내장한 박막 트랜지스터 기판을 사용하기도 한다. 이하, 도 13 및 14를 참조하여, 구동 소자를 표시 패널에 직접 형성한 경우에 대하여 상세히 설명한다.
도 13은 본 발명의 제4 응용 예에 의한 유기발광 다이오드 표시장치의 개략적인 구조를 나타내는 평면 확대도이다. 도 14는 도 13에서 절취선 III-III'으로 자른 도면으로 본 발명의 제4 응용 예에 의한 유기발광 다이오드 표시장치의 구조를 나타내는 단면도이다. 여기서는, 구동 소자를 내장한 평판 표시장치용 박막 트랜지스터 기판을 설명하는 것으로서, 표시 영역 내에 배치된 박막 트랜지스터 및 유기발광 다이오드에 대한 상세한 설명은 생략한다.
먼저, 도 13을 참조하여, 평면상에서의 구조에 대하여 설명한다. 본 발명의 제4 응용 예에 의한 게이트 구동부(GIP)를 내장한 유기발광 다이오드 표시장치는 영상 정보를 표시하는 표시 영역(AA)과, 표시 영역(AA)을 구동하기 위한 여러 소자들이 배치되는 비 표시 영역(NA)으로 구분된 기판(SUB)을 포함한다. 표시 영역(AA)에는 매트릭스 방식으로 배열된 복수 개의 화소 영역(PA)들이 정의된다. 도 13에서는 점선으로 화소 영역(PA)들을 표시하였다.
예를 들어, NxM 방식의 장방형으로 화소 영역(PA)들이 정의될 수 있다. 하지만, 반드시 이러한 방식에만 국한되는 것이 아니고, 다양한 방식으로 배열될 수도 있다. 각 화소 영역들이 동일한 크기를 가질 수도 있고, 서로 다른 크기를 가질 수도 있다. 또한, RGB(적녹청) 색상을 나타내는 세 개의 서브 화소를 하나의 단위로 하여, 규칙적으로 배열될 수도 있다. 가장 단순한 구조로 설명하면, 화소 영역(PA)들은 가로 방향으로 진행하는 복수 개의 게이트 배선(GL)들과 세로 방향으로 진행하는 복수 개의 데이터 배선(DL)들 및 구동 전류 배선(VDD)들의 교차 구조로 정의할 수 있다.
화소 영역(PA)의 외주부에 정의된, 비 표시 영역(NA)에는 데이터 배선(DL)들에 화상 정보에 해당하는 신호를 공급하기 위한 데이터 구동부(혹은, Data Driving Integrated Circuit)(DIC)과, 게이트 배선(GL)들에 스캔 신호를 공급하기 위한 게이트 구동부(혹은, Gate Driving Integrated Circuit)(GIP)가 배치될 수 있다. 데이터 배선(DL)들 및 구동 전류 배선(VDD)들의 개수가 많아지는, VGA급보다 더 높은 고 해상도의 경우에는, 데이터 구동부(DIC)는 기판(SUB)의 외부에 실장하고, 데이터 구동부(DIC) 대신에 데이터 접속 패드들이 배치될 수도 있다.
표시장치의 구조를 단순하게 하기 위해, 게이트 구동부(GIP)는, 기판(SUB)의 일측 부에 직접 형성하는 것이 바람직하다. 그리고 기판(SUB)의 최 외곽부에는 기저 전압을 공급하는 기저 배선(Vss)이 배치된다. 기저 배선(Vss)은 기판(SUB)의 외부에서 공급되는 기저 전압(Ground Voltage)을 인가받아, 데이터 구동부(DIC) 및 게이트 구동부(GIP)에 모두 기저 전압을 공급하도록 배치하는 것이 바람직하다. 예를 들어, 기전 배선(Vss)은 기판(SUB)의 상부 측변에 별도로 실장하게 될 데이터 구동부(DIC)에 연결되고, 기판(SUB)의 좌측 및/또는 우측 변에 배치된 게이트 구동부(GIP)의 외측에서 기판을 감싸듯이 배치될 수 있다.
각 화소 영역(PA)에는 유기발광 다이오드 표시장치의 핵심 구성 요소들인 유기발광 다이오드와 유기발광 다이오드를 구동하기 위한 박막 트랜지스터들이 배치된다. 박막 트랜지스터들은 화소 영역(PA)의 일측 부에 정의된 박막 트랜지스터 영역(TA)에 배치될 수 있다. 유기발광 다이오드는 애노드 전극(ANO)과 캐소드 전극(CAT) 그리고 두 전극들 사이에 개재된 유기발광 층(OL)을 포함한다. 실제로 발광하는 영역은 애노드 전극(ANO)과 중첩하는 유기발광 층의 면적에 의해 결정된다.
애노드 전극(ANO)은 화소 영역(PA) 중에서 일부 영역을 차지하는 형상을 가지며, 박막 트랜지스터 영역(TA)에 배치된 박막 트랜지스터와 연결되어 있다. 애노드 전극(ANO) 위에 유기발광 층(OL)을 적층하는데, 애노드 전극(ANO)과 유기발광 층(OL)이 중첩된 영역이 실제 발광 영역으로 결정된다. 캐소드 전극(CAT)은 유기발광 층(OL) 위에서 적어도 화소 영역(PA)들이 배치된 표시 영역(AA)의 면적을 모두 덮도록 하나의 몸체로 형성한다.
캐소드 전극(CAT)은 게이트 구동부(GIP)를 넘어 기판(SUB)의 외측부에 배치된 기저 배선(Vss)와 접촉한다. 즉, 기저 배선(Vss)을 통해 캐소드 전극(CAT)에 기저 전압을 인가한다. 캐소드 전극(CAT)은 기저 전압을 인가받고, 애노드 전극(ANO)은 화상 전압을 인가받아, 그 사이의 전압차이에 의해 유기발광 층(OL)에서 빛이 발광하여 화상 정보를 표시한다.
도 14를 더 참조하여, 본 발명의 제4 응용 예에 의한 유기발광 다이오드 표시장치의 단면 구조를 더 상세히 설명한다. 기판(SUB) 위에 게이트 구동부(GIP)와 기저 배선(Vss)이 배치되는 비 표시 영역(NA), 그리고 스위칭 박막 트랜지스터(ST), 구동 박막 트랜지스터(DT) 및 유기발광 다이오드(OLE)가 배치되는 표시 영역(AA)이 정의된다.
게이트 구동부(GIP)는 스위칭 박막 트랜지스터(ST) 및 구동 박막 트랜지스터(DT)를 형성하는 과정에서 함께 형성한 박막 트랜지스터를 구비할 수 있다. 화소 영역(PA)에 배치된 스위칭 박막 트랜지스터(ST)는 게이트 전극(SG), 게이트 절연막(GI), 채널 층(SA), 소스 전극(SS) 및 드레인 전극(SD)을 포함한다. 또한, 구동 박막 트랜지스터(DT)는 스위칭 박막 트랜지스터(ST)의 드레인 전극(SD)과 연결된 게이트 전극(DG), 게이트 절연막(GI), 채널 층(DA), 소스 전극(DS) 및 드레인 전극(DD)을 포함한다.
박막 트랜지스터들(ST, DT) 위에는 보호막(PAS)과 평탄화 막(PL)이 연속으로 적층되어 있다. 평탄화 막(PL) 위에는 화소 영역(PA) 내의 일정 부분만을 차지하는 고립된 장방형의 애노드 전극(ANO)이 배치되어 있다. 애노드 전극(ANO)은 보호막(PAS) 및 평탄화막(PL)을 관통하는 콘택홀을 통해 구동 박막 트랜지스터(DT)의 드레인 전극(DD)과 접촉한다.
애노드 전극(ANO)이 형성된 기판 위에는 발광 영역을 정의하는 뱅크(BA)가 배치되어 있다. 뱅크(BA)는, 애노드 전극(ANO)의 대부분을 노출하는 형상을 갖는다. 뱅크(BA) 패턴에 의해 노출된 애노드 전극(ANO) 위에는 유기발광 층(OL)이 적층되어 있다. 뱅크(BA)와 유기발광 층(OL) 위에는 투명 도전 물질로 이루어진 캐소드 전극(CAT)이 적층되어 있다. 이로써, 애노드 전극(ANO), 유기발광 층(OL) 및 캐소드 전극(CAT)을 포함하는 유기발광 다이오드(OLE)가 배치된다.
유기발광 층(OL)이 백색광을 발현하고, 별도로 형성한 칼라 필터(CF)로 색상을 표현하도록 할 수 있다. 이 경우, 유기발광 층(OL)은 적어도 표시 영역(AA)을 모두 덮도록 적층하는 것이 바람직하다.
캐소드 전극(CAT)은 게이트 구동부(GIP)를 넘어 기판(SUB)의 외측부에 배치된 기저 배선(Vss)와 접촉하도록 표시 영역(AA) 및 비 표시 영역(NA)에 걸쳐 덮고 있는 것이 바람직하다. 이로써, 기저 배선(Vss)을 통해 캐소드 전극(CAT)에 기저 전압을 인가할 수 있다.
한편, 기저 배선(Vss)은 게이트 전극(G)과 동일한 물질로 동일한 층에 형성할 수 있다. 이 경우, 기저 배선(Vss)을 덮는 보호막(PAS) 및 게이트 절연막(GI)을 관통하는 콘택홀을 통해 캐소드 전극(CAT)과 접촉할 수 있다. 다른 방법으로, 기저 배선(Vss)은 소스-드레인(SS-SD, DS-DD) 전극과 동일한 물질로 동일한 층에 형성할 수도 있다. 이 경우, 기저 배선(Vss)은 보호막(PAS)을 관통하는 콘택홀을 통해 캐소드 전극(CAT)과 접촉할 수 있다.
본 발명의 제4 응용 예를 설명하는 도 13 및 14에서는, 편의상, 유기발광 다이오드 표시장치의 박막 트랜지스터들(ST, DT) 및 게이트 구동 소자(GIP)의 박막 트랜지스터 구조를 개략적으로만 도시하였다. 본 발명의 제1 내지 제2 실시 예에서 설명한 제1 또는 제2 박막 트랜지스터들(T1, T2)의 구조를 적용할 수 있다. 예를 들어, 스위칭 박막 트랜지스터(ST)에는 산화물 반도체 층을 구비한 제2 박막 트랜지스터(T2)를 적용할 수 있다. 구동 박막 트랜지스터(DT)에는, 다결정 반도체 층을 구비한 제1 박막 트랜지스터(T1)를 적용할 수 있다. 그리고 게이트 구동부(GIP)에는 다결정 반도체 층을 구비한 제1 박막 트랜지스터(T1)를 적용할 수 있다. 필요하다면, 게이트 구동부(GIP)에는 P-MOS 형과 N-MOS 형을 모두 구비한 C-MOS 형 박막 트랜지스터를 구비할 수도 있다.
본 개시물의 일 예에 따르면, 다결정 반도체 물질을 포함하는 제1 반도체 층; 산화물 반도체 물질을 포함하는 제2 반도체 층; 상기 제1 반도체 층의 중앙부 위에서 제1 게이트 절연막을 사이에 두고 적층된 제1 게이트 전극; 상기 제2 반도체 층의 중앙부 위에서 제2 게이트 절연막을 사이에 두고 적층된 제2 게이트 전극; 상기 제1 반도체 층의 양 측부 위에 적층된 제1 소스 영역 및 제1 드레인 영역; 상기 제2 반도체 층의 양 측부에 정의된 제2 소스 영역 및 제2 드레인 영역; 상기 제1 반도체 층, 상기 제2 반도체 층, 상기 제1 게이트 전극 및 상기 제2 게이트 전극을 덮는 중간 절연막; 그리고 상기 중간 절연막 위에 배치된 제1 소스 전극, 제1 드레인 전극, 제2 소스 전극 및 제2 드레인 전극을 포함하고, 상기 제1 소스 영역, 상기 제1 드레인 영역, 상기 제2 소스 영역, 및 상기 제2 드레인 영역은 상기 산화물 반도체 물질이 도체화 된 것을 특징으로 하는 표시장치가 제시된다.
그 일 예에 따르면, 상기 제1 반도체 층, 상기 제1 게이트 전극, 상기 제1 소스 영역, 상기 제1 드레인 영역, 상기 제1 소스 전극 및 상기 제1 드레인 전극은 제1 박막 트랜지스터에 포함되며, 상기 제2 반도체 층, 상기 제2 게이트 전극, 상기 제2 소스 영역, 상기 제2 드레인 영역, 상기 제2 소스 전극 및 상기 제2 드레인 전극은 제2 박막 트랜지스터에 포함되는 표시장치가 제시된다.
그 일 예에 따르면, 구동 회로를 더 포함하며, 상기 제1 박막 트랜지스터 및 상기 제2 박막 트랜지스터 중 적어도 어느 하나는 화소에 포함되고, 상기 제1 박막 트랜지스터 및 상기 제2 박막 트랜지스터 중 적어도 어느 하나는 상기 구동 회로에 포함되는 표시장치가 제시된다.
그 일 예에 따르면, 상기 구동 회로는, 데이터 전압을 출력하는 데이터 구동부; 상기 데이터 구동부로부터의 데이터 전압을 데이터 배선으로 분배하는 멀티플렉서; 그리고 스캔 펄스를 게이트 배선으로 출력하는 게이트 구동부를 포함하고, 상기 제1 박막 트랜지스터와 상기 제2 박막 트랜지스터 중 적어도 어느 하나는 상기 멀티플렉서 및 상기 게이트 구동부 중 어느 하나에 포함되는 표시장치가 제시된다.
그 일 예에 따르면, 상기 제2 박막 트랜지스터는 화소를 선택하는 스위칭 소자이고, 상기 제1 박막 트랜지스터는 상기 제2 박막 트랜지스터에 의해 선택된 상기 화소를 구동하기 위한 구동 소자인 표시장치가 제시된다.
그 일 예에 따르면, 상기 제1 소스 전극은, 상기 중간 절연막을 관통하여 상기 제1 소스 영역과 접촉하고, 상기 제1 드레인 전극은, 상기 중간 절연막을 관통하여 상기 제1 드레인 영역과 접촉하고, 상기 제2 소스 전극은, 상기 중간 절연막을 관통하여 상기 제2 소스 영역과 접촉하고, 상기 제2 드레인 전극은, 상기 중간 절연막을 관통하여 상기 제2 드레인 영역과 접촉하는 표시장치가 제시된다.
그 일 예에 따르면, 상기 제1 게이트 절연막 및 상기 제2 게이트 절연막은 동일한 층에서 물질을 포함하는 하나의 박막층을 이루며, 상기 제1 반도체 층과 상기 제2 반도체 층은 동일 층 위에 배치된 표시장치가 제시된다.
그 일 예에 따르면, 상기 제1 반도체 층은, 상기 제1 게이트 절연막 아래에 배치되며, 상기 제2 반도체 층은 상기 제1 게이트 절연막 위에 배치되며, 상기 제1 소스 영역은, 상기 제1 게이트 절연막을 관통하여 상기 제1 반도체 층의 일측부와 접촉하고, 상기 제1 드레인 영역은, 상기 제1 게이트 절연막을 관통하여 상기 제1 반도체 층의 타측부와 접촉하는 표시장치가 제시된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져 야만 할 것이다.
GL: 게이트 배선 PAS: 보호막
DL: 데이터 배선 VDD: 구동 전류 배선
PA: 화소 영역 T: 박막 트랜지스터
AA: 표시 영역 NA: 비 표시 영역
G: 게이트 전극 A: 반도체 층
S: 소스 전극 D: 드레인 전극
GI: 게이트 절연막 ILD: 중간 절연막

Claims (13)

  1. 기판;
    상기 기판 상에 배치되며, 다결정 반도체 물질을 포함하는 제1 반도체 층, 제1 게이트 절연막을 사이에 두고서 상기 제1 반도체층과 중첩하는 제1 게이트 전극, 및 상기 제1 반도체층과 전기적으로 연결되는 제1 소스 및 드레인 전극을 포함하는 제1 박막 트랜지스터;
    상기 제1 게이트 전극 및 제1 게이트 절연막 상에 배치된 제1 중간 절연막; 및
    상기 제1 중간 절연막 상에 배치되며, 산화물 반도체 물질을 포함하는 제2 반도체층, 제2 게이트 절연막을 사이에 두고서 상기 제2 반도체층과 중첩하는 제2 게이트 전극, 및 상기 제2 반도체층과 전기적으로 연결되는 제2 소스 및 드레인 전극을 포함하는 제2 박막 트랜지스터를 포함하고,
    상기 제1 소스 전극은 제1 보조 소스 전극을 통하여 상기 제1 반도체층의 제1 소스 영역과 전기적으로 연결되고,
    상기 제1 드레인 전극은 제1 보조 드레인 전극을 통하여 상기 제1 반도체층의 제1 드레인 영역과 전기적을 연결되는 표시 장치.
  2. 제 1 항에 있어서,
    상기 제2 게이트 전극 및 상기 제1 중간 절연막 상에 배치되는 제2 중간 절연막을 더 포함하는 표시 장치.
  3. 제 2 항에 있어서,
    상기 제1 소스 및 드레인 전극과 상기 제2 소스 및 드레인 전극은 상기 제2 중간 절연막 상에 배치되는 표시 장치.
  4. 삭제
  5. 제 1 항에 있어서,
    상기 제1 보조 소스 전극은 상기 제1 소스 전극과 상기 제1 반도체층의 상기 제1 소스 영역 사이에 위치하고,
    상기 제1 보조 드레인 전극은 상기 제1 드레인 전극과 상기 제1 반도체층의 상기 제1 드레인 영역 사이에 위치하는 표시 장치.
  6. 제 5 항에 있어서,
    상기 제1 보조 소스 전극은 및 상기 제1 보조 드레인 전극은 상기 제2 반도체 층과 동일한 물질을 포함하는 표시 장치.
  7. 제 6 항에 있어서,
    상기 제1 보조 소스 전극은 및 상기 제1 보조 드레인 전극은 상기 산화물 반도체 물질을 포함하는 표시 장치.
  8. 제 1 항에 있어서,
    상기 제1 보조 소스 전극은 상기 제1 중간 절연막 및 상기 제1 게이트 절연막의 제1-1 콘택홀을 통하여 상기 제1 반도체층의 상기 제1 소스 영역과 직접 연결되고,
    상기 제1 보조 드레인 전극은 상기 제1 중간 절연막 및 상기 제1 게이트 절연막의 제1-2 콘택홀을 통하여 상기 제1 반도체층의 상기 제1 드레인 영역 과 직접 연결되는 표시 장치.
  9. 제 1 항에 있어서,
    상기 제1 중간 절연막은 질화막과 산화막으로 이루어진 다중층인 표시 장치.
  10. 제 9 항에 있어서,
    상기 산화막의 두께는 상기 질화막의 두께보다 큰 표시 장치.
  11. 제 9 항에 있어서,
    상기 제1 중간 절연막의 상기 산화막의 두께는 상기 제1 게이트 절연막의 두께보다 큰 표시 장치.
  12. 기판;
    상기 기판상에 형성된 제1 박막 트랜지스터; 및
    상기 기판상에 형성된 제2 박막 트랜지스터; 를 포함하고,
    상기 제1 박막 트랜지스터는 소스 전극 및 다결정 반도체 물질을 포함하는 제1 반도체 층을 포함하고,
    상기 제2 박막 트랜지스터는 드레인 전극 및 산화물 반도체 물질을 포함하는 제2 반도체 층을 포함하고,
    상기 제1 반도체 층은 상기 제2 반도체 층에 직접 연결되고,
    상기 소스 전극 및 상기 드레인 전극은 동일한 물질로 이루어지며 동일한 층 레벨에 배치되는 것을 특징으로 하는 표시장치.
  13. 기판;
    상기 기판상에 형성되고, 다결정 반도체 물질을 포함하는 제1 반도체 층을 포함하는 제1 박막 트랜지스터;
    상기 기판상에 형성되고, 다결정 반도체 물질을 포함하는 제2 반도체 층을 포함하는 제2 박막 트랜지스터; 및
    상기 제1 반도체 층과 상기 제2 반도체 층을 연결하는 산화물 반도체층; 을 포함하는 표시장치.
KR1020220025881A 2014-08-29 2022-02-28 박막 트랜지스터 기판 및 이를 이용한 표시장치 KR102423800B1 (ko)

Applications Claiming Priority (13)

Application Number Priority Date Filing Date Title
US201462043470P 2014-08-29 2014-08-29
US201462043447P 2014-08-29 2014-08-29
US201462043449P 2014-08-29 2014-08-29
KR20140114302 2014-08-29
US62/043,449 2014-08-29
US62/043,447 2014-08-29
KR20140114305 2014-08-29
KR20140114307 2014-08-29
KR1020140114305 2014-08-29
US62/043,470 2014-08-29
KR1020140114307 2014-08-29
KR1020140114302 2014-08-29
KR1020150113281A KR102370322B1 (ko) 2014-08-29 2015-08-11 박막 트랜지스터 기판 및 이를 이용한 표시장치

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020150113281A Division KR102370322B1 (ko) 2014-08-29 2015-08-11 박막 트랜지스터 기판 및 이를 이용한 표시장치

Publications (2)

Publication Number Publication Date
KR20220029639A KR20220029639A (ko) 2022-03-08
KR102423800B1 true KR102423800B1 (ko) 2022-07-22

Family

ID=55403455

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220025881A KR102423800B1 (ko) 2014-08-29 2022-02-28 박막 트랜지스터 기판 및 이를 이용한 표시장치

Country Status (3)

Country Link
US (1) US9691833B2 (ko)
KR (1) KR102423800B1 (ko)
CN (1) CN105390503B (ko)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102278334B1 (ko) * 2014-10-01 2021-07-19 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102279884B1 (ko) * 2014-12-05 2021-07-22 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 그 제조 방법
KR102381283B1 (ko) * 2015-07-24 2022-03-31 삼성디스플레이 주식회사 표시 장치
US9935127B2 (en) * 2015-07-29 2018-04-03 Wuhan China Star Optoelectronics Technology Co., Ltd. Control circuit of thin film transistor
CN105470267A (zh) * 2016-01-11 2016-04-06 武汉华星光电技术有限公司 一种阵列基板及其制备方法
JP6673731B2 (ja) * 2016-03-23 2020-03-25 株式会社ジャパンディスプレイ 表示装置及びその製造方法
US10468434B2 (en) * 2016-04-08 2019-11-05 Innolux Corporation Hybrid thin film transistor structure, display device, and method of making the same
JP6725317B2 (ja) * 2016-05-19 2020-07-15 株式会社ジャパンディスプレイ 表示装置
JP6763703B2 (ja) * 2016-06-17 2020-09-30 ラピスセミコンダクタ株式会社 半導体装置および半導体装置の製造方法
KR102626961B1 (ko) * 2016-07-27 2024-01-17 엘지디스플레이 주식회사 하이브리드 타입의 박막 트랜지스터 및 이를 이용한 유기발광 표시장치
TWI656461B (zh) * 2016-07-31 2019-04-11 矽創電子股份有限公司 觸控顯示裝置
KR20180025354A (ko) * 2016-08-29 2018-03-09 삼성디스플레이 주식회사 유기발광 표시장치 및 이의 제조방법
TWI625847B (zh) * 2016-09-09 2018-06-01 友達光電股份有限公司 畫素結構及其製作方法
KR102073636B1 (ko) * 2016-09-13 2020-02-05 엘지디스플레이 주식회사 박막 트랜지스터 기판 및 이를 포함하는 표시 장치
CN107818986A (zh) * 2016-09-14 2018-03-20 天马日本株式会社 半导体装置及其制造方法和显示设备及其制造方法
CN107818987B (zh) * 2016-09-14 2024-01-16 天马微电子股份有限公司 半导体装置及其制造方法和显示设备及其制造方法
JP6706570B2 (ja) 2016-12-05 2020-06-10 株式会社Joled 半導体装置、半導体装置の製造方法および表示装置
CN107170788A (zh) * 2017-06-06 2017-09-15 武汉华星光电技术有限公司 一种显示屏
KR102465376B1 (ko) * 2017-06-16 2022-11-10 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
KR102519087B1 (ko) * 2017-06-30 2023-04-05 엘지디스플레이 주식회사 표시 장치 및 이의 제조 방법
JP6953234B2 (ja) * 2017-08-28 2021-10-27 ラピスセミコンダクタ株式会社 半導体装置及び半導体装置の製造方法
JP2019049590A (ja) * 2017-09-08 2019-03-28 シャープ株式会社 アクティブマトリクス基板およびデマルチプレクサ回路
KR102492735B1 (ko) * 2017-09-12 2023-01-27 삼성디스플레이 주식회사 표시 장치
CN107393456B (zh) * 2017-09-19 2021-01-26 京东方科技集团股份有限公司 一种显示面板及其检测方法、检测系统
TWI681554B (zh) * 2018-05-10 2020-01-01 友達光電股份有限公司 畫素陣列基板及其驅動方法
KR102591811B1 (ko) * 2018-05-18 2023-10-23 삼성디스플레이 주식회사 박막 트랜지스터 기판, 이의 제조 방법 및 이를 포함하는 표시 장치
CN111886697B (zh) * 2019-01-03 2023-10-17 京东方科技集团股份有限公司 显示背板及其制造方法、显示面板和显示装置
KR20200087924A (ko) * 2019-01-11 2020-07-22 삼성디스플레이 주식회사 유기 발광 표시 장치
CN111613637B (zh) 2019-02-26 2022-10-28 京东方科技集团股份有限公司 一种显示基板及其不良调整方法和显示装置
US11348975B2 (en) * 2019-11-26 2022-05-31 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Organic light-emitting diode display substrate, manufacturing method of same and display device
JP7081889B2 (ja) * 2020-09-10 2022-06-07 ラピスセミコンダクタ株式会社 半導体装置および半導体装置の製造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103000632A (zh) * 2012-12-12 2013-03-27 京东方科技集团股份有限公司 一种cmos电路结构、其制备方法及显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101496148B1 (ko) * 2008-05-15 2015-02-27 삼성전자주식회사 반도체소자 및 그 제조방법
TWI423435B (zh) * 2009-01-16 2014-01-11 Innolux Corp 影像顯示系統及其製造方法
US8664658B2 (en) * 2010-05-14 2014-03-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI500161B (zh) * 2011-06-02 2015-09-11 Au Optronics Corp 混合式薄膜電晶體及其製造方法以及顯示面板
US9324449B2 (en) * 2012-03-28 2016-04-26 Semiconductor Energy Laboratory Co., Ltd. Driver circuit, signal processing unit having the driver circuit, method for manufacturing the signal processing unit, and display device
CN103295962A (zh) * 2013-05-29 2013-09-11 京东方科技集团股份有限公司 阵列基板及其制作方法,显示装置
US9818765B2 (en) 2013-08-26 2017-11-14 Apple Inc. Displays with silicon and semiconducting oxide thin-film transistors
US9412799B2 (en) 2013-08-26 2016-08-09 Apple Inc. Display driver circuitry for liquid crystal displays with semiconducting-oxide thin-film transistors
KR102235597B1 (ko) 2014-02-19 2021-04-05 삼성디스플레이 주식회사 유기 발광 디스플레이 장치 및 이의 제조 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103000632A (zh) * 2012-12-12 2013-03-27 京东方科技集团股份有限公司 一种cmos电路结构、其制备方法及显示装置

Also Published As

Publication number Publication date
US20160064465A1 (en) 2016-03-03
CN105390503A (zh) 2016-03-09
US9691833B2 (en) 2017-06-27
CN105390503B (zh) 2018-12-28
KR20220029639A (ko) 2022-03-08

Similar Documents

Publication Publication Date Title
KR102423800B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102445770B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102640220B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102186065B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102326170B1 (ko) 박막 트랜지스터 기판 및 그 제조 방법
KR102408898B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102181825B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102346544B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102279392B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102390472B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR101561801B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102370322B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102360788B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102179378B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102179379B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102178473B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102178472B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 표시장치

Legal Events

Date Code Title Description
A107 Divisional application of patent
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant