KR102161714B1 - 표시 패널 및 이의 제조 방법 - Google Patents

표시 패널 및 이의 제조 방법 Download PDF

Info

Publication number
KR102161714B1
KR102161714B1 KR1020130102500A KR20130102500A KR102161714B1 KR 102161714 B1 KR102161714 B1 KR 102161714B1 KR 1020130102500 A KR1020130102500 A KR 1020130102500A KR 20130102500 A KR20130102500 A KR 20130102500A KR 102161714 B1 KR102161714 B1 KR 102161714B1
Authority
KR
South Korea
Prior art keywords
pixel electrode
branches
data line
color filter
width
Prior art date
Application number
KR1020130102500A
Other languages
English (en)
Other versions
KR20150025185A (ko
Inventor
김가은
류장위
오호길
이세현
신기철
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020130102500A priority Critical patent/KR102161714B1/ko
Priority to US14/159,915 priority patent/US9437625B2/en
Publication of KR20150025185A publication Critical patent/KR20150025185A/ko
Application granted granted Critical
Publication of KR102161714B1 publication Critical patent/KR102161714B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • G02F1/133707Structures for producing distorted electric fields, e.g. bumps, protrusions, recesses, slits in pixel electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133512Light shielding layers, e.g. black matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • G02F1/133753Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers with different alignment orientations or pretilt angles on a same surface, e.g. for grey scale or improved viewing angle
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136218Shield electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136222Colour filters incorporated in the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Liquid Crystal (AREA)

Abstract

표시 패널은 제1 데이터 라인, 상기 제1 데이터 라인과 이격되어 배치되는 제2 데이터 라인, 상기 제1 데이터 라인과 이격되어 배치되는 제3 데이터 라인, 상기 제1 데이터 라인과 전기적으로 연결되는 제1 스위칭 소자, 상기 제2 데이터 라인과 전기적으로 연결되는 제2 스위칭 소자, 상기 제3 데이터 라인과 전기적으로 연결되는 제3 스위칭 소자, 상기 제1 스위칭 소자와 전기적으로 연결되고, 마이크로 슬릿을 형성하는 복수의 제1 가지들을 포함하는 제1 화소 전극, 상기 제2 스위칭 소자와 전기적으로 연결되고, 마이크로 슬릿을 형성하는 복수의 제2 가지들을 포함하는 제2 화소 전극, 및 상기 제3 스위칭 소자와 전기적으로 연결되고, 마이크로 슬릿을 형성하는 복수의 제3 가지들을 포함하는 제3 화소 전극을 포함한다. 상기 제1 가지들은 제1 스페이스만큼 서로 이격되고, 제1 폭을 갖는다. 상기 제2 가지들은 제2 스페이스만큼 서로 이격되고, 제2 폭을 갖는다. 상기 제3 가지들은 제3 스페이스만큼 서로 이격되고, 제3 폭을 갖는다. 상기 제1 폭, 상기 제2 폭, 및 상기 제3 폭 중 적어도 하나는 다른 두개와 다른 수치를 갖는다.

Description

표시 패널 및 이의 제조 방법{DISPLAY PANELAND METHOD OF MANUFACTURING THE SAME}
본 발명은 표시 패널 및 상기 표시 패널의 제조 방법에 관한 것으로, 보다 상세하게는 액정 표시 장치용 표시 패널 및 상기 표시 패널의 제조 방법에 관한 것이다.
최근 들어, 기술의 발전에 힘입어 소형, 경량화 되면서 성능은 더욱 뛰어난 디스플레이 제품들이 생산되고 있다. 지금까지 디스플레이 장치에는 기존 브라운관 텔레비전(cathode ray tube: CRT)이 성능이나 가격 면에서 많은 장점을 가지고 널리 사용되었으나, 소형화 또는 휴대성의 측면에서 CRT의 단점을 극복하고, 소형화, 경량화 및 저전력 소비 등의 장점을 갖는 액정 표시 장치가 주목을 받고 있다.
상기 액정 표시 장치는 화소 전극, 상기 화소 전극과 대향하는 공통 전극 및 상기 화소 전극과 상기 공통 전극 사이에 배치된 액정층을 포함한다. 영상이 표시 되는 화소 영역에 텍스쳐가 발생하여 표시 품질이 떨어지는 문제가 있었다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 표시 품질이 향상된 표시 패널을 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 패널의 제조 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널은 제1 데이터 라인, 상기 제1 데이터 라인과 이격되어 배치되는 제2 데이터 라인, 상기 제1 데이터 라인과 이격되어 배치되는 제3 데이터 라인, 상기 제1 데이터 라인과 전기적으로 연결되는 제1 스위칭 소자, 상기 제2 데이터 라인과 전기적으로 연결되는 제2 스위칭 소자, 상기 제3 데이터 라인과 전기적으로 연결되는 제3 스위칭 소자, 상기 제1 스위칭 소자와 전기적으로 연결되고, 마이크로 슬릿을 형성하는 복수의 제1 가지들을 포함하는 제1 화소 전극, 상기 제2 스위칭 소자와 전기적으로 연결되고, 마이크로 슬릿을 형성하는 복수의 제2 가지들을 포함하는 제2 화소 전극, 및 상기 제3 스위칭 소자와 전기적으로 연결되고, 마이크로 슬릿을 형성하는 복수의 제3 가지들을 포함하는 제3 화소 전극을 포함한다. 상기 제1 가지들은 제1 스페이스만큼 서로 이격되고, 제1 폭을 갖는다. 상기 제2 가지들은 제2 스페이스만큼 서로 이격되고, 제2 폭을 갖는다. 상기 제3 가지들은 제3 스페이스만큼 서로 이격되고, 제3 폭을 갖는다. 상기 제1 폭, 상기 제2 폭, 및 상기 제3 폭 중 적어도 하나는 다른 두개와 다른 수치를 갖는다.
본 발명의 일 실시예에 있어서, 상기 제1 폭은 상기 제2 폭 또는 상기 제3 폭 보다 작을 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 폭은 상기 제3 폭과 동일할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 스페이스와 상기 제1 폭의 합은 제1 피치로 정의되고, 상기 제2 스페이스와 상기 제2 폭의 합은 제2 피치로 정의되고, 상기 제3 스페이스와 상기 제3 폭의 합은 제3 피치로 정의될 수 있다. 상기 제1 피치, 상기 제2 피치 및 상기 제3 피치는 동일할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 상기 제1 피치, 상기 제2 피치 및 상기 제3 피치는 6 um(마이크로 미터)일 수 있다. 상기 제1 폭은 3.4 um, 상기 제2 폭 및 상기 제3 폭은 3.5 um일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 화소 전극은 제1 방향으로 연장되는 제1 줄기, 및 상기 제1 방향과 수직한 제2 방향으로 연장되고 상기 제1 줄기와 교차하는 제2 줄기를 포함하고, 상기 제1 가지들은 상기 제1 또는 제2 줄기로부터 상기 제1 및 제2 방향과 다른 제3 방향으로 연장될 수 있다. 상기 제2 화소 전극은 상기 제1 방향으로 연장되는 제1 줄기, 및 상기 제2 방향으로 연장되고 상기 제1 줄기와 교차하는 제2 줄기를 포함하고, 상기 제2 가지들은 상기 제1 또는 제2 줄기로부터 상기 제1 및 제2 방향과 다른 제3 방향으로 연장될 수 있다. 상기 제3 화소 전극은 상기 제1 방향으로 연장되는 제1 줄기, 및 상기 제2 방향으로 연장되고 상기 제1 줄기와 교차하는 제2 줄기를 포함하고, 상기 제3 가지들은 상기 제1 또는 제2 줄기로부터 상기 제1 및 제2 방향과 다른 제3 방향으로 연장될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 가지들은 이웃하는 제1 가지와 상기 제1 화소 전극의 가장자리에서 연결되어 클로즈드(closed) 구조를 형성할 수 있다. 두개 이상의 상기 제1 가지들 마다 상기 가장자리에서 이웃하는 제1 가지와 이격되어 오픈(open) 구조를 형성할 수 있다.
본 발명의 일 실시예에 있어서, 상기 클로즈드 구조에서, 상기 이웃하는 두개의 제1 가지들은 개구를 형성하고, 상기 제1 화소 전극의 상기 가장자리에 인접한 상기 개구의 변은 상기 가장자리가 연장되는 선과 제1 각도를 이룰 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 상기 제1 화소 전극과 중첩하고 제1 색을 갖는 제1 컬러 필터, 상기 제2 화소 전극과 중첩하고 상기 제1 색과 다른 제2 색을 갖는 제2 컬러 필터, 및 상기 제3 화소 전극과 중첩하고 상기 제1 및 제2 색과 다른 제3 색을 갖는 제3 컬러 필터를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 컬러 필터의 가장자리는 상기 제1 컬러 필터의 제1 가장자리 상에서 상기 제1 가장자리와 중첩할 수 있다. 상기 제3 컬러 필터의 가장자리는 상기 제1 컬러 필터의 상기 제1 가장자리와 대향하는 제2 가장자리 상에서 상기 제2 가장자리와 중첩할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 컬러 필터의 상기 제1 색은 적색(red)일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 컬러 필터는 제1 두께를 갖고, 상기 제2 컬러 필터는 제2 두께를 갖고, 상기 제3 컬러 필터는 제3 두께를 가질 수 있다. 상기 제1 두께가 상기 제2 두께 또는 제3 두께보다 작을 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 데이터 라인은 제1 하이 데이터 라인 및 제1 로우 데이터 라인을 포함하고, 상기 제2 데이터 라인은 제2 하이 데이터 라인 및 제2 로우 데이터 라인을 포함하고, 상기 제3 데이터 라인은 제3 하이 데이터 라인 및 제3 로우 데이터 라인을 포함하고,
상기 제1 스위칭 소자는 상기 제1 하이 데이터 라인과 전기적으로 연결되는 제1 하이 스위칭 소자 및 상기 제1 로우 데이터 라인과 전기적으로 연결되는 제1 로우 스위칭 소자를 포함하고, 상기 제2 스위칭 소자는 상기 제2 하이 데이터 라인과 전기적으로 연결되는 제2 하이 스위칭 소자 및 상기 제2 로우 데이터 라인과 전기적으로 연결되는 제2 로우 스위칭 소자를 포함하고, 상기 제3 스위칭 소자는 상기 제3 하이 데이터 라인과 전기적으로 연결되는 제3 하이 스위칭 소자 및 상기 제3 로우 데이터 라인과 전기적으로 연결되는 제3 로우 스위칭 소자를 포함할 수 있다. 상기 제1 화소 전극은 상기 제1 하이 스위칭 소자와 전기적으로 연결되는 제1 하이 화소 전극 및 상기 제1 로우 스위칭 소자와 전기적으로 연결되는 제1 로우 화소 전극을 포함할 수 있다. 상기 제2 화소 전극은 상기 제2 하이 스위칭 소자와 전기적으로 연결되는 제2 하이 화소 전극 및 상기 제2 로우 스위칭 소자와 전기적으로 연결되는 제2 로우 화소 전극을 포함할 수 있다. 상기 제3 화소 전극은 상기 제3 하이 스위칭 소자와 전기적으로 연결되는 제3 하이 화소 전극 및 상기 제3 로우 스위칭 소자와 전기적으로 연결되는 제3 로우 화소 전극을 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 내지 제3 화소 전극들 사이에 배치되고, 상기 제1 데이터 라인, 상기 제2 데이터 라인, 상기 제3 데이터 라인과 중첩하는 차폐전극을 더 포함할 수 있다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널의 제조방법은 베이스 기판 상에 제1 내지 제3 스위칭 소자를 형성하는 단계, 및 상기 제1 내지 제3 스위칭 소자가 형성된 상기 베이스 기판 상에 각각 상기 제1 내지 제3 스위칭 소자와 전기적으로 연결되는 제1 내지 제3 화소 전극들을 형성하는 단계를 포함한다. 상기 제1 화소 전극은 제1 폭을 갖는 가지들을 포함하고, 상기 가지들은 제1 스페이스만큼 서로 이격된다. 상기 제2 화소 전극은 제2 폭을 갖는 가지들을 포함하고, 상기 가지들은 제2 스페이스만큼 서로 이격된다. 상기 제2 화소 전극은 제2 폭을 갖는 가지들을 포함하고, 상기 가지들은 제2 스페이스만큼 서로 이격된다.
본 발명의 일 실시예에 있어서, 상기 제1 폭은 상기 제2 폭 또는 상기 제3 폭 보다 작을 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 가지들은 이웃하는 제1 가지와 상기 제1 화소 전극의 가장자리에서 연결되어 클로즈드(closed) 구조를 형성할 수 있다. 두개 이상의 상기 제1 가지들 마다 상기 가장자리에서 이웃하는 제1 가지와 이격되어 오픈(open) 구조를 형성할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제조 방법은 상기 제1 내지 제3 화소 전극들을 형성하는 단계 전에, 상기 제1 내지 제3 스위칭 소자가 형성된 상기 베이스 기판 상에 제1 색을 갖고 상기 제1 화소 전극과 대응하는 위치에 제1 컬러 필터를 형성하는 단계, 상기 제1 컬러 필터가 형성된 상기 베이스 기판 상에 제2 색을 갖고 상기 제2 화소 전극과 대응하는 위치에 제2 컬러 필터를 형성하는 단계, 및 상기 제1 및 제2 컬러 필터들이 형성된 상기 베이스 기판 상에 제3 색을 갖고 상기 제3 화소 전극과 대응하는 위치에 제3 컬러 필터를 형성하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 컬러 필터의 가장자리는 상기 제1 컬러 필터의 제1 가장자리 상에서 상기 제1 가장자리와 중첩할 수 있다. 상기 제3 컬러 필터의 가장자리는 상기 제1 컬러 필터의 상기 제1 가장자리와 대향하는 제2 가장자리 상에서 상기 제2 가장자리와 중첩할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 컬러 필터는 제1 두께를 갖고, 상기 제2 컬러 필터는 제2 두께를 갖고, 상기 제3 컬러 필터는 제3 두께를 가질 수 있다. 상기 제1 두께가 상기 제2 두께 또는 제3 두께보다 작을 수 있다.
본 발명의 실시예들에 따르면, 표시 패널은 제1 폭을 갖는 가지들을 포함하는 제1 화소 전극, 제2 폭을 갖는 가지들을 포함하는 제2 화소 전극 및 제3 폭을 갖는 가지들을 포함하는 제3 화소 전극을 포함한다. 상기 제1 폭은 상기 제2 또는 제3 폭 보다 작으므로, 상기 제1 화소 전극에서 발생하는 텍스처를 감소 시킬 수 있다. 따라서, 상기 표시 패널의 표시 품질을 향상시킬 수 있다.
또한, 상기 표시 패널은 상기 제1 화소 전극에 대응하는 제1 컬러 필터, 상기 제2 화소 전극에 대응하는 제2 컬러 필터 및 상기 제3 화소 전극에 대응하는 제3 컬러 필터를 포함한다. 상기 제1 화소 전극의 상기 제1 폭이 상기 제2 또는 제3 폭 보다 작으므로, 상기 제1 화소 전극에서 발생하는 텍스처를 감소 시킬 수 있다. 따라서, 상기 표시 패널의 표시 품질을 향상시킬 수 있다.
또한, 상기 제1 내지 제3 화소 전극의 가장자리 형상을 오픈(open) 구조 또는 클로즈드(closed) 구조를 갖도록 하여, 텍스처 발생을 감소시킬 수 있다. 따라서, 상기 표시 패널의 표시 품질을 향상시킬 수 있다.
또한, 상기 제1 내지 제3 화소 전극의 슬릿은 가장자리에 제1 경사를 갖는 변을 포함하므로, 텍스처 발생을 감소시킬 수 있다. 따라서, 상기 표시 패널의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 패널을 나타낸 평면도이다.
도 2는 도 1의 I-I' 선을 따라 절단한 단면도이다.
도 3는 도 1의 II-II' 선을 따라 절단한 단면도이다.
도 4는 도 1의 표시 패널의 제1 화소 전극의 부분 확대도이다.
도 5는 도 1의 표시 패널의 제2 화소 전극의 부분 확대도이다.
도 6는 본 발명의 다른 실시예에 따른 표시 패널의 제1 화소 전극의 부분 확대도이다.
도 7는 본 발명의 또 다른 실시예에 따른 표시 패널의 제1 화소 전극의 부분 확대도이다.
도 8는 본 발명의 또 다른 실시예에 따른 표시 패널의 제1 화소 전극의 부분 확대도이다.
도 9는 본 발명의 또 다른 실시예에 따른 표시 패널의 제1 화소 전극의 부분 확대도이다.
도 10은 본 발명의 다른 실시예에 따른 표시 패널을 나타낸 평면도이다.
도 11은 도 10의 III-III' 선을 따라 절단한 단면도이다.
도 12는 도 10의 IV-IV' 선을 따라 절단한 단면도이다.
도 13a 내지 13h는 도 1의 표시 패널이 제조방법을 나타낸 단면도들이다.
이하, 도면들을 참조하여 본 발명의 바람직한 실시예들을 보다 상세하게 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시 패널을 나타낸 평면도이다. 상기 표시 패널은 복수의 단위 화소들을 포함하며, 제1 내지 제3 화소를 포함하는 단위 화소에 대해 도면에 도시되어있다.
도 1을 참조하면, 표시 패널은 게이트 라인(GL), 제1 데이터 라인(DL1), 제2 데이터 라인(DL2), 제3 데이터 라인(DL3), 제1 스위칭 소자(SW1), 제2 스위칭 소자(SW2), 제3 스위칭 소자(SW3), 제1 화소 전극(150), 제2 화소전극(160), 제3 화소 전극(170) 및 차폐 전극(SDE)을 포함한다.
상기 게이트 라인(GL)은 제1 방향(D1)으로 연장된다. 상기 게이트 라인(GL)은 상기 제1 스위칭 소자(SW1)의 제1 게이트 전극, 상기 제2 스위칭 소자(SW2)의 제2 게이트 전극, 상기 제3 스위칭 소자(SW3)의 제3 게이트 전극과 전기적으로 연결된다. 상기 게이트 라인(GL)에는 게이트 신호가 인가된다.
상기 제1 데이터 라인(DL1)은 상기 제1 방향(D1)과 실질적으로 수직한 제2 방향(D2)으로 연장되고, 상기 게이트 라인(GL)과 교차한다. 상기 제1 데이터 라인(DL1)은 상기 제1 스위칭 소자(SW1)의 제1 소스 전극에 전기적으로 연결된다. 상기 제1 데이터 라인(DL1)에는 제1 데이터 신호가 인가된다.
상기 제2 데이터 라인(DL2)은 상기 제1 데이터 라인(DL1)과 이격되어, 상기 제2 방향(D2)으로 연장되고, 상기 게이트 라인(GL)과 교차한다. 상기 제2 데이터 라인(DL2)은 상기 제2 스위칭 소자(SW2)의 제2 소스 전극에 전기적으로 연결된다. 상기 제2 데이터 라인(DL2)에는 제2 데이터 신호가 인가된다.
상기 제3 데이터 라인(DL3)은 상기 제1 데이터 라인(DL1)과 이격되어, 상기 제2 방향(D2)으로 연장되고, 상기 게이트 라인(GL)과 교차한다. 상기 제3 데이터 라인(DL3)은 상기 제3 스위칭 소자(SW3)의 제3 소스 전극에 전기적으로 연결된다. 상기 제3 데이터 라인(DL3)은 상기 제1 데이터 라인(DL1)을 기준으로 상기 제2 데이터 라인(DL2)의 반대 방향에 배치된다. 상기 제3 데이터 라인(DL3)에는 제3 데이터 신호가 인가된다.
상기 제1 스위칭 소자(SW1)는 상기 제1 게이트 전극, 상기 제1 소스 전극, 제1 드레인 전극 및 제1 채널층을 포함한다. 상기 제1 게이트 전극은 상기 게이트 라인(GL)과 전기적으로 연결된다. 상기 제1 소스 전극은 상기 제1 데이터 라인(DL1)과 전기적으로 연결되고, 상기 제1 드레인 전극은 상기 제1 화소 전극(150)과 제1 콘택홀(CH1)을 통해 전기적으로 연결된다. 상기 제1 스위칭 소자(SW1)에 대한 자세한 설명은 도 3에서 후술한다.
상기 제2 스위칭 소자(SW2)는 상기 제2 게이트 전극, 상기 제2 소스 전극, 제2 드레인 전극 및 제2 채널층을 포함한다. 상기 제2 게이트 전극은 상기 게이트 라인(GL)과 전기적으로 연결된다. 상기 제2 소스 전극은 상기 제2 데이터 라인(DL2)과 전기적으로 연결되고, 상기 제2 드레인 전극은 상기 제2 화소 전극(160)과 제2 콘택홀(CH2)을 통해 전기적으로 연결된다.
상기 제3 스위칭 소자(SW3)는 상기 제3 게이트 전극, 상기 제3 소스 전극, 제3 드레인 전극 및 제3 채널층을 포함한다. 상기 제3 게이트 전극은 상기 게이트 라인(GL)과 전기적으로 연결된다. 상기 제3 소스 전극은 상기 제3 데이터 라인(DL3)과 전기적으로 연결되고, 상기 제3 드레인 전극은 상기 제3 화소 전극(170)과 제3 콘택홀(CH3)을 통해 전기적으로 연결된다.
상기 제1 화소 전극(150)은 상기 게이트 라인(GL)에 인접하여 상기 제1 데이터 라인(DL1) 및 상기 제2 데이터 라인(DL2) 사이에 배치된다. 상기 제1 화소 전극(150)은 마이크로 슬릿 패턴을 형성하는 복수의 가지들을 포함한다. 상기 제1 화소 전극(150)의 자세한 설명은 도 4에서 후술한다.
상기 제2 화소 전극(160)은 상기 게이트 라인(GL)에 인접하여 상기 제2 데이터 라인(DL2) 및 상기 제2 방향(D2)으로 인접하는 단위 화소의 제3 데이터 라인 사이에 배치된다. 상기 제2 화소 전극(160)은 마이크로 슬릿 패턴을 형성하는 복수의 가지들을 포함한다. 상기 제2 화소 전극(160)의 자세한 설명은 도 5에서 후술한다.
상기 제3 화소 전극(170)은 상기 게이트 라인(GL)에 인접하여 상기 제2 데이터 라인(DL2) 및 상기 제3 데이터 라인(DL3) 사이에 배치된다. 상기 제3 화소 전극(170)은 마이크로 슬릿 패턴을 형성하는 복수의 가지들을 포함한다. 상기 제3 화소 전극(170)은 상기 제2 화소 전극(160)과 실질적으로 동일하므로, 자세한 내용은 도 5를 참조하여 후술한다.
상기 차폐 전극(SDE)은 상기 제2 방향으로 연장되며, 상기 제1 내지 제3 데이터 라인들(DL1, DL2, DL3)과 중첩한다. 상기 차폐 전극(SDE)에는 차폐 전압이 인가된다. 예를 들면, 상기 차폐 전극(SDE)에는 공통 전극(도 2의 220참조)에 인가되는 공통 전압이 인가될 수 있다.
도 2는 도 1의 I-I' 선을 따라 절단한 단면도이다. 도 3는 도 1의 II-II' 선을 따라 절단한 단면도이다. 도 3은 제1 스위칭 소자(도 1의 SW1 참조)에 대응하는 부분의 단면도만 도시되어 있으나, 제2 및 스위칭 소자들(도 1의 SW2, SW3 참조)의 경우도 실질적으로 동일하다.
도 2 및 도 3을 참조하면, 표시 패널은 제1 기판, 상기 제1 기판과 마주보는 제2 기판 및 상기 제1 및 제2 기판 사이에 배치되는 액정층(3)을 포함한다.
상기 제1 기판은 제1 베이스 기판(100), 게이트 패턴, 제1 절연층(110), 채널층(CH), 데이터 패턴, 제1 컬러 필터(122), 제2 컬러 필터(124), 제3 컬러 필터(126), 제2 절연층(130), 제1 화소 전극(150), 제2 화소 전극(160), 제3 화소 전극(170), 차폐 전극(SDE)을 포함한다.
상기 제1 베이스 기판(100)은 투과성, 내열성, 내화학성 등이 우수한 물질을 포함할 수 있다. 예를 들면, 상기 제1 베이스 기판(100)은 광 투과력이 우수한 유리, 폴리에틸렌나프탈레이트, 폴리에틸렌테레프탈레이트층 및 폴리아크릴 중 어느 하나를 포함할 수 있다.
상기 게이트 패턴은 상기 제1 베이스 기판(100) 상에 배치된다. 상기 게이트 패턴은 게이트 라인(도 1의 GL참조), 제1 게이트 전극(GE1), 제2 게이트 전극 및 제3 게이트 전극을 포함한다.
상기 제1 절연층(110)은 상기 게이트 패턴이 배치된 상기 베이스 기판(100) 상에 배치된다. 상기 제1 절연층(110)은 상기 게이트 라인, 상기 제1 게이트 전극(GE1), 상기 제2 게이트 전극 및 상기 제3 게이트 전극을 커버하여 절연한다.
상기 채널층(CH)은 상기 제1 절연층(110) 상에 배치된다. 상기 채널층(CH)은 제1 채널부(CH1), 제2 채널부 및 제3 채널부를 포함한다. 상기 제1 채널부(CH1)는 상기 제1 게이트 전극(GE1)과 중첩한다. 상기 제2 채널부는 상기 제2 게이트 전극과 중첩한다. 상기 제3 채널부는 상기 제3 게이트 전극과 중첩한다.
상기 데이터 패턴은 상기 채널층 상에 배치된다. 상기 데이터 패턴은 제1 드레인 전극(DE1), 제1 소스 전극(SE1), 제2 드레인 전극, 제2 소스 전극, 제3 드레인 전극, 제3 소스 전극, 제1 데이터 라인(DL1), 제2 데이터 라인(DL2) 및 제3 데이터 라인(DL3)을 포함한다.
상기 제1 게이트 전극(GE1), 상기 제1 드레인 전극(DE1), 상기 제1 소스 전극(SE1) 및 상기 제1 채널부(CH1)는 제1 스위칭 소자(SW1)를 구성한다. 상기 제2 게이트 전극, 상기 제2 드레인 전극, 상기 제2 소스 전극 및 상기 제2 채널부는 제2 스위칭 소자(도 1의 SW2 참조)를 구성한다. 상기 제3 게이트 전극, 상기 제3 드레인 전극, 상기 제3 소스 전극 및 상기 제3 채널부는 제3 스위칭 소자(도 1의 SW3 참조)를 구성한다.
상기 제1 컬러 필터(122)는 상기 제1 절연층(110) 상에, 상기 제1 데이터 라인(DL1) 및 상기 제2 데이터 라인(DL2) 사이에 배치된다. 상기 제1 컬러 필터(122)는 상기 액정층(3)을 투과하는 광에 색을 제공하기 위한 것이다. 상기 제1 컬러 필터(122)는 제1 색을 가질 수 있다. 예를 들면, 상기 제1 컬러 필터(122)는 적색광을 투과시키는 레드(red) 컬러 필터일 수 있다. 상기 제1 컬러 필터(122)는 제1 두께(t1)를 갖는다.
상기 제2 컬러 필터(124)는 상기 제1 컬러 필터(122)가 배치된 상기 제1 절연층(110) 상에, 상기 제2 데이터 라인(DL2) 및 제1 방향(도 1의 D1 참조)으로 이웃하는 화소의 제3 데이터 라인 사이에 배치된다. 상기 제2 컬러 필터(124)는 상기 액정층(3)을 투과하는 광에 색을 제공하기 위한 것이다. 상기 제2 컬러 필터(124)는 제2 색을 가질 수 있다. 예를 들면, 상기 제2 컬러 필터(124)는 녹색광을 투과시키는 그린(green) 컬러 필터일 수 있다. 상기 제2 컬러 필터(124)는 제2 두께(t2)를 갖는다.
상기 제1 컬러 필터(124)의 가장자리 및 상기 제2 컬러 필터(124)의 가장자리는 상기 제2 데이터 라인(DL2) 상에서 중첩한다. 따라서 상기 제2 데이터 라인(DL2) 상에 상기 제1 컬러 필터(122)가 상기 제2 데이터 라인(DL2)과 일부 중첩하고, 상기 제2 컬러 필터(124)가 상기 제2 데이터 라인(DL2) 및 상기 제1 컬러 필터(122) 상에 배치되어, 상기 제2 데이터 라인(DL2) 및 상기 제1 컬러 필터(122)와 일부 중첩한다.
제3 컬러 필터(126)는 상기 제1 및 제2 컬러 필터(122, 124)가 배치된 상기 제1 절연층(110) 상에, 상기 제1 데이터 라인(DL1) 및 상기 제3 데이터 라인(DL3)사이에 배치된다. 상기 제3 컬러 필터(126)는 상기 액정층(3)을 투과하는 광에 색을 제공하기 위한 것이다. 상기 제3 컬러 필터(126)는 제3 색을 가질 수 있다. 예를 들면, 상기 제3 컬러 필터(126)는 청색광을 투과시키는 블루(blue) 컬러 필터일 수 있다. 상기 제3 컬러 필터(126)는 제3 두께(t3)를 갖는다.
상기 제3 컬러 필터(126)의 가장자리 및 상기 제1 컬러 필터(122)의 가장자리는 상기 제1 데이터 라인(DL1) 상에서 중첩한다. 따라서 상기 제1 데이터 라인(DL1) 상에 상기 제1 컬러 필터(122)가 상기 제1 데이터 라인(DL1)과 일부 중첩하고, 상기 제3 컬러 필터(126)가 상기 제1 데이터 라인(DL1) 및 상기 제1 컬러 필터(122) 상에 배치되어, 상기 제1 데이터 라인(DL1) 및 상기 제1 컬러 필터(122)와 일부 중첩한다.
상기 제1 두께(t1), 상기 제2 두께(t2) 및 상기 제3 두께(t3)는 컬러 필터의 제조 공정에 따라 서로 같거나 다를 수 있다. 예를 들면, 상기 제1 두께(t1)가 상기 제2 또는 제3 두께(t2, t3) 보다 작을 수 있다.
상기 제1 내지 제3 컬러 필터(122, 124, 126) 상에 제2 절연층(130)이 배치된다. 상기 제2 절연층(130)은 상기 제1 내지 제3 컬러 필터(122, 124, 126)를 평탄화하면서, 상기 제1 내지 제3 컬러 필터(122, 124, 126)를 보호하는 역할과 절연하는 역할을 한다.
상기 제1 화소 전극(150)은 상기 제2 절연층(130) 상에 배치되어, 상기 제1 스위칭 소자(SW1)의 제1 드레인 전극(DE1)과 전기적으로 연결된다. 상기 제1 화소 전극(150)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 제1 화소 전극(150)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다. 상기 제1 화소 전극(150)은 제1 및 제2 줄기들, 및 가지들(도 4 참조)을 포함한다. 상기 제1 화소 전극(150)의 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다. 상기 제1 화소 전극(150)의 상기 가지들은 이웃하는 가지들과 제1 스페이스(S1)만큼 이격되고, 제1 폭(W1)을 갖는다. 따라서 상기 가지들은 제1 피치(P1; P1=W1+S1)를 가질 수 있다.
상기 제2 화소 전극(160)은 상기 제2 절연층(130) 상에 배치되어, 상기 제2 스위칭 소자의 제2 드레인 전극과 전기적으로 연결된다. 상기 제2 화소 전극(160)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 제2 화소 전극(160)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다. 상기 제2 화소 전극(160)은 제1 및 제2 줄기들, 및 가지들(도 5 참조)을 포함한다. 상기 제2 화소 전극(160)의 상기 가지들은 마이크로 슬릿(micro slit) 구조를 형성한다. 상기 제2 화소 전극(160)의 상기 가지들은 이웃하는 가지들과 제2 스페이스(S2)만큼 이격되고, 제2 폭(W2)을 갖는다. 따라서 상기 가지들은 제2 피치(P2 P2=W2+S2)를 가질 수 있다.
상기 제3 화소 전극(170)은 상기 제2 절연층(130) 상에 배치되어, 상기 제3 스위칭 소자의 제3 드레인 전극과 전기적으로 연결된다. 상기 제3 화소 전극(170)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 제3 화소 전극(170)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다.상기 제3 화소 전극(170)은 제1 및 제2 줄기들, 및 가지들(도 5 참조)을 포함한다. 상기 제3 화소 전극(170)의 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다. 상기 제3 화소 전극(170)의 상기 가지들은 이웃하는 가지들과 제3 스페이스(S3)만큼 이격되고, 제3 폭(W3)을 갖는다. 따라서 상기 가지들은 제3 피치(P3 P3=W3+S3)를 가질 수 있다.
상기 차폐 전극(SDE)은 상기 제2 절연층(130) 상에 배치된다. 상기 차폐 전극(SDE)은 상기 제1 내지 제3 데이터 라인들(DL1, DL2, DL3)과 중첩한다. 상기 차폐 전극(SDE)은 상기 제1 내지 제3 화소 전극들(150, 160, 170)과 동일한 물질로 형성될 수 있다. 즉, 상기 차폐 전극(SDE)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 차폐 전극(SDE)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다.
상기 제2 기판은 제2 베이스 기판(200), 블랙 매트릭스(BM), 오버 코팅층(210) 및 공통 전극(220)을 포함한다.
상기 제2 베이스 기판(200)은 투과성, 내열성, 내화학성 등이 우수한 물질을 포함할 수 있다. 예를 들면, 상기 제2 베이스 기판(200)은 광 투과력이 우수한 유리, 폴리에틸렌나프탈레이트, 폴리에틸렌테레프탈레이트층 및 폴리아크릴 중 어느 하나를 포함할 수 있다.
상기 블랙 매트릭스(BM)는 상기 제2 베이스 기판(200) 상에 배치된다. 상기 블랙 매트릭스(BM)는 광을 차단하는 물질을 포함한다. 상기 블랙 매트릭스(BM)는 영상이 표시 되는 표시 영역에 인접하는 주변영역에 대응하여 배치될 수 있다. 즉, 상기 블랙 매트릭스(BM)는 상기 제1 내지 제3 스위칭 소자, 상기 게이트 라인(GL) 및 상기 제1 내지 제3 데이터 라인(DL1, DL2, DL3)과 중첩할 수 있다.
상기 오버 코팅층(210)은 상기 블랙 매트릭스(BM)가 배치된 상기 제2 베이스 기판(200) 상에 배치된다. 상기 오버 코팅층(210)은 상기 블랙 매트릭스(BM)을 보호하는 역할과 절연하는 역할을 하며 아크릴계 에폭시 재료를 이용하여 형성될 수 있다.
상기 공통 전극(220)은 상기 오버 코팅층(220) 상에 배치된다. 상기 공통 전극(220)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 공통 전극(220)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다.
상기 액정층(3)은 상기 제1 기판 및 상기 제2 기판 사이에 배치된다. 상기 액정층(3)은 광학적 이방성을 갖는 액정 분자들을 포함한다. 상기 액정 분자들은 전계에 의해 구동되어 상기 액정층(3)을 지나는 광을 투과시키거나 차단시켜 영상을 표시한다.
도 4는 도 1의 표시 패널의 제1 화소 전극의 부분 확대도이다.
도 1 및 도 4를 참조하면, 제1 화소 전극(150)은 제1 줄기(152), 제2 줄기(154) 및 상기 제1 줄기(152) 또는 제2 줄기(154)로부터 연장되는 복수의 가지들(156)을 포함한다.
상기 제1 줄기(152)는 제1 방향(D1)으로 연장된다. 상기 제2 줄기(154)는 상기 제1 방향(D1)과 실질적으로 수직한 제2 방향(D2)으로 연장되고, 상기 제1 줄기(152)와 교차한다. 상기 제1 줄기(152) 및 상기 제2 줄기(154)는 상기 제1 화소 전극(150)의 중심을 지나도록 배치될 수 있으며, 이에 따라, 상기 제1 줄기(152) 및 상기 제2 줄기(154)는 상기 제1 화소 전극(150)을 동일 면적의 네 개의 도메인들로 나눌 수 있다. 각각의 도메인에는 상기 제1 줄기(152) 또는 상기 제2 줄기(154)로부터 연장되는 복수의 가지들을 포함하며, 각각의 도메인 마다 상기 가지들이 연장되는 방향이 다를 수 있다. 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다.
도 4에 나타난 부분에 대해 자세히 설명하면, 상기 가지들(156)은 상기 제1 줄기(152) 또는 상기 제2 줄기(154)로부터 제3 방향(D3)으로 연장된다. 상기 제3 방향(D3)은 상기 제1 방향(D1) 또는 상기 제2 방향(D2)과 다르다. 상기 가지들(156)은 이웃하는 가지들과 제1 스페이스(S1)만큼 이격되고, 제1 폭(W1)을 갖는다. 따라서 상기 가지들은 제1 피치(P1; P1=W1+S1)을 가질 수 있다. (상기 제3 방향(D3)과 수직한 제4 방향(D4) 참조)
상기 제1 화소 전극(150)의 가장자리의 상기 가지들의 끝단은 서로 이격되어 오픈(open) 구조를 형성한다.
도 5는 도 1의 표시 패널의 제2 화소 전극의 부분 확대도이다.
도 1 및 도 5를 참조하면, 제2 화소 전극(160)은 제1 줄기(162), 제2 줄기(164) 및 상기 제1 줄기(162) 또는 제2 줄기(164)로부터 연장되는 복수의 가지들(166)을 포함한다.
상기 제1 줄기(162)는 제1 방향(D1)으로 연장된다. 상기 제2 줄기(164)는 상기 제1 방향(D1)과 실질적으로 수직한 제2 방향(D2)으로 연장되고, 상기 제1 줄기(156)와 교차한다. 상기 제1 줄기(162) 및 상기 제2 줄기(164)는 상기 제1 화소 전극(160)의 중심을 지나도록 배치될 수 있으며, 이에 따라, 상기 제1 줄기(162) 및 상기 제2 줄기(164)는 상기 제1 화소 전극(160)을 동일 면적의 네 개의 도메인들로 나눌 수 있다. 각각의 도메인에는 상기 제1 줄기(162) 또는 상기 제2 줄기(164)로부터 연장되는 복수의 가지들을 포함하며, 각각의 도메인 마다 상기 가지들이 연장되는 방향이 다를 수 있다. 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다.
도 5에 나타난 부분에 대해 자세히 설명하면, 상기 가지들(166)은 상기 제1 줄기(162) 또는 상기 제2 줄기(164)로부터 제3 방향(D3)으로 연장된다. 상기 제3 방향(D3)은 상기 제1 방향(D1) 또는 상기 제2 방향(D2)과 다르다. 상기 가지들(156)은 이웃하는 가지들과 제2 스페이스(S2)만큼 이격되고, 제2 폭(W2)을 갖는다. 따라서 상기 가지들은 제2 피치(P2; P2=W2+S2)을 가질 수 있다. (상기 제3 방향(D3)과 수직한 제4 방향(D4) 참조)
상기 제2 화소 전극(160)의 가장자리의 상기 가지들의 끝단은 서로 이격되어 오픈(open) 구조를 형성한다.
제3 화소 전극(170)은 제1 줄기, 제2 줄기 및 가지들을 포함하며, 상기 제2 화소 전극(160)과 실질적으로 동일하다. 상기 제3 화소 전극(170)의 가지들은 제3 피치(도 2의 P3 참조), 제3 폭(도 2의 W3 참조) 및 제3 스페이스(도 2의 S3 참조)를 갖는다.
상기 제1 화소 전극(150)의 상기 가지들(156)의 상기 제1 피치(P1)는 상기 제2 화소 전극(160)의 상기 가지들(160)의 상기 제2 피치(P2)와 동일할 수 있다. 또한, 상기 제2 화소 전극(166)의 상기 가지들(166)의 상기 제2 피치(P2)는 상기 제3 화소 전극(170)의 상기 가지들의 상기 제3 피치(P3)와 동일할 수 있다.
예를 들면, 상기 제1 피치(P1), 상기 제2 피치(P2) 및 상기 제3 피치(P3)는 약 6um(마이크로미터)일 수 있다.
상기 제1 화소 전극(150)의 상기 가지들(156)의 상기 제1 폭(W1)은 상기 제2 화소 전극(160)의 상기 가지들(166)의 상기 제2 폭(W2) 보다 작을 수 있다. 또한, 상기 제1 화소 전극(150)의 상기 가지들(156)의 상기 제1 폭(W1)은 상기 제3 화소 전극(170)의 상기 가지들의 상기 제3 폭(W3) 보다 작을 수 있다.
예를 들면, 상기 제1 폭(W1)은 약 3.4um(마이크로미터)일 수 있고, 상기 제2 폭(W2) 및 상기 제3 폭(W3)은 3.5um(마이크로미터)일 수 있다.
상기 제1 화소 전극(150)의 상기 가지들(156)의 상기 제1 스페이스(S1)는 상기 제2 화소 전극(160)의 상기 가지들(166)의 상기 제2 스페이스(S2) 보다 클 수 있다. 또한, 상기 제1 화소 전극(150)의 상기 가지들(156)의 상기 제1 스페이스(S1)은 상기 제3 화소 전극(170)의 상기 가지들의 상기 제3 스페이스(S3) 보다 클 수 있다.
예를 들면, 상기 제1 스페이스(S1)는 약 2.6um(마이크로미터)일 수 있고, 상기 제2 스페이스(S2) 및 상기 제3 스페이스(S3)는 약 2.5um(마이크로미터)일 수 있다.
이에 따라 상기 제1 화소 전극(150)의 상기 가지들(156)의 상기 제1 폭(W1)는 상기 제2 화소 전극(160)의 상기 가지들(166)의 상기 제2 폭(W2) 및/또는 상기 제3 화소 전극(170) 의 상기 가지들의 상기 제3 폭(W3) 보다 작을 수 있다. 따라서, 상기 제1 화소 전극(150)에서만 발생하는 텍스쳐를 투과율 감소를 최소화하며 제어 가능하다. 상기 제2 화소 전극(160) 및 상기 제3 화소 전극(170)의 상기 제2 폭(W2) 및 상기 제3 폭(W3)은 상기 제1 화소 전극(150)의 상기 제1 폭(W1) 보다 크므로, 상기 제2 내지 제3 화소 전극(150, 160)에서의 투과율을 감소시키지 않을 수 있다.
도 6는 본 발명의 다른 실시예에 따른 표시 패널의 제1 화소 전극의 부분 확대도이다.
도 1 및 도 6을 참조하면, 제1 화소 전극(150)은 제1 줄기(152), 제2 줄기(154) 및 상기 제1 줄기(152) 또는 제2 줄기(154)로부터 연장되는 복수의 가지들(156)을 포함한다.
상기 제1 줄기(152)는 제1 방향(D1)으로 연장된다. 상기 제2 줄기(154)는 상기 제1 방향(D1)과 실질적으로 수직한 제2 방향(D2)으로 연장되고, 상기 제1 줄기(152)와 교차한다. 상기 제1 줄기(152) 및 상기 제2 줄기(154)는 상기 제1 화소 전극(150)의 중심을 지나도록 배치될 수 있으며, 이에 따라, 상기 제1 줄기(152) 및 상기 제2 줄기(154)는 상기 제1 화소 전극(150)을 동일 면적의 네 개의 도메인들로 나눌 수 있다. 각각의 도메인에는 상기 제1 줄기(152) 또는 상기 제2 줄기(154)로부터 연장되는 복수의 가지들을 포함하며, 각각의 도메인 마다 상기 가지들이 연장되는 방향이 다를 수 있다. 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다.
도 6에 나타난 부분에 대해 자세히 설명하면, 상기 가지들(156)은 상기 제1 줄기(152) 또는 상기 제2 줄기(154)로부터 제3 방향(D3)으로 연장된다. 상기 제3 방향(D3)은 상기 제1 방향(D1) 또는 상기 제2 방향(D2)과 다르다. 상기 가지들(156)은 이웃하는 가지들과 제1 스페이스(S1)만큼 이격되고, 제1 폭(W1)을 갖는다. 따라서 상기 가지들은 제1 피치(P1; P1=W1+S1)을 가질 수 있다. (상기 제3 방향(D3)과 수직한 제4 방향(D4) 참조)
상기 가지들의 끝단은 상기 제1 화소 전극(150)의 가장자리에서 서로 연결되어 클로즈드(closed) 구조를 형성한다. 즉, 상기 가지들은 복수의 개구들(157)을 형성한다. 상기 개구(157)는 이웃하는 가지들과 접하는 제1 및 제2 변들(157a, 157b), 상기 제1 또는 제2 서브 가지(152, 154)와 인접하는 제3 변(157c) 및 상기 제1 화소 전극(150)의 상기 가장자리에 인접하는 제4 변(157d)을 포함한다. 상기 제4 변(157d)은 상기 화소 전극(150)의 상기 가장자리를 따라 연장되는 선과 제1 각도(α)를 형성한다.
즉, 상기 개구의 상기 제1 화소 전극(150)의 가장자리에 인접하는 부분에 경사(slope)가 형성되어 상기 제1 화소 전극(150)의 가장자리에서 발생하는 텍스쳐를 감소시킬 수 있다.
제2 화소 전극(도 1의 160 참조)은 가지들이 제2 피치(도2의 P2 참조), 제2 폭(도 2의 W2 참조) 및 제2 스페이스(도 2의 S2 참조)를 갖는 것을 제외하고 상기 제1 화소 전극(150)과 실질적으로 동일하므로 중복되는 설명은 생략한다.
제3 화소 전극(도 1의 170 참조)은 가지들이 제3 피치(도2의 P3 참조), 제3 폭(도 2의 W3 참조) 및 제3 스페이스(도 2의 S3 참조)를 갖는 것을 제외하고 상기 제1 화소 전극(150)과 실질적으로 동일하므로 중복되는 설명은 생략한다.
상기 제1 화소 전극(150)의 상기 가지들(156)의 상기 제1 피치(P1)는 상기 제2 화소 전극(160)의 상기 가지들(160)의 상기 제2 피치(P2)와 동일할 수 있다. 또한, 상기 제2 화소 전극(166)의 상기 가지들(166)의 상기 제2 피치(P2)는 상기 제3 화소 전극(170)의 상기 가지들의 상기 제3 피치(P3)와 동일할 수 있다.
상기 제1 화소 전극(150)의 상기 가지들(156)의 상기 제1 폭(W1)은 상기 제2 화소 전극(160)의 상기 가지들(166)의 상기 제2 폭(W2) 보다 작을 수 있다. 또한, 상기 제1 화소 전극(150)의 상기 가지들(156)의 상기 제1 폭(W1)은 상기 제3 화소 전극(170)의 상기 가지들의 상기 제3 폭(W3) 보다 작을 수 있다.
상기 제1 화소 전극(150)의 상기 가지들(156)의 상기 제1 스페이스(S1)는 상기 제2 화소 전극(160)의 상기 가지들(166)의 상기 제2 스페이스(S2) 보다 클 수 있다. 또한, 상기 제1 화소 전극(150)의 상기 가지들(156)의 상기 제1 스페이스(S1)은 상기 제3 화소 전극(170)의 상기 가지들의 상기 제3 스페이스(S3) 보다 클 수 있다.
도 7는 본 발명의 또 다른 실시예에 따른 표시 패널의 제1 화소 전극의 부분 확대도이다.
도 7을 참조하면, 상기 제1 화소 전극(150)은 가지(156)가 제1 내지 제2 서브 가지들(156a, 156b)를 포함하는 것을 제외하고, 도 6의 제1 화소 전극과 실질적으로 동일하므로 중복되는 설명은 간략히 하거나 생략한다.
상기 제1 화소 전극(150)은 제1 줄기(152), 제2 줄기(154) 및 상기 제1 줄기(152) 또는 제2 줄기(154)로부터 연장되는 복수의 가지들(156)을 포함한다.
상기 제1 줄기(152)는 제1 방향(D1)으로 연장된다. 상기 제2 줄기(154)는 상기 제1 방향(D1)과 실질적으로 수직한 제2 방향(D2)으로 연장되고, 상기 제1 줄기(152)와 교차한다. 상기 제1 줄기(152) 및 상기 제2 줄기(154)는 상기 제1 화소 전극(150)의 중심을 지나도록 배치될 수 있으며, 이에 따라, 상기 제1 줄기(152) 및 상기 제2 줄기(154)는 상기 제1 화소 전극(150)을 동일 면적의 네 개의 도메인들로 나눌 수 있다. 각각의 도메인에는 상기 제1 줄기(152) 또는 상기 제2 줄기(154)로부터 연장되는 복수의 가지들을 포함하며, 각각의 도메인 마다 상기 가지들이 연장되는 방향이 다를 수 있다. 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다.
도 7에 나타난 부분에 대해 자세히 설명하면, 상기 가지들(156)은 상기 제1 줄기(152) 또는 상기 제2 줄기(154)로부터 제3 방향(D3)으로 연장된다. 상기 제3 방향(D3)은 상기 제1 방향(D1) 또는 상기 제2 방향(D2)과 다르다.
각각의 상기 가지(156)는 제1 서브 가지(156a) 및 제2 서브 가지(156b)를 포함한다. 상기 제1 서브 가지(156a)는 상기 제1 또는 제2 줄기(152, 154)로부터 상기 제3 방향(D3)으로 연장된다. 상기 제2 서브 가지(156b)는 상기 제1 또는 제2 줄기(152, 154)로부터 상기 제3 방향(D3)으로 연장된다. 상기 제1 서브 가지(156a)와 상기 제2 서브 가지(156b)는 상기 제1 화소 전극(150)의 가장자리에서 연결된다. 따라서, 상기 제1 서브 가지(156a)와 상기 제2 서브 가지(156b)는 상기 제1 서브 가지(156a)와 상기 제2 서브 가지(156b) 사이에 개구를 형성한다. 상기 개구의 상기 제1 화소 전극(150)의 상기 가장자리에 인접하는 변은 상기 가장자리를 따라 연장되는 선과 제1 각도(도 6의 α 참조)를 형성한다.
상기 제1 및 제2 서브 가지들(156a, 156b)은 이웃하는 제1 및 제2 서브 가지들과 제1 스페이스(S1)만큼 이격되고, 제1 폭(W1)을 갖는다. 따라서 상기 제1 및 제2 서브 가지들은 제1 피치(P1; P1=W1+S1)을 가질 수 있다. (상기 제3 방향(D3)과 수직한 제4 방향(D4) 참조)
제2 화소 전극(도 1의 160 참조)은 제1 및 제2 서브 가지들이 제2 피치, 제2 폭 및 제2 스페이스를 갖는 것을 제외하고 상기 제1 화소 전극(150)과 실질적으로 동일하므로 중복되는 설명은 생략한다.
제3 화소 전극(도 1의 170 참조)은 제1 및 제2 서브 가지들이 제3 피치, 제3 폭 및 제3 스페이스를 갖는 것을 제외하고 상기 제1 화소 전극(150)과 실질적으로 동일하므로 중복되는 설명은 생략한다.
상기 제1 화소 전극(150)의 상기 제1 및 제2 서브 가지들(156a, 156b)의 상기 제1 피치(P1)는 상기 제2 화소 전극(160)의 상기 제1 및 제2 서브 가지들의 상기 제2 피치와 동일할 수 있다. 또한, 상기 제2 화소 전극(166)의 상기 제1 및 제2 서브 가지들의 상기 제2 피치는 상기 제3 화소 전극(170)의 상기 제1 및 제2 서브 가지들의 상기 제3 피치와 동일할 수 있다.
상기 제1 화소 전극(150)의 상기 제1 및 제2 서브 가지들(156a, 156b)의 상기 제1 폭(W1)은 상기 제2 화소 전극(160)의 상기 제1 및 제2 서브 가지들의 상기 제2 폭 보다 작을 수 있다. 또한, 상기 제1 화소 전극(150)의 상기 제1 및 제2 서브 가지들(156a, 156b)의 상기 제1 폭(W1)은 상기 제3 화소 전극(170)의 상기 제1 및 제2 서브 가지들의 상기 제3 폭 보다 작을 수 있다.
상기 제1 화소 전극(150)의 상기 제1 및 제2 서브 가지들(156a, 156b)의 상기 제1 스페이스(S1)는 상기 제2 화소 전극(160)의 상기 제1 및 제2 서브 가지들의 상기 제2 스페이스 보다 클 수 있다. 또한, 상기 제1 화소 전극(150)의 상기 제1 및 제2 서브 가지들(156a, 156b)의 상기 제1 스페이스(S1)은 상기 제3 화소 전극(170)의 상기 제1 및 제2 서브 가지들의 상기 제3 스페이스 보다 클 수 있다.
도 8는 본 발명의 또 다른 실시예에 따른 표시 패널의 제1 화소 전극의 부분 확대도이다.
도 8을 참조하면, 상기 제1 화소 전극(150)은 가지(156)가 제1 내지 제3 서브 가지들(156a, 156b, 156c)를 포함하는 것을 제외하고, 도 7의 제1 화소 전극과 실질적으로 동일하므로 중복되는 설명은 간략히 하거나 생략한다.
상기 제1 화소 전극(150)은 제1 줄기(152), 제2 줄기(154) 및 상기 제1 줄기(152) 또는 제2 줄기(154)로부터 연장되는 복수의 가지들(156)을 포함한다.
상기 제1 줄기(152)는 제1 방향(D1)으로 연장된다. 상기 제2 줄기(154)는 상기 제1 방향(D1)과 실질적으로 수직한 제2 방향(D2)으로 연장되고, 상기 제1 줄기(152)와 교차한다. 상기 제1 줄기(152) 및 상기 제2 줄기(154)는 상기 제1 화소 전극(150)의 중심을 지나도록 배치될 수 있으며, 이에 따라, 상기 제1 줄기(152) 및 상기 제2 줄기(154)는 상기 제1 화소 전극(150)을 동일 면적의 네 개의 도메인들로 나눌 수 있다. 각각의 도메인에는 상기 제1 줄기(152) 또는 상기 제2 줄기(154)로부터 연장되는 복수의 가지들을 포함하며, 각각의 도메인 마다 상기 가지들이 연장되는 방향이 다를 수 있다. 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다.
도 8에 나타난 부분에 대해 자세히 설명하면, 상기 가지들(156)은 상기 제1 줄기(152) 또는 상기 제2 줄기(154)로부터 제3 방향(D3)으로 연장된다. 상기 제3 방향(D3)은 상기 제1 방향(D1) 또는 상기 제2 방향(D2)과 다르다.
각각의 상기 가지(156)는 제1 서브 가지(156a), 제2 서브 가지(156b) 및 제3 서브 가지(156c)를 포함한다. 상기 제1 서브 가지(156a)는 상기 제1 또는 제2 줄기(152, 154)로부터 상기 제3 방향(D3)으로 연장된다. 상기 제2 서브 가지(156b)는 상기 제1 또는 제2 줄기(152, 154)로부터 상기 제3 방향(D3)으로 연장된다. 상기 제3 서브 가지(156c)는 상기 제1 또는 제2 줄기(152, 154)로부터 상기 제3 방향(D3)으로 연장된다. 상기 제1 서브 가지(156a), 상기 제2 서브 가지(156b) 및 상기 제3 서브 가지(156c)는 상기 제1 화소 전극(150)의 가장자리에서 연결된다. 따라서, 상기 제1 서브 가지(156a)와 상기 제2 서브 가지(156b)는 상기 제1 서브 가지(156a)와 상기 제2 서브 가지(156b) 사이에 개구를 형성한다. 또한, 상기 2 서브 가지(156b)와 상기 제3 서브 가지(156c)는 상기 제2 서브 가지(156b)와 상기 제3 서브 가지(156c) 사이에 또다른 개구를 형성한다. 상기 각각의 개구의 상기 제1 화소 전극(150)의 상기 가장자리에 인접하는 변은 상기 가장자리를 따라 연장되는 선과 제1 각도(도 6의 α 참조)를 형성한다.
각각의 상기 제1 내지 제3 서브 가지들(156a, 156b, 156c)은 이웃하는 제1, 제2 또는 제3 서브 가지와 제1 스페이스(S1)만큼 이격되고, 제1 폭(W1)을 갖는다. 따라서 상기 제1, 제2 및 제3 서브 가지들(156a, 156b, 156c)은 제1 피치(P1; P1=W1+S1)을 가질 수 있다. (상기 제3 방향(D3)과 수직한 제4 방향(D4) 참조)
제2 화소 전극(도 1의 160 참조)은 제1 내지 제3 서브 가지들이 제2 피치, 제2 폭 및 제2 스페이스를 갖는 것을 제외하고 상기 제1 화소 전극(150)과 실질적으로 동일하므로 중복되는 설명은 생략한다.
제3 화소 전극(도 1의 170 참조)은 제1 내지 제3 제2 서브 가지들이 제3 피치, 제3 폭 및 제3 스페이스를 갖는 것을 제외하고 상기 제1 화소 전극(150)과 실질적으로 동일하므로 중복되는 설명은 생략한다.
상기 제1 화소 전극(150)의 상기 제1 내지 제3 서브 가지들(156a, 156b, 156c)의 상기 제1 피치(P1)는 상기 제2 화소 전극(160)의 상기 제1 내지 제3 서브 가지들의 상기 제2 피치와 동일할 수 있다. 또한, 상기 제2 화소 전극(160)의 상기 제1 내지 제3 서브 가지들의 상기 제2 피치는 상기 제3 화소 전극(170)의 상기 제1 내지 제3 서브 가지들의 상기 제3 피치와 동일할 수 있다.
상기 제1 화소 전극(150)의 상기 제1 내지 제3 서브 가지들(156a, 156b, 156c)의 상기 제1 폭(W1)은 상기 제2 화소 전극(160)의 상기 제1 내지 제3 서브 가지들의 상기 제2 폭 보다 작을 수 있다. 또한, 상기 제1 화소 전극(150)의 상기 제1 내지 제3 서브 가지들(156a, 156b, 156c)의 상기 제1 폭(W1)은 상기 제3 화소 전극(170)의 상기 제1 내지 제3 서브 가지들의 상기 제3 폭 보다 작을 수 있다.
상기 제1 화소 전극(150)의 상기 제1 내지 제3 서브 가지들(156a, 156b, 156c)의 상기 제1 스페이스(S1)는 상기 제2 화소 전극(160)의 상기 제1 내지 제3 서브 가지들의 상기 제2 스페이스 보다 클 수 있다. 또한, 상기 제1 화소 전극(150)의 상기 제1 내지 제3 서브 가지들(156a, 156b, 156c)의 상기 제1 스페이스(S1)은 상기 제3 화소 전극(170)의 상기 제1 내지 제3 서브 가지들의 상기 제3 스페이스 보다 클 수 있다.
도 9는 본 발명의 또 다른 실시예에 따른 표시 패널의 제1 화소 전극의 부분 확대도이다.
도 9를 참조하면, 상기 제1 화소 전극(150)은 가지(156)가 제1 내지 제4 서브 가지들(156a, 156b, 156c, 156d)를 포함하는 것을 제외하고, 도 7의 제1 화소 전극과 실질적으로 동일하므로 중복되는 설명은 간략히 하거나 생략한다.
상기 제1 화소 전극(150)은 제1 줄기(152), 제2 줄기(154) 및 상기 제1 줄기(152) 또는 제2 줄기(154)로부터 연장되는 복수의 가지들(156)을 포함한다.
상기 제1 줄기(152)는 제1 방향(D1)으로 연장된다. 상기 제2 줄기(154)는 상기 제1 방향(D1)과 실질적으로 수직한 제2 방향(D2)으로 연장되고, 상기 제1 줄기(152)와 교차한다. 상기 제1 줄기(152) 및 상기 제2 줄기(154)는 상기 제1 화소 전극(150)의 중심을 지나도록 배치될 수 있으며, 이에 따라, 상기 제1 줄기(152) 및 상기 제2 줄기(154)는 상기 제1 화소 전극(150)을 동일 면적의 네 개의 도메인들로 나눌 수 있다. 각각의 도메인에는 상기 제1 줄기(152) 또는 상기 제2 줄기(154)로부터 연장되는 복수의 가지들을 포함하며, 각각의 도메인 마다 상기 가지들이 연장되는 방향이 다를 수 있다. 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다.
도 8에 나타난 부분에 대해 자세히 설명하면, 상기 가지들(156)은 상기 제1 줄기(152) 또는 상기 제2 줄기(154)로부터 제3 방향(D3)으로 연장된다. 상기 제3 방향(D3)은 상기 제1 방향(D1) 또는 상기 제2 방향(D2)과 다르다.
각각의 상기 가지(156)는 제1 서브 가지(156a), 제2 서브 가지(156b), 제3 서브 가지(156c) 및 제4 서브 가지(156d)를 포함한다. 상기 제1 서브 가지(156a)는 상기 제1 또는 제2 줄기(152, 154)로부터 상기 제3 방향(D3)으로 연장된다. 상기 제2 서브 가지(156b)는 상기 제1 또는 제2 줄기(152, 154)로부터 상기 제3 방향(D3)으로 연장된다. 상기 제3 서브 가지(156c)는 상기 제1 또는 제2 줄기(152, 154)로부터 상기 제3 방향(D3)으로 연장된다. 상기 제4 서브 가지(156d)는 상기 제1 또는 제2 줄기(152, 154)로부터 상기 제3 방향(D3)으로 연장된다. 상기 제1 서브 가지(156a), 상기 제2 서브 가지(156b), 상기 제3 서브 가지(156c) 및 상기 제4 서브 가지(156d)는 상기 제1 화소 전극(150)의 가장자리에서 연결된다. 따라서, 상기 제1 서브 가지(156a)와 상기 제2 서브 가지(156b)는 상기 제1 서브 가지(156a)와 상기 제2 서브 가지(156b) 사이에 개구를 형성한다. 또한, 상기 2 서브 가지(156b)와 상기 제3 서브 가지(156c)는 상기 제2 서브 가지(156b)와 상기 제3 서브 가지(156c) 사이에 또다른 개구를 형성한다. 또한, 상기 3 서브 가지(156c)와 상기 제4 서브 가지(156d)는 상기 제3 서브 가지(156c)와 상기 제4 서브 가지(156d) 사이에 또다른 개구를 형성한다. 상기 각각의 개구의 상기 제1 화소 전극(150)의 상기 가장자리에 인접하는 변은 상기 가장자리를 따라 연장되는 선과 제1 각도(도 6의 α 참조)를 형성한다.
각각의 상기 제1 내지 제4 서브 가지들(156a, 156b, 156c, 156d)은 이웃하는 제1, 제2, 제3 또는 제4 서브 가지와 제1 스페이스(S1)만큼 이격되고, 제1 폭(W1)을 갖는다. 따라서 상기 제1 내지 제4 서브 가지들(156a, 156b, 156c, 156d)은 제1 피치(P1; P1=W1+S1)을 가질 수 있다. (상기 제3 방향(D3)과 수직한 제4 방향(D4) 참조)
제2 화소 전극(도 1의 160 참조)은 제1 내지 제4 서브 가지들이 제2 피치, 제2 폭 및 제2 스페이스를 갖는 것을 제외하고 상기 제1 화소 전극(150)과 실질적으로 동일하므로 중복되는 설명은 생략한다.
제3 화소 전극(도 1의 170 참조)은 제1 내지 제4 제2 서브 가지들이 제3 피치, 제3 폭 및 제3 스페이스를 갖는 것을 제외하고 상기 제1 화소 전극(150)과 실질적으로 동일하므로 중복되는 설명은 생략한다.
상기 제1 화소 전극(150)의 상기 제1 내지 제4 서브 가지들(156a, 156b, 156c, 156d)의 상기 제1 피치(P1)는 상기 제2 화소 전극(160)의 상기 제1 내지 제4 서브 가지들의 상기 제2 피치와 동일할 수 있다. 또한, 상기 제2 화소 전극(160)의 상기 제1 내지 제4 서브 가지들의 상기 제2 피치는 상기 제3 화소 전극(170)의 상기 제1 내지 제4 서브 가지들의 상기 제3 피치와 동일할 수 있다.
상기 제1 화소 전극(150)의 상기 제1 내지 제4 서브 가지들(156a, 156b, 156c, 156d)의 상기 제1 폭(W1)은 상기 제2 화소 전극(160)의 상기 제1 내지 제4 서브 가지들의 상기 제2 폭 보다 작을 수 있다. 또한, 상기 제1 화소 전극(150)의 상기 제1 내지 제4 서브 가지들(156a, 156b, 156c, 156d)의 상기 제1 폭(W1)은 상기 제3 화소 전극(170)의 상기 제1 내지 제4 서브 가지들의 상기 제3 폭 보다 작을 수 있다.
상기 제1 화소 전극(150)의 상기 제1 내지 제4 서브 가지들(156a, 156b, 156c, 156d)의 상기 제1 스페이스(S1)는 상기 제2 화소 전극(160)의 상기 제1 내지 제4 서브 가지들의 상기 제2 스페이스 보다 클 수 있다. 또한, 상기 제1 화소 전극(150)의 상기 제1 내지 제4 서브 가지들(156a, 156b, 156c, 156d)의 상기 제1 스페이스(S1)은 상기 제3 화소 전극(170)의 상기 제1 내지 제4 서브 가지들의 상기 제3 스페이스 보다 클 수 있다.
도 10은 본 발명의 다른 실시예에 따른 표시 패널을 나타낸 평면도이다.
도 10을 참조하면, 표시 패널은 게이트 라인(GL), 제1 하이 데이터 라인(DLh1), 제1 로우 데이터 라인(DLl1), 제2 하이 데이터 라인(DLh2), 제2 로우 데이터 라인(DLl2), 제3 하이 데이터 라인(DLh3), 제3 로우 데이터 라인(DLl3), 제1 하이 스위칭 소자(SWh1), 제1 로우 스위칭 소자(SWl1), 제2 하이 스위칭 소자(SWh2), 제2 로우 스위칭 소자(SWl2), 제3 하이 스위칭 소자(SWh3), 제3 로우 스위칭 소자(SWl3), 제1 하이 화소 전극(150h), 제1 로우 화소 전극(150l), 제2 하이 화소 전극(160h), 제2 로우 화소 전극(160l), 제3 하이 화소 전극(170h), 제3 로우 화소 전극(170l), 및 차폐 전극(SDE)을 포함한다.
상기 게이트 라인(GL)은 제1 방향(D1)으로 연장된다. 상기 게이트 라인(GL)은 상기 제1 하이 스위칭 소자(SWh1), 상기 제1 로우 스위칭 소자(SWl1), 상기 제2 하이 스위칭 소자(SWh2), 상기 제2 로우 스위칭 소자(SWl2), 상기 제3 하이 스위칭 소자(SWh3), 및 상기 제3 로우 스위칭 소자(SWl3)와 전기적으로 연결된다. 상기 게이트 라인(GL)에는 게이트 신호가 인가된다.
상기 제1 하이 데이터 라인(DLh1)은 상기 제1 방향(D1)과 실질적으로 수직한 제2 방향(D2)으로 연장되고, 상기 게이트 라인(GL)과 교차한다. 상기 제1 하이 데이터 라인(DLh1)은 상기 제1 하이 스위칭 소자(SWh1)와 전기적으로 연결된다.
상기 제1 로우 데이터 라인(DLl2)은 상기 제1 하이 데이터 라인(DLh1)과 이격되어, 상기 제2 방향(D2)으로 연장되고, 상기 게이트 라인(GL)과 교차한다. 상기 제1 하이 데이터 라인(DLh2)은 상기 제1 하이 스위칭 소자(SW2)와 전기적으로 연결된다.
상기 제2 하이 데이터 라인(DLh2)은 상기 제1 로우 데이터 라인(DLl1)과 인접하여, 상기 제2 방향(D2)으로 연장되고, 상기 게이트 라인(GL)과 교차한다. 상기 제2 하이 데이터 라인(DLh2)은 상기 제2 하이 스위칭 소자(SWh2)와 전기적으로 연결된다.
상기 제2 로우 데이터 라인(DLl2)은 상기 제2 하이 데이터 라인(DLh2)과 이격되어, 상기 제2 방향(D2)으로 연장되고, 상기 게이트 라인(GL)과 교차한다. 상기 제2 로우 데이터 라인(DLl2)은 상기 제2 로우 스위칭 소자(SWl2)와 전기적으로 연결된다.
상기 제3 하이 데이터 라인(DL3)은 상기 제1 하이 데이터 라인(DLh1)과 이격되어, 상기 제2 방향(D2)으로 연장되고, 상기 게이트 라인(GL)과 교차한다. 상기 제3 하이 데이터 라인(DLh3)은 상기 제3 하이 스위칭 소자(SW3h)와 전기적으로 연결된다. 상기 제3 하이 데이터 라인(DLh3)은 상기 제1 하이 데이터 라인(DLh1)을 기준으로 상기 제2 하이 데이터 라인(DLh2)의 반대 방향에 배치된다.
상기 제3 로우 데이터 라인(DLl2)은 상기 제1 하이 데이터 라인(DLh1)과 인접하여, 상기 제2 방향(D2)으로 연장되고, 상기 게이트 라인(GL)과 교차한다. 상기 제3 로우 데이터 라인(DLl2)은 상기 제3 로우 스위칭 소자(SWl2)와 전기적으로 연결된다.
상기 제1 하이 화소 전극(150h)은 상기 게이트 라인(GL)에 인접하여 상기 제1 하이 데이터 라인(DLh1) 및 상기 제1 로우 데이터 라인(DLl1) 사이에 배치된다. 상기 제1 하이 화소 전극(150h)은 상기 제1 하이 스위칭 소자(SWh1)와 전기적으로 연결된다. 상기 제1 하이 화소 전극(150h)은 마이크로 슬릿 패턴을 형성하는 복수의 가지들을 포함한다.
상기 제1 로우 화소 전극(150l)은 상기 게이트 라인(GL)을 기준으로 상기 제1 하이 화소 전극(150h)의 반대편에, 상기 제1 하이 데이터 라인(DLh1) 및 상기 제1 로우 데이터 라인(DLl1) 사이에 배치된다. 상기 제1 로우 화소 전극(150l)은 상기 제1 로우 스위칭 소자(SWl1)와 전기적으로 연결된다. 상기 제1 로우 화소 전극(150l)은 마이크로 슬릿 패턴을 형성하는 복수의 가지들을 포함한다.
상기 제2 하이 화소 전극(160h)은 상기 게이트 라인(GL)에 인접하여 상기 제2 하이 데이터 라인(DLh2) 및 상기 제2 로우 데이터 라인(DLl2) 사이에 배치된다. 상기 제2 하이 화소 전극(160h)은 상기 제2 하이 스위칭 소자(SWh2)와 전기적으로 연결된다. 상기 제2 하이 화소 전극(160h)은 마이크로 슬릿 패턴을 형성하는 복수의 가지들을 포함한다.
상기 제2 로우 화소 전극(160l)은 상기 게이트 라인(GL)을 기준으로 상기 제2 하이 화소 전극(160h)의 반대편에, 상기 제2 하이 데이터 라인(DLh2) 및 상기 제2 로우 데이터 라인(DLl2) 사이에 배치된다. 상기 제2 로우 화소 전극(160l)은 상기 제2 로우 스위칭 소자(SWl2)와 전기적으로 연결된다. 상기 제2 로우 화소 전극(160l)은 마이크로 슬릿 패턴을 형성하는 복수의 가지들을 포함한다.
상기 제3 하이 화소 전극(170h)은 상기 게이트 라인(GL)에 인접하여 상기 제3 하이 데이터 라인(DLh3) 및 상기 제3 로우 데이터 라인(DLl3) 사이에 배치된다. 상기 제3 하이 화소 전극(170h)은 상기 제3 하이 스위칭 소자(SWh3)와 전기적으로 연결된다. 상기 제3 하이 화소 전극(170h)은 마이크로 슬릿 패턴을 형성하는 복수의 가지들을 포함한다.
상기 제3 로우 화소 전극(170l)은 상기 게이트 라인(GL)을 기준으로 상기 제3 하이 화소 전극(170h)의 반대편에, 상기 제3 하이 데이터 라인(DLh3) 및 상기 제3 로우 데이터 라인(DLl3) 사이에 배치된다. 상기 제3 로우 화소 전극(170l)은 상기 제3 로우 스위칭 소자(SWl3)와 전기적으로 연결된다. 상기 제3 로우 화소 전극(170l)은 마이크로 슬릿 패턴을 형성하는 복수의 가지들을 포함한다.
상기 차폐 전극(SDE)은 상기 제2 방향으로 연장되며, 상기 제1 내지 제3 하이 데이터 라인들 및 상기 제1 내지 제3 로우 데이터 라인들(DLh1, DLl1, DLh2, DLl2, DLh3, DLl3)과 중첩한다. 상기 차폐 전극(SDE)에는 차폐 전압이 인가된다. 예를 들면, 상기 차폐 전극(SDE)에는 공통 전극(도 11의 220참조)에 인가되는 공통 전압이 인가될 수 있다.
도 11은 도 10의 III-III' 선을 따라 절단한 단면도이다. 도 12는 도 10의 IV-IV' 선을 따라 절단한 단면도이다.
도 11 및 도 12를 참조하면, 표시 패널은 제1 기판, 상기 제1 기판과 마주보는 제2 기판 및 상기 제1 및 제2 기판 사이에 배치되는 액정층(3)을 포함한다.
상기 제1 기판은 제1 베이스 기판(100), 게이트 패턴, 제1 절연층(110), 채널층(CH), 데이터 패턴, 제1 컬러 필터(122), 제2 컬러 필터(124), 제3 컬러 필터(126), 제2 절연층(130), 제1 하이 화소 전극(150h), 제1 로우 화소 전극(150l), 제2 하이 화소 전극(160h), 제2 로우 화소 전극(160l), 제3 하이 화소 전극(170h), 제3 로우 화소 전극(170l), 차폐 전극(SDE), 블랙 매트릭스(BM)을 포함한다.
상기 제1 베이스 기판(100)은 투과성, 내열성, 내화학성 등이 우수한 물질을 포함할 수 있다. 예를 들면, 상기 제1 베이스 기판(100)은 광 투과력이 우수한 유리, 폴리에틸렌나프탈레이트, 폴리에틸렌테레프탈레이트층 및 폴리아크릴 중 어느 하나를 포함할 수 있다.
상기 게이트 패턴은 상기 제1 베이스 기판(100) 상에 배치된다. 상기 게이트 패턴은 게이트 라인(도 10의 GL 참조), 제1 게이트 전극, 제2 게이트 전극 및 제3 게이트 전극을 포함한다.
상기 제1 절연층(110)은 상기 게이트 패턴이 배치된 상기 베이스 기판(100) 상에 배치된다. 상기 제1 절연층(110)은 상기 게이트 라인, 상기 제1 게이트 전극, 상기 제2 게이트 전극 및 상기 제3 게이트 전극을 커버하여 절연한다.
상기 채널층(CH)은 상기 제1 절연층(110) 상에 배치된다. 상기 채널층(CH)은 제1 채널부, 제2 채널부 및 제3 채널부를 포함한다. 상기 제1 채널부는 상기 제1 게이트 전극과 중첩한다. 상기 제2 채널부는 상기 제2 게이트 전극과 중첩한다. 상기 제3 채널부는 상기 제3 게이트 전극과 중첩한다.
상기 데이터 패턴은 상기 채널층 상에 배치된다. 상기 데이터 패턴은 제1 드레인 전극, 제1 소스 전극, 제2 드레인 전극, 제2 소스 전극, 제3 드레인 전극, 제3 소스 전극, 제1 하이 데이터 라인(DLh1), 제1 로우 데이터 라인(DLl1), 제2 하이 데이터 라인(DLh2), 제2 로우 데이터 라인(DLl2), 제3 하이 데이터 라인(DLh3) 및 제3 로우 데이터 라인(DLl3)을 포함한다.
상기 제1 게이트 전극, 상기 제1 드레인 전극, 상기 제1 소스 전극 및 상기 제1 채널부는 제1 스위칭 소자(도 10의 SW1 참조)를 구성한다. 상기 제2 게이트 전극, 상기 제2 드레인 전극, 상기 제2 소스 전극 및 상기 제2 채널부는 제2 스위칭 소자(도 10의 SW2 참조)를 구성한다. 상기 제3 게이트 전극, 상기 제3 드레인 전극, 상기 제3 소스 전극 및 상기 제3 채널부는 제3 스위칭 소자(도 10의 SW3 참조)를 구성한다.
상기 제1 컬러 필터(122)는 상기 제1 절연층(110) 상에, 상기 제3 로우 데이터 라인(DLl1) 및 상기 제2 하이 데이터 라인(DLh2) 사이에 배치된다. 상기 제1 컬러 필터(122)는 상기 액정층(3)을 투과하는 광에 색을 제공하기 위한 것이다. 상기 제1 컬러 필터(122)는 제1 색을 가질 수 있다. 예를 들면, 상기 제1 컬러 필터(122)는 적색광을 투과시키는 레드(red) 컬러 필터일 수 있다. 상기 제1 컬러 필터(122)는 제1 두께를 갖는다.
상기 제2 컬러 필터(124)는 상기 제1 컬러 필터(122)가 배치된 상기 제1 절연층(110) 상에, 상기 제1 로우 데이터 라인(DLl1) 및 제1 방향(도 10의 D1 참조)으로 이웃하는 화소의 제3 하이 데이터 라인 사이에 배치된다. 상기 제2 컬러 필터(124)는 상기 액정층(3)을 투과하는 광에 색을 제공하기 위한 것이다. 상기 제2 컬러 필터(124)는 제2 색을 가질 수 있다. 예를 들면, 상기 제2 컬러 필터(124)는 녹색광을 투과시키는 그린(green) 컬러 필터일 수 있다. 상기 제2 컬러 필터(124)는 제2 두께를 갖는다.
상기 제1 컬러 필터(124)의 가장자리 및 상기 제2 컬러 필터(124)의 가장자리는 상기 제1 로우 데이터 라인(DLl1)과 상기 제2 하이 데이터 라인(DLh2) 사이의 상에서 중첩한다. 따라서 상기 제1 컬러 필터(122)가 상기 제1 로우 데이터 라인(DLl1)을 커버하고, 상기 제2 컬러 필터(124)가 상기 제1 로우 데이터 라인(DLl1) 상에서, 상기 제1 컬러 필터(122)와 일부 중첩한다.
제3 컬러 필터(126)는 상기 제1 및 제2 컬러 필터(122, 124)가 배치된 상기 제1 절연층(110) 상에, 상기 제1 하이 데이터 라인(DLh1) 및 상기 제1 방향으로 이웃하는 화소의 제2 로우 데이터 라인 사이에 배치된다. 상기 제3 컬러 필터(126)는 상기 액정층(3)을 투과하는 광에 색을 제공하기 위한 것이다. 상기 제3 컬러 필터(126)는 제3 색을 가질 수 있다. 예를 들면, 상기 제3 컬러 필터(126)는 청색광을 투과시키는 블루(blue) 컬러 필터일 수 있다. 상기 제3 컬러 필터(126)는 제3 두께를 갖는다.
상기 제3 컬러 필터(126)의 가장자리 및 상기 제1 컬러 필터(122)의 가장자리는 상기 제3 로우 데이터 라인(DLl3)과 상기 제1 하이 데이터 라인(DLh1) 사이의 상에서 중첩한다. 따라서 상기 제1 컬러 필터(122)가 상기 제1 하이 데이터 라인(DLh1)을 커버하고, 상기 제2 컬러 필터(124)가 상기 제1 하이 데이터 라인(DLh1) 상에서, 상기 제1 컬러 필터(122)와 일부 중첩한다.
상기 제1 두께, 상기 제2 두께 및 상기 제3 두께는 컬러 필터의 제조 공정에 따라 서로 같거나 다를 수 있다. 예를 들면, 상기 제1 두께가 상기 제2 또는 제3 두께 보다 작을 수 있다.
상기 제1 내지 제3 컬러 필터(122, 124, 126) 상에 제2 절연층(130)이 배치된다. 상기 제2 절연층(130)은 상기 제1 내지 제3 컬러 필터(122, 124, 126)를 평탄화하면서, 상기 제1 내지 제3 컬러 필터(122, 124, 126)를 보호하는 역할과 절연하는 역할을 한다.
상기 제1 하이 화소 전극(150h)은 상기 제2 절연층(130) 상에 배치되어, 상기 제1 하이 스위칭 소자(SWh1)와 전기적으로 연결된다. 상기 제1 하이 화소 전극(150h)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 제1 하이 화소 전극(150h)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다. 상기 제1 하이 화소 전극(150h)은 제1 및 제2 줄기들, 및 가지들(도 4 참조)을 포함한다. 상기 제1 하이 화소 전극(150h)의 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다. 상기 제1 하이 화소 전극(150h)의 상기 가지들은 이웃하는 가지들과 제1 스페이스(S1)만큼 이격되고, 제1 폭(W1)을 갖는다. 따라서 상기 가지들은 제1 피치(P1; P1=W1+S1)를 가질 수 있다.
상기 제1 로우 화소 전극(150l)은 상기 제2 절연층(130) 상에 배치되어, 상기 제1 로우 스위칭 소자(SWl1)와 전기적으로 연결된다. 상기 제1 로우 화소 전극(150l)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 제1 로우 화소 전극(150l)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다. 상기 제1 로우 화소 전극(150l)은 제1 및 제2 줄기들, 및 가지들(도 4 참조)을 포함한다. 상기 제1 로우 화소 전극(150l)의 상기 가지들은 마이크로 슬릿(micro slit) 구조를 형성한다. 상기 제1 로우 화소 전극(150l)의 상기 가지들은 이웃하는 가지들과 제1 스페이스(S1)만큼 이격되고, 제1 폭(W1)을 갖는다. 따라서 상기 가지들은 제1 피치(P1; P1=W1+S1)를 가질 수 있다.
상기 제2 하이 화소 전극(160h)은 상기 제2 절연층(130) 상에 배치되어, 상기 제2 하이 스위칭 소자(SWh2)와 전기적으로 연결된다. 상기 제2 하이 화소 전극(160h)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 제2 하이 화소 전극(160h)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다. 상기 제2 하이 화소 전극(160h)은 제1 및 제2 줄기들, 및 가지들(도 5 참조)을 포함한다. 상기 제2 하이 화소 전극(160h)의 상기 가지들은 마이크로 슬릿(micro slit) 구조를 형성한다. 상기 제2 하이 화소 전극(160h)의 상기 가지들은 이웃하는 가지들과 제2 스페이스(S2)만큼 이격되고, 제2 폭(W2)을 갖는다. 따라서 상기 가지들은 제2 피치(P2 P2=W2+S2)를 가질 수 있다.
상기 제2 로우 화소 전극(160l)은 상기 제2 절연층(130) 상에 배치되어, 상기 제2 로우 스위칭 소자(SWl2)와 전기적으로 연결된다. 상기 제2 로우 화소 전극(160l)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 제2 로우 화소 전극(160l)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다. 상기 제2 로우 화소 전극(160l)은 제1 및 제2 줄기들, 및 가지들(도 5 참조)을 포함한다. 상기 제2 로우 화소 전극(160l)의 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다. 상기 제2 로우 화소 전극(160l)의 상기 가지들은 이웃하는 가지들과 제2 스페이스(S2)만큼 이격되고, 제2 폭(W2)을 갖는다. 따라서 상기 가지들은 제2 피치(P2 P2=W2+S2)를 가질 수 있다.
상기 제3 하이 화소 전극(170h)은 상기 제2 절연층(130) 상에 배치되어, 상기 제3 하이 스위칭 소자(SWh3)와 전기적으로 연결된다. 상기 제3 하이 화소 전극(170h)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 제3 하이 화소 전극(170h)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다. 상기 제3 하이 화소 전극(170h)은 제1 및 제2 줄기들, 및 가지들(도 5 참조)을 포함한다. 상기 제3 하이 화소 전극(170h)의 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다. 상기 제3 하이 화소 전극(170h)의 상기 가지들은 이웃하는 가지들과 제3 스페이스(S3)만큼 이격되고, 제3 폭(W3)을 갖는다. 따라서 상기 가지들은 제3 피치(P3 P3=W3+S3)를 가질 수 있다.
상기 제3 로우 화소 전극(170l)은 상기 제2 절연층(130) 상에 배치되어, 상기 제3 로우 스위칭 소자(SWl3)와 전기적으로 연결된다. 상기 제3 로우 화소 전극(170l)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 제3 로우 화소 전극(170l)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다. 상기 제3 로우 화소 전극(170l)은 제1 및 제2 줄기들, 및 가지들(도 5 참조)을 포함한다. 상기 제3 로우 화소 전극(170l)의 상기 가지들은 마이크로 슬릿(micro slit) 구조를 형성한다. 상기 제3 로우 화소 전극(170l)의 상기 가지들은 이웃하는 가지들과 제3 스페이스(S3)만큼 이격되고, 제3 폭(W3)을 갖는다. 따라서 상기 가지들은 제3 피치(P3 P3=W3+S3)를 가질 수 있다.
상기 블랙 매트릭스(BM)는 상기 제1 내지 제3 하이 및 로우 화소 전극들이 배치된 상기 제2 절연층(130) 상에 배치된다. 상기 블랙 매트릭스(BM)는 광을 차단하는 물질을 포함한다. 상기 블랙 매트릭스(BM)는 영상이 표시 되는 표시 영역에 인접하는 주변영역에 대응하여 배치될 수 있다. 즉, 상기 블랙 매트릭스(BM)는 상기 제1 내지 제3 하이 및 로우 스위칭 소자들(SWh1, SWl1, SWh2, SWl2, SWh3, SWl3), 상기 게이트 라인(GL) 및 상기 제1 내지 제3 하이 및 로우 데이터 라인들(DLh1, DLh2, DLh3)과 중첩할 수 있다.
상기 제2 기판은 제2 베이스 기판(200), 및 공통 전극(220)을 포함한다.
상기 제2 베이스 기판(200)은 투과성, 내열성, 내화학성 등이 우수한 물질을 포함할 수 있다. 예를 들면, 상기 제2 베이스 기판(200)은 광 투과력이 우수한 유리, 폴리에틸렌나프탈레이트, 폴리에틸렌테레프탈레이트층 및 폴리아크릴 중 어느 하나를 포함할 수 있다.
상기 공통 전극(220)은 상기 제2 기판 상에 배치된다. 상기 공통 전극(220)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 공통 전극(220)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다.
상기 액정층(3)은 상기 제1 기판 및 상기 제2 기판 사이에 배치된다. 상기 액정층(3)은 광학적 이방성을 갖는 액정 분자들을 포함한다. 상기 액정 분자들은 전계에 의해 구동되어 상기 액정층(3)을 지나는 광을 투과시키거나 차단시켜 영상을 표시한다.
도 13a 내지 13g는 도 1의 표시 패널이 제조방법을 나타낸 단면도들이다.
도 13a를 참조하면, 제1 베이스 기판(100) 상에 금속층을 형성한 후, 사진 식각 공정 또는 추가적인 식각 마스크를 이용하는 식각 공정 등을 이용하여 상기 금속층을 패터닝 하여 게이트 패턴을 형성한다.
상기 게이트 패턴은 게이트 라인(도 1의 GL참조), 제1 게이트 전극(도 2의GE1 참조), 제2 게이트 전극 및 제3 게이트 전극을 포함한다.
상기 게이트 패턴이 형성된 상기 제1 베이스 기판(100) 상에 제1 절연층(110)이 형성된다. 상기 제1 절연층(110)은 화학 기상 증착 공정, 스핀 코팅 공정, 플라즈마 증대 화학 기상 증착 공정, 스퍼터링 공정, 진공 증착 공정, 고밀도 플라즈마-화학 기상 증착 공정, 프린팅 공정 등을 이용하여 형성할 수 있다.
도 13b를 참조하면, 상기 제1 절연층(110) 상에 반도체 층 및 금속층을 형성한 후, 사진 식각 공정 또는 추가적인 식각 마스크를 이용하는 식각 공정 등을 이용하여 상기 반도체 층 및 상기 금속층을 패터닝 하여 제1 내지 제3 채널부를 포함하는 채널층(CH) 및 데이터 패턴을 형성한다. 상기 반도체 층은 비정질 실리콘(a-Si:H)으로 이루어진 실리콘 반도체층 및 n+ 비정질 실리콘(n+ a-Si:H)으로 이루어진 저항성 접촉층을 포함할 수 있다. 또한, 상기 반도체층은 산화물 반도체를 포함할 수 있다. 상기 산화물 반도체는 인듐(indium: In), 아연(zinc: Zn), 갈륨(gallium: Ga), 주석(tin: Sn) 또는 하프늄(hafnium: Hf) 중 적어도 하나를 포함하는 비정질 산화물로 이루어질 수 있다.
상기 데이터 패턴은 제1 내지 제3 드레인 전극들, 제1 내지 제3 소스 전극들, 제1 내지 제3 데이터 라인들(DL1, DL2, DL3)을 포함한다. 예를 들면, 상기 반도체 층 및 상기 금속층을 동시에 패터닝 후, 패터닝된 상기 금속층의 일부를 제거하여 상기 제1 소스 전극 및 상기 제1 소스 전극과 이격된 상기 제1 드레인 전극을 형성할 수 있다. 또한, 패터닝된 상기 금속층의 일부를 제거하여 상기 제2 소스 전극및 상기 제2 소스 전극과 이격된 상기 제2 드레인 전극을 형성할 수 있다. 또한, 패터닝된 상기 금속층의 일부를 제거하여 상기 제3 소스 전극 및 상기 제3 소스 전극과 이격된 상기 제3 드레인 전극을 형성할 수 있다.
상기 제1 소스, 드레인, 게이트 전극들 및 상기 제1 채널부는 제1 스위치 소자(도 1의 SW1 참조)를 구성한다.
상기 제2 소스, 드레인, 게이트 전극들 및 상기 제2 채널부는 제2 스위치 소자(도 1의 SW2 참조)를 구성한다.
상기 제3 소스, 드레인, 게이트 전극들 및 상기 제3 채널부는 제3 스위치 소자(도 1의 SW3 참조)를 구성한다.
도 13c를 참조하면, 상기 데이터 패턴이 형성된 상기 제1 절연층(110) 상에제1 컬러 필터(122)가 형성된다. 상기 제1 컬러 필터(122)는 제1 색을 가질 수 있다. 예를 들면, 상기 제1 컬러 필터(122)는 적색광을 투과시키는 레드(red) 컬러 필터일 수 있다. 상기 제1 컬러 필터(122)는 제1 두께(t1)를 갖는다.
도 13d를 참조하면, 상기 제1 컬러 필터(122)가 형성된 상기 제1 절연층(110) 상에 제2 컬러 필터(124)를 형성한다. 상기 제2 컬러 필터(124)는 제2 색을 가질 수 있다. 예를 들면, 상기 제2 컬러 필터(124)는 녹색광을 투과시키는 그린(green) 컬러 필터일 수 있다. 상기 제2 컬러 필터(124)는 제2 두께(t2)를 갖는다. 상기 제1 컬러 필터(122)와 상기 제2 컬러 필터(124)는 일부가 서로 중첩될 수 있다.
도 13e를 참조하면, 상기 제1 및 제2 컬러 필터들(122, 124)이 형성된 상기 제1 절연층(110) 상에 제3 컬러 필터(126)가 형성된다. 상기 제3 컬러 필터(126)는 제3 색을 가질 수 있다. 예를 들면, 상기 제3 컬러 필터(126)는 청색광을 투과시키는 블루(blue) 컬러 필터일 수 있다. 상기 제3 컬러 필터(126)는 제3 두께(t3)를 갖는다. 상기 제3 컬러 필터(126)는 상기 제1 컬러 필터(122)와 일부가 서로 중첩될 수 있다. 또한 상기 제3 컬러 필터(126)는 이웃하는 화소의 제2 컬러 필터와 일부가 서로 중첩될 수 있다.
도 13f를 참조하면, 상기 제1 내지 제3 컬러 필터들(122, 124, 126) 상에 제2 절연층(130)이 형성된다. 상기 제2 절연층(130)은 상기 제1 내지 제3 컬러 필터(122, 124, 126)를 평탄화하면서, 상기 제1 내지 제3 컬러 필터(122, 124, 126)를 보호하는 역할과 절연하는 역할을 한다. 상기 제2 절연층을 통해, 상기 제1 스위칭 소자의 상기 제1 드레인 전극을 노출하는 제1 콘택홀(도 1의 H1 참조), 상기 제2 스위칭 소자의 상기 제2 드레인 전극을 노출하는 제2 콘택홀(도 1의 H2 참조), 및 상기 제3 스위칭 소자의 상기 제3 드레인 전극을 노출하는 제3 콘택홀(도 1의 H3 참조)를 형성한다.
도 13g를 참조하면, 상기 제2 절연층(130) 상에투명도전층을 형성한 후, 사진 식각 공정 또는 추가적인 식각 마스크를 이용하는 식각 공정 등을 이용하여 상기 투명 도전층을 패터닝 하여, 제1 화소 전극(150), 제2 화소 전극(160) 제3 화소 전극(170) 및 차폐 전극(SDE)을 형성한다. 상기 투명 도전층은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다.
상기 제1 화소 전극(150)은 상기 제1 콘택홀을 통해 상기 제1 스위칭 소자의 제1 드레인 전극과 전기적으로 연결된다. 상기 제1 화소 전극(150)은 제1 및 제2 줄기들, 및 가지들(도 4 참조)을 포함한다. 상기 제1 화소 전극(150)의 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다. 상기 제1 화소 전극(150)의 상기 가지들은 이웃하는 가지들과 제1 스페이스(S1)만큼 이격되고, 제1 폭(W1)을 갖는다. 따라서 상기 가지들은 제1 피치(P1; P1=W1+S1)를 가질 수 있다.
상기 제2 화소 전극(160)은 상기 제2 콘택홀을 통해 상기 제2 스위칭 소자의 제2 드레인 전극과 전기적으로 연결된다. 상기 제2 화소 전극(160)은 제1 및 제2 줄기들, 및 가지들(도 5 참조)을 포함한다. 상기 제2 화소 전극(160)의 상기 가지들은 마이크로 슬릿(micro slit) 구조를 형성한다. 상기 제2 화소 전극(160)의 상기 가지들은 이웃하는 가지들과 제2 스페이스(S2)만큼 이격되고, 제2 폭(W2)을 갖는다. 따라서 상기 가지들은 제2 피치(P2 P2=W2+S2)를 가질 수 있다.
상기 제3 화소 전극(170)은 상기 제3 콘택홀을 통해 상기 제3 스위칭 소자의 제3 드레인 전극과 전기적으로 연결된다. 상기 제3 화소 전극(170)은 제1 및 제2 줄기들, 및 가지들(도 5 참조)을 포함한다. 상기 제3 화소 전극(170)의 상기 가지들은 마이크로 슬릿 (micro slit) 구조를 형성한다. 상기 제3 화소 전극(170)의 상기 가지들은 이웃하는 가지들과 제3 스페이스(S3)만큼 이격되고, 제3 폭(W3)을 갖는다. 따라서 상기 가지들은 제3 피치(P3 P3=W3+S3)를 가질 수 있다.
도 13h를 참조하면, 제2 기판(200) 상에 블랙 매트릭스(BM)를 형성한다. 상기 블랙 매트릭스(BM)는 광을 차단하는 물질을 포함한다. 상기 블랙 매트릭스(BM)는 영상이 표시 되는 표시 영역에 인접하는 주변영역에 대응하여 형성될 수 있다.
상기 블랙 매트릭스(BM)가 형성된 상기 제2 기판(200) 상에 오버 코팅층(210)이 형성된다. 상기 오버 코팅층(210)은 상기 블랙 매트릭스(BM)을 보호하는 역할과 절연하는 역할을 하며 아크릴계 에폭시 재료를 이용하여 형성될 수 있다.
상기 공통 전극(220)은 상기 오버 코팅층(220) 상에 형성된다. 상기 공통 전극(220)은 투명 도전 물질을 포함할 수 있다. 예를 들면, 상기 공통 전극(220)은 산화 인듐 주석(indium tin oxide: ITO), 산화 아연 주석(indium zinc oxide: IZO) 등을 포함할 수 있다.
상기 제1 베이스 기판(100), 상기 게이트 패턴, 상기 제1 절연층(110), 상기 채널층(CH), 상기 데이터 패턴, 상기 제1 내지 제3 컬러 필터(122, 124, 126), 상기 제2 절연층(130), 상기 제1 내지 제3 화소 전극들(150, 160, 170)은 제1 기판을 구성한다. 상기 제2 베이스 기판(200), 상기 블랙 매트릭스(BM), 상기 오버 코팅층(210) 및 상기 공통 전극(220)은 상기 제1 기판과 대향하는 제2 기판을 구성한다.
상기 제1 기판 및 상기 제2 기판 사이에 광학적 이방성을 갖는 액정 분자들을 포함하는 액정층(3)을 형성한다.
본 발명의 실시예들에 따르면, 표시 패널은 제1 폭을 갖는 가지들을 포함하는 제1 화소 전극, 제2 폭을 갖는 가지들을 포함하는 제2 화소 전극 및 제3 폭을 갖는 가지들을 포함하는 제3 화소 전극을 포함한다. 상기 제1 폭은 상기 제2 또는 제3 폭 보다 작으므로, 상기 제1 화소 전극에서 발생하는 텍스처를 감소 시킬 수 있다. 따라서, 상기 표시 패널의 표시 품질을 향상시킬 수 있다.
또한, 상기 표시 패널은 상기 제1 화소 전극에 대응하는 제1 컬러 필터, 상기 제2 화소 전극에 대응하는 제2 컬러 필터 및 상기 제3 화소 전극에 대응하는 제3 컬러 필터를 포함한다. 상기 제1 화소 전극의 상기 제1 폭이 상기 제2 또는 제3 폭 보다 작으므로, 상기 제1 화소 전극에서 발생하는 텍스처를 감소 시킬 수 있다. 따라서, 상기 표시 패널의 표시 품질을 향상시킬 수 있다.
또한, 상기 제1 내지 제3 화소 전극의 가장자리 형상을 오픈(open) 구조 또는 클로즈드(closed) 구조를 갖도록 하여, 텍스처 발생을 감소시킬 수 있다. 따라서, 상기 표시 패널의 표시 품질을 향상시킬 수 있다.
또한, 상기 제1 내지 제3 화소 전극의 슬릿은 가장자리에 제1 경사를 갖는 변을 포함하므로, 텍스처 발생을 감소시킬 수 있다. 따라서, 상기 표시 패널의 표시 품질을 향상시킬 수 있다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 제1 베이스 기판 110: 제1 절연층
122: 제1 컬러 필터 124: 제2 컬러 필터
126: 제3 컬러 필터 150: 제1 화소 전극
160: 제2 화소 전극 170: 제3 화소 전극
SW1: 제1 스위칭 소자 SW2: 제2 스위칭 소자
SW3: 제3 스위칭 소자 W1: 제1 폭
W2: 제2 폭 W3: 제3 폭

Claims (20)

  1. 제1 데이터 라인;
    상기 제1 데이터 라인과 이격되어 배치되는 제2 데이터 라인;
    상기 제1 데이터 라인과 이격되어 배치되는 제3 데이터 라인;
    상기 제1 데이터 라인과 전기적으로 연결되는 제1 스위칭 소자;
    상기 제2 데이터 라인과 전기적으로 연결되는 제2 스위칭 소자;
    상기 제3 데이터 라인과 전기적으로 연결되는 제3 스위칭 소자;
    상기 제1 스위칭 소자와 전기적으로 연결되고, 마이크로 슬릿을 형성하는 복수의 제1 가지들을 포함하는 제1 화소 전극;
    상기 제2 스위칭 소자와 전기적으로 연결되고, 마이크로 슬릿을 형성하는 복수의 제2 가지들을 포함하는 제2 화소 전극; 및
    상기 제3 스위칭 소자와 전기적으로 연결되고, 마이크로 슬릿을 형성하는 복수의 제3 가지들을 포함하는 제3 화소 전극을 포함하고,
    상기 제1 가지들은 제1 스페이스만큼 서로 이격되고, 제1 폭을 갖고,
    상기 제2 가지들은 제2 스페이스만큼 서로 이격되고, 제2 폭을 갖고,
    상기 제3 가지들은 제3 스페이스만큼 서로 이격되고, 제3 폭을 갖고,
    상기 제1 폭은 상기 제2 폭 및 상기 제3 폭 보다 작고,
    표시 패널은
    상기 제1 화소 전극과 중첩하는 적색 컬러 필터;
    상기 제2 화소 전극과 중첩하는 녹색 컬러 필터; 및
    상기 제3 화소 전극과 중첩하는 청색 컬러 필터를 더 포함하는 것을 특징으로 하는 표시 패널.
  2. 삭제
  3. 제1항에 있어서,
    상기 제2 폭은 상기 제3 폭과 동일한 것을 특징으로 하는 표시 패널.
  4. 제3항에 있어서,
    상기 제1 스페이스와 상기 제1 폭의 합은 제1 피치로 정의되고, 상기 제2 스페이스와 상기 제2 폭의 합은 제2 피치로 정의되고, 상기 제3 스페이스와 상기 제3 폭의 합은 제3 피치로 정의되고,
    상기 제1 피치, 상기 제2 피치 및 상기 제3 피치는 동일한 것을 특징으로 하는 표시 패널.
  5. 제4항에 있어서,
    상기 제1 피치, 상기 제2 피치 및 상기 제3 피치는 6 um(마이크로 미터)이고,
    상기 제1 폭은 3.4 um, 상기 제2 폭 및 상기 제3 폭은 3.5 um인 것을 특징으로 하는 표시 패널.
  6. 제1항에 있어서,
    상기 제1 화소 전극은 제1 방향으로 연장되는 제1 줄기, 및 상기 제1 방향과 수직한 제2 방향으로 연장되고 상기 제1 줄기와 교차하는 제2 줄기를 포함하고, 상기 제1 가지들은 상기 제1 또는 제2 줄기로부터 상기 제1 및 제2 방향과 다른 제3 방향으로 연장되고,
    상기 제2 화소 전극은 상기 제1 방향으로 연장되는 제1 줄기, 및 상기 제2 방향으로 연장되고 상기 제1 줄기와 교차하는 제2 줄기를 포함하고, 상기 제2 가지들은 상기 제1 또는 제2 줄기로부터 상기 제1 및 제2 방향과 다른 제3 방향으로 연장되고,
    상기 제3 화소 전극은 상기 제1 방향으로 연장되는 제1 줄기, 및 상기 제2 방향으로 연장되고 상기 제1 줄기와 교차하는 제2 줄기를 포함하고, 상기 제3 가지들은 상기 제1 또는 제2 줄기로부터 상기 제1 및 제2 방향과 다른 제3 방향으로 연장되는 것을 특징으로 하는 표시 패널.
  7. 제6항에 있어서,
    상기 제1 가지들은 이웃하는 제1 가지와 상기 제1 화소 전극의 가장자리에서 연결되어 클로즈드(closed) 구조를 형성하고,
    두개 이상의 상기 제1 가지들 마다 상기 가장자리에서 이웃하는 제1 가지와 이격되어 오픈(open) 구조를 형성하는 것을 특징으로 하는 표시 패널.
  8. 제7항에 있어서,
    상기 클로즈드 구조에서, 상기 이웃하는 두개의 제1 가지들은 개구를 형성하고, 상기 제1 화소 전극의 상기 가장자리에 인접한 상기 개구의 변은 상기 가장자리가 연장되는 선과 제1 각도를 이루는 것을 특징으로 하는 표시 패널.
  9. 삭제
  10. 제1항에 있어서,
    상기 녹색 컬러 필터의 가장자리는 상기 적색 컬러 필터의 제1 가장자리 상에서 상기 제1 가장자리와 중첩하고,
    상기 청색 컬러 필터의 가장자리는 상기 적색 컬러 필터의 상기 제1 가장자리와 대향하는 제2 가장자리 상에서 상기 제2 가장자리와 중첩하는 것을 특징으로 하는 표시 패널.
  11. 삭제
  12. 제10항에 있어서,
    상기 적색 컬러 필터는 제1 두께를 갖고, 상기 녹색 컬러 필터는 제2 두께를 갖고, 상기 청색 컬러 필터는 제3 두께를 갖고,
    상기 제1 두께가 상기 제2 두께 또는 제3 두께보다 작은 것을 특징으로 하는표시 패널.
  13. 제1항에 있어서,
    상기 제1 데이터 라인은 제1 하이 데이터 라인 및 제1 로우 데이터 라인을 포함하고, 상기 제2 데이터 라인은 제2 하이 데이터 라인 및 제2 로우 데이터 라인을 포함하고, 상기 제3 데이터 라인은 제3 하이 데이터 라인 및 제3 로우 데이터 라인을 포함하고,
    상기 제1 스위칭 소자는 상기 제1 하이 데이터 라인과 전기적으로 연결되는 제1 하이 스위칭 소자 및 상기 제1 로우 데이터 라인과 전기적으로 연결되는 제1 로우 스위칭 소자를 포함하고, 상기 제2 스위칭 소자는 상기 제2 하이 데이터 라인과 전기적으로 연결되는 제2 하이 스위칭 소자 및 상기 제2 로우 데이터 라인과 전기적으로 연결되는 제2 로우 스위칭 소자를 포함하고, 상기 제3 스위칭 소자는 상기 제3 하이 데이터 라인과 전기적으로 연결되는 제3 하이 스위칭 소자 및 상기 제3 로우 데이터 라인과 전기적으로 연결되는 제3 로우 스위칭 소자를 포함하고,
    상기 제1 화소 전극은 상기 제1 하이 스위칭 소자와 전기적으로 연결되는 제1 하이 화소 전극 및 상기 제1 로우 스위칭 소자와 전기적으로 연결되는 제1 로우 화소 전극을 포함하고,
    상기 제2 화소 전극은 상기 제2 하이 스위칭 소자와 전기적으로 연결되는 제2 하이 화소 전극 및 상기 제2 로우 스위칭 소자와 전기적으로 연결되는 제2 로우 화소 전극을 포함하고,
    상기 제3 화소 전극은 상기 제3 하이 스위칭 소자와 전기적으로 연결되는 제3 하이 화소 전극 및 상기 제3 로우 스위칭 소자와 전기적으로 연결되는 제3 로우 화소 전극을 포함하는 것을 특징으로 하는 표시 패널.
  14. 제1항에 있어서,
    상기 제1 내지 제3 화소 전극들 사이에 배치되고, 상기 제1 데이터 라인, 상기 제2 데이터 라인, 상기 제3 데이터 라인과 중첩하는 차폐전극을 더 포함하는 것을 특징으로 하는 표시 패널.
  15. 베이스 기판 상에 제1 내지 제3 스위칭 소자를 형성하는 단계;
    상기 제1 내지 제3 스위칭 소자가 형성된 상기 베이스 기판 상에 제1 화소 전극과 대응하는 위치에 적색 컬러 필터를 형성하는 단계;
    상기 적색 컬러 필터가 형성된 상기 베이스 기판 상에 제2 화소 전극과 대응하는 위치에 녹색 컬러 필터를 형성하는 단계;
    상기 적색 및 녹색 컬러 필터들이 형성된 상기 베이스 기판 상에 제3 화소 전극과 대응하는 위치에 청색 컬러 필터를 형성하는 단계; 및
    상기 제1 내지 제3 스위칭 소자가 형성된 상기 베이스 기판 상에 각각 상기 제1 내지 제3 스위칭 소자와 전기적으로 연결되는 상기 제1 내지 제3 화소 전극들을 형성하는 단계를 포함하고,
    상기 제1 화소 전극은 제1 폭을 갖는 제1 가지들을 포함하고, 상기 제1 가지들은 제1 스페이스만큼 서로 이격되고,
    상기 제2 화소 전극은 제2 폭을 갖는 제2 가지들을 포함하고, 상기 제2 가지들은 제2 스페이스만큼 서로 이격되고,
    상기 제3 화소 전극은 제3 폭을 갖는 제3 가지들을 포함하고, 상기 제3 가지들은 제3 스페이스만큼 서로 이격되고,
    상기 제1 폭은 상기 제2 폭 및 상기 제3 폭 보다 작은 것을 특징으로 하는 표시 패널의 제조 방법.
  16. 삭제
  17. 제15항에 있어서,
    상기 제1 가지들은 이웃하는 제1 가지와 상기 제1 화소 전극의 가장자리에서 연결되어 클로즈드(closed) 구조를 형성하고,
    두개 이상의 상기 제1 가지들 마다 상기 가장자리에서 이웃하는 제1 가지와 이격되어 오픈(open) 구조를 형성하는 것을 특징으로 하는 표시 패널의 제조 방법.
  18. 삭제
  19. 제15항에 있어서,
    상기 녹색 컬러 필터의 가장자리는 상기 적색 컬러 필터의 제1 가장자리 상에서 상기 제1 가장자리와 중첩하고,
    상기 청색 컬러 필터의 가장자리는 상기 적색 컬러 필터의 상기 제1 가장자리와 대향하는 제2 가장자리 상에서 상기 제2 가장자리와 중첩하는 것을 특징으로 하는 표시 패널의 제조 방법.
  20. 제19항에 있어서,
    상기 적색 컬러 필터는 제1 두께를 갖고, 상기 녹색 컬러 필터는 제2 두께를 갖고, 상기 청색 컬러 필터는 제3 두께를 갖고,
    상기 제1 두께가 상기 제2 두께 또는 제3 두께보다 작은 것을 특징으로 하는표시 패널의 제조 방법.
KR1020130102500A 2013-08-28 2013-08-28 표시 패널 및 이의 제조 방법 KR102161714B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020130102500A KR102161714B1 (ko) 2013-08-28 2013-08-28 표시 패널 및 이의 제조 방법
US14/159,915 US9437625B2 (en) 2013-08-28 2014-01-21 Display panel and method of manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130102500A KR102161714B1 (ko) 2013-08-28 2013-08-28 표시 패널 및 이의 제조 방법

Publications (2)

Publication Number Publication Date
KR20150025185A KR20150025185A (ko) 2015-03-10
KR102161714B1 true KR102161714B1 (ko) 2020-10-07

Family

ID=52582755

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130102500A KR102161714B1 (ko) 2013-08-28 2013-08-28 표시 패널 및 이의 제조 방법

Country Status (2)

Country Link
US (1) US9437625B2 (ko)
KR (1) KR102161714B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160113379A (ko) * 2015-03-18 2016-09-29 삼성디스플레이 주식회사 곡면 표시 장치
TWI561890B (en) * 2015-08-10 2016-12-11 Au Optronics Corp Pixel array, display panel and curved display panel
CN105116651B (zh) * 2015-09-01 2019-07-02 深圳市华星光电技术有限公司 Boa型液晶面板
CN107643634A (zh) * 2017-10-26 2018-01-30 深圳市华星光电半导体显示技术有限公司 一种像素单元及显示基板
TWI707184B (zh) * 2020-01-31 2020-10-11 友達光電股份有限公司 顯示面板
CN114461088B (zh) * 2020-11-09 2023-10-17 华为技术有限公司 Oled显示模组、显示面板和电子设备

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102778791A (zh) * 2012-05-07 2012-11-14 友达光电股份有限公司 显示面板

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0980447A (ja) * 1995-09-08 1997-03-28 Toshiba Electron Eng Corp 液晶表示素子
JP3844846B2 (ja) * 1997-06-12 2006-11-15 東芝電子エンジニアリング株式会社 液晶表示装置およびその製造方法
KR20000009518A (ko) 1998-07-25 2000-02-15 노봉규 광시야각을 갖는 수직배향 액정표시소자
US6998217B2 (en) 2003-01-06 2006-02-14 Applied Materials, Inc. Critical dimension edge placement and slope enhancement with central pixel dose addition and modulated inner pixels
JP2004279563A (ja) * 2003-03-13 2004-10-07 Seiko Epson Corp 画像処理装置制御プログラム
JP2006098870A (ja) * 2004-09-30 2006-04-13 Sanyo Electric Co Ltd 液晶表示装置
KR20080028565A (ko) 2006-09-27 2008-04-01 삼성전자주식회사 액정표시패널
KR101454020B1 (ko) 2006-10-31 2014-10-23 삼성디스플레이 주식회사 표시패널
US8633879B2 (en) 2009-02-13 2014-01-21 Apple Inc. Undulating electrodes for improved viewing angle and color shift
KR101592917B1 (ko) * 2009-04-15 2016-02-18 엘지디스플레이 주식회사 횡전계형 액정표시장치
KR101404831B1 (ko) 2009-08-07 2014-06-09 샤프 가부시키가이샤 액정 표시 장치
KR20110080627A (ko) * 2010-01-06 2011-07-13 삼성전자주식회사 액정 표시 장치
KR101939782B1 (ko) * 2011-09-07 2019-01-18 삼성디스플레이 주식회사 액정 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102778791A (zh) * 2012-05-07 2012-11-14 友达光电股份有限公司 显示面板

Also Published As

Publication number Publication date
KR20150025185A (ko) 2015-03-10
US9437625B2 (en) 2016-09-06
US20150062474A1 (en) 2015-03-05

Similar Documents

Publication Publication Date Title
TWI579624B (zh) 邊緣電場切換型液晶顯示裝置用陣列基板及其製造方法
US10608052B2 (en) Display substrate and method of manufacturing the same
US8754415B2 (en) High light transmittance in-plane switching liquid crystal display device and method for manufacturing the same
KR102054233B1 (ko) 액정표시장치 및 그 제조방법
KR102161714B1 (ko) 표시 패널 및 이의 제조 방법
KR102150033B1 (ko) 표시 패널 및 이의 제조 방법
WO2014181494A1 (ja) 液晶表示装置及びその製造方法
US9853060B2 (en) Thin film transistor substrate and method of manufacturing the same
KR102130110B1 (ko) 표시 패널 및 이의 제조 방법
KR20150132610A (ko) 표시 기판 및 이의 제조 방법
KR20110122783A (ko) 액정표시장치 및 이의 제조방법
KR102184723B1 (ko) 표시 기판 및 이의 제조 방법
KR101955992B1 (ko) 에프에프에스 방식 액정표시장치용 어레이기판 및 그 제조방법
KR101758834B1 (ko) 횡전계형 액정표시장치용 어레이 기판 및 이의 제조 방법
JP2009300891A (ja) 液晶表示装置
KR20080021994A (ko) 표시 패널 및 이의 제조 방법
KR101969429B1 (ko) 에프에프에스 방식 액정표시장치용 어레이기판 및 그 제조방법
KR20130033676A (ko) 프린지 필드 스위칭 모드 액정표시장치
KR102438251B1 (ko) 액정표시장치 및 그 제조방법
JPH11295760A (ja) 表示装置用アレイ基板及びその製造方法
KR101266396B1 (ko) 컬러필터 기판, 이를 갖는 표시패널, 및 이의 제조방법
KR102084397B1 (ko) 액정표시장치의 제조방법
KR20170134800A (ko) 액정 표시 장치 및 그 제조방법
KR101320047B1 (ko) 액정표시장치
KR102335404B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant