KR102059442B1 - 복합 전자부품, 그 실장 기판 - Google Patents

복합 전자부품, 그 실장 기판 Download PDF

Info

Publication number
KR102059442B1
KR102059442B1 KR1020170106216A KR20170106216A KR102059442B1 KR 102059442 B1 KR102059442 B1 KR 102059442B1 KR 1020170106216 A KR1020170106216 A KR 1020170106216A KR 20170106216 A KR20170106216 A KR 20170106216A KR 102059442 B1 KR102059442 B1 KR 102059442B1
Authority
KR
South Korea
Prior art keywords
ceramic
multilayer ceramic
ceramic capacitor
length
chip
Prior art date
Application number
KR1020170106216A
Other languages
English (en)
Other versions
KR20190021081A (ko
Inventor
변만수
김호윤
유경화
정대헌
천민경
손수환
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to KR1020170106216A priority Critical patent/KR102059442B1/ko
Priority to US15/959,993 priority patent/US20190069410A1/en
Priority to CN201810735148.8A priority patent/CN109427479B/zh
Publication of KR20190021081A publication Critical patent/KR20190021081A/ko
Priority to US16/691,787 priority patent/US11166375B2/en
Application granted granted Critical
Publication of KR102059442B1 publication Critical patent/KR102059442B1/ko
Priority to US16/856,444 priority patent/US11206737B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G2/00Details of capacitors not covered by a single one of groups H01G4/00-H01G11/00
    • H01G2/02Mountings
    • H01G2/06Mountings specially adapted for mounting on a printed-circuit support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G2/00Details of capacitors not covered by a single one of groups H01G4/00-H01G11/00
    • H01G2/02Mountings
    • H01G2/06Mountings specially adapted for mounting on a printed-circuit support
    • H01G2/065Mountings specially adapted for mounting on a printed-circuit support for surface mounting, e.g. chip capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • H01G4/012Form of non-self-supporting electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/40Structural combinations of fixed capacitors with other electric elements, the structure mainly consisting of a capacitor, e.g. RC combinations
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/301Assembling printed circuits with electric components, e.g. with resistor by means of a mounting structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • H01G4/1209Ceramic dielectrics characterised by the ceramic dielectric material
    • H01G4/1218Ceramic dielectrics characterised by the ceramic dielectric material based on titanium oxides or titanates
    • H01G4/1227Ceramic dielectrics characterised by the ceramic dielectric material based on titanium oxides or titanates based on alkaline earth titanates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/049PCB for one component, e.g. for mounting onto mother PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10015Non-printed capacitor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10227Other objects, e.g. metallic pieces
    • H05K2201/10378Interposers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10636Leadless chip, e.g. chip capacitor or resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/20Details of printed circuits not provided for in H05K2201/01 - H05K2201/10
    • H05K2201/2045Protection against vibrations
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3442Leadless components having edge contacts, e.g. leadless chip capacitors, chip carriers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Ceramic Capacitors (AREA)

Abstract

본 발명은 복수의 유전체층과 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 내부전극이 적층된 제1 세라믹 바디와 상기 제1 세라믹 바디의 양 단부에 배치된 제1 및 제2 외부전극을 포함하는 적층 세라믹 커패시터 및 상기 적층 세라믹 커패시터의 하부에 배치되며, 알루미나(Al2O3)를 포함하는 세라믹으로 이루어진 세라믹 칩이 결합된 복합체를 포함하며, 상기 적층 세라믹 커패시터의 길이를 L 및 상기 세라믹 칩의 두께를 T라 하면, T/L ≥ 0.22 를 만족하는 복합 전자부품에 관한 것이다.

Description

복합 전자부품, 그 실장 기판 {Composite electronic component and board for mounting the same}
본 발명은 복합 전자 부품 및 복합 전자 부품의 실장 기판에 관한 것이다.
적층 칩 전자 부품의 하나인 적층 세라믹 커패시터는 액정 표시 장치(LCD: Liquid Crystal Display) 및 플라즈마 표시 장치 패널(PDP: Plasma Display Panel) 등의 영상 기기, 컴퓨터, 개인 휴대용 단말기(PDA: Personal Digital Assistants) 및 휴대폰 등 여러 전자 제품의 회로 기판에 장착되어 전기를 충전시키거나 또는 방전시키는 역할을 하는 칩 형태의 콘덴서이다.
이러한 적층 세라믹 커패시터(MLCC: Multi-Layered Ceramic Capacitor)는 소형이면서 고용량이 보장되고 실장이 용이하다는 장점으로 인하여 다양한 전자 장치의 부품으로 사용될 수 있다.
상기 적층 세라믹 커패시터는 복수의 유전체층과, 상기 유전체층 사이에 서로 다른 극성의 내부 전극이 번갈아 적층된 구조를 가질 수 있다.
이러한 유전체층은 압전성 및 전왜성을 갖기 때문에, 적층 세라믹 커패시터에 직류 또는 교류 전압이 인가될 때 상기 내부 전극들 사이에 압전 현상이 발생하여 진동이 나타날 수 있다.
이러한 진동은 적층 세라믹 커패시터의 외부 전극을 통해 상기 적층 세라믹 커패시터가 실장된 회로 기판으로 전달되어 상기 회로 기판 전체가 음향 반사면이 되면서 잡음이 되는 진동음을 발생시키게 된다.
상기 진동음은 사람에게 불쾌감을 주는 20 내지 20,000 Hz 영역의 가청 주파수에 해당 될 수 있으며, 이렇게 사람에게 불쾌감을 주는 진동음을 어쿠스틱 노이즈(acoustic noise)라고 한다.
상기의 어쿠스틱 노이즈(acoustic noise)는 최근 전자기기가 슬림화 및 소형화됨에 따라 인쇄회로기판과 더불어 높은 전압 및 그 전압의 변화가 큰 환경에서 사용됨에 따라 사용자가 충분히 인지할 수 있는 수준으로 나타나게 된다.
따라서, 어쿠스틱 노이즈(acoustic noise)가 저감된 신규의 제품에 대한 수요가 계속 발생하는 실정이다.
한편, 어쿠스틱 노이즈(acoustic noise) 저감을 위하여 적층 세라믹 커패시터의 하면에 기판을 사용하는 복합 전자부품에 대한 연구가 있었다.
그러나, 적층 세라믹 커패시터의 크기, 실장 방식 및 하부에 배치되는 세라믹 칩의 두께에 따른 어쿠스틱 노이즈 제거 정도에 대하여 구체적인 연구는 미비한 실정이다. 이에, 적층 세라믹 커패시터의 크기, 실장 방식 및 하부에 배치되는 세라믹 칩의 두께와 어쿠스틱 노이즈의 영향 정도에 따른 임계점을 찾는 연구가 필요한 실정이다.
일본특허등록공보 5012658호
본 명세서는 어쿠스틱 노이즈(acoustic noise)를 저감할 수 있는 복합 전자 부품 및 복합 전자 부품의 실장 기판을 제공하고자 한다.
본 발명의 일 실시형태는 복수의 유전체층과 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 내부전극이 적층된 제1 세라믹 바디와 상기 제1 세라믹 바디의 양 단부에 배치된 제1 및 제2 외부전극을 포함하는 적층 세라믹 커패시터 및 상기 적층 세라믹 커패시터의 하부에 배치되며, 알루미나(Al2O3)를 포함하는 세라믹으로 이루어진 세라믹 칩이 결합된 복합체를 포함하며, 상기 적층 세라믹 커패시터의 길이를 L 및 상기 세라믹 칩의 두께를 T라 하면, T/L ≥ 0.22 를 만족하는 복합 전자부품을 제공한다.
본 발명의 다른 실시형태는 상부에 복수개의 전극 패드를 갖는 인쇄회로기판과 상기 인쇄회로기판 위에 설치된 복합 전자부품 및 상기 전극 패드와 상기 복합 전자부품을 연결하는 솔더를 포함하는 복합 전자부품의 실장 기판을 제공한다.
본 발명의 일 실시형태에 따르면, 적층 세라믹 커패시터의 압전성에 따른 응력이나 진동이 세라믹 칩에 의해 완화되어 회로 기판에서 발생하는 어쿠스틱 노이즈를 저감할 수 있는 효과가 있다.
특히, 적층 세라믹 커패시터의 사이즈와 세라믹 칩의 두께의 비율을 최적화함으로써, 어쿠스틱 노이즈 저감 효과를 극대화할 수 있다.
또한, 적층 세라믹 커패시터의 내부전극은 실장면에 수직 방향으로 적층되고, 압전 변위량이 작은 길이-폭 방향의 면이 세라믹 칩과 접합하여, 적층 세라믹 커패시터에서 발생하는 응력 및 진동이 세라믹 칩에 전달되는 것을 최소화함으로써, 어쿠스틱 노이즈가 저감될 수 있다.
도 1은 본 발명의 제1 실시 형태에 따른 복합 전자부품을 개략적으로 도시한 사시도이다.
도 2는 도 1의 I-I' 단면도이다.
도 3은 도 1의 복합 전자 부품 중 제2 실시 형태에 따른 적층 세라믹 커패시터의 일부를 절개하여 개략적으로 도시한 사시도이다.
도 4는 도 1의 복합 전자 부품을 적층 세라믹 커패시터와 세라믹 칩으로 분리하여 도시한 분해 사시도이다.
도 5는 도 1의 다른 실시형태의 복합 전자 부품을 적층 세라믹 커패시터와 세라믹 칩으로 분리하여 도시한 분해 사시도이다.
도 6은 본 발명의 제3 실시 형태에 따른 복합 전자부품을 개략적으로 도시한 사시도이다.
도 7은 본 발명의 제4 실시 형태에 따른 복합 전자부품을 개략적으로 도시한 사시도이다.
도 8은 본 발명의 제5 실시 형태에 따른 복합 전자부품을 개략적으로 도시한 사시도이다.
도 9는 도 1의 복합 전자부품이 인쇄회로기판에 실장된 모습을 도시한 사시도이다.
도 10은 도 9의 II-II' 단면도이다.
본 발명의 실시형태는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 이하 설명하는 실시형태로 한정되는 것은 아니다. 또한, 본 발명의 실시형태는 당업계에서 평균적인 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위해서 제공되는 것이다. 따라서, 도면에서의 요소들의 형상 및 크기 등은 보다 명확한 설명을 위해 과장될 수 있으며, 도면상의 동일한 부호로 표시되는 요소는 동일한 요소이다.
복합 전자 부품
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시형태를 설명한다.
도 1은 본 발명의 제1 실시 형태에 따른 복합 전자부품을 개략적으로 도시한 사시도이다.
도 2는 도 1의 I-I' 단면도이다.
도 1을 참조하면, 본 발명의 일 실시형태에 따른 복합 전자부품에 있어서, '길이 방향'은 도 1의 'L' 방향, '폭 방향'은 'W' 방향, '두께 방향'은 'T' 방향으로 정의하기로 한다. 여기서 '두께 방향'은 커패시터의 유전체층을 쌓아 올리는 방향 즉 '적층 방향'과 동일한 개념으로 사용할 수 있다.
한편, 본 발명의 일 실시형태에서, 복합 전자부품은 서로 대향하는 상면 및 하면과 상기 상하면을 연결하는 길이 방향 제1 측면, 제2 측면, 폭 방향 제3 측면 및 제4 측면을 가질 수 있다. 상기 복합 전자부품의 형상에 특별히 제한은 없지만, 도시된 바와 같이 육면체 형상일 수 있다.
또한, 상기 복합 전자부품의 길이 방향 제1 측면, 제2 측면, 폭 방향 제3 측면 및 제4 측면은 후술하는 바와 같이, 적층 세라믹 커패시터 및 세라믹 칩의 길이 방향 제1 측면, 제2 측면, 폭 방향 제3 측면 및 제4 측면과 동일한 방향의 면으로 정의하도록 한다.
한편, 상기 복합 전자부품은 적층 세라믹 커패시터와 세라믹 칩이 결합된 형태로서, 적층 세라믹 커패시터 하부에 세라믹 칩이 결합되어 있는 경우 상기 복합 전자부품의 상면은 상기 적층 세라믹 커패시터의 상면으로 정의되며, 상기 복합 전자부품의 하면은 상기 세라믹 칩의 하면으로 정의될 수 있다.
도 1 및 도 2를 참조하면, 본 발명의 제1 실시형태에 따른 복합 전자부품은 복수의 유전체층과 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 내부전극(121, 122)이 적층된 제1 세라믹 바디(110)와 상기 제1 세라믹 바디(110)의 양 단부에 배치된 제1 및 제2 외부전극(131, 132)을 포함하는 적층 세라믹 커패시터(100)와 상기 적층 세라믹 커패시터(100)의 하부에 배치되며, 알루미나(Al2O3)를 포함하는 세라믹으로 이루어진 세라믹 칩(200)이 결합된 복합체(300)를 포함한다.
본 발명의 일 실시형태에 따르면, 상기 세라믹 칩(200)은 알루미나(Al2O3)를 포함하는 세라믹으로 제2 세라믹 바디(210)와 상기 제2 세라믹 바디(210)의 양 단부에 배치되되 상기 제1 및 제2 외부전극(131, 132)과 접속된 제1 및 제2 단자 전극(211, 212)을 포함할 수 있다.
상기 세라믹은 알루미나(Al2O3)를 포함할 수 있다.
일반적으로, 적층 세라믹 커패시터의 진동이 인쇄회로기판에 전달되는 것을 최소화하기 위하여 적층 세라믹 커패시터와 기판 사이에 중간 매개체를 삽입하는 시도가 있었다.
그러나, 상기 중간 매개체는 일반적으로 기판 제작에 사용되는 수지로서, 탄성을 가지는 재료로 제작되기 때문에 적층 세라믹 커패시터의 진동을 중간 매개체가 갖는 탄성으로 흡수하는 작용을 한다.
반면, 본 발명의 제1 실시형태에 따르면, 상기 세라믹 칩(200)의 제2 세라믹 바디(210)는 탄성 변형을 하지 않는 단단한 재질의 알루미나(Al2O3)를 포함하는 세라믹만으로 제작되기 때문에 인쇄회로기판과 적층 세라믹 커패시터(100)를 상기 세라믹 칩(200)으로 이격시키며, 이로 인하여 적층 세라믹 커패시터(100)로부터 발생한 진동 자체의 전달을 차단할 수 있다.
본 발명의 일 실시형태에 따르면, 상기 적층 세라믹 커패시터(100)의 길이를 L 및 상기 세라믹 칩(200)의 두께를 T라 하면, T/L ≥ 0.22 를 만족한다.
종래 어쿠스틱 노이즈(acoustic noise) 저감을 위하여 적층 세라믹 커패시터의 하면에 기판을 사용하는 복합 전자부품에 대한 연구가 있었다.
그러나, 적층 세라믹 커패시터의 크기, 실장 방식 및 하부에 배치되는 세라믹 칩의 두께에 따른 어쿠스틱 노이즈 제거 정도에 대하여 구체적인 연구는 미비한 실정이다. 이에, 적층 세라믹 커패시터의 크기, 실장 방식 및 하부에 배치되는 세라믹 칩의 두께와 어쿠스틱 노이즈의 영향 정도에 따른 임계점을 찾는 연구가 필요하며, 본 발명의 일 실시형태에 따르면 이러한 임계점에 관한 수치를 제공하고 있다.
구체적으로, 본 발명의 일 실시형태에서는, 상기 적층 세라믹 커패시터(100)의 길이를 L 및 상기 세라믹 칩(200)의 두께를 T라 하면, T/L ≥ 0.22 를 만족하도록 조절함으로써, 적층 세라믹 커패시터(100)의 사이즈에 따라 어쿠스틱 노이즈가 현저히 감소하는 세라믹 칩(200)의 두께를 제공할 수 있다.
즉, 상기 적층 세라믹 커패시터(100)의 길이를 L 및 상기 세라믹 칩(200)의 두께를 T라 하면, T/L ≥ 0.22 를 만족하도록 조절함으로써, 적층 세라믹 커패시터(100)에서 발생된 어쿠스틱 노이즈의 영향을 최소화할 수 있다.
상기 적층 세라믹 커패시터(100)의 길이(L) 대비 상기 세라믹 칩(200)의 두께(T)의 비율(T/L)이 0.22 미만의 경우에는 어쿠스틱 노이즈의 저감 효과가 현저하지 않은 문제가 있다. 또한, 일정 비율을 가지더라도 상기 세라믹 칩(200)의 실장 형태에 따라 어쿠스틱 노이즈 저감 효과가 미비한 문제가 있다.
본 발명의 일 실시형태에서, 상기 적층 세라믹 커패시터(100)의 길이는 2.0 mm 이상일 수 있다.
즉, 본 발명의 일 실시형태에 따른 복합 전자부품에 있어서, 적층 세라믹 커패시터는 소형화 부품이 아닌 길이가 최소 2.0 mm 이상인 제품에 적용될 수 있다.
예컨대, 본 발명의 일 실시형태에서, 상기 적층 세라믹 커패시터(100)는 2012 사이즈 (길이X폭이 2.0 mm X 1.2 mm), 3216 사이즈 (길이X폭이 3.2 mm X 1.6 mm) 및 그 이상의 사이즈를 가질 수 있다.
종래 어쿠스틱 노이즈를 저감하기 위하여 적층 세라믹 커패시터 하부에 세라믹 칩을 배치하는 복합 전자부품은 상기 적층 세라믹 커패시터가 1608 (길이X폭이 1.6 mm X 0.8 mm) 사이즈 이하 예컨대, 1005 사이즈 (길이X폭이 1.0 mm X 0.5 mm) 및 그 이하의 사이즈의 특징을 가지고 있었다.
따라서, 본 발명의 일 실시형태에 따르면 소형의 적층 세라믹 커패시터가 아닌 길이가 최소 2.0 mm 이상인 적층 세라믹 커패시터의 경우에 어쿠스틱 노이즈가 현저히 감소하는 적층 세라믹 커패시터의 길이 대비 세라믹 칩의 두께에 대한 범위를 제공하고 있다.
상기 세라믹 칩(200)의 두께는 0.5 mm 이상일 수 있다. 즉, 본 발명의 일 실시형태에 따르면 적층 세라믹 커패시터(100)의 길이가 최소 2.0 mm 이상인 경우에 어쿠스틱 노이즈가 현저히 감소하는 세라믹 칩(200)의 두께는 최소 0.5 mm 이상이어야 본 발명의 효과를 구현할 수 있다. 다만, 반드시 이에 제한되는 것은 아니다.
반면, 세라믹 칩(200)의 두께가 0.5 mm 미만의 경우에는 어쿠스틱 노이즈 저감 효과가 미비할 수 있다.
이하에서는 상기 복합체(300)를 구성하는 적층 세라믹 커패시터(100)와 세라믹 칩(200)에 대하여 구체적으로 설명하도록 한다.
도 2를 참조하면, 상기 적층 세라믹 커패시터(100)를 구성하는 상기 제1 세라믹 바디(110)는 복수의 유전체층(111)이 적층됨으로써 형성되며, 상기 제1 세라믹 바디(110)의 내에는 복수의 내부 전극들(121, 122: 순차적으로 제1 및 제2 내부 전극)이 유전체층(111)을 사이에 두고 서로 분리되어 배치될 수 있다.
상기 제1 세라믹 바디(110)를 구성하는 복수의 유전체층(111)은 소결된 상태로서, 인접하는 유전체층끼리의 경계는 확인할 수 없을 정도로 일체화되어 있을 수 있다.
상기 유전체층(111)은 세라믹 파우더, 유기 용제 및 유기 바인더를 포함하는 세라믹 그린시트의 소성에 의하여 형성될 수 있다. 상기 세라믹 파우더는 높은 유전율을 갖는 물질로서 이에 제한되는 것은 아니나 티탄산바륨(BaTiO3)계 재료, 티탄산스트론튬(SrTiO3)계 재료 등을 사용할 수 있다.
즉, 상기 제1 세라믹 바디(110)를 구성하는 유전체층(111)은 강유전체 재료를 포함할 수 있으나, 반드시 이에 제한되는 것은 아니다.
한편, 본 발명의 제1 실시형태에 따르면, 상기 내부전극은 상기 복합체(300)의 길이 방향 제1 측면으로 노출된 제1 내부전극(121)과 길이 방향 제2 측면으로 노출된 제2 내부전극(122)을 포함할 수 있으나, 반드시 이에 제한되는 것은 아니다.
상기 제1 및 제2 내부전극(121, 122)은 도전성 금속을 포함하는 도전성 페이스트에 의하여 형성될 수 있다.
상기 도전성 금속은 이에 제한되는 것은 아니나, 니켈(Ni), 구리(Cu), 팔라듐(Pd), 또는 이들의 합금일 수 있다.
상기 유전체층(111)을 형성하는 세라믹 그린시트 상에 스크린 인쇄법 또는 그라비아 인쇄법과 같은 인쇄법을 통하여 도전성 페이스트로 제1 및 제2 내부 전극(121, 122)을 인쇄할 수 있다.
내부전극이 인쇄된 세라믹 그린시트를 번갈아가며 적층하고 소성하여 제1 세라믹 바디(110)를 형성할 수 있다.
상기 복수의 제1 및 제2 내부 전극(121, 122)은 상기 제1 세라믹 바디(110)의 상면 및 하면에 수평으로 배치될 수 있다.
한편, 상기 제1 및 제2 외부 전극(131, 132)은 도전성 금속을 포함하는 도전성 페이스트에 의해 형성될 수 있으며, 상기 도전성 금속은 니켈(Ni), 구리(Cu), 팔라듐(Pd), 금(Au) 또는 이들의 합금일 수 있으며, 본 발명이 이에 한정되는 것은 아니다.
또한, 상기 제1 및 제2 외부 전극(131, 132) 상에는 니켈/주석(Ni/Sn) 도금층이 더 배치될 수 있다.
본 발명의 일 실시형태에서, 상기 적층 세라믹 커패시터(100)의 길이는 2.0 mm 이상일 수 있다.
즉, 본 발명의 일 실시형태에 따른 복합 전자부품에 있어서, 적층 세라믹 커패시터는 소형화 부품이 아닌 길이가 최소 2.0 mm 이상인 제품에 적용될 수 있다.
예컨대, 본 발명의 일 실시형태에서, 상기 적층 세라믹 커패시터(100)는 2012 사이즈 (길이X폭이 2.0 mm X 1.2 mm), 3216 사이즈 (길이X폭이 3.2 mm X 1.6 mm) 및 그 이상의 사이즈를 가질 수 있다.
본 발명의 제1 실시형태에 따르면, 상기 적층 세라믹 커패시터(100)의 하부에 세라믹 칩(200)이 결합하여 배치된다.
상기 세라믹 칩(200)은 벌크(Bulk) 형태의 세라믹으로 제작된 제2 세라믹 바디(210)의 양 단부에 상기 제1 및 제2 외부전극(131, 132)과 접속된 제1 및 제2 단자 전극(231, 232)이 배치된 형상을 갖는다.
일반적으로, 적층 세라믹 커패시터의 진동이 인쇄회로기판에 전달되는 것을 최소화하기 위하여 적층 세라믹 커패시터와 기판 사이에 중간 매개체를 삽입하는 시도가 있었다.
그러나, 상기 중간 매개체는 일반적으로 기판 제작에 사용되는 수지로서, 탄성을 가지는 재료로 제작되기 때문에 적층 세라믹 커패시터의 진동을 중간 매개체가 갖는 탄성으로 흡수하는 작용을 한다.
반면, 본 발명의 제1 실시형태에 따르면, 상기 세라믹 칩(200)의 제2 세라믹 바디(210)는 탄성 변형을 하지 않는 단단한 재질의 세라믹만으로 제작되기 때문에 인쇄회로기판과 적층 세라믹 커패시터(100)를 상기 세라믹 칩(200)으로 이격시키며, 이로 인하여 적층 세라믹 커패시터(100)로부터 발생한 진동 자체의 전달을 차단할 수 있다.
본 발명의 제1 실시형태에 따르면, 상기 세라믹은 알루미나(Al2O3)를 포함할 수 있다.
상기 알루미나(Al2O3)는 압전 특성이 없으므로, 상기 적층 세라믹 커패시터(100)로부터 발생한 진동 자체의 전달을 억제할 수 있으며, 이로 인하여 상기 알루미나(Al2O3)를 포함하는 세라믹 칩(200)이 상기 적층 세라믹 커패시터(100)의 하부에 배치되어 어쿠스틱 노이즈를 저감할 수 있다.
상기 제1 및 제2 단자 전극(231, 232)은 특별히 제한되는 것은 아니나, 예를 들어 내측의 제1 및 제2 도전성 수지층과 외측의 제1 및 제2 도금층의 이중층 구조를 가질 수 있다.
본 발명의 제1 실시형태에 따르면, 상기와 같이 제1 및 제2 단자 전극(231, 232)은 내측의 제1 및 제2 도전성 수지층과 외측의 제1 및 제2 도금층의 이중층 구조를 가지므로, 외부에서 기계적 응력이 가해졌을 경우, 세라믹 칩(200)과 세라믹 칩(200)의 단자 전극(231, 232)으로 이용된 도전성 수지층에 의해 적층 세라믹 커패시터(100)로의 응력 전달을 억제함으로써, 적층 세라믹 커패시터의 크랙에 의한 손상을 방지할 수 있다.
상기 제1 및 제2 도전성 수지층은 도전성 금속과 열경화성 수지를 포함할 수 있으며, 이에 제한되는 것은 아니나 예를 들어 은(Ag)과 에폭시 수지를 포함할 수 있다.
도 3은 도 1의 복합 전자 부품 중 제2 실시 형태에 따른 적층 세라믹 커패시터의 일부를 절개하여 개략적으로 도시한 사시도이다.
본 발명의 제2 실시 형태에 따른 적층 세라믹 커패시터는 상기 복수의 제1 및 제2 내부 전극(121, 122)이 상기 제1 세라믹 바디(110)의 상면 및 하면에 수직으로 배치될 수 있다.
즉, 상기 제1 및 제2 내부 전극(121, 122)은 상기 복합체(300)를 인쇄회로기판에 실장시 실장면에 대하여 수직으로 적층될 수 있다.
일반적으로 적층 세라믹 커패시터에 전압이 인가된 경우 유전체 층의 역압전성 효과(Inverse piezoelectric effect)에 의해 세라믹 바디는 길이, 폭 및 두께 방향으로 팽창과 수축을 반복하게 된다.
즉, 세라믹 바디의 길이-폭 면(LW 면)과 폭-두께 면(WT 면) 및 길이-두께 면(LT 면)의 변위량을 LDV(Laser Doppler Vibrometer)에 의해 실측할 경우 LW 면 〉WT 면 〉LT 면의 순서로 변위량이 나타난다.
WT 면 대비 LT 면의 변위량은 약 42% 수준으로 WT 면의 변위량보다 적게 나타난다. 이는 LT 면과 WT 면에 동일한 크기의 응력이 발생하게 되나, 특히 LT 면은 WT 면보다 상대적으로 넓은 면적을 가지게 되므로 넓은 면적에 걸쳐 유사 크기의 응력이 분포하게 되어 상대적으로 작은 변형이 발생하는 것으로 추측할 수 있다.
이를 통해, 일반 적층 세라믹 커패시터에서는 LT 면에서의 변위량이 가장 적음을 알 수 있다.
즉, 본 발명의 제1 실시형태에 따르면 상기 제1 및 제2 내부 전극(121, 122)을 상기 제1 세라믹 바디(110)의 상면 및 하면에 수직으로 적층함으로써, 상기 복합체(300)를 인쇄회로기판에 실장시 상기 제1 및 제2 내부 전극(121, 122)이 실장면에 대하여 수직으로 배치되어 세라믹 칩(200)과 접촉되는 면의 진동량을 최소화시킬 수 있다.
도 4는 도 1의 복합 전자 부품을 적층 세라믹 커패시터와 세라믹 칩으로 분리하여 도시한 분해 사시도이다.
상기 복합체(300)는 상기 적층 세라믹 커패시터(100)와 세라믹 칩(200)이 결합되어 형성될 수 있으며, 상기 복합체(300)의 형성 방법은 특별히 제한되지 않는다.
상기 복합체(300)의 형성은 별도로 제작된 상기 적층 세라믹 커패시터(100)와 세라믹 칩(200)을 고융점 솔더 또는 도전성 접착제(213) 등으로 결합시킬 수 있다.
상기 도전성 접착제(213)는 전도성 금속과 에폭시 수지를 포함하는 페이스트 형태일 수 있으나, 반드시 이에 제한되는 것은 아니다.
도 4를 참조하면, 상기 적층 세라믹 커패시터(100)와 세라믹 칩(200)을 고융점 솔더 또는 도전성 접착제(213) 등으로 결합시킬 경우, 상기 도전성 접착제(213)는 상기 제1 외부전극(131)과 제2 외부전극(132)의 하면에 도포되어 상기 세라믹 칩(200)의 제1 및 제2 단자 전극(231, 232)과 접합 될 수 있다.
상기 고융점 솔더 또는 도전성 접착제(213)는 상기 제1 외부전극(131)과 제2 외부전극(132)의 하면에 도포되어 상기 적층 세라믹 커패시터(100)의 하면에서 상기 세라믹 칩(200)과 고정이 되며, 이로 인하여 상기 제1 세라믹 바디(110)의 길이-폭 면(LW 면)의 진동만이 상기 세라믹 칩(200)에 전달되도록 한다.
이로 인하여, 적층 세라믹 커패시터에서 발생하는 응력 및 진동이 세라믹 칩에 전달되는 것을 최소화함으로써, 어쿠스틱 노이즈가 저감될 수 있다.
도 5는 도 1의 다른 실시형태의 복합 전자 부품을 적층 세라믹 커패시터와 세라믹 칩으로 분리하여 도시한 분해 사시도이다.
도 5를 참조하면, 상기 고융점 솔더 또는 도전성 접착제(213)는 적층 세라믹 커패시터(100)와 접합하는 접합면인 상기 세라믹 칩(200)의 상면 전체에 도포되어 상기 적층 세라믹 커패시터(100)의 하면에서 상기 세라믹 칩(200)과 고정된다.
이와 같이, 적층 세라믹 커패시터(100)와 접합하는 접합면인 상기 세라믹 칩(200)의 상면 전체에 도전성 접착제(213)가 도포될 경우, 도전성 접착제(213)의 탄성으로 인해 어쿠스틱 노이즈 저감 효과가 보다 우수할 수 있다.
또한, 접합면 전체에 접착제가 도포되기 때문에, 실장 기판에 실장시 복합 전자부품의 결합력이 상승하여 신뢰성 개선의 효과가 있다.
도 6은 본 발명의 제3 실시 형태에 따른 복합 전자부품을 개략적으로 도시한 사시도이다.
도 6을 참조하면, 본 발명의 제3 실시 형태에 따른 복합 전자부품에 있어서, 상기 세라믹 칩(200')의 길이는 상기 적층 세라믹 커패시터(100)의 길이보다 길고, 상기 세라믹 칩(200')의 폭은 상기 적층 세라믹 커패시터(100)의 폭보다 크다.
상기 세라믹 칩(200')은 세라믹으로 이루어진 제2 세라믹 바디(210')와 상기 제2 세라믹 바디(210')의 양 단부에 배치되되, 상기 제1 및 제2 외부전극(131, 132)과 접속된 제1 및 제2 단자 전극(231', 232')을 포함한다.
상기 세라믹 칩(200')의 길이가 상기 적층 세라믹 커패시터(100)의 길이보다 길고, 상기 세라믹 칩(200')의 폭이 상기 적층 세라믹 커패시터(100)의 폭보다 크기 때문에, 상기 복합 전자부품을 인쇄회로기판에 실장시 솔더가 상기 적층 세라믹 커패시터(100)의 길이 및 폭 방향에서 상기 적층 세라믹 커패시터(100)로까지 연결되지 못하도록 차단하는 역할을 할 수 있다.
이로 인하여, 상기 솔더에 의한 기판으로의 진동 전달 감소 효과가 보다 우수할 수 있다.
도 7은 본 발명의 제4 실시 형태에 따른 복합 전자부품을 개략적으로 도시한 사시도이다.
도 7을 참조하면, 본 발명의 제4 실시 형태에 따른 복합 전자부품에 있어서, 상기 세라믹 칩(200'')의 길이는 상기 적층 세라믹 커패시터(100)의 길이보다 짧고, 상기 세라믹 칩(200'')의 폭은 상기 적층 세라믹 커패시터(100)의 폭보다 크다.
상기 세라믹 칩(200'')은 세라믹으로 이루어진 제2 세라믹 바디(210'')와 상기 제2 세라믹 바디(210'')의 양 단부에 배치되되, 상기 제1 및 제2 외부전극(131, 132)과 접속된 제1 및 제2 단자 전극(231'', 232'')을 포함한다.
상기 세라믹 칩(200'')의 길이가 상기 적층 세라믹 커패시터(100)의 길이보다 짧고, 상기 세라믹 칩(200'')의 폭이 상기 적층 세라믹 커패시터(100)의 폭보다 크기 때문에, 상기 복합 전자부품을 인쇄회로기판에 실장시 솔더가 상기 적층 세라믹 커패시터(100)의 길이 방향에서는 제1 및 제2 외부전극(131, 132)의 하면까지만 도포되며, 폭 방향에서는 단차로 인하여 상기 적층 세라믹 커패시터(100)로까지 연결되지 못하도록 차단하는 역할을 할 수 있다.
즉, 상기 세라믹 칩(200'')의 길이가 상기 적층 세라믹 커패시터(100)의 길이보다 짧기 때문에, 상기 적층 세라믹 커패시터(100)의 길이 방향에서는 제1 및 제2 외부전극(131, 132)으로 솔더가 타고 오르지 못하게 하는 소위 솔더 포켓이 형성될 수 있다.
이러한 구조하에서는, 상기 복합 전자부품을 인쇄회로기판에 실장시 솔더가 상기 적층 세라믹 커패시터(100)의 길이 방향에서는 제1 및 제2 외부전극(131, 132)의 하면까지만 도포될 수 있다.
이로 인하여, 상기 솔더에 의한 기판으로의 진동 전달 감소 효과가 보다 우수할 수 있다.
도 8은 본 발명의 제5 실시 형태에 따른 복합 전자부품을 개략적으로 도시한 사시도이다.
도 8을 참조하면, 본 발명의 제5 실시 형태에 따른 복합 전자부품에 있어서, 상기 세라믹 칩(200''')의 길이는 상기 적층 세라믹 커패시터(100)의 길이보다 짧고, 상기 세라믹 칩(200''')의 폭은 상기 적층 세라믹 커패시터(100)의 폭보다 작다.
상기 세라믹 칩(200''')은 세라믹으로 이루어진 제2 세라믹 바디(210''')와 상기 제2 세라믹 바디(210''')의 양 단부에 배치되되, 상기 제1 및 제2 외부전극(131, 132)과 접속된 제1 및 제2 단자 전극(231''', 232''')을 포함한다.
상기 세라믹 칩(200''')의 길이가 상기 적층 세라믹 커패시터(100)의 길이보다 짧고, 상기 세라믹 칩(200''')의 폭이 상기 적층 세라믹 커패시터(100)의 폭보다 작기 때문에, 상기 복합 전자부품을 인쇄회로기판에 실장시 솔더가 상기 적층 세라믹 커패시터(100)의 길이 방향 및 폭 방향에서 제1 및 제2 외부전극(131, 132)의 하면까지만 도포되며, 상기 적층 세라믹 커패시터(100)의 두께 방향으로까지 연결되지 못하도록 차단하는 역할을 할 수 있다.
이로 인하여, 상기 솔더에 의한 기판으로의 진동 전달 감소 효과가 보다 우수할 수 있다.
복합 전자부품의 실장 기판
도 9는 도 1의 복합 전자부품이 인쇄회로기판에 실장된 모습을 도시한 사시도이다.
도 10은 도 9의 II-II' 단면도이다.
도 9 및 도 10을 참조하면, 본 실시 형태에 따른 복합 전자부품의 실장 기판(400)은 복합 전자부품이 실장되는 인쇄회로기판(410)과, 인쇄회로기판(410)의 상면에 형성된 2개의 전극 패드(421, 422)를 포함한다.
상기 전극 패드(421, 422)는 상기 복합 전자부품 중 상기 세라믹 칩(200)의 제1 및 제2 단자 전극(231, 232)와 각각 연결되는 제1 및 제2 전극 패드(421, 422)로 이루어질 수 있다.
이때, 상기 세라믹 칩(200)의 제1 및 제2 단자 전극(231, 232)는 각각 제1 및 제2 전극 패드(421, 422) 위에 접촉되게 위치한 상태에서 솔더(430)에 의해 인쇄회로기판(410)과 전기적으로 연결될 수 있다.
위와 같이 복합 전자부품이 인쇄회로기판(410)에 실장된 상태에서 전압을 인가하면 어쿠스틱 노이즈가 발생할 수 있다.
즉, 상기 복합 전자부품이 인쇄회로기판(410)에 실장된 상태에서 복합 전자부품 중 적층 세라믹 커패시터(100)의 길이 방향 양 측면에 배치된 제1 외부전극(131) 및 제2 외부전극(132)에 극성이 다른 전압이 인가되면, 유전체층(111)의 역압전성 효과(Inverse piezoelectric effect)에 의해 세라믹 바디는 두께 방향으로 팽창과 수축을 하게 되고, 제1 외부전극(131) 및 제2 외부전극(132)의 양 측면부는 포아송 효과(Poisson effect)에 의해 제1 세라믹 바디의 두께 방향의 팽창과 수축과는 반대로 수축과 팽창을 하게 된다.
여기서, 본 발명의 일 실시형태에 따른 복합 전자부품에 있어서 상기 적층 세라믹 커패시터(100) 하부에 세라믹 칩(200)이 배치됨으로써, 복합 전자부품을 인쇄회로기판 위에 실장시 솔더가 적층 세라믹 커패시터(100)의 제1 및 제2 외부 전극(131, 132)을 타고 올라가는 것이 방지되어, 적층 세라믹 커패시터(100)에서 제1 및 제2 외부 전극(131, 132)을 통해 회로 기판으로 압전 응력이 직접 전달되는 것을 차단하므로 어쿠스틱 노이즈의 저감 효과를 향상시킬 수 있다.
즉, 상기 복합 전자부품을 기판에 실장시 커패시터의 역압전성에 의한 커패시터의 진동이 기판에 전달되는 것을 감소시켜 어쿠스틱 노이즈(acoustic noise)를 감소시킬 수 있다.
이하, 실시예를 들어 본 발명을 더욱 상세히 설명하지만, 본 발명이 이에 의해 제한되는 것은 아니다.
실험예
본 발명의 하기의 실험예 1 내지 17에 따른 복합 전자부품은 하기와 같이 제작되었다.
본 발명의 하기의 실험예 1 내지 17은 적층 세라믹 커패시터의 하부에 세라믹 칩을 배치하되, 적층 세라믹 커패시터의 길이 및 내부전극의 실장 형태에 따라 제작하였으며, 적층 세라믹 커패시터(100)의 길이(L) 대비 상기 세라믹 칩(200)의 두께(T)의 비율(T/L)에 따른 어쿠스틱 노이즈 값을 비교하였다.
구체적으로, 하기 [표 1]은 적층 세라믹 커패시터의 길이가 2.078 mm 이고, 내부전극이 기판의 실장면에 수평하도록 적층한 경우의 어쿠스틱 노이즈 값을 비교한 것이다.
실험예 1 내지 7은 각각 5개의 샘플을 제작하여 테스트 하였으며, 어쿠스틱 노이즈 값은 각 샘플 5개 씩을 테스트한 결과의 평균값으로 표시하였다
세라믹 칩의 두께(mm) T/L 어쿠스틱 노이즈 (dBA)
실험예 1 0.25 0.12 41.56
실험예 2 0.3 0.14 40.86
실험예 3 0.35 0.17 42.48
실험예 4 0.4 0.19 41.40
실험예 5 0.45 0.22 37.00
실험예 6 0.5 0.24 36.56
실험예 7 0.65 0.31 36.44
상기 표 1을 참조하면, 실험예 1 내지 4은 적층 세라믹 커패시터(100)의 길이(L) 대비 상기 세라믹 칩(200)의 두께(T)의 비율(T/L)이 0.22 미만의 경우로서, 어쿠스틱 노이즈 값이 41.40 dBA 이상으로 측정되었다.
반면, 실험예 5 내지 7의 경우에는 적층 세라믹 커패시터(100)의 길이(L) 대비 상기 세라믹 칩(200)의 두께(T)의 비율(T/L)이 0.22 이상의 경우로서, 어쿠스틱 노이즈 값이 37.00 dBA 이하로 어쿠스틱 노이즈 값이 저감하였음을 알 수 있다.
하기 [표 2]는 적층 세라믹 커패시터의 길이가 2.078 mm 이고, 내부전극이 기판의 실장면에 수직하도록 적층한 경우의 어쿠스틱 노이즈 값을 비교한 것이다.
실험예 8 내지 12는 각각 5개의 샘플을 제작하여 테스트 하였으며, 어쿠스틱 노이즈 값은 각 샘플 5개 씩을 테스트한 결과의 평균값으로 표시하였다
세라믹 칩의 두께(mm) T/L 어쿠스틱 노이즈 (dBA)
실험예 8 0.25 0.12 37.25
실험예 9 0.4 0.19 35.90
실험예 10 0.45 0.22 31.26
실험예 11 0.5 0.24 28.74
실험예 12 0.65 0.31 28.62
상기 표 2를 참조하면, 상기 표 1 대비 어쿠스틱 노이즈 값이 낮은 상태임을 알 수 있다. 즉, 본 발명의 일 실시형태에 따르면, 적층 세라믹 커패시터 내에 배치되는 내부전극이 기판 실장면에 대하여 수직으로 적층된 구조의 경우 수평 적층 형태에 비하여 어쿠스틱 노이즈 저감 효과가 우수함을 알 수 있다.
상기 실험예 8 및 9는 적층 세라믹 커패시터(100)의 길이(L) 대비 상기 세라믹 칩(200)의 두께(T)의 비율(T/L)이 0.22 미만의 경우로서, 어쿠스틱 노이즈 값이 35.90 dBA 이상으로 측정되었다.
반면, 실험예 10 내지 12의 경우에는 적층 세라믹 커패시터(100)의 길이(L) 대비 상기 세라믹 칩(200)의 두께(T)의 비율(T/L)이 0.22 이상의 경우로서, 어쿠스틱 노이즈 값이 31.26 dBA 이하로 어쿠스틱 노이즈 값이 저감하였음을 알 수 있다.
하기 [표 3]은 적층 세라믹 커패시터의 길이가 3.346 mm 이고, 내부전극이 기판의 실장면에 수평하도록 적층한 경우의 어쿠스틱 노이즈 값을 비교한 것이다.
실험예 13 내지 17은 각각 5개의 샘플을 제작하여 테스트 하였으며, 어쿠스틱 노이즈 값은 각 샘플 5개 씩을 테스트한 결과의 평균값으로 표시하였다
세라믹 칩의 두께(mm) T/L 어쿠스틱 노이즈 (dBA)
실험예 13 0.25 0.07 43.12
실험예 14 0.45 0.13 41.32
실험예 15 0.6 0.18 42.04
실험예 16 0.75 0.22 35.42
실험예 17 0.9 027 33.74
상기 표 3을 참조하면, 실험예 13 내지 15는 적층 세라믹 커패시터(100)의 길이(L) 대비 상기 세라믹 칩(200)의 두께(T)의 비율(T/L)이 0.22 미만의 경우로서, 어쿠스틱 노이즈 값이 42.04 dBA 이상으로 측정되었다.
반면, 실험예 16 및 17의 경우에는 적층 세라믹 커패시터(100)의 길이(L) 대비 상기 세라믹 칩(200)의 두께(T)의 비율(T/L)이 0.22 이상의 경우로서, 어쿠스틱 노이즈 값이 35.42 dBA 이하로 어쿠스틱 노이즈 값이 저감하였음을 알 수 있다.
본 발명은 상술한 실시형태 및 첨부된 도면에 의해 한정되는 것이 아니며, 첨부된 청구범위에 의해 한정하고자 한다. 따라서, 청구범위에 기재된 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 당 기술분야의 통상의 지식을 가진 자에 의해 다양한 형태의 치환, 변형 및 변경이 가능할 것이며, 이 또한 본 발명의 범위에 속한다고 할 것이다.
100 ; 적층 세라믹 커패시터
200, 200', 200'', 200''' ; 세라믹 칩
110 ; 제1 세라믹 바디 210 ; 제2 세라믹 바디
300 ; 복합체 111 ; 유전체층
121, 122 ; 제1 및 제2 내부전극
131, 132 ; 제1 및 제2 외부전극
231, 232 ; 제1 및 제2 단자전극
213 ; 도전성 접착제
400 ; 실장 기판 410 ; 인쇄회로기판
421, 422 ; 제1 및 제2 전극패드
430 ; 솔더

Claims (27)

  1. 복수의 유전체층과 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 내부전극이 적층된 제1 세라믹 바디와 상기 제1 세라믹 바디의 양 단부에 배치된 제1 및 제2 외부전극을 포함하는 적층 세라믹 커패시터; 및
    상기 적층 세라믹 커패시터의 하부에 배치되며, 알루미나(Al2O3)를 포함하는 세라믹으로 이루어진 세라믹 칩;이 결합된 복합체를 포함하며,
    상기 적층 세라믹 커패시터의 길이를 L 및 상기 세라믹 칩의 두께를 T라 하면, T/L ≥ 0.22 를 만족하고,
    상기 적층 세라믹 커패시터의 길이는 2.0 mm 이상이고,
    상기 상기 세라믹 칩의 두께는 0.44 mm 이상인,
    복합 전자부품.
  2. 삭제
  3. 제1항에 있어서,
    상기 세라믹 칩의 두께는 0.5 mm 이상인 복합 전자부품.
  4. 제1항에 있어서,
    상기 세라믹 칩은 제2 세라믹 바디와 상기 제2 세라믹 바디의 양 단부에 배치되되, 상기 제1 및 제2 외부전극과 접속된 제1 및 제2 단자 전극을 포함하는 복합 전자부품.
  5. 제1항에 있어서,
    상기 적층 세라믹 커패시터와 상기 세라믹 칩은 상기 제1 외부전극과 제2 외부전극의 하면에 도포된 도전성 접착제에 의해 결합된 복합 전자부품.
  6. 제1항에 있어서,
    상기 적층 세라믹 커패시터와 상기 세라믹 칩은 접착면 전체에 도포된 도전성 접착제에 의해 결합된 복합 전자부품.
  7. 제1항에 있어서,
    상기 세라믹 칩의 길이는 상기 적층 세라믹 커패시터의 길이보다 긴 복합 전자부품.
  8. 제7항에 있어서,
    상기 세라믹 칩의 폭은 상기 적층 세라믹 커패시터의 폭보다 큰 복합 전자부품.
  9. 제1항에 있어서,
    상기 세라믹 칩의 길이는 상기 적층 세라믹 커패시터의 길이보다 짧은 복합 전자부품.
  10. 제1항에 있어서,
    상기 세라믹 칩의 길이는 상기 적층 세라믹 커패시터의 길이보다 짧고, 상기 세라믹 칩의 폭은 상기 적층 세라믹 커패시터의 폭보다 작은 복합 전자부품.
  11. 복수의 유전체층과 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 내부전극이 적층된 제1 세라믹 바디와 상기 제1 세라믹 바디의 양 단부에 배치된 제1 및 제2 외부전극을 포함하는 적층 세라믹 커패시터; 및
    알루미나(Al2O3)를 포함하는 세라믹으로 이루어진 제2 세라믹 바디를 포함하고, 상기 적층 세라믹 커패시터의 하면 상에 배치되는 세라믹 칩;이 결합된 복합체를 포함하며,
    상기 내부전극은 상기 적층 세라믹 커패시터의 하면에 대하여 수직하도록 상기 유전체층에 배치되고,
    상기 적층 세라믹 커패시터의 길이를 L 및 상기 세라믹 칩의 두께를 T라 하면, T/L ≥ 0.12 를 만족하고,
    상기 적층 세라믹 커패시터의 길이는 2.0 mm 이상이고,
    상기 세라믹 칩의 두께는 0.24 mm 이상인,
    복합 전자부품.
  12. 삭제
  13. 제11항에 있어서,
    상기 세라믹 칩의 두께는 0.5 mm 이상인 복합 전자부품.
  14. 제11항에 있어서,
    상기 세라믹 칩은,
    상기 제2 세라믹 바디의 양 단부에 배치되되, 상기 제1 및 제2 외부전극과 접속된 제1 및 제2 단자 전극을 더 포함하는 복합 전자부품.
  15. 제11항에 있어서,
    상기 적층 세라믹 커패시터와 상기 세라믹 칩은 상기 제1 외부전극과 제2 외부전극의 하면에 도포된 도전성 접착제에 의해 결합된 복합 전자부품.
  16. 제11항에 있어서,
    상기 세라믹 칩의 길이는 상기 적층 세라믹 커패시터의 길이보다 긴 복합 전자부품.
  17. 제16항에 있어서,
    상기 세라믹 칩의 폭은 상기 적층 세라믹 커패시터의 폭보다 큰 복합 전자부품.
  18. 제11항에 있어서,
    상기 세라믹 칩의 길이는 상기 적층 세라믹 커패시터의 길이보다 짧은 복합 전자부품.
  19. 제11항에 있어서,
    상기 세라믹 칩의 길이는 상기 적층 세라믹 커패시터의 길이보다 짧고, 상기 세라믹 칩의 폭은 상기 적층 세라믹 커패시터의 폭보다 작은 복합 전자부품.
  20. 복수의 유전체층과 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 내부전극이 적층된 제1 세라믹 바디와 상기 제1 세라믹 바디의 양 단부에 배치된 제1 및 제2 외부전극을 포함하는 적층 세라믹 커패시터; 및
    알루미나(Al2O3)를 포함하는 세라믹으로 이루어진 제2 세라믹 바디를 포함하고, 상기 적층 세라믹 커패시터의 하면 상에 배치되는 세라믹 칩;이 결합된 복합체를 포함하며,
    상기 내부전극은 상기 적층 세라믹 커패시터의 하면에 대하여 수직하도록 상기 유전체층에 배치되고,
    상기 세라믹 칩의 길이는 상기 적층 세라믹 커패시터의 길이보다 짧고,
    상기 세라믹 칩의 폭은 상기 적층 세라믹 커패시터의 폭보다 작고,
    상기 적층 세라믹 커패시터의 길이를 L 및 상기 세라믹 칩의 두께를 T라 하면, T/L ≥ 0.12 를 만족하고,
    상기 적층 세라믹 커패시터의 길이는 2.0 mm 이상이고,
    상기 세라믹 칩의 두께는 0.24 mm 이상인,
    복합 전자부품.
  21. 삭제
  22. 제20항에 있어서,
    상기 세라믹 칩의 두께는 0.5 mm 이상인 복합 전자부품.
  23. 제20항에 있어서,
    상기 세라믹 칩은,
    상기 제2 세라믹 바디의 양 단부에 배치되되, 상기 제1 및 제2 외부전극과 접속된 제1 및 제2 단자 전극을 더 포함하는 복합 전자부품.
  24. 제20항에 있어서,
    상기 적층 세라믹 커패시터와 상기 세라믹 칩은 상기 제1 외부전극과 제2 외부전극의 하면에 도포된 도전성 접착제에 의해 결합된 복합 전자부품.
  25. 상부에 복수 개의 전극 패드를 갖는 인쇄회로기판;
    상기 인쇄회로기판 위에 설치된 상기 제1항의 복합 전자부품; 및
    상기 전극 패드와 상기 복합 전자부품을 연결하는 솔더;를 포함하는 복합 전자부품의 실장 기판.
  26. 삭제
  27. 제25항에 있어서,
    상기 제1 세라믹 바디 내의 내부전극은 상기 복합체의 실장면에 대하여 수직으로 적층된 복합 전자부품의 실장 기판.

KR1020170106216A 2017-08-22 2017-08-22 복합 전자부품, 그 실장 기판 KR102059442B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020170106216A KR102059442B1 (ko) 2017-08-22 2017-08-22 복합 전자부품, 그 실장 기판
US15/959,993 US20190069410A1 (en) 2017-08-22 2018-04-23 Composite electronic component and board having the same
CN201810735148.8A CN109427479B (zh) 2017-08-22 2018-07-06 复合电子组件及具有该复合电子组件的板
US16/691,787 US11166375B2 (en) 2017-08-22 2019-11-22 Composite electronic component and board having the same
US16/856,444 US11206737B2 (en) 2017-08-22 2020-04-23 Composite electronic component and board having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170106216A KR102059442B1 (ko) 2017-08-22 2017-08-22 복합 전자부품, 그 실장 기판

Publications (2)

Publication Number Publication Date
KR20190021081A KR20190021081A (ko) 2019-03-05
KR102059442B1 true KR102059442B1 (ko) 2019-12-27

Family

ID=65435903

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170106216A KR102059442B1 (ko) 2017-08-22 2017-08-22 복합 전자부품, 그 실장 기판

Country Status (3)

Country Link
US (3) US20190069410A1 (ko)
KR (1) KR102059442B1 (ko)
CN (1) CN109427479B (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190116185A (ko) * 2019-09-20 2019-10-14 삼성전기주식회사 전자 부품
KR102319605B1 (ko) * 2019-11-25 2021-11-02 삼성전기주식회사 복합 전자부품
CN112004316A (zh) * 2020-07-17 2020-11-27 苏州浪潮智能科技有限公司 一种元件堆叠设计的印刷电路板结构及焊接方法
JP2022183977A (ja) * 2021-05-31 2022-12-13 株式会社村田製作所 電子部品
JP2022183972A (ja) * 2021-05-31 2022-12-13 株式会社村田製作所 電子部品

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130329388A1 (en) * 2012-06-12 2013-12-12 Murata Manufacturing Co., Ltd. Mounting structure and mounting method

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4827157B2 (ja) * 2002-10-08 2011-11-30 Tdk株式会社 電子部品
DE102006054085A1 (de) * 2006-11-16 2008-05-29 Epcos Ag Bauelement-Anordnung
JP5012658B2 (ja) 2008-05-19 2012-08-29 Tdk株式会社 コンデンサモジュール及びコンデンサの実装構造
JP5353251B2 (ja) 2009-01-07 2013-11-27 Tdk株式会社 積層コンデンサ及び積層コンデンサの実装構造
JP5158113B2 (ja) * 2010-03-17 2013-03-06 株式会社村田製作所 誘電体磁器組成物及び温度補償用積層コンデンサ
JP5776583B2 (ja) * 2011-03-18 2015-09-09 株式会社村田製作所 積層セラミックコンデンサ
JP5888281B2 (ja) * 2012-08-10 2016-03-16 株式会社村田製作所 実装ランド構造体及び積層コンデンサの実装構造体
JP6014581B2 (ja) * 2013-02-18 2016-10-25 太陽誘電株式会社 インターポーザ付き積層セラミックコンデンサと、積層セラミックコンデンサ用インターポーザ
JP5821878B2 (ja) * 2013-03-14 2015-11-24 株式会社村田製作所 電子部品
JP5725062B2 (ja) * 2013-03-15 2015-05-27 株式会社村田製作所 電子部品、それに含まれる基板型の端子、および、電子部品の実装構造
JP5794256B2 (ja) 2013-03-19 2015-10-14 株式会社村田製作所 電子部品および電子部品連
JP5803997B2 (ja) * 2013-07-23 2015-11-04 株式会社村田製作所 電子部品の製造方法
KR102067175B1 (ko) 2013-09-17 2020-01-15 삼성전기주식회사 적층 세라믹 전자부품 및 그 제조방법
US9627142B2 (en) 2013-09-24 2017-04-18 Samsung Electro-Mechanics Co., Ltd. Multilayer ceramic capacitor and board for mounting of the same
US20150103465A1 (en) * 2013-10-11 2015-04-16 Samsung Electro-Mechanics Co., Ltd. Ultra thin film capacitor and manufacturing method thereof
KR101525689B1 (ko) * 2013-11-05 2015-06-03 삼성전기주식회사 적층 세라믹 전자 부품 및 적층 세라믹 전자 부품의 실장 기판
KR101558075B1 (ko) * 2014-01-27 2015-10-06 삼성전기주식회사 복합 전자부품 및 그 실장 기판
US10008340B2 (en) * 2014-07-17 2018-06-26 Samsung Electro-Mechanics Co., Ltd. Composite electronic component, board having the same, and power smoother including the same
US9997295B2 (en) * 2014-09-26 2018-06-12 Murata Manufacturing Co., Ltd. Electronic component
KR102070233B1 (ko) * 2014-11-10 2020-01-28 삼성전기주식회사 복합 전자부품, 그 실장 기판 및 포장체
TWI651830B (zh) * 2015-02-17 2019-02-21 立昌先進科技股份有限公司 多功能小型化表面黏著型電子元件及其製法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130329388A1 (en) * 2012-06-12 2013-12-12 Murata Manufacturing Co., Ltd. Mounting structure and mounting method

Also Published As

Publication number Publication date
CN109427479B (zh) 2021-07-16
US20200092999A1 (en) 2020-03-19
US20200253057A1 (en) 2020-08-06
US20190069410A1 (en) 2019-02-28
CN109427479A (zh) 2019-03-05
KR20190021081A (ko) 2019-03-05
US11206737B2 (en) 2021-12-21
US11166375B2 (en) 2021-11-02

Similar Documents

Publication Publication Date Title
KR102538906B1 (ko) 복합 전자부품 및 그 실장 기판
KR102070233B1 (ko) 복합 전자부품, 그 실장 기판 및 포장체
KR102004804B1 (ko) 복합 전자부품, 그 실장 기판
KR102059442B1 (ko) 복합 전자부품, 그 실장 기판
KR102516763B1 (ko) 복합 전자부품, 그 실장 기판
KR101548793B1 (ko) 적층 세라믹 커패시터, 적층 세라믹 커패시터의 실장 기판 및 적층 세라믹 커패시터의 제조 방법
KR102122931B1 (ko) 적층 세라믹 커패시터 및 그 실장 기판
KR20180072974A (ko) 적층형 커패시터 및 그 실장 기판
KR102505428B1 (ko) 복합 전자부품, 그 실장 기판
KR20180106427A (ko) 전자 부품, 그 실장 기판 및 메탈 프레임의 제조 방법
KR102584973B1 (ko) 복합 전자부품
KR102351179B1 (ko) 복합 전자부품
KR102319605B1 (ko) 복합 전자부품
KR20180073357A (ko) 적층형 커패시터 및 그 실장 기판

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right