KR102054412B1 - 액정표시패널 - Google Patents
액정표시패널 Download PDFInfo
- Publication number
- KR102054412B1 KR102054412B1 KR1020187006812A KR20187006812A KR102054412B1 KR 102054412 B1 KR102054412 B1 KR 102054412B1 KR 1020187006812 A KR1020187006812 A KR 1020187006812A KR 20187006812 A KR20187006812 A KR 20187006812A KR 102054412 B1 KR102054412 B1 KR 102054412B1
- Authority
- KR
- South Korea
- Prior art keywords
- pixel
- thin film
- film transistor
- row
- branch
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134345—Subdivided pixels, e.g. for grey scale or redundancy
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13454—Drivers integrated on the active matrix substrate
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/13624—Active matrix addressed cells having more than one switching element per pixel
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G02F2001/134345—
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/12—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
- G02F2201/121—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/40—Arrangements for improving the aperture ratio
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Geometry (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
본 발명은 제n 행의 픽셀에 대응하는 스캔라인의 하나의 브랜치에 연결되는 제n 행의 픽셀 상의 제1 주 박막 트랜지스터의 제어단, 제n+1 행의 스캔라인의 제1 브랜치에 연결되는 제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단; 제n+1 행의 스캔라인의 하나의 브랜치에 연결되는 제n+1 행의 픽셀 상의 보조 박막 트랜지스터의 제어단을 포함하는 액정표시패널을 제공한다.
Description
본 발명은 액정 표시 장치의 기술 분야에 관한 것으로, 특히 액정표시패널에 관한 것이다.
종래의 수직 배향(vertical alignment: VA라 함) 액정표시패널은 광시야각에서 관찰될 때 종종 색 변이(color shift) 문제를 갖는다. 종래 기술에서 픽셀은 도1 에 도시된 바와 같이, 광시야각에서의 색 변이 문제를 개선하기 위해, 메인 픽셀 영역(101)과 서브 픽셀 영역(102)을 포함하는 2 개의 영역으로 분할된다. 동일한 계조 신호들이 패널로 입력되면, 패널의 광시야각에서의 색 변이의 문제를 개선하기 위해, 메인 픽셀 영역(101)(Main)의 휘도가 높아지고, 서브 픽셀 영역(102)(Sub)의 휘도가 낮아진다. 메인 픽셀 영역은 개구 영역의 약 40 %를 차지하고, 서브-영역은 개구 영역의 약 60 %를 차지하지만, 서브-영역의 면적이 더 크기 때문에, 전체 픽셀의 투과율이 현저하게 저하되는 반면, 백 라이트의 전력 소비가 증가된다.
따라서, 종래 기술의 문제점을 해결하기 위한 액정표시패널이 제공 될 필요가 있다.
본 발명은 기존의 액정표시패널의 개구율이 낮은 기술적 과제를 해결할 수 있는 액정표시패널을 제공하는 것을 목적으로 한다.
기술적 과제를 해결하기 위해, 본 발명의 액정표시패널은
데이터 신호를 입력하기 위한 다수의 데이터 라인;
스캔신호를 입력하기 위한 다수의 스캔라인 - 스캔라인 각각은 제1 브랜치 및 제2 브랜치를 포함하고, 제1 브랜치는 픽셀의 상부 에지 상에 위치하고, 제2 브랜치는 픽셀의 하부 에지 상에 위치하며, 제1 브랜치 및 제2 브랜치는 각각 2 개의 인접한 픽셀의 접합 위치에 대응됨;
데이터 라인 및 스캔라인에 의해 둘러싸여 형성되고, 인접하여 배치되는 메인 픽셀 및 서브 픽셀을 구비하는 다수의 픽셀을 포함하고,
메인 픽셀은 제1 주 박막 트랜지스터, 제2 주 박막 트랜지스터 및 제1 캐패시터가 대응하여 배치되고,
제n 행의 픽셀 상의 제1 주 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 하나의 브랜치에 연결되고,
제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고,
제n+1 행의 픽셀 상의 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 하나의 브랜치에 연결되며,
제1 주 박막 트랜지스터의 입력단은 데이터 라인에 연결되고, 제1 주 박막 트랜지스터의 출력단은 제1 캐패시터에 연결되고, 제1 주 박막 트랜지스터의 출력단은 제2 주 박막 트랜지스터의 입력단에 더 연결되고,
보조 박막 트랜지스터의 입력단은 데이터 라인에 연결되고, 보조 박막 트랜지스터의 출력단은 제2 캐패시터에 연결되며(여기서 n은 2 이상의 정수),
서브 픽셀은 제1 보조 박막 트랜지스터 및 제2 보조 박막 트랜지스터가 대응하여 배치되며,
제1 보조 박막 트랜지스터의 입력단은 데이터 라인에 연결되고, 제1 보조 박막 트랜지스터의 출력단은 제2 캐패시터에 연결되고, 제1 보조 박막 트랜지스터의 출력단은 제2 보조 박막 트랜지스터의 입력단에 더 연결되며, 제n+1 행의 픽셀 상의 제2 보조 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되는 액정 표시 패널을 제공한다.
본 발명의 액정표시패널에서, 제n 행의 픽셀 상의 제1 주 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n 행 상에서 픽셀에 인접하는 픽셀의 제1 보조 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결된다.
제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n 행 상에서 픽셀에 인접하는 픽셀의 제2 보조 박막 트랜지스터의 제어단은 제n-1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결된다.
제n+1 행의 픽셀 상의 제1 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되고, 제n+1 행 상에서 픽셀에 인접하는 픽셀의 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결된다.
본 발명의 액정표시패널에서, 제n 행의 픽셀 상의 제1 주 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되고, 제n 행 상에서 픽셀에 인접하는 픽셀의 제1 보조 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결된다.
제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n 행 상에서 픽셀에 인접하는 픽셀의 제2 보조 박막 트랜지스터의 제어단은 제n-1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결된다.
제n+1 행의 픽셀 상의 제1 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n+1 행 상에서 픽셀에 인접하는 픽셀의 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결된다.
본 발명의 액정표시패널에서, 메인 픽셀은 제 3 캐패시터가 더 배치되고, 서브 픽셀은 제 4 캐패시터가 더 배치되며,
제2 주 박막 트랜지스터의 출력단은 제 3 캐패시터에 연결되고,
제2 보조 박막 트랜지스터의 출력단은 제 4 캐패시터에 연결된다.
본 발명의 액정표시패널에서, 액정표시패널은 공통전극을 포함하고, 제2 주 박막 트랜지스터의 출력단은 공통전극에 연결되고, 제2 보조 박막 트랜지스터의 출력단 또한 공통전극에 연결된다.
본 발명의 액정표시패널에서, 액정표시패널이 위에서 아래로 스캔하면, 메인 픽셀의 표시 휘도가 서브 픽셀의 표시 휘도보다 작다.
액정표시패널이 아래에서 위로 스캔하면, 메인 픽셀의 표시 휘도가 서브 픽셀의 표시 휘도보다 크거나 동일하다.
기술적 과제를 해결하기 위해, 본 발명의 액정표시패널은
데이터 신호를 입력하기 위한 다수의 데이터 라인;
스캔신호를 입력하기 위한 다수의 스캔라인 - 스캔라인 각각은 제1 브랜치 및 제2 브랜치를 포함하고, 제1 브랜치는 픽셀의 상부 에지 상에 위치하고, 제2 브랜치는 픽셀의 하부 에지 상에 위치하며, 제1 브랜치 및 제2 브랜치 각각은 2 개의 인접한 픽셀의 접합 위치에 대응됨;
데이터 라인 및 스캔라인에 의해 둘러싸여 형성되고, 인접하여 배치되는 메인 픽셀 및 서브 픽셀을 구비하는 다수의 픽셀을 포함하고,
메인 픽셀은 제1 주 박막 트랜지스터, 제2 주 박막 트랜지스터 및 제1 캐패시터가 대응하여 배치되고, 서브 픽셀은 적어도 하나의 보조 박막 트랜지스터 및 제2 캐패시터가 대응하여 배치되며,
제n 행의 픽셀 상의 제1 주 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 하나의 브랜치에 연결되고,
제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고,
제n+1 행의 픽셀 상의 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 하나의 브랜치에 연결되며,
제1 주 박막 트랜지스터의 입력단은 데이터 라인에 연결되고, 제1 주 박막 트랜지스터의 출력단은 제1 캐패시터에 연결되고, 제1 주 박막 트랜지스터의 출력단은 제2 주 박막 트랜지스터의 입력단에 더 연결되며,
보조 박막 트랜지스터의 입력단은 데이터 라인에 연결되고, 보조 박막 트랜지스터의 출력단은 제2 캐패시터에 연결되며, 여기서 n은 2 이상의 정수인 액정표시패널을 고안한다.
본 발명의 액정표시패널에서, 서브 픽셀은 제1 보조 박막 트랜지스터 및 제2 보조 박막 트랜지스터가 대응하여 배치된다.
제1 보조 박막 트랜지스터의 입력단은 데이터 라인에 연결되고, 제1 보조 박막 트랜지스터의 출력단은 제2 캐패시터에 연결되며, 제n+1 행의 픽셀 상의 제2 보조 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결된다.
본 발명의 액정표시패널에서, 제n 행의 픽셀 상의 제1 주 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n 행 상에서 픽셀에 인접하는 픽셀의 제1 보조 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결된다.
제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n 행 상에서 픽셀에 인접하는 픽셀의 제2 보조 박막 트랜지스터의 제어단은 제n-1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결된다.
제n+1 행의 픽셀 상의 제1 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되고, 제n+1 행 상에서 픽셀에 인접하는 픽셀의 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결된다.
본 발명의 액정표시패널에서, 제n 행의 픽셀 상의 제1 주 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되고, 제n 행 상에서 픽셀에 인접하는 픽셀의 제1 보조 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결된다.
제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n 행 상에서 픽셀에 인접하는 픽셀의 제2 보조 박막 트랜지스터의 제어단은 제n-1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결된다.
제n+1 행의 픽셀 상의 제1 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n+1 행 상에서 픽셀에 인접하는 픽셀의 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결된다.
본 발명의 액정표시패널에서, 액정표시패널은 공통전극을 포함하고, 메인 픽셀은 제 3 캐패시터가 더 배치되며, 서브 픽셀은 제 4 캐패시터가 더 배치된다.
제2 주 박막 트랜지스터의 출력단은 제 3 캐패시터에 연결된다.
제2 보조 박막 트랜지스터의 출력단은 제 4 캐패시터에 연결된다.
본 발명의 액정표시패널에서, 액정표시패널은 공통전극을 포함하고, 제2 주 박막 트랜지스터의 출력단은 공통전극에 연결되고, 제2 보조 박막 트랜지스터의 출력단 또한 공통전극에 연결된다.
본 발명의 액정표시패널에서, 서브 픽셀은 하나의 보조 박막 트랜지스터가 대응하여 배치된다.
제n 행의 픽셀 상의 제1 주 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되고, 제n 행 상에서 픽셀에 인접하는 픽셀의 보조 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결된다.
제n+1 행의 픽셀 상의 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n+1 행 상에서 픽셀에 인접한 픽셀의 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결된다.
본 발명의 액정표시패널에서, 액정표시패널은 공통전극을 포함하고, 메인 픽셀은 제 3 캐패시터를 더 배치되며,
제2 주 박막 트랜지스터의 출력단은 제 3 캐패시터 또는 공통전극에 연결된다.
본 발명의 액정표시패널에서, 제1 브랜치 및 제2 브랜치 각각은 2 개의 인접한 픽셀의 접합 위치에 대응된다.
본 발명의 액정표시패널에서, 액정표시패널이 위에서 아래로 스캔하면, 메인 픽셀의 표시 휘도가 서브 픽셀의 표시 휘도보다 작다.
액정표시패널이 아래에서 위로 스캔하면, 메인 픽셀의 표시 휘도가 서브 픽셀의 표시 휘도보다 크거나 동일하다.
본 발명의 액정표시패널은 기존 패널 상에 구동회로를 재배치함으로써, 패널의 개구율 및 표시효과를 향상시킨다.
첨부된 도면들은 본 발명의 추가 이해를 제공하기 위해 포함되며, 본 명세서에 통합되어 일부를 구성한다. 도면들은 본 발명의 실시 예를 나타내고, 설명과 함께 본 발명의 원리를 설명하는 역할을 한다.
도 1은 종래 기술에 따른 액정표시패널의 픽셀 배열을 나타낸다.
도 2는 종래 기술에 따른 액정표시패널의 제1 구조를 나타낸다.
도 3은 도 2에서 제1 표시 효과를 나타낸다.
도 4은 도 2에서 제2 표시 효과를 나타낸다.
도 5는 종래 기술에 따른 액정표시패널의 제2 구조를 나타낸다.
도 6은 본 발명의 제1 실시 예에 따른 액정표시패널의 제1 구조를 나타낸다.
도 7은 본 발명의 제1 실시 예에 따른 액정표시패널의 제2 구조를 나타낸다.
도 8은 본 발명의 제2 실시 예에 따른 액정표시패널의 제1 구조를 나타낸다.
도 9는 본 발명의 제2 실시 예에 따른 액정표시패널의 제2 구조를 나타낸다.
도 10은 본 발명의 제 3 실시 예에 따른 액정표시패널의 제1 구조를 나타낸다.
도 11은 본 발명의 제 3 실시 예에 따른 액정표시패널의 제2 구조를 나타낸다.
도 12는 본 발명의 제 3 실시 예에 따른 표시 효과를 나타낸다.
도 1은 종래 기술에 따른 액정표시패널의 픽셀 배열을 나타낸다.
도 2는 종래 기술에 따른 액정표시패널의 제1 구조를 나타낸다.
도 3은 도 2에서 제1 표시 효과를 나타낸다.
도 4은 도 2에서 제2 표시 효과를 나타낸다.
도 5는 종래 기술에 따른 액정표시패널의 제2 구조를 나타낸다.
도 6은 본 발명의 제1 실시 예에 따른 액정표시패널의 제1 구조를 나타낸다.
도 7은 본 발명의 제1 실시 예에 따른 액정표시패널의 제2 구조를 나타낸다.
도 8은 본 발명의 제2 실시 예에 따른 액정표시패널의 제1 구조를 나타낸다.
도 9는 본 발명의 제2 실시 예에 따른 액정표시패널의 제2 구조를 나타낸다.
도 10은 본 발명의 제 3 실시 예에 따른 액정표시패널의 제1 구조를 나타낸다.
도 11은 본 발명의 제 3 실시 예에 따른 액정표시패널의 제2 구조를 나타낸다.
도 12는 본 발명의 제 3 실시 예에 따른 표시 효과를 나타낸다.
본 명세서에서 사용 된 바와 같이, "실시 예"라는 용어는 예, 예시 또는 실례를 의미한다. 또한, 본 명세서 및 첨부 된 청구의 범위에 있는 단수적인 표현은 다르게 명시되거나 문맥에서 단수 형태로 판단되는 명확한 경우를 제외하고는 "하나 이상"으로 해석 될 수 있다.
도 2를 참조한다. 도 2는 종래 기술에 따른 액정표시패널의 제1 구조를 나타낸다.
도 2에 도시된 바와 같이, 종래의 액정표시패널은 데이터라인(D(n) ~ D(n+5)), 스캔라인(G(n) ~ G(n+3)) 및 각각 제1 박막 트랜지스터와 제2 박막 트랜지스터를 포함하는 2개의 박막 트랜지스터가 배치된 픽셀을 포함한다. 제1 박막트랜지스터의 출력단의 일단은 픽셀전극에 연결되고, 타단은 제1 캐패시터(C1)에 연결된다. 제1 캐패시터(C1)의 타단은 공통전극에 연결된다. 여기서 픽셀의 제2 박막 트랜지스터의 입력단은 동일 열상에서 픽셀에 인접한 픽셀의 제1 박막 트랜지스터의 출력단에 연결되고, 제2 박막 트랜지스터의 출력단은 제2 캐패시터(C2)에 연결된다. 제2 캐패시터(C2)의 타단은 공통전극에 연결된다. 제1 행 제1 열의 픽셀(21)과 같이, 픽셀(21)은 제1 박막 트랜지스터(23) 및 제2 박막 트랜지스터(24)를 포함한다. 제2행 제1 열의 픽셀(22)와 같이, 픽셀(22)은 제1 박막 트랜지스터(25) 및 제2 박막 트랜지스터(26)를 포함한다. 점선 박스는 크로스 라인을 나타낸다. 즉 픽셀(21)의 제1 박막 트랜지스터(23)의 출력단은 픽셀(22)의 제2 박막 트랜지스터(24)의 입력단에 연결되어 있지 않고, 제2 박막 트랜지스터(26)의 입력단에 연결되며, 유사하게, 픽셀(22)의 제1 박막 트랜지스터(25)의 출력단은 픽셀(21)의 제2 박막 트랜지스터(26)의 입력단에 연결되지 않고, 제2 박막 트랜지스터(24)의 입력단에 연결된다.
위에서 아래로 스캔할 때, 제n 행의 스캔라인(G(n))이 먼저 턴온되고, 따라서 픽셀(21)의 제1 박막 트랜지스터(23)가 닫히고, 픽셀(21)이 충전되며, 이때, 제2 박막 트랜지스터(24)도 닫힌다. 제n+1 행의 스캔라인(G(n+1))이 턴온되면, 픽셀(22)의 제1 박막 트랜지스터(25)가 닫혀서, 픽셀(22)이 충전된다. 이때, 제2 박막 트랜지스터(26)도 닫히며, 픽셀(22)의 제2 박막 트랜지스터(26)의 입력단이 픽셀(21)의 제1 박막 트랜지스터(23)의 출력단에 연결되어 있기 때문에, 픽셀(21)의 픽셀전극의 전압이 픽셀(22)의 제2 캐패시터(C2)와 공유되고, 픽셀(21)의 휘도가 저하된다. 한편, 제n 행의 스캔라인이 이미 닫혀 있으므로, 픽셀(21)의 제2 박막 트랜지스터(24)가 차단(disconnect)되고, 픽셀(22)의 픽셀전극이 충전 된 이후, 픽셀(21)의 제2 캐패시터(C2)에 의해 풀 다운(pull down)되지 않을 것이며, 따라서 픽셀(22)의 휘도가 높게 유지된다. 표시 패널의 표시 효과는 도3과 같이 나타난다. 도3에서 화살표 방향은 스캔 방향을 나타낸다. 도3에서 201은 적색 픽셀을 나타내고, 202는 녹색 픽셀을 나타내고, 203은 청색 픽셀을 나타내며, H 및 L은 각각 고휘도 및 저휘도를 나타낸다.
아래에서 위로 스캔할 때, 제n+1 행의 스캔라인(G(n+1))이 먼저 턴온되고, 따라서 픽셀(22)의 제1 박막 트랜지스터(25)가 닫혀서 픽셀(22)이 충전된다. 이때 제2 박막 트랜지스터(26) 또한 닫힌다. 제n 행의 스캔라인(G(n))이 턴온되면, 픽셀(21)의 제1 박막 트랜지스터(23)가 따라서 닫히고, 픽셀(21)이 충전된다. 이때, 제2 박막 트랜지스터(24) 또한 닫히고, 픽셀(21)의 제2 박막 트랜지스터(24)의 입력단이 픽셀(22)의 제1 박막 트랜지스터(25)의 출력단에 연결되어 있기 때문에, 픽셀(21)의 픽셀전극의 전압이 픽셀(22)의 제2 캐패시터(C2)와 공유되고, 픽셀(22)의 휘도가 저하된다. 한편, 제n+1 행의 스캔라인이 이미 닫혀있기 때문에, 픽셀(22)의 제2 박막 트랜지스터(26)가 차단되고, 픽셀(21)의 픽셀전극이 충전 된 이후, 픽셀(22)의 제2 캐패시터(C2)에 의해 풀 다운(pull down)되지 않을 것이며, 따라서 픽셀(21)의 휘도가 높게 유지된다. 표시 패널의 표시 효과는 도4와 같이 나타난다. 도4에서 화살표 방향은 스캔 방향을 나타낸다. 도4에서 201은 적색 픽셀을 나타내고, 202는 녹색 픽셀을 나타내고, 203은 청색 픽셀을 나타내며, H 및 L은 각각 고휘도 및 저휘도를 나타낸다.
도 5를 참조한다. 도 5는 종래 기술에 따른 액정표시패널의 제2 구조를 나타낸다.
도 5와 도 2에서 표시 패널 사이의 차이는 각 픽셀의 제2 박막 트랜지스터의 출력단이 더 이상 제2 캐패시터에 연결되지 않고, 공통전극에 직접 연결되며, 저항들에 의해 전압을 분할하여 픽셀전극의 전압 레벨을 풀 다운하는 것이다.
상기 두 표시 패널에서, 도2 및 도5에서 점선 라인에 의해 나타난 바와 같이, 각 픽셀의 제2 박막 트랜지스터의 입력단은 크로스 라인을 통해 동일 열 상의 픽셀에 인접한 픽셀의 제1 박막 트랜지스터의 출력단에 연결된다. 크로스 라인을 통한 연결은 비아를 요구하기 때문에, 더 큰 공간을 필요로 하고, 픽셀의 개구율에 악영향을 미친다. 추가적으로 픽셀의 내부가 흐려질 수 있다.
도6 및 도7을 참조한다. 도6 및 도7은 본 발명의 제1 실시예에 따른 액정표시패널의 구조를 나타낸다.
도6 에 도시된 바와 같이, 본 발명의 제1 액정표시패널은 데이터 라인(D(n) ~ D(n+5))과 스캔라인(G(n) ~G(n+3) 및 픽셀들 포함한다. 데이터 라인은 데이터 신호를 입력하기 위해 이용된다. 여기서 n은 2이상의 자연수이다. 스캔라인은 제1 브랜치(branch)및 제2 브랜치를 포함한다. 제1 브랜치는 픽셀의 상부 에지 상에 있고, 제2 브랜치는 픽셀의 하부 에지 상에 있다. 픽셀들은 데이터 라인들과 스캔라인들에 의해 둘러쌓여 형성된다. 픽셀들은 메인 픽셀(31)과 서브 픽셀(32)를 포함하고, 메인 픽셀(31)와 서브 픽셀(32)는 인접하여 배치된다. 메인 픽셀들(31)에는 제1 주 박막 트랜지스터(T1)와 제2 주 박막 트랜지스터(T2), 제1 캐패시터(C1)가 배치된다. 서브 픽셀들(32)에는 제1 보조 박막 트랜지스터(T3), 제2 보조 박막 트랜지스터(T4), 제2 캐패시터(C2)가 대응하여 배치된다. 제n 행의 픽셀 상의 제1 주 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인(G(n))의 제1 브랜치에 연결된다. 제n 행 상에서 픽셀에 인접한 픽셀의 제1 보조 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인(G(n))의 제2 브랜치에 연결된다. 제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인(G(n+1))의 제1 브랜치에 연결된다. 제n 행 상에서 픽셀에 인접하는 픽셀의 제2 보조 박막 트랜지스터의 제어단은 제n-1 행의 픽셀에 대응하는 스캔라인(G(n-1))의 제2 브랜치에 연결된다. 제n+1 행의 픽셀 상의 제1 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인(G(n+1))의 제2 브랜치에 연결된다. 제n+1 행 상에서 픽셀에 인접하는 픽셀의 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인(G(n+1))의 제1 브랜치에 연결된다.
제1 주 박막 트랜지스터(T1)의 입력단은 데이터 라인에 연결되고, 제1 주 박막 트랜지스터(T1)의 출력단은 제1 캐패시터(C1)에 연결되며, 제1 주 박막 트랜지스터(T1)의 출력단은 제2 주 박막 트랜지스터(T2)의 입력단에 더 연결된다. 제1 보조 박막 트랜지스터(T3)의 입력단은 데이터 라인에 연결되고, 제1 보조 박막 트랜지스터(T3)의 출력단은 제2 캐패시터(C2)에 연결되며, 제1 보조 박막 트랜지스터(T3)의 출력단은 제2 보조 박막 트랜지스터(T4)의 입력단에 더 연결된다. 제n+1 행의 픽셀 상의 제2 보조 박막 트랜지스터(T4)의 제어단은 제n 행의 픽셀에 대응하는 스캔라인(G(n))의 제2 브랜치에 연결된다.
액정표시패널은 공통전극을 포함하고, 제2 주 박막 트랜지스터(T2)의 출력단은 공통전극에 연결되며, 제2 보조 박막 트랜지스터(T4)의 출력단 또한 공통전극에 연결된다.
위에서 아래로 스캔할 때, 제n 행의 스캔라인(G(n))이 먼저 턴온되고, 따라서 메인 픽셀(31)의 제1 주 박막 트랜지스터(T1)가 닫혀, 메인 픽셀(31)이 충전된다. 이때, 제2 보조 박막 트랜지스터(T4)도 닫힌다. 제n+1 행의 스캔라인(G(n+1))이 턴온되면, 서브 픽셀(32)의 제1 보조 박막 트랜지스터(T3)가 따라서 닫히고, 서브 픽셀(32)이 충전된다. 한편, 제2 주 박막 트랜지스터(T2)도 닫히고, 메인 픽셀(31)의 제2 주 박막 트랜지스터(T2)의 입력단이 메인 픽셀(31)의 제1 주 박막 트랜지스터(T1)의 출력단에 연결되어 있기 때문에, 메인 픽셀(31)의 픽셀전극의 전압이 제2 주 박막 트랜지스터(T2)를 통해 공통전극과 공유되어서, 메인 픽셀(31)의 휘도가 저하된다. 한편, 제n 행의 스캔라인이 이미 닫혀 있으므로, 서브 픽셀(32)의 제2 보조 박막 트랜지스터(T4)가 차단되고, 서브 픽셀(32)의 픽셀전극이 충전 된 이후, 제2 보조 박막 트랜지스터(T4)에 의해 풀 다운(pull down)되지 않을 것이며, 따라서 서브 픽셀(32)의 휘도가 높게 유지된다. 즉 메인 픽셀(31)의 휘도는 서브 픽셀(32)의 휘도보다 낮다. 표시 패널의 표시 효과는 도3과 같이 나타난다. 도3에서 화살표 방향은 스캔 방향을 나타낸다.
아래에서 위로 스캔할 때, 제n+1 행의 스캔라인(G(n+1))이 먼저 턴온되고, 따라서 서브 픽셀(32)의 제1 보조 박막 트랜지스터(T3)가 닫혀서 서브 픽셀(32)이 충전된다. 이때, 제2 주 박막 트랜지스터(T2)도 닫힌다. 제n 행의 스캔라인(G(n))이 턴온되면, 메인 픽셀(31)의 제1 주 박막 트랜지스터(T1)가 따라서 닫히고, 메인 픽셀(31)이 충전된다. 한편, 제2 보조 박막 트랜지스터(T4)도 닫히고, 서브 픽셀(32)의 제2 보조 박막 트랜지스터(T4)의 입력단이 서브 픽셀(32)의 제1 보조 박막 트랜지스터(T3)의 출력단에 연결되어 있기 때문에, 서브 픽셀(32)의 픽셀전극의 전압이 제2 보조 박막 트랜지스터(T4)를 통해 공통전극과 공유되어서, 서브 픽셀(32)의 휘도가 저하된다. 한편, 제n+1 행의 스캔라인이 이미 닫혀 있으므로, 메인 픽셀(31)의 제2 주 박막 트랜지스터(T2)가 차단되고, 메인 픽셀(31)의 픽셀전극이 충전 된 이후, 제2 주 박막 트랜지스터(T2)에 의해 풀 다운(pull down)되지 않을 것이며, 따라서 메인 픽셀(31)의 휘도가 높게 유지된다. 즉 메인 픽셀의 휘도는 서브 픽셀의 휘도보다 크다. 표시 패널의 표시 효과는 도4와 같이 나타난다. 도4에서 화살표 방향은 스캔 방향을 나타낸다.
도 7은 본 발명의 제1 실시 예에 따른 액정표시패널의 제2 구조를 나타낸다.
도 7과 도 6 사이의 차이는 메인 픽셀은 제3 캐패시터(C3)가 더 배치되고, 서브 픽셀은 제4 캐패시터(C4)가 더 배치되고, 위에서 아래로 스캔할 때, 메인 픽셀(31)의 픽셀전극의 전압이 제3 캐패시터(C3)와 공유되며, 서브 픽셀(32)의 픽셀전극의 전압이 제4 캐패시터(C4)와 공유되며, 서브 픽셀의 휘도가 따라서 저하되는 것이다.
본 발명에서는 각 스캔라인이 2개의 브랜치로 분할되기 때문에, 전하를 공유하는 박막 트랜지스터의 제어단은 가장 인접한 스캔라인의 상부 행(upper row) 또는 하부 행(lower row)의 브랜치에 연결되고, 따라서 개구 영역에서의 크로스오버를 회피하고 개구율이 향상되고, 흐려짐을 회피하며, 표시효과가 항샹된다.
도8 및 도9를 참조한다. 도 8 및 도9는 본 발명의 제2 실시 예에 따른 액정표시패널의 구조를 나타낸다.
도8 에 도시된 바와 같이, 본 발명의 액정표시패널은 데이터 라인(D(n) ~ D(n+5))과 스캔라인(G(n) ~G(n+3)) 및 픽셀들 포함하고, 데이터 라인은 데이터 신호를 입력하기 위해 이용되며, 스캔라인(G(n) ~G(n+3))은 스캔 신호를 입력하기 위해 이용된다. 스캔라인은 제1 브랜치(branch) 및 제2 브랜치를 포함하고, 제1 브랜치는 픽셀의 상부 에지 상에 위치하고, 제2 브랜치는 픽셀의 하부 에지 상에 위치한다. 픽셀들은 데이터 라인들과 스캔라인들에 의해 둘러쌓여 형성된다. 픽셀들은 메인 픽셀(41)과 서브 픽셀(42)를 포함하고, 메인 픽셀(41)와 서브 픽셀(42)는 인접하여 배치된다. 메인 픽셀들(41)에는 제1 주 박막 트랜지스터(T1)와 제2 주 박막 트랜지스터(T2), 제1 캐패시터(C1)가 대응하여 배치된다. 서브 픽셀들(42)에는 제1 보조 박막 트랜지스터(T3), 제2 보조 박막 트랜지스터(T4) 및 제2 캐패시터(C2)가 대응하여 배치된다. 제n 행의 픽셀 상의 제1 주 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인(G(n))의 제2 브랜치에 연결된다. 제n 행 상에서 픽셀에 인접한 픽셀의 제1 보조 박막 트랜지스터(T3)의 제어단은 제n 행의 픽셀에 대응하는 스캔라인(G(n))의 제1 브랜치에 연결된다. 제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인(G(n+1))의 제1 브랜치에 연결된다. 제n 행 상에서 픽셀에 인접하는 픽셀의 제2 보조 박막 트랜지스터의 제어단은 제n-1 행의 픽셀에 대응하는 스캔라인(G(n-1))의 제2 브랜치에 연결된다. 제n+1 행의 픽셀 상의 제1 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인(G(n+1))의 제1 브랜치에 연결된다. 제n+1 행 상에서 픽셀에 인접하는 픽셀의 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인(G(n+1))의 제2 브랜치에 연결된다.
제1 주 박막 트랜지스터(T1)의 입력단은 데이터 라인에 연결되고, 제1 주 박막 트랜지스터(T1)의 출력단은 제1 캐패시터(C1)에 연결되며, 제1 주 박막 트랜지스터(T1)의 출력단은 제2 주 박막 트랜지스터(T2)의 입력단에 더 연결된다. 제1 보조 박막 트랜지스터(T3)의 입력단은 데이터 라인에 연결되고, 제1 보조 박막 트랜지스터(T3)의 출력단은 제2 캐패시터(C2)의 일단에 연결되며, 제2 캐패시터(C2)의 타단은 공통전극에 연결된다. 제1 보조 박막 트랜지스터(T3)의 출력단은 제2 보조 박막 트랜지스터(T4)의 입력단에 더 연결된다. 제n+1 행의 픽셀 상의 제2 보조 박막 트랜지스터(T4)의 제어단은 제n 행의 픽셀에 대응하는 스캔라인(G(n))의 제2 브랜치에 연결된다.
액정표시패널은 공통전극을 포함하고, 제2 주 박막 트랜지스터(T2)의 출력단은 공통전극에 연결되며, 제2 보조 박막 트랜지스터(T4)의 출력단 또한 공통전극에 연결된다.
위에서 아래로 스캔할 때, 제n 행의 스캔라인(G(n))이 먼저 턴온되고, 따라서 메인 픽셀(41)의 제1 주 박막 트랜지스터(T1)가 닫히고, 메인 픽셀(41)이 충전된다. 이때, 제2 보조 박막 트랜지스터(T4)도 닫힌다. 제n+1 행의 스캔라인(G(n+1))이 턴온되면, 서브 픽셀(42)의 제1 보조 박막 트랜지스터(T3)가 따라서 닫히고, 서브 픽셀(42)이 충전된다. 한편, 제2 주 박막 트랜지스터(T2)도 닫히고, 메인 픽셀(41)의 제2 주 박막 트랜지스터(T2)의 입력단이 메인 픽셀(41)의 제1 주 박막 트랜지스터(T1)의 출력단에 연결되어 있기 때문에, 메인 픽셀(41)의 픽셀전극의 전압이 제2 주 박막 트랜지스터(T2)를 통해 공통전극과 공유되어서, 메인 픽셀(41)의 휘도가 저하된다. 한편, 제n 행의 스캔라인이 이미 닫혀 있으므로, 서브 픽셀(42)의 제2 보조 박막 트랜지스터(T4)가 차단되고, 서브 픽셀(42)의 픽셀전극이 충전 된 이후, 제2 보조 박막 트랜지스터(T4)에 의해 풀 다운(pull down)되지 않을 것이며, 따라서 서브 픽셀(42)의 휘도가 높게 유지된다. 즉 메인 픽셀(41)의 휘도는 서브 픽셀(42)의 휘도보다 낮다. 표시 패널의 표시 효과는 도3과 같이 나타난다. 도3에서 화살표 방향은 스캔 방향을 나타낸다.
아래에서 위로 스캔할 때, 제n+1 행의 스캔라인(G(n+1))이 먼저 턴온되고, 따라서 서브 픽셀(42)의 제1 보조 박막 트랜지스터(T3)가 닫혀서 서브 픽셀(42)이 충전된다. 이때, 제2 주 박막 트랜지스터(T2)도 닫힌다. 제n 행의 스캔라인(G(n))이 턴온되면, 메인 픽셀(41)의 제1 주 박막 트랜지스터(T1)가 따라서 닫히고, 메인 픽셀(41)이 충전된다. 한편, 제2 보조 박막 트랜지스터(T4)도 닫히고, 서브 픽셀(42)의 제2 보조 박막 트랜지스터(T4)의 입력단이 서브 픽셀(42)의 제1 보조 박막 트랜지스터(T3)의 출력단에 연결되어 있기 때문에, 서브 픽셀(42)의 픽셀전극의 전압이 제2 보조 박막 트랜지스터(T4)를 통해 공통전극과 공유되어서, 서브 픽셀(42)의 휘도가 저하된다. 한편, 제n+1 행의 스캔라인이 이미 닫혀 있으므로, 메인 픽셀(41)의 제2 주 박막 트랜지스터(T2)가 차단되고, 메인 픽셀(41)의 픽셀전극이 충전 된 이후, 제2 주 박막 트랜지스터(T2)에 의해 풀 다운(pull down)되지 않을 것이며, 따라서 메인 픽셀(41)의 휘도가 높게 유지된다. 즉 메인 픽셀의 휘도는 서브 픽셀의 휘도보다 크다. 표시 패널의 표시 효과는 도4와 같이 나타난다. 도4에서 화살표 방향은 스캔 방향을 나타낸다.
도 9는 본 발명의 제2 실시 예에 따른 액정표시패널의 제2 구조를 나타낸다.
도 9와 도 8 사이의 차이는 메인 픽셀(41)은 제3 캐패시터(C3)가 더 배치되고, 서브 픽셀(42)은 제4 캐패시터(C4)가 더 배치되고, 위에서 아래로 스캔할 때, 메인 픽셀(41)의 픽셀전극의 전압이 제3 캐패시터(C3)와 공유되며, 서브 픽셀(42)의 픽셀전극의 전압이 제4 캐패시터(C4)와 공유되며, 서브 픽셀의 휘도가 따라서 저하되는 것이다.
제 2 실시예에서는 메인 픽셀의 2개의 박막 트랜지스터(TFT)와 서브 픽셀의 2 개의 TFT가 픽셀의 동일 측면 상에 있기 때문에, 개구율은 제 1 실시예보다 더 증가된다.
바람직하게는, 블랙 매트릭스가 2 개의 인접한 픽셀의 접합 위치에 배치되고, 접합 위치는 블랙 매트릭스에 의해 마스크되기 때문에 배선 구조는 제 1 브랜치 및 제 2 브랜치의 위치를 2 개의 인접 픽셀의 접합 위치에 대응시킨다. 따라서, 라인의 수가 증가하지만, 픽셀의 개구율은 전혀 영향을 받지 않으며, 디스플레이 효과가 더 향상된다.
도10 및 도11을 참조한다. 도10 및 도11 은 본 발명의 제 3 실시 예에 따른 액정표시패널의 구조를 나타낸다.
도10 에 도시된 바와 같이, 본 발명의 액정표시패널은 데이터 라인(D(n) ~ D(n+5))과 스캔라인(G(n) ~G(n+3)) 및 픽셀들 포함하고, 데이터 라인은 데이터 신호를 입력하기 위해 이용되며, 스캔라인(G(n) ~G(n+3))은 스캔 신호를 입력하기 위해 이용된다. 스캔라인은 제1 브랜치(branch) 및 제2 브랜치를 포함하고, 제1 브랜치는 픽셀의 상부 에지 상에 위치하고, 제2 브랜치는 픽셀의 하부 에지 상에 위치한다. 픽셀들은 데이터 라인들과 스캔라인들에 의해 둘러쌓여 형성된다. 픽셀들은 메인 픽셀(51)과 서브 픽셀(52)를 포함하고, 메인 픽셀(51)와 서브 픽셀(52)는 인접하여 배치된다. 메인 픽셀들(51)에는 제1 주 박막 트랜지스터(T1)와 제2 주 박막 트랜지스터(T2), 제1 캐패시터(C1)가 대응하여 배치된다. 서브 픽셀들(52)에는 보조 박막 트랜지스터(T3) 및 제2 캐패시터(C2)가 대응하여 배치된다. 제n 행의 픽셀 상의 제1 주 박막 트랜지스터(T1)의 제어단은 제n 행의 픽셀에 대응하는 스캔라인(G(n))의 제2 브랜치에 연결된다. 제n 행 상에서 픽셀에 인접한 픽셀의 보조 박막 트랜지스터(T3)의 제어단은 제n 행의 픽셀에 대응하는 스캔라인(G(n))의 제1 브랜치에 연결된다. 제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인(G(n+1))의 제1 브랜치에 연결된다. 제n+1 행의 픽셀 상의 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인(G(n+1))의 제1 브랜치에 연결된다. 제n+1 행 상에서 픽셀에 인접하는 픽셀 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인(G(n+1))의 제2 브랜치에 연결된다.
제1 주 박막 트랜지스터의 입력단은 데이터 라인에 연결되고, 제1 주 박막 트랜지스터의 출력단은 제1 캐패시터(C1)에 연결되며, 제1 주 박막 트랜지스터의 출력단은 제2 주 박막 트랜지스터의 입력단에 더 연결된다. 보조 박막 트랜지스터의 입력단은 데이터 라인에 연결되고, 보조 박막 트랜지스터의 출력단은 제2 캐패시터(C2)의 일단에 연결되며, 제2 캐패시터(C2)의 타단은 공통전극에 연결된다. 액정표시패널은 공통전극을 포함하고, 제2 주 박막 트랜지스터(T2)의 출력단은 공통전극에 연결된다.
위에서 아래로 스캔할 때, 제n 행의 스캔라인(G(n))이 먼저 턴온되고, 따라서 메인 픽셀(51)의 제1 주 박막 트랜지스터(T1)가 닫히고, 메인 픽셀(51)이 충전된다. 제n+1 행의 스캔라인(G(n+1))이 턴온되면, 서브 픽셀(52)의 보조 박막 트랜지스터(T3)가 닫히고, 서브 픽셀(52)이 충전된다. 한편, 제2 주 박막 트랜지스터(T2)도 닫히고, 메인 픽셀(51)의 제2 주 박막 트랜지스터(T2)의 입력단이 메인 픽셀(51)의 제1 주 박막 트랜지스터(T1)의 출력단에 연결되어 있기 때문에, 메인 픽셀(51)의 픽셀전극의 전압이 제2 주 박막 트랜지스터(T2)를 통해 공통전극과 공유되어서, 메인 픽셀(51)의 휘도가 저하된다. 한편, 보조 박막 트랜지스터의 출력단이 전압 공유를 위한 다른 박막 트랜지스터에 연결되지 않기 때문에, 서브 픽셀(52)의 픽셀전극이 충전 된 이후, 서브 픽셀(52)의 픽셀전극이 풀 다운되지 않을 것이며, 따라서 서브 픽셀(52)의 휘도가 높게 유지된다. 즉 메인 픽셀(51)의 휘도는 서브 픽셀(52)의 휘도보다 낮다. 표시 패널의 표시 효과는 도3과 같이 나타난다. 도3에서 화살표 방향은 스캔 방향을 나타낸다.
아래에서 위로 스캔할 때, 제n+1 행의 스캔라인(G(n+1))이 먼저 턴온되고, 따라서 서브 픽셀(52)의 제1 보조 박막 트랜지스터(T3)가 닫혀서 서브 픽셀(52)이 충전된다. 이때, 제2 주 박막 트랜지스터(T2)도 닫힌다. 제n 행의 스캔라인(G(n))이 턴온되면, 메인 픽셀(51)의 제1 주 박막 트랜지스터(T1)가 따라서 닫히고, 메인 픽셀(51)이 충전된다. 한편, 제n+1 행의 스캔라인이 이미 닫혀 있기때문에, 메인 픽셀(51)의 제2 주 박막 트랜지스터(T2)가 차단되어, 메인 픽셀(51)의 픽셀전극이 충전 된 이후, 제2 주 박막 트랜지스터(T2)에 의해 풀 다운되지 않을 것이며, 따라서 메인 픽셀(51)의 휘도가 높게 유지된다. 즉 메인 픽셀의 휘도는 서브 픽셀의 휘도와 동일하다. 표시 패널의 표시 효과는 도12 와 같이 나타난다. 도12 에서 화살표 방향은 스캔 방향을 나타낸다.
도11 은 본 발명의 제3 실시 예에 따른 액정표시패널의 제2 구조를 나타내고, 도11 과 도10 사이의 차이는 메인 픽셀(51)은 제3 캐패시터(C3)가 더 배치되는 것이다.
위에서 아래로 스캔할 때, 메인 픽셀(51)의 픽셀전극의 전압이 제3 캐패시터(C3)와 공유되며, 메인 픽셀(51)의 휘도가 따라서 저하된다.
제3 실시예에서는 메인 픽셀의 2개의 박막 트랜지스터(TFT)와 서브 픽셀의 TFT가 픽셀의 동일 측면 상에 있기 때문에, 개구율은 제1 실시예보다 더 증가된다.
바람직하게는, 블랙 매트릭스가 2 개의 인접한 픽셀의 접합 위치에 배치되고, 접합은 블랙 매트릭스에 의해 마스크되기 때문에 제 1 브랜치 및 제 2 브랜치의 위치는 2개의 인접 픽셀의 접합 위치에 대응된다. 따라서, 라인의 수가 증가하지만, 픽셀의 개구율은 악영향을 미치지 않고, 기술적 기법은 다른 실시예들에도 적용된다.
본 발명에서는 각 스캔라인이 2개의 브랜치로 분할되기 때문에, 전하를 공유하는 박막 트랜지스터의 제어단은 가장 인접한 스캔라인의 상부 행(upper row) 또는 하부 행(lower row)의 브랜치에 연결된다. 따라서 개구 영역에서의 크로스오버를 회피하고 개구율이 향상되고, 흐려짐을 회피하며, 표시효과가 항샹된다.
본 발명의 액정 표시 패널은 기존의 패널에 구동 회로를 재배치함으로써 패널의 개구율 및 표시 효과를 향상시킨다.
요약에서, 본 발명은 상기 바람직한 실시 예로서 설명되었지만, 전술 한 바람직한 실시 예는 본 발명을 제한하려는 것이 아니다. 본 발명의 사상 및 범위를 벗어나지 않고 당업자는 다양한 수정 및 변형을 위해 사용될 수 있으므로 청구 범위에 의해 정의된 본 발명의 범위가 우선한다.
Claims (16)
- 데이터 신호를 입력하기 위한 다수의 데이터 라인;
스캔신호를 입력하기 위한 다수의 스캔라인 - 상기 스캔라인 각각은 제1 브랜치 및 제2 브랜치를 포함하고, 상기 제1 브랜치는 픽셀의 상부 에지 상에 위치하고, 상기 제2 브랜치는 상기 픽셀의 하부 에지 상에 위치하며, 상기 제1 브랜치 및 상기 제2 브랜치는 각각 2 개의 인접한 픽셀의 접합 위치에 대응됨;
상기 데이터 라인 및 상기 스캔라인에 의해 둘러싸여 형성되고, 인접하여 배치되는 메인 픽셀 및 서브 픽셀을 구비하는 다수의 픽셀을 포함하고,
상기 메인 픽셀은 제1 주 박막 트랜지스터, 제2 주 박막 트랜지스터 및 제1 캐패시터가 대응하여 배치되고,
제n 행의 픽셀 상의 제1 주 박막 트랜지스터의 제어단은 상기 제n 행의 픽셀에 대응하는 스캔라인의 하나의 브랜치에 연결되고,
상기 제n 행의 픽셀 상의 상기 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 상기 제1 브랜치에 연결되고,
상기 제n+1 행의 픽셀 상의 보조 박막 트랜지스터의 제어단은 상기 제n+1 행의 픽셀에 대응하는 스캔라인의 하나의 브랜치에 연결되며,
상기 제1 주 박막 트랜지스터의 입력단은 상기 데이터 라인에 연결되고, 제1 주 박막 트랜지스터의 출력단은 상기 제1 캐패시터에 연결되고, 상기 제1 주 박막 트랜지스터의 출력단은 상기 제2 주 박막 트랜지스터의 입력단에 더 연결되며(여기서 n은 2 이상의 정수),
상기 서브 픽셀은 제1 보조 박막 트랜지스터 및 제2 보조 박막 트랜지스터가 대응하여 배치되며,
상기 제1 보조 박막 트랜지스터의 입력단은 상기 데이터 라인에 연결되고, 상기 제1 보조 박막 트랜지스터의 출력단은 제2 캐패시터에 연결되고, 상기 제1 보조 박막 트랜지스터의 출력단은 상기 제2 보조 박막 트랜지스터의 입력단에 더 연결되며, 제n+1 행의 픽셀 상의 상기 제2 보조 박막 트랜지스터의 제어단은 상기 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되는 액정표시패널. - 제1 항에 있어서,
상기 제n 행의 픽셀 상의 상기 제1 주 박막 트랜지스터의 제어단은 상기 제n 행의 픽셀에 대응하는 스캔라인의 상기 제1 브랜치에 연결되고, 상기 제n 행 상에서 상기 픽셀에 인접하는 픽셀의 제1 보조 박막 트랜지스터의 제어단은 상기 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되며,
상기 제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 상기 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n 행 상에서 상기 픽셀에 인접하는 상기 픽셀의 제2 보조 박막 트랜지스터의 제어단은 제n-1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되며,
제n+1 행의 픽셀 상의 제1 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되고, 제n+1 행 상에서 상기 픽셀에 인접하는 픽셀의 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되는 액정표시패널. - 제1 항에 있어서,
상기 제n 행의 픽셀 상의 상기 제1 주 박막 트랜지스터의 제어단은 상기 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되고, 제n 행 상에서 상기 픽셀에 인접하는 픽셀의 제1 보조 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되며,
제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 상기 제n 행 상에서 상기 픽셀에 인접하는 픽셀의 제2 보조 박막 트랜지스터의 제어단은 제n-1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되며,
제n+1 행의 픽셀 상의 제1 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n+1 행 상에서 상기 픽셀에 인접하는 픽셀의 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되는 액정표시패널. - 제1 항에 있어서,
상기 메인 픽셀은 제 3 캐패시터가 더 배치되고, 상기 서브 픽셀은 제 4 캐패시터가 더 배치되며,
상기 제2 주 박막 트랜지스터의 출력단은 상기 제 3 캐패시터에 연결되고,
상기 제2 보조 박막 트랜지스터의 출력단은 상기 제 4 캐패시터에 연결되는 액정표시패널. - 제1 항에 있어서,
상기 액정표시패널은 공통전극을 포함하고, 상기 제2 주 박막 트랜지스터의 출력단은 상기 공통전극에 연결되고, 상기 제2 보조 박막 트랜지스터의 출력단 또한 상기 공통전극에 연결되는 액정표시패널. - 제1 항에 있어서,
상기 액정표시패널이 위에서 아래로 스캔하면, 상기 메인 픽셀의 표시 휘도가 상기 서브 픽셀의 표시 휘도보다 작고, 상기 액정표시패널이 아래에서 위로 스캔하면, 상기 메인 픽셀의 표시 휘도가 상기 서브 픽셀의 표시 휘도보다 크거나 동일한 액정표시패널. - 데이터 신호를 입력하기 위한 다수의 데이터 라인;
스캔신호를 입력하기 위한 다수의 스캔라인 - 상기 스캔라인 각각은 제1 브랜치 및 제2 브랜치를 포함하고, 상기 제1 브랜치는 픽셀의 상부 에지 상에 위치하고, 상기 제2 브랜치는 상기 픽셀의 하부 에지 상에 위치함;
상기 데이터 라인 및 상기 스캔라인에 의해 둘러싸여 형성되고, 인접하여 배치되는 메인 픽셀 및 서브 픽셀을 구비하는 다수의 픽셀을 포함하고,
상기 메인 픽셀은 제1 주 박막 트랜지스터, 제2 주 박막 트랜지스터 및 제1 캐패시터가 대응하여 배치되고, 상기 서브 픽셀은 적어도 하나의 보조 박막 트랜지스터 및 제2 캐패시터가 대응하여 배치되며,
제n 행의 픽셀 상의 제1 주 박막 트랜지스터의 제어단은 상기 제n 행의 픽셀에 대응하는 스캔라인의 하나의 브랜치에 연결되고,
상기 제n 행의 픽셀 상의 상기 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 상기 제1 브랜치에 연결되고,
상기 제n+1 행의 픽셀 상의 상기 보조 박막 트랜지스터의 제어단은 상기 제n+1 행의 픽셀에 대응하는 스캔라인의 하나의 브랜치에 연결되며,
상기 제1 주 박막 트랜지스터의 입력단은 상기 데이터 라인에 연결되고, 제1 주 박막 트랜지스터의 출력단은 상기 제1 캐패시터에 연결되고, 상기 제1 주 박막 트랜지스터의 출력단은 상기 제2 주 박막 트랜지스터의 입력단에 더 연결되며,
상기 보조 박막 트랜지스터의 입력단은 상기 데이터 라인에 연결되고, 상기 보조 박막 트랜지스터의 출력단은 상기 제2 캐패시터에 연결되며, 여기서 n은 2 이상의 정수인 액정표시패널. - 제7 항에 있어서,
상기 서브 픽셀은 제1 보조 박막 트랜지스터 및 제2 보조 박막 트랜지스터가 대응하여 배치되고,
상기 제1 보조 박막 트랜지스터의 입력단은 상기 데이터 라인에 연결되고, 상기 제1 보조 박막 트랜지스터의 출력단은 제2 캐패시터에 연결되며, 제n+1 행의 픽셀 상의 상기 제2 보조 박막 트랜지스터의 제어단은 상기 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되는 액정표시패널. - 제8 항에 있어서,
상기 제n 행의 픽셀 상의 상기 제1 주 박막 트랜지스터의 상기 제어단은 상기 제n 행의 픽셀에 대응하는 스캔라인의 상기 제1 브랜치에 연결되고, 제n 행 상에서 상기 픽셀에 인접하는 픽셀의 제1 보조 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되며,
상기 제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 상기 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n 행 상에서 상기 픽셀에 인접하는 상기 픽셀의 제2 보조 박막 트랜지스터의 제어단은 제n-1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되며,
제n+1 행의 픽셀 상의 제1 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되고, 제n+1 행 상에서 상기 픽셀에 인접하는 픽셀의 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되는 액정표시패널. - 제8 항에 있어서,
상기 제n 행의 픽셀 상의 상기 제1 주 박막 트랜지스터의 제어단은 상기 제n 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되고, 제n 행 상에서 상기 픽셀에 인접하는 픽셀의 제1 보조 박막 트랜지스터의 제어단은 제n 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되며,
제n 행의 픽셀 상의 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 상기 제n 행 상에서 상기 픽셀에 인접하는 픽셀의 제2 보조 박막 트랜지스터의 제어단은 제n-1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되며,
제n+1 행의 픽셀 상의 제1 보조 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 제n+1 행 상에서 상기 픽셀에 인접하는 픽셀의 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되는 액정표시패널. - 제8 항에 있어서,
상기 메인 픽셀은 제 3 캐패시터가 더 배치되고, 상기 서브 픽셀은 제 4 캐패시터가 더 배치되며,
상기 제2 주 박막 트랜지스터의 출력단은 상기 제 3 캐패시터에 연결되고,
상기 제2 보조 박막 트랜지스터의 출력단은 상기 제 4 캐패시터에 연결되는 액정표시패널. - 제8 항에 있어서,
상기 액정표시패널은 공통전극을 포함하고, 상기 제2 주 박막 트랜지스터의 출력단은 상기 공통전극에 연결되고, 상기 제2 보조 박막 트랜지스터의 출력단 또한 상기 공통전극에 연결되는 액정표시패널. - 제7 항에 있어서,
상기 서브 픽셀은 하나의 보조 박막 트랜지스터가 대응하여 배치되고,
상기 제n 행의 픽셀 상의 상기 제1 주 박막 트랜지스터의 제어단은 상기제n 행의 픽셀에 대응하는 스캔라인의 상기 제2 브랜치에 연결되고, 상기 제n 행 상에서 상기 픽셀에 인접하는 픽셀의 보조 박막 트랜지스터의 제어단은 상기 제n 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되며,
상기 제n 행의 픽셀 상의 상기 제2 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고,
상기 제n+1 행의 픽셀 상의 상기 보조 박막 트랜지스터의 제어단은 상기 제n+1 행의 픽셀에 대응하는 스캔라인의 제1 브랜치에 연결되고, 상기 제n+1 행 상에서 상기 픽셀에 인접한 픽셀의 제1 주 박막 트랜지스터의 제어단은 제n+1 행의 픽셀에 대응하는 스캔라인의 제2 브랜치에 연결되는 액정표시패널. - 제13 항에 있어서,
상기 액정표시패널은 공통전극을 포함하고, 상기 메인 픽셀은 제 3 캐패시터가 더 배치되며,
상기 제2 주 박막 트랜지스터의 출력단은 상기 제 3 캐패시터 또는 상기 공통전극에 연결되는 액정표시패널. - 제7 항에 있어서,
상기 제1 브랜치 및 상기 제2 브랜치 각각은 2 개의 인접한 픽셀의 접합 위치에 대응되는 액정표시패널. - 제7 항에 있어서,
상기 액정표시패널이 위에서 아래로 스캔하면, 상기 메인 픽셀의 표시 휘도가 상기 서브 픽셀의 표시 휘도보다 작고,
상기 액정표시패널이 아래에서 위로 스캔하면, 상기 메인 픽셀의 표시 휘도가 상기 서브 픽셀의 표시 휘도보다 크거나 동일한 액정표시패널.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510490646.7 | 2015-08-11 | ||
CN201510490646.7A CN105068345B (zh) | 2015-08-11 | 2015-08-11 | 一种液晶显示面板 |
PCT/CN2015/087588 WO2017024607A1 (zh) | 2015-08-11 | 2015-08-20 | 一种液晶显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20180039140A KR20180039140A (ko) | 2018-04-17 |
KR102054412B1 true KR102054412B1 (ko) | 2019-12-10 |
Family
ID=54497745
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020187006812A KR102054412B1 (ko) | 2015-08-11 | 2015-08-20 | 액정표시패널 |
Country Status (7)
Country | Link |
---|---|
US (1) | US9958743B2 (ko) |
JP (1) | JP6531219B2 (ko) |
KR (1) | KR102054412B1 (ko) |
CN (1) | CN105068345B (ko) |
EA (1) | EA035140B1 (ko) |
GB (1) | GB2557760B (ko) |
WO (1) | WO2017024607A1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107045240B (zh) * | 2017-06-07 | 2018-12-11 | 深圳市华星光电半导体显示技术有限公司 | 一种液晶显示面板及装置 |
CN109521593B (zh) * | 2018-12-25 | 2021-07-09 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070030233A1 (en) * | 2005-08-04 | 2007-02-08 | Chong-Chul Chai | Liquid crystal display |
US20090115923A1 (en) * | 2007-11-01 | 2009-05-07 | Wintek Corporation | Liquid crystal display panel and liquid crystal display device using the same |
US20130293525A1 (en) * | 2012-05-02 | 2013-11-07 | Au Optronics Corporation | Organic light emitting diode display device and method for driving organic light emitting diode display panel |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0535222A (ja) * | 1991-08-02 | 1993-02-12 | Seiko Epson Corp | 表示パネルおよび表示装置 |
JPH05257165A (ja) * | 1992-03-10 | 1993-10-08 | Fujitsu Ltd | 液晶表示パネル |
KR101207543B1 (ko) * | 2006-02-03 | 2012-12-03 | 삼성디스플레이 주식회사 | 표시 장치 |
CN100573247C (zh) * | 2007-04-06 | 2009-12-23 | 群康科技(深圳)有限公司 | 垂直配向型液晶显示装置的驱动电路及驱动方法 |
KR101435527B1 (ko) * | 2007-07-25 | 2014-08-29 | 삼성디스플레이 주식회사 | 표시 장치 |
CN101369075B (zh) * | 2007-08-15 | 2010-05-26 | 群康科技(深圳)有限公司 | 液晶显示装置及其驱动方法 |
CN101452169B (zh) * | 2007-12-06 | 2010-07-28 | 胜华科技股份有限公司 | 液晶显示面板与应用其的液晶显示装置 |
CN101526710B (zh) * | 2009-04-21 | 2012-03-21 | 友达光电股份有限公司 | 像素阵列及显示面板 |
JP2011059380A (ja) * | 2009-09-10 | 2011-03-24 | Renesas Electronics Corp | 表示装置及びそれに使用される駆動回路 |
US8902373B2 (en) * | 2010-03-04 | 2014-12-02 | Sharp Kabushiki Kaisha | Liquid crystal display device |
KR101793176B1 (ko) * | 2010-08-05 | 2017-11-03 | 삼성디스플레이 주식회사 | 표시 장치 |
US8665264B2 (en) * | 2011-11-23 | 2014-03-04 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | LCD panel and LCD device |
CN102879966B (zh) * | 2012-10-18 | 2015-09-02 | 深圳市华星光电技术有限公司 | 一种阵列基板及液晶显示装置 |
WO2014087781A1 (ja) * | 2012-12-07 | 2014-06-12 | 堺ディスプレイプロダクト株式会社 | 液晶表示装置及び該液晶表示装置の駆動方法 |
US20150022510A1 (en) * | 2013-07-19 | 2015-01-22 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Array substrate and liquid crystal panel with the same |
CN103353698B (zh) * | 2013-07-19 | 2016-03-30 | 深圳市华星光电技术有限公司 | 一种阵列基板及液晶显示面板 |
KR102102155B1 (ko) * | 2013-12-23 | 2020-05-29 | 엘지디스플레이 주식회사 | 액정표시장치 |
CN104216187B (zh) * | 2014-09-04 | 2017-08-15 | 深圳市华星光电技术有限公司 | 像素结构、液晶显示面板及其驱动方法 |
-
2015
- 2015-08-11 CN CN201510490646.7A patent/CN105068345B/zh not_active Expired - Fee Related
- 2015-08-20 WO PCT/CN2015/087588 patent/WO2017024607A1/zh active Application Filing
- 2015-08-20 JP JP2018506859A patent/JP6531219B2/ja not_active Expired - Fee Related
- 2015-08-20 GB GB1802170.9A patent/GB2557760B/en not_active Expired - Fee Related
- 2015-08-20 KR KR1020187006812A patent/KR102054412B1/ko active IP Right Grant
- 2015-08-20 US US14/891,744 patent/US9958743B2/en active Active
- 2015-08-20 EA EA201890474A patent/EA035140B1/ru not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070030233A1 (en) * | 2005-08-04 | 2007-02-08 | Chong-Chul Chai | Liquid crystal display |
US20090115923A1 (en) * | 2007-11-01 | 2009-05-07 | Wintek Corporation | Liquid crystal display panel and liquid crystal display device using the same |
US20130293525A1 (en) * | 2012-05-02 | 2013-11-07 | Au Optronics Corporation | Organic light emitting diode display device and method for driving organic light emitting diode display panel |
Also Published As
Publication number | Publication date |
---|---|
GB201802170D0 (en) | 2018-03-28 |
EA035140B1 (ru) | 2020-05-06 |
WO2017024607A1 (zh) | 2017-02-16 |
JP6531219B2 (ja) | 2019-06-12 |
US20170212380A1 (en) | 2017-07-27 |
US9958743B2 (en) | 2018-05-01 |
EA201890474A1 (ru) | 2018-07-31 |
KR20180039140A (ko) | 2018-04-17 |
GB2557760B (en) | 2021-07-07 |
CN105068345A (zh) | 2015-11-18 |
GB2557760A (en) | 2018-06-27 |
CN105068345B (zh) | 2018-06-22 |
JP2018525674A (ja) | 2018-09-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9898978B2 (en) | Liquid crystal panels and the driving circuits thereof | |
JP5480970B2 (ja) | 表示パネル及び表示装置 | |
US11069766B2 (en) | Display panel with irregular shape and display device | |
JP6621924B2 (ja) | アレイ基板及び液晶表示装置 | |
JP4578915B2 (ja) | アクティブマトリクス型液晶表示装置およびそれに用いる液晶表示パネル | |
US10423037B2 (en) | Liquid crystal display panel and liquid crystal display device | |
WO2016169293A1 (en) | Array substrate, display panel and display apparatus containing the same, and method for driving the same | |
KR102057823B1 (ko) | 광시야각 패널 및 디스플레이 장치 | |
US10353260B2 (en) | Display panel and display device | |
US10438548B2 (en) | Driver circuit structure for RGBW display panel including data lines each of which controls sub-pixels of the same color during a time that a group of scan lines are turned on | |
CN105185244A (zh) | 一种像素结构、显示面板及显示装置 | |
WO2020073401A1 (zh) | 像素结构、阵列基板及显示装置 | |
US10789875B2 (en) | Pixel matrix display device | |
US20180231814A1 (en) | Pixel structure, driving method thereof, display substrate and display device | |
US10353261B2 (en) | RGBW liquid crystal panel | |
CN106556953B (zh) | 一种液晶显示面板 | |
KR102054412B1 (ko) | 액정표시패널 | |
US8987745B2 (en) | Anti-colorcast display panel | |
US20150379944A1 (en) | Curved display panel and curved display device | |
JP2020522761A (ja) | 液晶表示パネル及び装置 | |
US10714043B2 (en) | Display device and liquid crystal display | |
KR102244243B1 (ko) | 표시장치 및 표시패널 | |
US10347664B2 (en) | RGBW display panel | |
KR102526011B1 (ko) | 디스플레이 패널 및 디스플레이 장치 | |
JP2015172783A (ja) | 表示装置及び電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |