KR101994750B1 - 팬-아웃 반도체 패키지 - Google Patents

팬-아웃 반도체 패키지 Download PDF

Info

Publication number
KR101994750B1
KR101994750B1 KR1020160137663A KR20160137663A KR101994750B1 KR 101994750 B1 KR101994750 B1 KR 101994750B1 KR 1020160137663 A KR1020160137663 A KR 1020160137663A KR 20160137663 A KR20160137663 A KR 20160137663A KR 101994750 B1 KR101994750 B1 KR 101994750B1
Authority
KR
South Korea
Prior art keywords
layer
fan
semiconductor package
disposed
connecting member
Prior art date
Application number
KR1020160137663A
Other languages
English (en)
Other versions
KR20180021629A (ko
Inventor
백용호
조정현
김병찬
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to TW107113855A priority Critical patent/TWI669796B/zh
Priority to TW106123426A priority patent/TWI646648B/zh
Priority to US15/663,304 priority patent/US10061967B2/en
Publication of KR20180021629A publication Critical patent/KR20180021629A/ko
Priority to US15/951,677 priority patent/US10474868B2/en
Application granted granted Critical
Publication of KR101994750B1 publication Critical patent/KR101994750B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • G06K9/0002
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06VIMAGE OR VIDEO RECOGNITION OR UNDERSTANDING
    • G06V40/00Recognition of biometric, human-related or animal-related patterns in image or video data
    • G06V40/10Human or animal bodies, e.g. vehicle occupants or pedestrians; Body parts, e.g. hands
    • G06V40/12Fingerprints or palmprints
    • G06V40/13Sensors therefor
    • G06V40/1306Sensors therefor non-optical, e.g. ultrasonic or capacitive sensing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto

Abstract

본 개시는 관통홀을 갖는 제1연결부재, 상기 제1연결부재의 관통홀에 배치되며 접속패드가 배치된 활성면 및 상기 활성면의 반대측에 배치된 비활성면을 갖는 반도체칩, 상기 제1연결부재 및 상기 반도체칩의 적어도 일부를 봉합하는 봉합재, 및 상기 제1연결부재 및 상기 반도체칩 상에 배치된 제2연결부재를 포함하며, 상기 제1연결부재 및 상기 제2연결부재는 상기 접속패드와 전기적으로 연결되며 하나 이상의 층으로 구성되는 제1재배선층 및 제2재배선층을 각각 포함하며, 상기 제1재배선층 중 적어도 하나의 층은 상기 제1연결부재를 구성하는 복수의 절연층 사이에 배치되며, 상기 제2재배선층 중 적어도 하나의 층은 지문인식이 가능한 센서패턴을 포함하는, 팬-아웃 반도체 패키지에 관한 것이다.

Description

팬-아웃 반도체 패키지{FAN-OUT SEMICONDUCTOR PACKAGE}
본 개시는 팬-아웃 반도체 패키지, 예를 들면, 지문인식 기능을 갖는 팬-아웃 반도체 패키지에 관한 것이다.
최근 반도체칩에 관한 기술 개발의 주요한 추세 중의 하나는 부품의 크기를 축소하는 것이며, 이에 패키지 분야에서도 소형 반도체칩 등의 수요 급증에 따라 소형의 크기를 가지면서 다수의 핀을 구현하는 것이 요구되고 있다.
이에 부합하기 위하여 제안된 패키지 기술 중의 하나가 팬-아웃 패키지이다. 팬-아웃 패키지는 접속단자를 반도체칩이 배치된 영역 외로도 재배선하여, 소형의 크기를 가지면서도 다수의 핀을 구현할 수 있게 해준다.
본 개시의 여러 목적 중 하나는 지문인식 기능을 가지는 초소형 초박형의 팬-아웃 반도체 패키지를 제공하는 것이다.
본 개시를 통하여 제안하는 여러 해결 수단 중 하나는 반도체칩이 배치되는는 관통홀을 가지며 복수의 재배선층 형성이 가능한 제1연결부재를 도입하고, 반도체칩 및 제1연결부재 상에 고감도 지문인식 기능을 구현할 수 있는 센서패턴을 포함하는 재배선층을 포함하는 제2연결부재를 도입하는 것이다.
예를 들면, 본 개시에 따른 팬-아웃 반도체 패키지는 관통홀을 갖는 제1연결부재, 상기 제1연결부재의 관통홀에 배치되며 접속패드가 배치된 활성면 및 상기 활성면의 반대측에 배치된 비활성면을 갖는 반도체칩, 상기 제1연결부재 및 상기 반도체칩의 적어도 일부를 봉합하는 봉합재, 및 상기 제1연결부재 및 상기 반도체칩 상에 배치된 제2연결부재를 포함하며, 상기 제1연결부재 및 상기 제2연결부재는 상기 접속패드와 전기적으로 연결되며 하나 이상의 층으로 구성되는 제1재배선층 및 제2재배선층을 각각 포함하며, 상기 제1재배선층 중 적어도 하나의 층은 상기 제1연결부재를 구성하는 복수의 절연층 사이에 배치되며, 상기 제2재배선층 중 적어도 하나의 층은 지문인식이 가능한 센서패턴을 포함하는 것일 수 있다.
본 개시의 여러 효과 중 일 효과로서 지문인식 기능을 가지는 초소형 초박형의 팬-아웃 반도체 패키지를 제공할 수 있다.
도 1은 전자기기 시스템의 예를 개략적으로 나타내는 블록도다.
도 2는 전자기기의 일례를 개략적으로 나타낸 사시도다.
도 3은 팬-인 반도체 패키지의 패키징 전후를 개략적으로 나타낸 단면도다.
도 4는 팬-인 반도체 패키지의 패키징 과정을 개략적으로 나타낸 단면도다.
도 5는 팬-인 반도체 패키지가 인터포저 기판 상에 실장되어 최종적으로 전자기기의 메인보드에 실장된 경우를 개략적으로 나타낸 단면도다.
도 6은 팬-인 반도체 패키지가 인터포저 기판 내에 내장되어 최종적으로 전자기기의 메인보드에 실장된 경우를 개략적으로 나타낸 단면도다.
도 7은 팬-아웃 반도체 패키지의 개략적은 모습을 나타낸 단면도다.
도 8은 팬-아웃 반도체 패키지가 전자기기의 메인보드에 실장된 경우를 개략적으로 나타낸 단면도다.
도 9는 팬-아웃 반도체 패키지의 일례를 대략 나타낸 단면도다.
도 10은 도 9의 팬-아웃 반도체 패키지의 개략적인 Ⅰ-Ⅰ' 평면도다.
도 11은 도 9의 팬-아웃 반도체 패키지의 M1 및 M2의 일례를 나타낸다.
도 12는 도 9의 팬-아웃 반도체 패키지의 M1 및 M2의 다른 일례를 나타낸다.
도 13은 도 9의 팬-아웃 반도체 패키지의 변형 예를 대략 나타낸다.
도 14는 도 9의 팬-아웃 반도체 패키지의 다른 변형 예를 대략 나타낸다.
도 15는 팬-아웃 반도체 패키지의 다른 일례를 대략 나타낸 단면도다.
도 16은 도 15의 팬-아웃 반도체 패키지의 개략적인 Ⅱ-Ⅱ' 평면도다.
도 17은 도 15의 팬-아웃 반도체 패키지의 변형 예를 대략 나타낸다.
도 18은 도 15의 팬-아웃 반도체 패키지의 다른 변형 예를 대략 나타낸다.
이하, 첨부된 도면을 참조하여 본 개시에 대해 설명한다. 도면에서 요소들의 형상 및 크기 등은 보다 명확한 설명을 위해 과장되거나 축소될 수 있다.
전자기기
도 1은 전자기기 시스템의 예를 개략적으로 나타내는 블록도이다.
도면을 참조하면, 전자기기(1000)는 메인보드(1010)를 수용한다. 메인보드(1010)에는 칩 관련부품(1020), 네트워크 관련부품(1030), 및 기타부품(1040) 등이 물리적 및/또는 전기적으로 연결되어 있다. 이들은 후술하는 다른 부품과도 결합되어 다양한 신호라인(1090)을 형성한다.
칩 관련부품(1020)으로는 휘발성 메모리(예컨대, DRAM), 비-휘발성 메모리(예컨대, ROM), 플래시 메모리 등의 메모리 칩; 센트랄 프로세서(예컨대, CPU), 그래픽 프로세서(예컨대, GPU), 디지털 신호 프로세서, 암호화 프로세서, 마이크로 프로세서, 마이크로 컨트롤러 등의 어플리케이션 프로세서 칩; 아날로그-디지털 컨버터, ASIC(application-specific IC) 등의 로직 칩 등이 포함되며, 이에 한정되는 것은 아니고, 이 외에도 기타 다른 형태의 칩 관련 부품이 포함될 수 있음은 물론이다. 또한, 이들 부품(1020)이 서로 조합될 수 있음은 물론이다.
네트워크 관련부품(1030)으로는, Wi-Fi(IEEE 802.11 패밀리 등), WiMAX(IEEE 802.16 패밀리 등), IEEE 802.20, LTE(long term evolution), Ev-DO, HSPA+, HSDPA+, HSUPA+, EDGE, GSM, GPS, GPRS, CDMA, TDMA, DECT, Bluetooth, 3G, 4G, 5G 및 그 이후의 것으로 지정된 임의의 다른 무선 및 유선 프로토콜들이 포함되며, 이에 한정되는 것은 아니고, 이 외에도 기타 다른 다수의 무선 또는 유선 표준들이나 프로토콜들 중의 임의의 것이 포함될 수 있다. 또한, 네트워크 관련부품(1030)이 칩 관련 부품(1020)과 더불어 서로 조합될 수 있음은 물론이다.
기타부품(1040)으로는, 고주파 인덕터, 페라이트 인덕터, 파워 인덕터, 페라이트 비즈, LTCC(low Temperature Co-Firing Ceramics), EMI(Electro Magnetic Interference) filter, MLCC(Multi-Layer Ceramic Condenser) 등이 포함되며, 이에 한정되는 것은 아니고, 이 외에도 기타 다른 다양한 용도를 위하여 사용되는 수동부품 등이 포함될 수 있다. 또한, 기타부품(1040)이 칩 관련 부품(1020) 및/또는 네트워크 관련 부품(1030)과 더불어 서로 조합될 수 있음은 물론이다.
전자기기(1000)의 종류에 따라, 전자기기(1000)는 메인보드(1010)에 물리적 및/또는 전기적으로 연결되거나 그렇지 않을 수도 있는 다른 부품을 포함할 수 있다. 다른 부품의 예를 들면, 카메라(1050), 안테나(1060), 디스플레이(1070), 배터리(1080), 오디오 코덱(미도시), 비디오 코덱(미도시), 전력 증폭기(미도시), 나침반(미도시), 가속도계(미도시), 자이로스코프(미도시), 스피커(미도시), 대량 저장 장치(예컨대, 하드디스크 드라이브)(미도시), CD(compact disk)(미도시), 및 DVD(digital versatile disk)(미도시) 등이 있으며, 다만, 이에 한정되는 것은 아니고, 이 외에도 전자기기(1000)의 종류에 따라 다양한 용도를 위하여 사용되는 기타 부품 등이 포함될 수 있음은 물론이다.
전자기기(1000)는, 스마트 폰(smart phone), 개인용 정보 단말기(personal digital assistant), 디지털 비디오 카메라(digital video camera), 디지털 스틸 카메라(digital still camera), 네트워크 시스템(network system), 컴퓨터(computer), 모니터(monitor), 태블릿(tablet), 랩탑(laptop), 넷북(netbook), 텔레비전(television), 비디오 게임(video game), 스마트 워치(smart watch), 오토모티브(Automotive) 등일 수 있다. 다만, 이에 한정되는 것은 아니며, 이들 외에도 데이터를 처리하는 임의의 다른 전자기기일 수 있음은 물론이다.
도 2는 전자기기의 일례를 개략적으로 나타낸 사시도다.
도면을 참조하면, 반도체 패키지는 상술한 바와 같은 다양한 전자기기에 다양한 용도로써 적용된다. 예를 들면, 스마트 폰(1100)의 바디(1101) 내부에는 메인보드(1110)가 수용되어 있으며, 메인보드(1110)에는 다양한 부품(1120) 들이 물리적 및/또는 전기적으로 연결되어 있다. 또한, 카메라(1130)와 같이 메인보드(1110)에 물리적 및/또는 전기적으로 연결되거나 그렇지 않을 수도 있는 다른 부품이 바디(1101) 내에 수용되어 있다. 부품(1120) 중 일부는 칩 관련부품일 수 있으며, 반도체 패키지(100)는, 예를 들면, 그 중 어플리케이션 프로세서일 수 있으나, 이에 한정되는 것은 아니다. 전자기기는 반드시 스마트 폰(1100)에 한정되는 것은 아니며, 상술한 바와 같이 다른 전자기기일 수도 있음은 물론이다.
반도체 패키지
일반적으로 반도체칩은 수많은 미세 전기 회로가 집적되어 있으나 그 자체로는 반도체 완성품으로서의 역할을 할 수 없으며, 외부의 물리적 또는 화학적 충격에 의해 손상될 가능성이 존재한다. 그래서 반도체칩 자체를 그대로 사용하지 않고 반도체칩을 패키징하여 패키지 상태로 전자기기 등에 사용하고 있다.
반도체 패키징이 필요한 이유는, 전기적인 연결이라는 관점에서 볼 때, 반도체칩과 전자기기의 메인보드의 회로 폭에 차이가 있기 때문이다. 구체적으로, 반도체칩의 경우, 접속패드의 크기와 접속패드간의 간격이 매우 미세한 반면 전자기기에 사용되는 메인보드의 경우, 부품 실장 패드의 크기 및 부품 실장 패드의 간격이 반도체칩의 스케일보다 훨씬 크다. 따라서, 반도체칩을 이러한 메인보드 상에 바로 장착하기 어려우며 상호간의 회로 폭 차이를 완충시켜 줄 수 있는 패키징 기술이 요구되는 것이다.
이러한 패키징 기술에 의하여 제조되는 반도체 패키지는 구조 및 용도에 따라서 팬-인 반도체 패키지(Fan-in semiconductor package)와 팬-아웃 반도체 패키지(Fan-out semiconductor package)로 구분될 수 있다.
이하에서는, 도면을 참조하여 팬-인 반도체 패키지와 팬-아웃 반도체 패키지에 대하여 보다 자세히 알아보도록 한다.
(팬-인 반도체 패키지)
도 3은 팬-인 반도체 패키지의 패키징 전후를 개략적으로 나타낸 단면도다.
도 4는 팬-인 반도체 패키지의 패키징 과정을 개략적으로 나타낸 단면도다.
도면을 참조하면, 반도체칩(2220)은 실리콘(Si), 게르마늄(Ge), 갈륨비소(GaAs) 등을 포함하는 바디(2221), 바디(2221)의 일면 상에 형성된 알루미늄(Al) 등의 도전성 물질을 포함하는 접속패드(2222), 및 바디(2221)의 일면 상에 형성되며 접속패드(2222)의 적어도 일부를 덮는 산화막 또는 질화막 등의 패시베이션막(2223)을 포함하는, 예를 들면, 베어(Bare) 상태의 집적회로(IC)일 수 있다. 이때, 접속패드(2222)는 매우 작기 때문에, 집적회로(IC)는 전자기기의 메인보드 등은 물론, 중간 레벨의 인쇄회로기판(PCB)에도 실장 되기 어렵다.
이에, 접속패드(2222)를 재배선하기 위하여 반도체칩(2220) 상에 반도체칩(2220)의 사이즈에 맞춰 연결부재(2240)를 형성한다. 연결부재(2240)는 반도체칩(2220) 상에 감광성 절연수지(PID)와 같은 절연물질로 절연층(2241)을 형성하고, 접속패드(2222)를 오픈시키는 비아홀(2243h)을 형성한 후, 배선패턴 (2242) 및 비아(2243)를 형성하여 형성할 수 있다. 그 후, 연결부재(2240)를 보호하는 패시베이션층(2250)을 형성하고, 개구부(2251)를 형성한 후, 언더범프금속층(2260) 등을 형성한다. 즉, 일련의 과정을 통하여, 예를 들면, 반도체칩(2220), 연결부재(2240), 패시베이션층(2250), 및 언더범프금속층(2260)을 포함하는 팬-인 반도체 패키지(2200)가 제조된다.
이와 같이, 팬-인 반도체 패키지는 반도체칩의 접속패드, 예컨대 I/O(Input/Output) 단자를 모두 소자 안쪽에 배치시킨 패키지형태이며, 팬-인 반도체 패키지는 전기적 특성이 좋으며 저렴하게 생산할 수 있다. 따라서, 스마트폰에 들어가는 많은 소자들이 팬-인 반도체 패키지 형태로 제작되고 있으며, 구체적으로는 소형이면서도 빠른 신호 전달을 구현하는 방향으로 개발이 이루어지고 있다.
다만, 팬-인 반도체 패키지는 I/O 단자를 모두 반도체칩 안쪽에 배치해야 하는바 공간적인 제약이 많다. 따라서, 이러한 구조는 많은 수의 I/O 단자를 갖는 반도체칩이나 크기가 작은 반도체칩에 적용하는데 어려운 점이 있다. 또한, 이러한 취약점으로 인하여 전자기기의 메인보드에 팬-인 반도체 패키지가 직접 실장 되어 사용될 수 없다. 반도체칩의 I/O 단자를 재배선 공정으로 그 크기와 간격을 확대하였다 하더라도, 전자기기 메인보드에 직접 실장 될 수 있을 정도의 크기와 간격을 가지는 것은 아니기 때문이다.
도 5는 팬-인 반도체 패키지가 인터포저 기판 상에 실장되어 최종적으로 전자기기의 메인보드에 실장된 경우를 개략적으로 나타낸 단면도다.
도 6은 팬-인 반도체 패키지가 인터포저 기판 내에 내장되어 최종적으로 전자기기의 메인보드에 실장된 경우를 개략적으로 나타낸 단면도다.
도면을 참조하면, 팬-인 반도체 패키지(2200)는 반도체칩(2220)의 접속패드들(2222), 즉 I/O 단자들이 인터포저 기판(2301)을 통하여 다시 한 번 재배선되며, 최종적으로는 인터포저 기판(2301) 상에 팬-인 반도체 패키지(2200)가 실장된 상태로 전자기기의 메인보드(2500)에 실장될 수 있다. 이때, 솔더볼(2270) 등은 언더필 수지(2280) 등으로 고정될 수 있으며, 외측은 몰딩재(2290) 등으로 커버될 수 있다. 또는, 팬-인 반도체 패키지(2200)는 별도의 인터포저 기판(2302) 내에 내장(Embedded) 될 수 도 있으며, 내장된 상태로 인터포저 기판(2302)에 의하여 반도체칩(2220)의 접속패드들(2222), 즉 I/O 단자들이 다시 한 번 재배선되고, 최종적으로 전자기기의 메인보드(2500)에 실장될 수 있다.
이와 같이, 팬-인 반도체 패키지는 전자기기의 메인보드에 직접 실장 되어 사용되기 어렵기 때문에, 별도의 인터포저 기판 상에 실장된 후 다시 패키징 공정을 거쳐 전자기기 메인보드에 실장되거나, 또는 인터포저 기판 내에 내장된 채로 전자기기 메인보드에 실장되어 사용되고 있다.
(팬-아웃 반도체 패키지)
도 7은 팬-아웃 반도체 패키지의 개략적은 모습을 나타낸 단면도다.
도면을 참조하면, 팬-아웃 반도체 패키지(2100)는, 예를 들면, 반도체칩(2120)의 외측이 봉합재(2130)로 보호되며, 반도체칩(2120)의 접속패드(2122)가 연결부재(2140)에 의하여 반도체칩(2120)의 바깥쪽까지 재배선된다. 이때, 연결부재(2140) 상에는 패시베이션층(2150)이 더 형성될 수 있으며, 패시베이션층(2150)의 개구부에는 언더범프금속층(2160)이 더 형성될 수 있다. 언더범프금속층(2160) 상에는 솔더볼(2170)이 더 형성될 수 있다. 반도체칩(2120)은 바디(2121), 접속패드(2122), 패시베이션막(미도시) 등을 포함하는 집적회로(IC)일 수 있다. 연결부재(2140)는 절연층(2141), 절연층(2241) 상에 형성된 재배선층(2142), 접속패드(2122)와 재배선층(2142) 등을 전기적으로 연결하는 비아(2143)를 포함할 수 있다.
이와 같이, 팬-아웃 반도체 패키지는 반도체칩 상에 형성된 연결부재를 통하여 반도체칩의 바깥쪽에 까지 I/O 단자를 재배선하여 배치시킨 형태이다. 상술한 바와 같이, 팬-인 반도체 패키지는 반도체칩의 I/O 단자를 모두 반도체칩 안쪽에 배치시켜야 하고 이에 소자 사이즈가 작아지면 볼 크기와 피치를 줄여야 하므로 표준화된 볼 레이아웃을 사용할 수 없다. 반면, 팬-아웃 반도체 패키지는 이와 같이 반도체칩 상에 형성된 연결부재를 통하여 반도체칩의 바깥쪽에 까지 I/O 단자를 재배선하여 배치시킨 형태인바 반도체칩의 크기가 작아지더라도 표준화된 볼 레이아웃을 그대로 사용할 수 있는바, 후술하는 바와 같이 전자기기의 메인보드에 별도의 인터포저 기판 없이도 실장될 수 있다.
도 8은 팬-아웃 반도체 패키지가 전자기기의 메인보드에 실장된 경우를 개략적으로 나타낸 단면도다.
도면을 참조하면, 팬-아웃 반도체 패키지(2100)는 솔더볼(2170) 등을 통하여 전자기기의 메인보드(2500)에 실장될 수 있다. 즉, 상술한 바와 같이, 팬-아웃 반도체 패키지(2100)는 반도체칩(2120) 상에 반도체칩(2120)의 사이즈를 벗어나는 팬-아웃 영역까지 접속패드(2122)를 재배선할 수 있는 연결부재(2140)를 형성하기 때문에, 표준화된 볼 레이아웃을 그대로 사용할 수 있으며, 그 결과 별도의 인터포저 기판 등 없이도 전자기기의 메인보드(2500)에 실장 될 수 있다.
이와 같이, 팬-아웃 반도체 패키지는 별도의 인터포저 기판 없이도 전자기기의 메인보드에 실장 될 수 있기 때문에, 인터포저 기판을 이용하는 팬-인 반도체 패키지 대비 두께를 얇게 구현할 수 있는바 소형화 및 박형화가 가능하다. 또한, 열 특성과 전기적 특성이 우수하여 모바일 제품에 특히 적합하다. 또한, 인쇄회로기판(PCB)을 이용하는 일반적인 POP(Package on Package) 타입 보다 더 컴팩트하게 구현할 수 있고, 휨 현상 발생으로 인한 문제를 해결할 수 있다.
한편, 팬-아웃 반도체 패키지는 이와 같이 반도체칩을 전자기기의 메인보드 등에 실장하기 위하여, 그리고 외부의 충격으로부터 반도체칩을 보호하기 위한 패키지 기술을 의미하는 것으로, 이와는 스케일, 용도 등이 상이하며, 팬-인 반도체 패키지가 내장되는 인터포저 기판 등의 인쇄회로기판(PCB)과는 다른 개념이다.
이하에서는, 지문인식 기능을 가지는 초소형 초박형의 팬-아웃 반도체 패키지에 대하여 도면을 참조하여 설명한다.
도 9는 팬-아웃 반도체 패키지의 일례를 대략 나타낸 단면도다.
도 10은 도 9의 팬-아웃 반도체 패키지의 개략적인 Ⅰ-Ⅰ' 평면도다.
도 11은 도 9의 팬-아웃 반도체 패키지의 M1 및 M2의 일례를 나타낸다.
도 12는 도 9의 팬-아웃 반도체 패키지의 M1 및 M2의 다른 일례를 나타낸다.
도면을 참조하면, 일례에 따른 팬-아웃 반도체 패키지(100A)는 관통홀(110H)을 갖는 제1연결부재(110), 제1연결부재(110)의 관통홀(110H)에 배치되며 접속패드(122)가 배치된 활성면 및 활성면의 반대측에 배치된 비활성면을 갖는 반도체칩(120), 제1연결부재(110) 및 반도체칩(120)의 적어도 일부를 봉합하는 봉합재(130), 및 제1연결부재(110) 및 반도체칩(120)의 활성면 상에 배치된 제2연결부재(140)를 포함한다. 제1연결부재(110)는 제2연결부재(140)를 통하여 반도체칩(120)과 연결된다. 제1연결부재(110)는 접속패드(122)와 전기적으로 연결된 복수의 재배선층(112a, 112b, 112c)을 포함한다. 제2연결부재(140)는 접속패드(122)와 전기적으로 연결된 복수의 재배선층(142)을 포함한다. 제1연결부재(110)의 복수의 재배선층(112a, 112b, 112c) 중 하나(112b)는 제1연결부재(110)를 구성하는 복수의 절연층(111a, 111b) 사이에 배치된다. 제2연결부재(140)의 복수의 재배선층(142) 중 외측에 배치된 재배선층(M1, M2)은 정전용량 변화를 정밀하게 검출하여 지문인식이 가능한 센서패턴(Rx, Tx)을 포함한다.
종래의 지문인식센서 구조는 일반적으로 CCL(Copper Clad Laminate) 자재를 기반으로 하는 4층의 Cored type의 일반 볼그리드 어레이(BGA) 기판 구조였다. 예를 들면, 지문인식센서 기능을 가지는 패턴이 형성된 볼그리드 어레이 기판의 하면에 반도체칩을 접속부를 이용하여 표면 실장하고, 같은 레벨에 솔더볼 등을 형성하여 전자기기의 메인보드 등에 실장하였다. 이러한 기판구조는 센서 송수신 감도 향상을 위해 중요한 Tx, Rx 층의 미세 배선, 초박형화가 어려웠으며, 접촉되는 최외곽 층의 완벽한 평탄도(Flatness)를 확보하기가 기술적으로 어려웠다. 또한, Tx, Rx 층을 포함하는 터치 센싱의 효율을 향상하기 위해 강유전체의 절연재 적용이 필요하나 기존 기판 재료 외 적용이 어려웠다. 또한, 반도체칩과 수동부품이 기판 하단부에 실장된 형태인바 반도체칩의 두께와 수동부품의 두께가 제약되며, 솔더볼의 높이를 크게 해야했다. 나아가, 최근에는 다양한 어플리케이션 대응을 위해 배선층을 그대로 둔 채 지문인식센서의 전체 두께를 초박형에서 후판형까지 용이하게 변경하고자 하는 고객 니즈가 강해지고 있다. 따라서, 이에 대응이 용이한 새로운 구조 개발이 절실해지고 있다.
일례에 따른 팬-아웃 반도체 패키지(100A)는 센서패턴(Tx, Rx)을 포함하는 제2연결부재(140)의 재배선층(142)을 반도체 공법으로 제작하여 초미세 패턴, 절연층 박형화가 가능토록 하여, 센서 송수신 감도를 향상시킬 수 있다. 또한, 제1연결부재(110)의 두께 조절을 통해 반도체칩(120)의 두께를 원하는 사양에 따라 변경이 용이한바, 전체 패키지(100A) 두께 조절이 용이할 수 있다. 또한, 반도체칩(120)을 제1연결부재(110)의 관통홀에 반도체칩(120)을 배치함으로써 전자기기의 메인보드 등과 접속하기 위한 접속단자(170)의 높이를 축소시킬 수 있다. 또한, 제1연결부재(110)에도 재배선층(112a, 112b, 112c)을 형성함으로써 패키지(100A)의 두께 및 성능을 더욱 향상시킬 수 있다. 특히, 제1연결부재(110)를 구성하는 절연층(111a, 111b) 사이에도 재배선층(112b)을 형성하는바, 이러한 효과를 극대화시킬 수 있다.
한편, 센서패턴(Tx, Rx)은 서로 다른 층(M1, M2)에 형성된 Tx(Transfer Transistor: Tx) 패턴 및 Rx(Reset Transistor: Rx) 패턴을 포함할 수 있다. 이때, Tx 패턴 및 Rx 패턴은 투영면을 기준으로 메시(mesh) 형태로 배치될 수 있다. 또한, 미세회로 기술을 적용하여 Rx 패턴을 형성할 때 선폭(Wr)을 좁게 패턴간 간격(Sr)은 넓게 형성할 수 있고, 반대로 Tx 패턴을 형성할 때 선폭(Wt)을 넓게 패턴간 간격(St)은 좁게 형성할 수 있다. 따라서, Tx 패턴이 넓은 영역을 통해 인식한 신호를 Rx 패턴으로 용이하게 전달할 수 있으며, 전달된 신호는 비아를 통하여 다른 층(M3, M4)으로 전달될 수 있다.
또는, 센서패턴(Tx, Rx)은 서로 동일 층(M1)에 형성된 Tx 패턴 및 Rx 패턴을 포함할 수 있다. 이 경우, 도면에서와 달리 하나의 층(M2)이 생략될 수 있다. 즉, 센서패턴(Tx, Rx)은 미세 스페이싱 기술을 활용하여 동일 층(M1)에 형성될 수 있으며, 이때 Tx 패턴 및 Rx 패턴은 다이아몬드 형태로 소정의 간격(g)을 가지면서 교대로 배치될 수 있는바, 센싱 감도를 극대화 시킬 수 있다. Tx 패턴의 경우 개별 패드를 비아를 통하여 그 아래층(M3)에서 다시 연결해줄 수 있는바, 센싱 감도를 향상시킬 수 있다. Rx 패턴의 패드는 미세 회로를 통해서 최외층(M1)에서 연결할 수 있다. Tx 패턴 및 Rx 패턴은 다이아몬드 형태로 소정의 간격(g)을 가지면서 교대로 배치될 수 있다. Tx 패턴 및 Rx 패턴의 구체적인 형태는 특별히 제한되지 않으며, 예를 들면, 도면에서와 달리 각 패턴의 모퉁이가 라운드 형상일 수도 있다.
한편, 제2연결부재(140) 상에는 패시베이션층(150)이 더 배치될 수 있다. 이때, 패시베이션층(150)은 제2연결부재(140)를 구성하는 절연층(141)보다 유전율이 클 수 있다. 즉, 센서패턴(Tx, Rx)가 배치되는 패시베이션층(150)에는 유전율이 높은 절연재, 즉 강유전체의 절연재를 사용할 수 있다. 이 경우, 센싱 감도를 더욱 효과적으로 극대화 시킬 수 있다.
한편, 제2연결부재(140)의 재배선층(142) 중 적어도 하나의 층(M3)은 전자파 차폐 패턴을 포함할 수 있다. 전자파 차폐 패턴은, 예를 들면, 판(plane) 형태일 수 있다. 전자파 차폐 패턴은 반도체칩(120)이나 재배선층(142) 중 라우팅 패턴을 갖는 층(M4) 등에서 발생하는 전자파를 차폐할 수 있다. 배치형태에 따라서, 그 외에 기타 다른 구성요소에서 발생하는 전자파를 차폐할 수도 있음은 물론이다.
이하, 일례에 따른 팬-아웃 반도체 패키지(100A)에 포함되는 각각의 구성에 대하여 보다 자세히 설명한다.
제1연결부재(110)는 구체적인 재료에 따라 패키지(100A)의 강성을 유지시킬 수 있으며, 봉합재(130)의 두께 균일성 확보 등의 역할을 수행할 수 있다. 제1연결부재(110)에 의하여 반도체칩(120) 및 제2연결부재(140)가 접속단자(170) 등을 거쳐 전자기기의 메인보드 등에 전기적으로 연결될 수 있다. 제1연결부재(110)는 복수의 재배선층(112a, 112b, 112c)을 포함하는바, 반도체칩(120)의 접속패드(122) 등을 효과적으로 재배선할 수 있으며, 넓은 배선 설계 영역을 제공함으로써 다른 영역에 재배선층을 형성하는 것을 최소화할 수 있다. 관통홀(110H) 내에는 반도체칩(120)이 제1연결부재(110)와 소정거리 이격 되도록 배치된다. 반도체칩(120)의 측면 주위는 제1연결부재(110)에 의하여 둘러싸일 수 있다. 관통홀(110H) 내에는 커패시터나 인덕터와 같은 별도의 수동부품(190)이 더 배치될 수도 있으며, 이들은 반도체칩(120)과 전기적으로 연결될 수 있다. 다만, 이는 일례에 불과하다.
제1연결부재(110)는 제1절연층(111a), 제2연결부재(140)와 접하며 제1절연층(111a)에 매립된 제1재배선층(112a), 제1절연층(111a)의 제1재배선층(112a)이 매립된측의 반대측 상에 배치된 제2재배선층(112b), 제1절연층(111a) 상에 배치되며 제2재배선층(112b)을 덮는 제2절연층(111b), 및 제2절연층(111b) 상에 배치된 제3재배선층(112c)을 포함한다. 제1 내지 제3재배선층(112a, 112b, 112c)은 접속패드(122)와 전기적으로 연결된다. 제1 및 제2재배선층(112a, 112b)과 제2및 제3재배선층(112b, 112c)은 각각 제1 및 제2절연층(111a, 111b)을 관통하는 제1 및 제2비아(113a, 113b)를 통하여 전기적으로 연결될 수 있다.
제1재배선층(112a)이 매립되어 있기 때문에 제2연결부재(140)의 절연층(141)의 절연거리가 실질적으로 일정할 수 있다. 제1연결부재(110)가 많은 수의 재배선층(112a, 112b, 112c)을 포함하는바, 제2연결부재(140)를 더욱 간소화할 수 있다. 따라서, 제2연결부재(140) 형성 과정에서 발생하는 불량에 따른 수율 저하를 개선할 수 있으며, 박형화가 가능하다. 제1재배선층(112a)이 제1절연층(111a) 내부로 리세스될 수 있으며, 따라서 제1절연층(111a)의 하면과 제1재배선층(112a)의 하면이 단차를 가질 수 있다. 그 결과 봉합재(130)를 형성할 때 봉합재(130) 형성 물질이 블리딩되어 제1재배선층(112a)을 오염시키는 것을 방지할 수 있다.
제1연결부재(110)의 제1재배선층(112a)의 하면은 반도체칩(120)의 접속패드(122)의 하면보다 상측에 위치할 수 있다. 또한, 제2연결부재(140)의 재배선층(142)과 제1연결부재(110)의 제1재배선층(112a) 사이의 거리는 제2연결부재(140)의 재배선층(142)과 반도체칩(120)의 접속패드(122) 사이의 거리보다 클 수 있다. 이는 제1재배선층(112a)이 제1절연층(111a)의 내부로 리세스될 수 있기 때문이다. 제1연결부재(110)의 제2재배선층(112b)은 반도체칩(120)의 활성면과 비활성면 사이에 위치할 수 있다. 제1연결부재(110)는 반도체칩(120)의 두께에 대응하는 두께로 형성할 수 있으며, 따라서 제1연결부재(110) 내부에 형성된 제2재배선층(112b)은 반도체칩(120)의 활성면과 비활성면 사이의 레벨에 배치될 수 있다.
제1연결부재(110)의 재배선층(112a, 112b, 112c)의 두께는 제2연결부재(140)의 재배선층(142)의 두께보다 두꺼울 수 있다. 제1연결부재(110)는 반도체칩(120) 이상의 두께를 가질 수 있는바, 재배선층(112a, 112b, 112c) 역시 그 스케일에 맞춰 보다 큰 사이즈로 형성할 수 있다. 반면, 반도체 공정 등의 미세회로 공정을 통하여 형성되는 제2연결부재(140)의 재배선층(142)은 박형화를 위하여 이 상대적으로 작은 사이즈로 형성할 수 있다.
절연층(111a, 111b)의 재료로는, 예를 들면, 무기필러 및 절연수지를 포함하는 재료를 사용할 수 있다. 예를 들면, 에폭시 수지와 같은 열경화성 수지, 폴리이미드와 같은 열가소성 수와 함께 실리카, 알루미나 등의 무기필러와 같은 보강재가 포함된 수지, 구체적으로 ABF(Ajinomoto Build-up Film), FR-4, BT(Bismaleimide Triazine), PID(Photo Imagable Dielectric resin), BT 등이 사용될 수 있다. 필요에 따라서는, 열경화성 수지나 열가소성 수지가 무기필러와 함께 유리섬유(Glass Fiber, Glass Cloth, Glass Fabric) 등의 심재에 함침된 재료, 예를 들면, 프리프레그(Prepreg) 등을 사용할 수도 있다.
재배선층(112a, 112b, 112c)은 구리(Cu), 알루미늄(Al), 은(Ag), 주석(Sn), 금(Au), 니켈(Ni), 납(Pb), 티타늄(Ti), 또는 이들의 합금 등의 도전성 물질을 포함할 수 있다. 재배선층(112a, 112b, 112c)은 해당 층의 설계 디자인에 따라 다양한 기능을 수행할 수 있다. 예를 들면, 접지(GrouND: GND) 패턴, 파워(PoWeR: PWR) 패턴, 신호(Signal: S) 패턴 등을 포함할 수 있다. 여기서, 신호(S) 패턴은 접지(GND) 패턴, 파워(PWR) 패턴 등을 제외한 각종 신호, 예를 들면, 데이터 신호 등을 포함한다. 또한, 비아용 패드 패턴, 접속단자용 패드 패턴 등을 포함할 수 있다.
비아(113a, 113b)의 형성물질로는 도전성 물질을 사용할 수 있다. 비아(113a, 113b)는 도전성 물질로 완전히 충전될 수 있으며, 또는 도전성 물질이 비아 홀의 벽면을 따라 형성된 것일 수도 있다. 비아(113a, 113b)를 위한 홀을 형성할 때 제1재배선층(112a) 및 제2재배선층(112b)의 일부 패드 패턴이 스토퍼(stopper) 역할을 수행할 수 있는바, 비아(113a, 113b)는 윗면의 폭이 아랫면의 폭보다 큰 테이퍼 형상인 것이 공정상 유리할 수 있다. 이 경우, 비아(113a, 113b)는 제2재배선층(112b) 및 제3재배선층(112c)의 일부와 일체화될 수 있다.
반도체칩(120)은 소자 수백 내지 수백만 개 이상이 하나의 칩 안에 집적화된 집적회로(Intergrated Circuit: IC)일 수 있다. 집적회로는, 예를 들면, 지문인식 센서 처리가 가능한 어플리케이션 스페셔픽 집적회로(ASIC: Appication Specific Integrated Circuit)일 수 있다. 반도체칩(120)은 액티브 웨이퍼를 기반으로 형성될 수 있으며, 이 경우 바디(121)를 이루는 모재로는 실리콘(Si), 게르마늄(Ge), 갈륨비소(GaAs) 등이 사용될 수 있다. 바디(121)에는 다양한 회로가 형성되어 있을 수 있다. 접속패드(122)는 반도체칩(120)을 다른 구성요소와 전기적으로 연결시키기 위한 것으로, 형성물질로는 알루미늄(Al) 등의 도전성 물질을 특별한 제한 없이 사용할 수 있다. 바디(121) 상에는 접속패드(122)를 노출시키는 패시베이션막(123)이 형성될 수 있으며, 패시베이션막(123)은 산화막 또는 질화막 등일 수 있고, 또는 산화막과 질화막의 이중층일 수도 있다. 패시베이션막(123)을 통하여 접속패드(122) 하면은 봉합재(130) 하면과 단차를 가질 수 있으며, 그 결과 봉합재(130)가 접속패드(122) 하면으로 블리딩 되는 것을 어느 정도 방지할 수 있다. 기타 필요한 위치에 절연막(미도시) 등이 더 배치될 수도 있다.
봉합재(130)는 반도체칩(120)을 보호할 수 있다. 봉합형태는 특별히 제한되지 않으며, 반도체칩(120)의 적어도 일부를 감싸는 형태이면 무방하다. 예를 들면, 봉합재(130)는 제1연결부재(110) 및 반도체칩(120)의 비활성면의 적어도 일부를 덮을 수 있으며, 관통홀(110H)의 벽면 및 반도체칩(120)의 측면 사이의 공간의 적어도 일부를 채울 수 있다. 또한, 봉합재(130)는 반도체칩(120)의 패시베이션막(123)과 제2연결부재(140) 사이의 공간의 적어도 일부를 채울 수도 있다. 봉합재(130)의 구체적인 물질은 특별히 한정되는 않으며, 예를 들면, 절연물질이 사용될 수 있는데, 이때 절연물질로는 마찬가지로 에폭시수지와 같은 열경화성 수지, 폴리이미드와 같은 열가소성 수지, 또는 이들에 무기필러와 같은 보강재가 포함된 수지, 예를 들면, ABF, FR-4, BT, PID 수지 등이 사용될 수 있다. 또한, EMC 등의 공지의 몰딩 물질을 사용할 수도 있음은 물론이다. 필요에 따라서는, 열경화성 수지나 열가소성 수지가 무기필러와 함께 유리섬유(Glass Fiber, Glass Cloth, Glass Fabric) 등의 심재에 함침된 수지를 사용할 수도 있다.
제2연결부재(140)는 반도체칩(120)의 접속패드(122)를 재배선할 수 있으며, 고감도 지문인식 기능을 구현할 수 있는 재배선층(142)을 포함한다. 제2연결부재(140)를 통하여 다양한 기능을 가지는 수십 수백의 접속패드(122)가 재배선 될 수 있으며, 접속단자(170)를 통하여 그 기능에 맞춰 외부에 물리적 및/또는 전기적으로 연결될 수 있다. 또한, 고감도 지문인식 기능을 구현할 지문인식 기능을 구현할 수 있다. 제2연결부재(140)는 절연층(141), 절연층(141) 상에 배치된 재배선층(142), 및 절연층(141)을 관통하며 재배선층(142)과 연결된 비아(143)를 포함한다.
절연층(141)의 물질로는 절연물질이 사용될 수 있는데, 이때 절연물질로는 마찬가지로 에폭시수지와 같은 열경화성 수지, 폴리이미드와 같은 열가소성 수지, 또는 이들에 무기필러와 같은 보강재가 포함된 수지, 예를 들면, ABF, FR-4, BT, PID 수지 등이 사용될 수 있다. PID 수지와 같은 감광성 절연물질을 사용하는 경우, 미세 패턴 형성에 유리할 수 있다. 절연층(141)이 다층인 경우, 이들의 물질은 서로 동일할 수 있고, 필요에 따라서는 서로 상이할 수도 있다. 절연층(141)이 다층인 겨우, 이들은 공정에 따라 일체화 되어 경계가 불분명할 수도 있다.
재배선층(142)은 지문인식 기능을 수행할 수 있는 M1 및 M2층, 쉴드 기능을 수행할 수 있는 M3층, 및 재배선 기능을 수행할 수 있는 M4층을 포함한다. 재배선층(142)의 형성물질로는 구리(Cu), 알루미늄(Al), 은(Ag), 주석(Sn), 금(Au), 니켈(Ni), 납(Pb), 티타늄(Ti), 또는 이들의 합금 등의 도전성 물질을 사용할 수 있다. 재배선층(142)은 해당 층의 설계 디자인에 따라 다양한 기능을 수행할 수 있다. 예를 들면, M1층은 Rx 패턴, Tx 패턴을 포함할 수 있다. M3층은 전자파 차폐 패턴을 포함할 수 있다. M4층은 접지(GrouND: GND) 패턴, 파워(PoWeR: PWR) 패턴, 신호(Signal: S) 패턴 등을 포함할 수 있다. 여기서, 신호(S) 패턴은 접지(GND) 패턴, 파워(PWR) 패턴 등을 제외한 각종 신호, 예를 들면, 데이터 신호 등을 포함한다. 또한, 이들 M1~M4 층은 다양한 종류의 패드 패턴을 포함할 수 있다.
비아(143)는 서로 다른 층에 형성된 접속패드(122) 및 재배선층(142) 등을 전기적으로 연결시키며, 그 결과 패키지(100A) 내에 전기적 경로를 형성시킨다. 비아(143)의 형성 물질로는 구리(Cu), 알루미늄(Al), 은(Ag), 주석(Sn), 금(Au), 니켈(Ni), 납(Pb), 티타늄(Ti), 또는 이들의 합금 등의 도전성 물질을 사용할 수 있다. 비아(143)는 도전성 물질로 완전히 충전될 수 있으며, 또는 도전성 물질이 비아의 벽을 따라 형성된 것일 수도 있다. 또한, 형상이 테이퍼 형상, 원통형상 등 당해 기술분야에 공지된 모든 형상이 적용될 수 있다.
패시베이션층(150)은 제2연결부재(140)를 외부의 물리적 화학적 손상 등으로부터 보호할 수 있다. 패시베이션층(150)은 지문이 터치되는 최외층일 수 있다. 패시베이션층(150)의 물질은 특별히 한정되지 않으며, 공지의 절연물질을 사용할 수 있다. 다만, 패시베이션층(150)은 강유전체의 절연재를 적용하는 것이 터치 센싱의 효율을 향상시키기 위하여 바람직할 수 있다. 예를 들면, 패시베이션층(150)의 유전율은 제2연결부재(140)의 절연층(141)의 유전율보다 클 수 있다.
언더범프금속층(160)은 접속단자(170)의 접속 신뢰성을 향상시키며, 패키지(100A)의 보드 레벨 신뢰성을 개선하기 위한 부가적인 구성이다. 언더범프금속층(160)은 봉합재(130)의 개구부(151)를 통하여 개구된 제1연결부재(110)의 제3재배선층(112c)과 연결될 수 있다. 언더범프금속층(160)은 봉합재(130)의 개구부(131)에 공지의 도전성 물질, 즉 금속을 이용하여 공지의 메탈화(Metallization) 방법으로 형성할 수 있으나, 이에 한정되는 것은 아니다.
접속단자(170)는 팬-아웃 반도체 패키지(100A)를 외부와 물리적 및/또는 전기적으로 연결시키기 위한 부가적인 구성이다. 예를 들면, 팬-아웃 반도체 패키지(100A)는 접속단자(170)를 통하여 전자기기의 메인보드에 실장될 수 있다. 접속단자(170)는 도전성 물질, 예를 들면, 솔더(solder) 등으로 형성될 수 있으나, 이는 일례에 불과하며 재질이 특별히 이에 한정되는 것은 아니다. 접속단자(170)는 랜드(land), 볼(ball), 핀(pin) 등일 수 있다. 접속단자(170)는 다중층 또는 단일층으로 형성될 수 있다. 다중층으로 형성되는 경우에는 구리필라(pillar) 및 솔더를 포함할 수 있으며, 단일층으로 형성되는 경우에는 주석-은 솔더나 구리를 포함할 수 있으나, 역시 이는 일례에 불과하며 이에 한정되는 것은 아니다.
접속단자(170)의 개수, 간격, 배치 형태 등은 특별히 한정되지 않으며, 통상의 기술자에게 있어서 설계 사항에 따라 충분히 변형이 가능하다. 예를 들면, 접속단자(170)의 수는 반도체칩(120)의 접속패드(122)의 수에 따라서 수십 내지 수천 개일 수 있으며, 그 이상 또는 그 이하의 수를 가질 수도 있다. 접속단자(170)가 솔더볼인 경우, 접속단자(170)는 언더범프금속층(160)의 봉합재(130)의 하면 상으로 연장되어 형성된 측면을 덮을 수 있으며, 접속 신뢰성이 더욱 우수할 수 있다.
접속단자(170) 중 적어도 하나는 팬-아웃 영역에 배치된다. 팬-아웃 영역이란 반도체칩(120)이 배치된 영역을 벗어나는 영역을 의미한다. 즉, 일례에 따른 팬-아웃 반도체 패키지(100A)는 팬-아웃 패키지이다. 팬-아웃 패키지는 팬-인 패키지에 비하여 신뢰성이 우수하고, 다수의 I/O 단자 구현이 가능하며, 3D 인터코넥션(3D interconnection)이 용이하다. 또한, BGA(Ball Grid Array) 패키지, LGA(Land Grid Array) 패키지 등과 비교하여 별도의 기판 없이 전자기기에 실장이 가능한바 패키지 두께를 얇게 제조할 수 있으며, 가격 경쟁력이 우수하다.
한편, 도면에는 도시하지 않았으나, 필요에 따라서는 관통홀(110H)의 벽면에 금속층을 더 배치할 수 있다. 금속층은 반도체칩(120)으로부터 발생하는 열을 효과적으로 방출하는 역할을 수행할 수 있다. 또한 전자파 차폐의 역할도 수행할 수 있다. 또한, 관통홀(110H)은 복수개일 수도 있으며, 각각의 관통홀(110H)에 각각의 반도체칩(120)이나 수동부품이 배치될 수도 있다. 이 외에도 당해 기술분야에 잘 알려진 공지의 구조들이 적용될 수 있음은 물론이다.
도 13은 도 9의 팬-아웃 반도체 패키지의 변형 예를 대략 나타낸다.
도면을 참조하면, 변형 예에 따른 팬-아웃 반도체 패키지(100B)는 제2연결부재(140)의 재배선층(142)이 지문인식 기능을 수행할 수 있는 M1 및 M2층, 및 재배선 기능을 수행할 수 있는 M3층을 포함한다. 쉴드 기능을 수행할 수 있는 층은 생략될 수 있으며, 이 경우 제2연결부재(140)의 절연층(141) 중 반도체칩(120)과 가장 인접한 절연층은 다른 절연층보다 두께가 두꺼울 수 있다. 이러한 두께 차이를 통하여도 쉴드 기능을 수행할 수 있는바, 보다 박형화가 가능하다. 한편, M1 및 M2 층은 센서패턴(Tx, Rx)의 설계에 따라서 하나의 층으로 설계될 수도 있다. 그 외에 다른 설명은 상술한 바와 실질적으로 동일한바 생략한다.
도 14는 도 9의 팬-아웃 반도체 패키지의 다른 변형 예를 대략 나타낸다.
도면을 참조하면, 다른 변형 예에 따른 팬-아웃 반도체 패키지(100C)는 반도체칩(120)이 도면을 기준으로 페이스-다운 형태로 배치된다. 이때, 상술한 다양한 기능을 수행하는 여러 층(M1~M3)을 포함하는 재배선층(142b)을 포함하는 제2연결부재(140b)는 반도체칩(120)의 비활성면 상에 배치되고, 반도체칩(120)의 접속패드(122)를 재배선하는 것을 주된 목적으로 하는 재배선층(142a)을 포함하는 제3연결부재(140a)가 반도체칩(120)의 활성면 상에 배치된다. 제2연결부재(140b) 및 제3연결부재(140a)는 제1연결부재(110)를 통하여 연결된다. 제3연결부재(140a)의 절연층(141a) 역시 PID 등의 절연물질로 이루어질 수 있으며, 재배선층(142a) 및 비아(143a)는 구리(Cu) 등의 공지의 도전성 물질로 이루어질 수 있다. 제2연결부재(140b)의 층들(M1~M3)은 설계에 따라 상술한 바와 같이 변형될 수 있다. 그 외에 다른 설명은 상술한 바와 실질적으로 동일한바 생략한다.
도 15는 팬-아웃 반도체 패키지의 다른 일례를 대략 나타낸 단면도다.
도 16은 도 15의 팬-아웃 반도체 패키지의 개략적인 Ⅱ-Ⅱ' 평면도다.
도면을 참조하면, 다른 일례에 따른 팬-아웃 반도체 패키지(100D)는 제1연결부재(110)가 제1절연층(111a), 제1절연층(111a)의 양면에 배치된 제1재배선층(112a) 및 제2재배선층(112b), 제1절연층(112a) 상에 배치되며 제1재배선층(112a)을 덮는 제2절연층(111b), 제2절연층(111b) 상에 배치된 제3재배선층(111c), 제1절연층(111a) 상에 배치되어 제2재배선층(112b)을 덮는 제3절연층(111c), 및 제3절연층(111c) 상에 배치된 제4재배선층(112d)을 포함한다. 제1 내지 제4재배선층(112a, 112b, 112c, 112d)는 접속패드(122)와 전기적으로 연결된다. 제1연결부재(110)가 더 많은 수의 재배선층(112a, 112b, 112c, 112d)을 포함하는바, 제2연결부재(140)를 더욱 간소화할 수 있다. 제1 내지 제4재배선층(112a, 112b, 112c, 112d)는 제1 내지 제3 절연층(111a, 111b, 111c)을 각각 관통하는 제1 내지 제3비아(113a, 113b, 113c)를 통하여 전기적으로 연결될 수 있다.
제1절연층(111a)은 제2절연층(111b) 및 제3절연층(111c)보다 두께가 두꺼울 수 있다. 제1절연층(111a)은 기본적으로 강성 유지를 위하여 상대적으로 두꺼울 수 있으며, 제2절연층(111b) 및 제3절연층(111c)은 더 많은 수의 재배선층(112c, 112d)을 형성하기 위하여 도입된 것일 수 있다. 제1절연층(111a)은 제2절연층(111b) 및 제3절연층(111c)과 상이한 절연물질 포함할 수 있다. 예를 들면, 제1절연층(111a)은 심재, 무기필러, 및 절연수지를 포함하는, 예컨대, 프리프레그일 수 있고, 제2절연층(111c) 및 제3절연층(111c)은 무기필러 및 절연수지를 포함하는 ABF 필름 또는 감광성 절연 필름일 수 있으나, 이에 한정되는 것은 아니다. 유사한 관점에서, 제1비아(113a)의 직경은 제2비아(113b) 및 제3비아(113c)의 직경보다 클 수 있다.
제1연결부재(110)의 제3재배선층(112c)의 하면은 반도체칩(120)의 접속패드(122)의 하면보다 하측에 위치할 수 있다. 또한, 제2연결부재(140)의 재배선층(142)과 제1연결부재(110)의 제3재배선층(112c) 사이의 거리는 제2연결부재(140)의 재배선층(142)과 반도체칩(120)의 접속패드(122) 사이의 거리보다 작을 수 있다. 이는 제3재배선층(112c)이 제2절연층(111b) 상에 돌출된 형태로 배치될 수 있으며, 그 결과 제2연결부재(140)와 접할 수 있기 때문이다. 제1연결부재(110)의 제1재배선층(112a) 및 제2재배선층(112b)은 반도체칩(120)의 활성면과 비활성면 사이에 위치할 수 있다. 제1연결부재(110)는 반도체칩(120)의 두께에 대응하는 두께로 형성할 수 있으며, 따라서 제1연결부재(110) 내부에 형성된 제1재배선층(112a) 및 제2재배선층(112b)은 반도체칩(120)의 활성면과 비활성면 사이의 레벨에 배치될 수 있다.
제1연결부재(110)의 재배선층(112a, 112b, 112c, 112d)의 두께는 제2연결부재(140)의 재배선층(142)의 두께보다 두꺼울 수 있다. 제1연결부재(110)는 반도체칩(120) 이상의 두께를 가질 수 있는바, 재배선층(112a, 112b, 112c, 112d) 역시 보다 큰 사이즈로 형성할 수 있다. 반면, 제2연결부재(140)의 재배선층(142)은 박형화를 위하여 이 상대적으로 작은 사이즈로 형성할 수 있다. 그 외에 다른 설명은 상술한 바와 실질적으로 동일한바 생략한다.
도 17은 도 15의 팬-아웃 반도체 패키지의 변형 예를 대략 나타낸다.
도면을 참조하면, 변형 예에 따른 팬-아웃 반도체 패키지(100F)는 제2연결부재(140)의 재배선층(142)이 지문인식 기능을 수행할 수 있는 M1 및 M2층, 및 재배선 기능을 수행할 수 있는 M3층을 포함한다. 쉴드 기능을 수행할 수 있는 층은 생략될 수 있으며, 이 경우 제2연결부재(140)의 절연층(141) 중 반도체칩(120)과 가장 인접한 절연층은 다른 절연층보다 두께가 두꺼울 수 있다. 이러한 두께 차이를 통하여도 쉴드 기능을 수행할 수 있는바, 보다 박형화가 가능하다. 한편, M1 및 M2 층은 센서패턴(Tx, Rx)의 설계에 따라서 하나의 층으로 설계될 수도 있다. 그 외에 다른 설명은 상술한 바와 실질적으로 동일한바 생략한다.
도 18은 도 15의 팬-아웃 반도체 패키지의 다른 변형 예를 대략 나타낸다.
도면을 참조하면, 다른 변형 예에 따른 팬-아웃 반도체 패키지(100G)는 반도체칩(120)이 도면을 기준으로 페이스-다운 형태로 배치된다. 이때, 상술한 다양한 기능을 수행하는 여러 층(M1~M3)을 포함하는 재배선층(142b)을 포함하는 제2연결부재(140b)는 반도체칩(120)의 비활성면 상에 배치되고, 반도체칩(120)의 접속패드(122)를 재배선하는 것을 주된 목적으로 하는 재배선층(142a)을 포함하는 제3연결부재(140a)가 반도체칩(120)의 활성면 상에 배치된다. 제2연결부재(140b) 및 제3연결부재(140a)는 제1연결부재(110)를 통하여 연결된다. 제3연결부재(140a)의 절연층(141a) 역시 PID 등의 절연물질로 이루어질 수 있으며, 재배선층(142a) 및 비아(143a)는 구리(Cu) 등의 공지의 도전성 물질로 이루어질 수 있다. 제2연결부재(140b)의 층들(M1~M3)은 설계에 따라 상술한 바와 같이 변형될 수 있다. 그 외에 다른 설명은 상술한 바와 실질적으로 동일한바 생략한다.
본 개시에서 사용된 일례나 변형예 라는 표현은 서로 동일한 실시 예를 의미하지 않으며, 각각 서로 다른 고유한 특징을 강조하여 설명하기 위해서 제공된 것이다. 그러나, 상기 제시된 일례들이나 변형예들은 다른 일례나 변형예들의 특징과 결합되어 구현되는 것을 배제하지 않는다. 예를 들어, 특정한 일례에서 설명된 사항이 다른 일례에서 설명되어 있지 않더라도, 다른 일례에서 그 사항과 반대되거나 모순되는 설명이 없는 한, 다른 일례에 관련된 설명으로 이해될 수 있다.
본 개시에서 연결된다는 의미는 직접 연결된 것뿐만 아니라, 간접적으로 연결된 것을 포함하는 개념이다. 또한, 전기적으로 연결된다는 의미는 물리적으로 연결된 경우와 연결되지 않은 경우를 모두 포함하는 개념이다. 또한, 제 1, 제 2 등의 표현은 한 구성요소와 다른 구성요소를 구분 짓기 위해 사용되는 것으로, 해당 구성요소들의 순서 및/또는 중요도 등을 한정하지 않는다. 경우에 따라서는 권리범위를 벗어나지 않으면서, 제 1 구성요소는 제 2 구성요소로 명명될 수도 있고, 유사하게 제 2 구성요소는 제 1 구성요소로 명명될 수도 있다.
본 개시에서 상부, 하부, 상측, 하측, 상면, 하면 등은 첨부된 도면을 기준으로 판단한다. 예를 들면, 제1연결부재는 재배선층 보다 상부에 위치한다. 다만, 특허청구범위가 이에 한정되는 것은 아니다. 또한, 수직 방향은 상술한 상부 및 하부 방향을 의미하며, 수평 방향은 이와 수직한 방향을 의미한다. 이때, 수직 단면은 수직 방향의 평면으로 절단한 경우를 의미하는 것으로, 도면에 도시한 단면도를 그 예로 들 수 있다. 또한, 수평 단면은 수평 방향의 평면으로 절단한 경우를 의미하는 것으로, 도면에서 도시한 평면도를 그 예로 들 수 있다.
본 개시에서 사용된 용어는 단지 일례를 설명하기 위해 사용된 것으로, 본 개시를 한정하려는 의도가 아니다. 이때, 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
1000: 전자기기 1010: 메인보드
1020: 칩 관련 부품 1030: 네트워크 관련 부품
1040: 기타 부품 1050: 카메라
1060: 안테나 1070: 디스플레이
1080: 배터리 1090: 신호 라인
1100: 스마트 폰 1101: 스마트 폰 바디
1110: 스마트 폰 메인보드 1111: 메인보드 절연층
1112: 메인보드 배선 1120: 부품
1130: 스마트 폰 카메라 2200: 팬-인 반도체 패키지
2220: 반도체칩 2221: 바디
2222: 접속패드 2223: 패시베이션막
2240: 연결부재 2241: 절연층
2242: 재배선층 2243: 비아
2250: 패시베이션층 2260: 언더범프금속층
2270: 솔더볼 2280: 언더필 수지
2290: 몰딩재 2500: 메인보드
2301: 인터포저 기판 2302: 인터포저기판
2100: 팬-아웃 반도체 패키지 2120: 반도체칩
2121: 바디 2122: 접속패드
2140: 연결부재 2141: 절연층
2142: 재배선층 2143: 비아
2150: 패시베이션층 2160: 언더범프금속층
2170: 솔더볼 100: 반도체 패키지
100A~100F: 팬-아웃 반도체 패키지
110: 연결부재 111a~111c: 절연층
112a~112d: 재배선층 113a~113c: 비아
120: 반도체칩 121: 바디
122: 접속패드 123: 패시베이션막
130: 봉합재 131: 개구부
140: 연결부재 141: 절연층
142: 재배선층 143: 비아
150: 패시베이션층 160: 언더범프금속층
170: 접속단자 190: 수동부품

Claims (15)

  1. 관통홀을 갖는 제1연결부재;
    상기 제1연결부재의 관통홀에 배치되며, 접속패드가 배치된 활성면 및 상기 활성면의 반대측에 배치된 비활성면을 갖는 반도체칩;
    상기 제1연결부재 및 상기 반도체칩의 적어도 일부를 봉합하는 봉합재; 및
    상기 제1연결부재 및 상기 반도체칩 상에 배치된 제2연결부재; 를 포함하며,
    상기 제1연결부재 및 상기 제2연결부재는 상기 접속패드와 전기적으로 연결되며 하나 이상의 층으로 구성되는 제1재배선층 및 제2재배선층을 각각 포함하며,
    상기 제1재배선층 중 적어도 하나의 층은 상기 제1연결부재를 구성하는 복수의 절연층 사이에 배치되며,
    상기 제2재배선층 중 적어도 하나의 층은 지문인식이 가능한 센서패턴을 포함하며,
    상기 제2연결부재는 복수의 절연층을 포함하고 이중 하나의 절연층은 상기 반도체칩과 상기 센서패턴 사이에 배치되는,
    팬-아웃 반도체 패키지.
  2. 제 1 항에 있어서,
    상기 센서패턴은 서로 다른 층에 형성된 Tx 패턴 및 Rx 패턴을 포함하며,
    상기 Tx 패턴 및 상기 Rx 패턴은 투영면을 기준으로 메시 형태로 배치된,
    팬-아웃 반도체 패키지.
  3. 제 2 항에 있어서,
    상기 Tx 패턴의 선폭은 상기 Rx 패턴의 선폭보다 넓으며,
    상기 Tx 패턴간의 간격은 상기 Rx 패턴간의 간격보다 좁은,
    팬-아웃 반도체 패키지.
  4. 제 1 항에 있어서,
    상기 센서패턴은 서로 동일한 층에 형성된 Tx 패턴 및 Rx 패턴을 포함하며,
    상기 Tx 패턴 및 상기 Rx 패턴은 다이아몬드 형태로 교대로 배치된,
    팬-아웃 반도체 패키지.
  5. 제 1 항에 있어서,
    상기 제2연결부재 상에 배치된 패시베이션층; 을 더 포함하며,
    상기 패시베이션층은 상기 제2연결부재에 포함된 절연층보다 유전율이 큰,
    팬-아웃 반도체 패키지.
  6. 제 1 항에 있어서,
    상기 제2재배선층 중 적어도 하나의 층은 전자파 차폐 패턴을 포함하는,
    팬-아웃 반도체 패키지.
  7. 제 1 항에 있어서,
    상기 제2연결부재의 복수의 절연층 중 상기 반도체칩과 가장 인접한 절연층은 다른 절연층보다 두께가 두꺼운,
    팬-아웃 반도체 패키지.
  8. 제 1 항에 있어서,
    상기 제2연결부재는 상기 반도체칩의 활성면 상에 배치되며,
    상기 제1연결부재는 상기 제2연결부재를 통하여 상기 반도체칩과 연결된,
    팬-아웃 반도체 패키지.
  9. 제 1 항에 있어서,
    상기 접속패드와 전기적으로 연결되며 하나 이상의 층으로 구성되는 제3재배선층을 포함하는 제3연결부재; 를 더 포함하며,
    상기 제2연결부재는 상기 반도체칩의 비활성면 상에 배치되고,
    상기 제3연결부재는 상기 반도체칩의 활성면 상에 배치되며,
    상기 제2연결부재 및 상기 제3연결부재는 상기 제1연결부재를 통하여 연결된,
    팬-아웃 반도체 패키지.
  10. 제 1 항에 있어서,
    상기 관통홀에 배치된 수동부품; 을 더 포함하며,
    상기 수동부품은 상기 접속패드와 전기적으로 연결된,
    팬-아웃 반도체 패키지.
  11. 제 1 항에 있어서,
    상기 제1연결부재는, 제1절연층, 상기 제1절연층에 매립된 제1-1재배선층, 상기 제1절연층의 상기 제1-1재배선층이 매립된측의 반대측 상에 배치된 제1-2재배선층, 상기 제1절연층 상에 배치되며 상기 제1-2재배선층을 덮는 제2절연층, 및 상기 제2절연층 상에 배치된 제1-3재배선층, 을 포함하는,
    팬-아웃 반도체 패키지.
  12. 제 11 항에 있어서,
    상기 제1-1재배선층의 하면은 상기 제1절연층의 하면과 단차를 갖는,
    팬-아웃 반도체 패키지.
  13. 제 1 항에 있어서,
    상기 제1연결부재는, 제1절연층, 상기 제1절연층의 양면에 배치된 제1-1재배선층 및 제1-2재배선층, 상기 제1절연층 상에 배치되며 상기 제1-1재배선층을 덮는 제2절연층, 및 상기 제2절연층 상에 배치된 제1-3재배선층, 을 포함하는,
    팬-아웃 반도체 패키지.
  14. 제 13 항에 있어서,
    상기 제1연결부재는, 상기 제1절연층 상에 배치되어 상기 제1-2재배선층을 덮는 제3절연층, 및 상기 제3절연층 상에 배치된 제1-4재배선층, 을 더 포함하는,
    팬-아웃 반도체 패키지.
  15. 제 13 항에 있어서,
    상기 제1절연층은 상기 제2절연층 보다 두께가 두꺼운,
    팬-아웃 반도체 패키지.
KR1020160137663A 2016-08-22 2016-10-21 팬-아웃 반도체 패키지 KR101994750B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
TW107113855A TWI669796B (zh) 2016-08-22 2017-07-13 扇出型半導體封裝
TW106123426A TWI646648B (zh) 2016-08-22 2017-07-13 扇出型半導體封裝
US15/663,304 US10061967B2 (en) 2016-08-22 2017-07-28 Fan-out semiconductor package
US15/951,677 US10474868B2 (en) 2016-08-22 2018-04-12 Fan-out semiconductor package

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20160106218 2016-08-22
KR1020160106218 2016-08-22

Publications (2)

Publication Number Publication Date
KR20180021629A KR20180021629A (ko) 2018-03-05
KR101994750B1 true KR101994750B1 (ko) 2019-07-01

Family

ID=61726741

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160137663A KR101994750B1 (ko) 2016-08-22 2016-10-21 팬-아웃 반도체 패키지

Country Status (2)

Country Link
KR (1) KR101994750B1 (ko)
TW (2) TWI646648B (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190121560A (ko) * 2018-04-18 2019-10-28 삼성전기주식회사 팬-아웃 반도체 패키지
KR102542617B1 (ko) * 2018-06-08 2023-06-14 삼성전자주식회사 반도체 패키지, 패키지 온 패키지 장치 및 이의 제조 방법
KR102081089B1 (ko) * 2018-08-10 2020-02-25 삼성전자주식회사 반도체 패키지
KR102140554B1 (ko) * 2018-09-12 2020-08-03 삼성전자주식회사 반도체 패키지 및 패키지 실장 기판
KR102589683B1 (ko) * 2018-11-16 2023-10-16 삼성전자주식회사 팬-아웃 반도체 패키지
TWI680547B (zh) * 2018-11-16 2019-12-21 恆勁科技股份有限公司 半導體封裝結構及其製作方法
KR20200058055A (ko) * 2018-11-19 2020-05-27 삼성전자주식회사 반도체 패키지
KR102586888B1 (ko) * 2018-11-27 2023-10-06 삼성전기주식회사 반도체 패키지
KR102632367B1 (ko) * 2018-12-04 2024-02-02 삼성전기주식회사 반도체 패키지

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012039090A (ja) * 2010-07-15 2012-02-23 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法
US20140047706A1 (en) * 2010-11-02 2014-02-20 Jalil SHAIKH Capacitive Touch Sensor for Identifying a Fingerprint
US20140070396A1 (en) * 2012-09-12 2014-03-13 Shinko Electric Industries Co., Ltd. Semiconductor package and manufacturing method

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5284155B2 (ja) * 2008-03-24 2013-09-11 日本特殊陶業株式会社 部品内蔵配線基板
US8618654B2 (en) * 2010-07-20 2013-12-31 Marvell World Trade Ltd. Structures embedded within core material and methods of manufacturing thereof
KR101067109B1 (ko) * 2010-04-26 2011-09-26 삼성전기주식회사 전자부품 내장형 인쇄회로기판 및 그 제조방법
US8717775B1 (en) * 2010-08-02 2014-05-06 Amkor Technology, Inc. Fingerprint sensor package and method
KR101362715B1 (ko) * 2012-05-25 2014-02-13 주식회사 네패스 반도체 패키지, 그 제조 방법 및 패키지 온 패키지
JP6705096B2 (ja) * 2013-08-21 2020-06-03 インテル・コーポレーション バンプレスビルドアップ層(bbul)用のバンプレスダイ−パッケージインターフェースを備えるパッケージアセンブリ、コンピューティングデバイス、及びパッケージアセンブリの製造方法
US9455211B2 (en) * 2013-09-11 2016-09-27 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out structure with openings in buffer layer
TWM491885U (zh) * 2014-06-18 2014-12-11 Tpk Touch Solutions Xiamen Inc 具有指紋識別功能的觸控面板
TWM522420U (zh) * 2016-02-17 2016-05-21 Metrics Technology Co Ltd J 指紋感測模組

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012039090A (ja) * 2010-07-15 2012-02-23 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法
US20140047706A1 (en) * 2010-11-02 2014-02-20 Jalil SHAIKH Capacitive Touch Sensor for Identifying a Fingerprint
US20140070396A1 (en) * 2012-09-12 2014-03-13 Shinko Electric Industries Co., Ltd. Semiconductor package and manufacturing method

Also Published As

Publication number Publication date
TWI669796B (zh) 2019-08-21
KR20180021629A (ko) 2018-03-05
TWI646648B (zh) 2019-01-01
TW201807799A (zh) 2018-03-01
TW201826484A (zh) 2018-07-16

Similar Documents

Publication Publication Date Title
KR101939046B1 (ko) 팬-아웃 반도체 패키지
KR101963292B1 (ko) 팬-아웃 반도체 패키지
KR101994750B1 (ko) 팬-아웃 반도체 패키지
KR101982049B1 (ko) 팬-아웃 반도체 패키지
US10474868B2 (en) Fan-out semiconductor package
KR101901713B1 (ko) 팬-아웃 반도체 패키지
KR101942742B1 (ko) 팬-아웃 반도체 패키지
KR101942727B1 (ko) 팬-아웃 반도체 패키지
KR101942744B1 (ko) 팬-아웃 반도체 패키지
KR20180037529A (ko) 팬-아웃 반도체 패키지
KR101982047B1 (ko) 팬-아웃 반도체 패키지
KR101901712B1 (ko) 팬-아웃 반도체 패키지
KR20180039524A (ko) 팬-아웃 반도체 패키지
KR101973431B1 (ko) 팬-아웃 반도체 패키지
KR101933423B1 (ko) 팬-아웃 센서 패키지
KR20180096392A (ko) 팬-아웃 반도체 패키지
KR102099749B1 (ko) 팬-아웃 반도체 패키지
KR20180029483A (ko) 팬-아웃 반도체 패키지
KR20180090666A (ko) 팬-아웃 반도체 패키지
KR101963278B1 (ko) 팬-아웃 반도체 패키지 및 그 제조방법
KR101973428B1 (ko) 팬-아웃 반도체 패키지
KR20190004462A (ko) 팬-아웃 반도체 패키지
KR20190074714A (ko) 팬-아웃 반도체 패키지
KR20190075647A (ko) 팬-아웃 반도체 패키지
KR101973430B1 (ko) 팬-아웃 반도체 패키지

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant