KR101607192B1 - 전력 증폭기 - Google Patents

전력 증폭기 Download PDF

Info

Publication number
KR101607192B1
KR101607192B1 KR1020140096962A KR20140096962A KR101607192B1 KR 101607192 B1 KR101607192 B1 KR 101607192B1 KR 1020140096962 A KR1020140096962 A KR 1020140096962A KR 20140096962 A KR20140096962 A KR 20140096962A KR 101607192 B1 KR101607192 B1 KR 101607192B1
Authority
KR
South Korea
Prior art keywords
transistor
power
drain
gate
current
Prior art date
Application number
KR1020140096962A
Other languages
English (en)
Other versions
KR20150021883A (ko
Inventor
미요 미야시타
요시노리 타카하시
카즈야 야마모토
Original Assignee
미쓰비시덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰비시덴키 가부시키가이샤 filed Critical 미쓰비시덴키 가부시키가이샤
Publication of KR20150021883A publication Critical patent/KR20150021883A/ko
Application granted granted Critical
Publication of KR101607192B1 publication Critical patent/KR101607192B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0261Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the polarisation voltage or current, e.g. gliding Class A
    • H03F1/0266Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the polarisation voltage or current, e.g. gliding Class A by using a signal derived from the input signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/08Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements
    • H03F1/22Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively
    • H03F1/223Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively with MOSFET's
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3205Modifications of amplifiers to reduce non-linear distortion in field-effect transistor amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/193High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • H03F1/302Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in bipolar transistor amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/18Indexing scheme relating to amplifiers the bias of the gate of a FET being controlled by a control signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/447Indexing scheme relating to amplifiers the amplifier being protected to temperature influence

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Amplifiers (AREA)

Abstract

소신호 이득 편차 뿐만 아니라, 규정 파워에서의 전력 이득의 온도 의존성도 억제할 수 있는 전력 증폭기를 얻는다. Tr1의 소스는 접지되어 있다. Tr2의 소스는 Tr1의 드레인에 접속되어 있다. Tr2의 게이트와 접지점 사이에 용량 C1이 접속되어 있다. 양의 온도 경사를 갖는 아이들 전류 제어회로(5)가 Tr1의 아이들 전류를 주변 온도에 비례하게 한다. 양의 온도 경사를 갖는 드레인 전압 제어회로(6)가 Tr1의 드레인 전압을 주변 온도에 비례하게 한다.

Description

전력 증폭기{POWER AMPLIFIER}
본 발명은, 주로 휴대전화 등의 이동체 통신용의 전력 증폭기에 관한 것으로서, 소신호(small-signal) 이득 편차 뿐만 아니라, 규정 파워에서의 전력 이득의 온도 의존성도 억제할 수 있는 전력 증폭기에 관한 것이다.
이동체 통신용의 전력 증폭기는, 무선대역에 있어서 RFIC(Radio Frequency Integrated Circuit)로부터 출력된 변조파를, 안테나로부터 기지국, 단말, 중계기까지 전송하는데 필요한 송신 전력값까지 증폭한다. 전력 증폭기에 요구되는 최대 출력 전력은, 모바일 통신마다 규정되어 있다. 또한, 전력 증폭기에 요구되는 전력 증폭률은 RFIC의 최대 출력 전력에 따라 전력 증폭기의 최대 출력 전력을 출력할 수 있는데 충분한 값이며, 또한, 전력 증폭기의 출력과 안테나 사이에 삽입되는 스퓨리어스(spurious) 제거용의 필터나 아이솔레이터 등의 손실분을 고려해서 최소값이 설정된다. 한편, 전력 증폭기의 최대 출력 전력은, 전력 증폭기로부터 출력되는 잡음과 스퓨리어스 신호가 일정 레벨 이하가 되도록 설정할 필요가 있다.
더구나, 전력 증폭기에는, 높은 전력효율과 비선형성이 요구된다. 전력 증폭기의 전력효율을 높게 하기 위해서, 일반적으로 최대 송신 전력을 전력 증폭기의 포화 영역에 가깝게 하도록 설계한다. 그러나, 포화 영역 부근에서의 비선형성에 의해 진폭이 억압되어서 증폭기의 이득이 저하하는 동시에 출력 신호에 왜곡이 발생하여, ACLR(adjacent channel leakage ratio)의 열화와 타 시스템에의 간섭을 일으키는 요인이 된다. 이 때문에, 선형성의 개선은 가장 중요한 과제이다. 왜곡은, 전력 증폭기의 진폭의 입출력 특성(AM-AM 특성)과 출력 신호의 위상 변화(AM-PM 특성)에 의해서도 표시할 수 있고, 이들의 변화가 전력 증폭기에서 상정되는 출력 레벨 범위 내에서 일정 레벨 이하가 되도록, 전력 증폭기는 설계된다.
최근, 휴대전화의 다기능화와 저가격화를 배경으로 하여, 휴대전화용 전력 증폭기에 있어서도 저코스트화의 요구가 현격하게 증가하기 시작하고 있는데, 그 저코스트화를 실현하는 한가지 수단으로서, CMOS 프로세스를 사용한 전력 증폭기의 개발이 활발해지기 시작하고 있다.
캐스코드 앰프를 사용한 전력 증폭기는, 주위 온도가 변화한 경우에, 소스 접지의 앰프를 사용한 전력 증폭기(예를 들면, 특허문헌 1 참조)에 비해, 규정 출력에서의 전력 이득의 변화(ΔGp)가 크다고 하는 문제가 있다. 소신호 이득의 변화(ΔGl)는, 온도변화에 대하여 소스 접지 트랜지스터의 바이어스 점(아이들 전류)을 조정함으로써 억제하는 수법이 일반적이다.
일본국 특개 2013-98904호 공보
종래의 캐스코드 앰프를 사용한 전력 증폭기에서는, 규정 출력시의 전력 이득은 IV 평면의 넓이(extent)와 부하선으로 결정된다. 따라서, 아이들 전류 만으로 온도보상을 실시한 경우에, 소신호 이득 편차(ΔGl)는 억제할 수 있어도, IV 평면의 온도변화를 억제할 수는 없다. 규정 파워에서의 전력 이득(ΔGp)에의 기여는 작으므로, 출력 전력에 대한 이득의 변화량(AM-AM)이 커져, 왜곡 특성을 열화시킨다고 하는 문제가 있었다.
본 발명은, 전술한 것과 같은 과제를 해결하기 위해 이루어진 것으로서, 그 목적은 소신호 이득 편차 뿐만 아니라, 규정 파워에서의 전력 이득의 온도 의존성도 억제할 수 있는 전력 증폭기를 얻는 것이다.
본 발명에 관한 전력 증폭기는, 접지된 소스를 갖는 제1 트랜지스터와, 상기 제1 트랜지스터의 드레인에 접속된 소스를 갖는 제2 트랜지스터와, 상기 제2 트랜지스터의 게이트와 접지점 사이에 접속된 용량과, 상기 제1 트랜지스터의 아이들 전류를 주변 온도에 비례하게 하는 양의(positive) 온도 경사를 갖는 아이들 전류 제어회로와, 상기 제1 트랜지스터의 드레인 전압을 상기 주변 온도에 비례하게 하는 양의 온도 경사를 갖는 드레인 전압 제어회로를 구비한다.
본 발명에 의해, 소신호 이득 편차 뿐만 아니라, 규정 파워에서의 전력 이득의 온도 의존성도 억제할 수 있다.
도 1은 본 발명의 실시형태 1에 관한 전력 증폭기를 나타낸 회로도다.
도 2는 비교예에 관한 전력 증폭기를 나타낸 회로도다.
도 3은 비교예에 관한 전력 증폭기의 출력 전력과 상대 전력 이득 및 인접 채널 누설 전력의 관계를 도시한 도면이다.
도 4는 비교예에 관한 전력 증폭기의 출력 전력과 상대 전력 이득 및 인접 채널 누설 전력의 관계를 도시한 도면이다.
도 5는 비교예에 관한 전력 증폭기의 아이들 전류의 온도 보상시의 캐스코드 앰프의 IV 특성과 규정 파워에서의 부하곡선을 도시한 도면이다.
도 6은 비교예에 관한 전력 증폭기의 아이들 전류의 온도 보상시의 캐스코드 앰프의 IV 특성과 규정 파워에서의 부하곡선을 도시한 도면이다.
도 7은 본 발명의 실시형태 1의 게이트 접지 트랜지스터의 전압과 소스 접지 트랜지스터의 드레인 전압 및 드레인 전류의 관계를 도시한 도면이다.
도 8은 본 발명의 실시형태 1에 관한 전력 증폭기의 출력 전압과 출력 전류의 관계를 도시한 도면이다.
도 9는 본 발명의 실시형태 1에 관한 전력 증폭기의 출력 전력과 전력 이득의 관계를 도시한 도면이다.
도 10은 본 발명의 실시형태 2에 관한 전력 증폭기를 나타낸 회로도다.
도 11은 본 발명의 실시형태 2에 관한 전력 증폭기의 출력 전력과 전력 이득의 관계를 도시한 도면이다.
도 12는 본 발명의 실시형태 3에 관한 전력 증폭기를 나타낸 회로도다.
도 13은 본 발명의 실시형태 3에 관한 전력 증폭기의 출력 전력과 전력 이득의 관계를 도시한 도면이다.
본 발명의 실시형태에 관한 전력 증폭기에 대해서 도면을 참조해서 설명한다. 동일 또는 대응하는 구성요소에는 동일한 부호를 붙이고, 설명의 반복을 생략하는 경우가 있다.
실시형태 1.
도 1은, 본 발명의 실시형태 1에 관한 전력 증폭기를 나타낸 회로도다. 트랜지스터 Tr1은, 소스가 접지된 소스 접지 앰프이다. 트랜지스터 Tr2의 소스는 Tr1의 드레인에 접속되어 있다. Tr2의 게이트와 접지점 사이에 용량 C1이 접속되어 있다. Tr2는, 게이트가 용량 C1을 거쳐 RF적으로 접지된 게이트 접지 앰프이다.
입력 단자 In으로부터 입력 정합회로(1)를 거쳐 Tr1의 게이트에 RF 신호가 입력되고, Tr1은 드레인으로부터 RF 신호를 출력한다. Tr2의 드레인은, 인덕터 L1을 거쳐 전원단자 Vd에 접속되어 있다. 인덕터 L1은 특정한 전기 길이를 갖는 선로이다. Tr2는 Tr1의 출력 신호를 소스로부터 입력하고, 드레인으로부터 RF 신호를 출력 정합회로(2)를 거쳐 출력 단자 Out에 출력한다.
이와 같이 캐스코드 접속된 Tr1, Tr2는 캐스코드 앰프(3)를 구성한다. 이 캐스코드 구성의 전력 증폭기에는, 상온시에 있어서 무신호 입력시의 드레인 전류에 대하여, 1dB 이득 압축점의 드레인 전류가 2배 이상 흐른다. Tr1, Tr2는 CMOS 프로세스를 사용해서 집적화한 n채널 NMOS 트랜지스터이다.
바이어스 회로(4)는 Tr1, Tr2의 게이트에 각각 바이어스를 공급한다. 이 바이어스 회로(4)에 있어서, 트랜지스터 Tr3은 Tr1의 바이어스 전류 설정용의 레퍼런스 소자이다. Tr3의 소스는 접지되고, 게이트 및 드레인은 높은 저항값을 갖는 저항 R1을 거쳐 Tr1의 게이트에 접속되어 있다. Tr1과 Tr3은 커런트 미러 회로를 구성한다. 저항 R1은, 입력 정합회로(1)로부터의 RF 신호가 바이어스 회로(4)에 영향을 미치지 않도록, 입력 정합회로(1)의 출력과 Tr3의 게이트 사이에 삽입되어 있다.
양의 온도 경사를 갖는 전류원 I1이 전원단자 Vbias에 접속되고, Tr3의 게이트 및 드레인에 주변 온도에 비례한 전류를 공급한다. 즉, 전류원 I1이 공급하는 전류를 I1, 주변 온도를 T, 상수를 α1이라고 하면, I1=α1*T이다. 전류원 I1으로부터 Tr3에 흐르는 전류에 따라 Tr1의 게이트 전압이 발생하고, Tr1에는 Tr1의 게이트 폭 wg1과 Tr3의 게이트 폭 wg3의 비로 거의 결정되는 전류 Id1(≒I1*Wg1/Wg3)이 흐른다. 따라서, Tr3과 전류원 I1으로 구성되는 아이들 전류 제어회로(5)는, 양의 온도 경사를 갖고, Tr1의 아이들 전류를 주변 온도에 비례하게 한다.
또한, 바이어스 회로(4)에 있어서, 양의 온도 경사를 갖는 전류원 I2이 전원단자 Vbias에 접속되고, 주변 온도에 비례한 전류를 출력한다. 전류원 I2이 공급하는 전류를 I2, 주변 온도를 T, 정수를 α2라고 하면, I2=α2*T이다.
전류원 I2는 저항 R2를 거쳐 접지되어 있다. 저항 R2의 저항값을 R2라고 하면, I2*R2=α2*T*R2인 전압이 고저항 R3을 거쳐 Tr2의 게이트에 공급된다. 고저항 R3은 RF 신호의 바이어스 회로로의 유입을 억제하기 위해서 설치되어 있다.
한편, 출력 정합회로(2)는 DC적으로는 전류가 흐르지 않도록 하는 상수로 구성되어 있기 때문에, Tr2에는 전류 Id2=Id1이 흐른다. Tr2의 게이트·소스간 전압 Vgs2은 Id2에 의해 결정된다. Tr2의 게이트 전압을 Vg2라고 하면, Tr1의 드레인 전압 Vd1은 Vd1=Vg2-Vgs2로 설정된다. 따라서, 전류원 I2과 저항 R2로 구성되는 드레인 전압 제어회로(6)는, 양의 온도 경사를 갖고, Tr2의 게이트에 주변 온도에 비례한 전압을 공급한다. 이에 따라, Tr1의 드레인 전압을 주변 온도에 비례하게 한다.
이어서 본 실시형태의 효과를 비교예와 비교해서 설명한다. 도 2는, 비교예에 관한 전력 증폭기를 나타낸 회로도다. 비교예에서는, 실시형태 1의 전류원 I2 대신에, 트랜지스터 Tr4과 전류원 I3이 설치되어 있다. Tr4은 Tr2의 게이트 전압 설정용의 레퍼런스 소자이다. Tr4의 소스는 저항 R2을 거쳐 접지되고, 게이트와 드레인이 고저항 R3을 거쳐 Tr2의 게이트에 접속되어 있다. 전류원 I3이 Tr4의 게이트 및 드레인에 전류를 공급한다. 이 전류원 I3은 온도에 의존하지 않는다.
전류원 I2에 의해 드레인으로부터 Tr4에 흐르는 전류에 따라 게이트·소스간 전압 Vgs4을 발생하고, 전류원 I3가 출력하는 전류를 I3라고 하면, Tr4의 게이트에는 Vg4=Vgs4+I3*R2인 전압이 발생한다. MOSFET의 게이트에는 전류가 흐르지 않기 때문에, Tr2의 게이트에는 고저항 R3을 거쳐 Vg2=Vg4인 전압이 인가된다.
도 3 및 도 4는, 비교예에 관한 전력 증폭기의 출력 전력과 상대 전력 이득 및 인접 채널 누설 전력의 관계를 도시한 도면이다. 도 3은 온도 보상을 실시하지 않은 경우이다. 도 3a는 출력 전력에 대한 상대 전력 이득(주위온도 25℃의 소신호시의 이득을 기준으로 한다), 도 3b는 그 때의 인접 채널 누설 전력(ACLR)을 나타낸다. 온도 -20∼85℃에 대한 이득변화(ΔGp)는 5dB 정도이며, GaAs HBT 등으로 구성된 전력 증폭기에 비해 2배 정도 크다. 한편, ACLR는, 동일 온도 내에서의 이득편차는 포화 부근 이외에서는 작기 때문에, 왜곡의 열화는 전력 증폭기의 포화 부근에서의 이득 억압으로 결정되고 있다.
도 4는 전류원 I1에 양의 온도 경사를 갖게 해서 아이들 전류의 온도 보상을 실시한 경우이다. 도 4a에 나타낸 것과 같이 온도 -20∼85℃에 대한 이득변화(ΔGp)는, 소신호 레벨에서는 2dB 이하까지 억제되지만, 포화 부근에서는 4dB 정도의 이득차가 여전히 남아있다. 따라서, 예를 들면, -20℃의 이득편차는 중 및 저 파워 시로부터 서서히 커지기 때문에, 그 출력 전력에서의 ACLR가 급격하게 열화한다.
도 5 및 도 6은, 비교예에 관한 전력 증폭기의 아이들 전류의 온도 보상시의 캐스코드 앰프의 IV 특성과 규정 파워에서의 부하곡선을 도시한 도면이다. 도 5는 주위온도 -20℃일 때의 경우로서, 도 5a는 Tr1의 IV 특성, 도 5b는 캐스코드 앰프 전체의 IV 특성을 나타낸다. 앞서 설명한 것과 같이, 캐스코드 앰프의 출력 전류는 Tr1의 드레인 전류와 같고, Tr1의 드레인 전류는 Tr2의 게이트 전압 Vg2로부터 Tr2의 게이트·소스간 전압 Vgs2을 뺀 드레인 전압 Vd1에 의해 제한된다. 한편, 도 6은 주위온도 85℃일 때의 경우이다. 이 고온시에는 Tr1의 드레인 전류는 양의 온도 경사를 갖는 바이어스 회로에 의해 아이들 전류가 조정되었다고 하더라도, Tr1의 온도특성에 의한 gm의 저하 등에 의해 IV 평면이 좁아져, 규정 파워에서의 부하곡선에 영향을 미치고 있다.
이에 대하여 도 7은, 본 발명의 실시형태 1의 게이트 접지 트랜지스터의 전압과 소스 접지 트랜지스터의 드레인 전압 및 드레인 전류의 관계를 도시한 도면이다. 도 8은, 본 발명의 실시형태 1에 관한 전력 증폭기의 출력 전압과 출력 전류의 관계를 도시한 도면이다.
Tr2의 Vg2를 높이는 것에 의해, Tr1의 IV 특성상, Tr1의 드레인 전압 Vd1이 상승한다. 이에 따라, 캐스코드 앰프(3)의 IV 평면이 넓어진다. 이와 같이, Vd1을 제어함으로써, IV 평면의 넓이를 바꿀 수 있다.
도 9는, 본 발명의 실시형태 1에 관한 전력 증폭기의 출력 전력과 전력 이득의 관계를 도시한 도면이다. 게이트 접지 트랜지스터의 게이트 전압 Vg2의 제어가 없는 (a) 경우에 비해, (b)의 규정 파워시의 전력 이득의 편차가 억제되고 있다. 따라서, 본 실시형태에 의해 소신호 이득 편차 뿐만 아니라, 규정 파워에서의 전력 이득의 온도 의존성도 억제할 수 있다.
실시형태 2.
도 10은, 본 발명의 실시형태 2에 관한 전력 증폭기를 나타낸 회로도다. 도 2의 비교예에 비해 바이어스 회로(4)에 전류원 I4과 저항 R4, R5이 추가되어 있다. 양의 온도 경사를 갖는 전류원 I4은 전원단자 Vbias에 접속되고, 주변 온도에 비례한 전류를 출력한다. 즉, 전류원 I4이 공급하는 전류를 I4, 주변 온도를 T, 상수를 α3라고 하면, I4=α3*T이다.
전류원 I4은 저항 R4을 거쳐 접지되어 있다. 전류원 I4의 출력 전류를 I4, 저항 R4의 저항값을 R4라고 하면, I4*R4=α3*T*R4인 전압이 고저항 R5을 거쳐 Tr2의 보디(body) 단자(기판)에 공급된다. 고저항 R5은 RF 신호의 바이어스 회로로의 유입을 억제하기 위해서 설치되어 있다.
Tr2의 소스 전압은, 전류원 I2, Tr4, R3로 구성되는 바이어스 회로로 결정된다. 한편, 전류원 I4과 저항 R4로 구성되는 드레인 전압 제어회로(7)는, Tr2의 기판에 주변 온도에 비례한 보디 전압(기판 전압)을 공급한다. 이에 따라, 주변 온도에 따라 Tr2의 임계전압 Vth가 변한다. 이 결과, Tr1의 드레인 전압을 주변 온도에 비례하게 한다.
여기에서, Tr2의 gmb가 변화하여, 고온시에 보디 전압이 상승하면 gmb가 증가하여 이득이 증가하고, 저온시에 보디 전압이 떨어지면 gmb가 감소하여 이득이 저하한다. 이 때문에, 보디 전압을 온도제어함으로써 소신호 이득의 온도변동도 동시에 억제할 수 있다.
도 11은, 본 발명의 실시형태 2에 관한 전력 증폭기의 출력 전력과 전력 이득의 관계를 도시한 도면이다. 도 11a는 게이트 접지 트랜지스터 Tr2의 보디 전압 Vbody의 제어에 의한 Vd1의 제어가 없는 경우이고, 도 11b는 보디 전압 Vbody의 제어가 있는 경우이다. 도 11a에 비해 도 11b에서는 규정 파워시의 전력 이득편차가 억제되는 동시에 소신호 이득 편차도 작아진다.
이와 같이, 보디 전압 Vbody를 제어함으로써, 규정 파워시와 소신호시의 온도특성을 동시에 보상할 수 있다. 따라서, I1, Tr3, Tr1로 구성되는 커런트 미러 회로에 있어서 아이들 전류의 제어 범위를 억제할 수 있기 때문에, 전류원 I1에 의한 전류 제어기능을 삭제할 수 있다.
이때, 실시형태 1, 2에 있어서, 캐스코드 앰프(3)로서, 전원전압과 출력 전력에 따라 몇가지의 실용적인 트랜지스터의 조합이 가능하다. 예를 들면, 전원전압이 3.2∼4.2V이고 출력이 1W 클래스인 휴대 용도의 전력 증폭기에서는, 소스 접지 트랜지스터 Tr1에는 1.3∼2V 내압의 트랜지스터, 게이트 접지 트랜지스터 Tr2에는 3.3∼5V 내압의 트랜지스터가 적용된다. 본 실시형태 1, 2는 소스 접지 트랜지스터 Tr1의 내압이 1.3∼2V인 경우에 특히 유효하게 작용한다.
실시형태 3.
도 12는, 본 발명의 실시형태 3에 관한 전력 증폭기를 나타낸 회로도다. 도 2의 비교예에 비해, 캐스코드 앰프(3)는 Tr2에 병렬로 접속된 트랜지스터 Tr5을 갖는다. Tr5의 소스는 Tr1의 드레인에 접속되고, Tr5의 드레인은 Tr2의 드레인에 접속되어 있다. 실시형태 2와 마찬가지로 바이어스 회로(4)에 전류원 I4와 저항 R4, R5이 추가되어 있다.
I4*R4인 전압이 고저항 R5을 거쳐 Tr5의 게이트에 공급된다. 즉, 전류원 I4과 저항 R4로 구성되는 드레인 전압 제어회로(8)는, Tr5의 게이트에 주변 온도에 비례한 전압을 공급한다. 구체적으로는, 전류원 I4의 출력 전류를 I4, 저항 R4의 저항값을 R4라고 하면, I4*R4=α3*T*R4인 전압을 Tr5의 게이트에 공급한다. 이에 따라, Tr1의 드레인 전압을 주변 온도에 비례하게 한다.
도 13은, 본 발명의 실시형태 3에 관한 전력 증폭기의 출력 전력과 전력 이득의 관계를 도시한 도면이다. 도 13a는 Tr5의 게이트 전압 Vg5의 제어에 의한 Vd1의 제어가 없는 경우이고, 도 13b는 Vg5의 제어가 있는 경우이다. 도 13a에 비해 도 13b에서는 규정 파워시의 전력 이득편차가 억제되는 동시에 소신호 이득 편차도 작아진다.
Tr2과 Tr5의 소스는 단락되어 있고 소스 전위는 공통이기 때문에, 온도에 의해 각각의 게이트·소스간 전압 Vgs2, Vgs5은 다른 값으로 설정된다. 예를 들면, 저온시에 Tr5의 Vgs5이 Vgs5<<Vth5(임계전압)이 되도록 바이어스 회로(4)로부터 게이트 전압 Vg5이 공급된 경우, Tr5은 오프 상태로 되고, Tr2만 증폭 동작에 기여하게 된다. 이와 같이, 2개의 게이트 접지 트랜지스터의 1개의 게이트 전위를 온도제어함으로써, 전력 증폭에 기여하는 게이트 접지 트랜지스터의 핑거(finger) 개수를 등가적으로 가변할 수 있다. 이 경우, 소스 접지 트랜지스터의 채널 변조 특성의 유무에 상관없이 포화시의 이득제어가 가능해진다.
5 아이들 전류 제어회로, 6-8 드레인 전압 제어회로, C1 용량, I2 전류원, Tr1 제1 트랜지스터, Tr2 제2 트랜지스터, Tr3 제4 트랜지스터, Tr5 제3 트랜지스터

Claims (5)

  1. 접지된 소스를 갖는 제1 트랜지스터와,
    상기 제1 트랜지스터의 드레인에 접속된 소스를 갖는 제2 트랜지스터와,
    상기 제2 트랜지스터의 게이트와 접지점 사이에 접속된 용량과,
    상기 제1 트랜지스터의 아이들 전류를 주변 온도에 비례하게 하는 양의 온도 경사를 갖는 아이들 전류 제어회로와,
    상기 제1 트랜지스터의 드레인 전압을 상기 주변 온도에 비례하게 하는 양의 온도 경사를 갖는 드레인 전압 제어회로를 구비한 것을 특징으로 하는 전력 증폭기.
  2. 제 1항에 있어서,
    상기 드레인 전압 제어회로는, 상기 제2 트랜지스터의 게이트에 상기 주변 온도에 비례한 전압을 공급하는 것을 특징으로 하는 전력 증폭기.
  3. 제 1항에 있어서,
    상기 드레인 전압 제어회로는, 상기 제2 트랜지스터의 기판에 상기 주변 온도에 비례한 보디 전압을 공급하는 것을 특징으로 하는 전력 증폭기.
  4. 제 1항에 있어서,
    상기 제1 트랜지스터의 드레인에 접속된 소스와, 상기 제2 트랜지스터의 드레인에 접속된 드레인을 갖는 제3 트랜지스터를 더 구비하고,
    상기 드레인 전압 제어회로는, 상기 제3 트랜지스터의 게이트에 상기 주변 온도에 비례한 전압을 공급하는 것을 특징으로 하는 전력 증폭기.
  5. 제 1항 내지 제 4항 중 어느 한 항에 있어서,
    상기 아이들 전류 제어회로는,
    접지된 소스와, 상기 제1 트랜지스터의 게이트에 접속된 게이트 및 드레인을 갖는 제4 트랜지스터와,
    상기 제4 트랜지스터의 게이트 및 드레인에 상기 주변 온도에 비례한 전류를 공급하는 양의 온도 경사를 갖는 전류원을 갖는 것을 특징으로 하는 전력 증폭기.
KR1020140096962A 2013-08-21 2014-07-30 전력 증폭기 KR101607192B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2013-170973 2013-08-21
JP2013170973A JP6229369B2 (ja) 2013-08-21 2013-08-21 電力増幅器

Publications (2)

Publication Number Publication Date
KR20150021883A KR20150021883A (ko) 2015-03-03
KR101607192B1 true KR101607192B1 (ko) 2016-03-29

Family

ID=52479815

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140096962A KR101607192B1 (ko) 2013-08-21 2014-07-30 전력 증폭기

Country Status (3)

Country Link
US (1) US9203368B2 (ko)
JP (1) JP6229369B2 (ko)
KR (1) KR101607192B1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3210215B1 (en) * 2014-10-22 2024-03-06 Murata Manufacturing Co., Ltd. Pseudo resistance circuit and charge detection circuit
US20160134243A1 (en) * 2014-11-06 2016-05-12 Morfis Semiconductor, Inc. Bias-boosting circuit with dual current mirrors for rf power amplifier
US9621118B2 (en) 2014-12-30 2017-04-11 Skyworks Solutions, Inc. Compression control through power amplifier voltage adjustment
US9712115B2 (en) * 2015-11-24 2017-07-18 Qualcomm Incorporated Current-mode power amplifier
WO2017175296A1 (ja) * 2016-04-05 2017-10-12 三菱電機株式会社 増幅器
JP6630303B2 (ja) * 2017-02-24 2020-01-15 株式会社東芝 高周波半導体増幅回路
US10651796B2 (en) * 2018-02-02 2020-05-12 Advanced Semiconductor Engineering, Inc. Resistorless power amplifier
JP7246873B2 (ja) * 2018-07-26 2023-03-28 三星電子株式会社 電力増幅器
JP7259625B2 (ja) * 2019-07-30 2023-04-18 住友電気工業株式会社 トランスインピーダンス増幅回路
JP2021184527A (ja) 2020-05-21 2021-12-02 住友電気工業株式会社 電力増幅器
CN114531121B (zh) * 2022-04-24 2022-08-16 成都嘉纳海威科技有限责任公司 一种对温度不敏感的线性功率放大器

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4477782A (en) * 1983-05-13 1984-10-16 At&T Bell Laboratories Compound current mirror
US6977553B1 (en) * 2002-09-11 2005-12-20 Marvell International Ltd. Method and apparatus for an LNA with high linearity and improved gain control
US7304539B2 (en) * 2003-10-16 2007-12-04 Renesas Technology Corporation High frequency power amplifier circuit and electronic component for high frequency power amplifier
JP4575818B2 (ja) * 2005-03-24 2010-11-04 Okiセミコンダクタ株式会社 増幅回路用バイアス回路
US7265628B2 (en) * 2005-09-13 2007-09-04 Analog Devices, Inc. Margin tracking cascode current mirror system and method
US7969243B2 (en) * 2009-04-22 2011-06-28 Acco Semiconductor, Inc. Electronic circuits including a MOSFET and a dual-gate JFET
JP5158425B2 (ja) * 2008-03-12 2013-03-06 株式会社村田製作所 Rf電力増幅装置
JP5672975B2 (ja) * 2010-11-01 2015-02-18 富士通セミコンダクター株式会社 可変利得増幅器
JP5743850B2 (ja) * 2011-10-28 2015-07-01 株式会社東芝 集積回路
JP5143943B1 (ja) 2011-11-04 2013-02-13 シャープ株式会社 電力増幅回路

Also Published As

Publication number Publication date
US20150054583A1 (en) 2015-02-26
JP6229369B2 (ja) 2017-11-15
US9203368B2 (en) 2015-12-01
KR20150021883A (ko) 2015-03-03
JP2015041832A (ja) 2015-03-02

Similar Documents

Publication Publication Date Title
KR101607192B1 (ko) 전력 증폭기
US8410854B2 (en) Semiconductor integrated circuit device
KR100830361B1 (ko) 능동 바이어스 회로
US7733181B2 (en) Amplifier circuit having dynamically biased configuration
US20130141168A1 (en) Low-noise amplifier with through-mode
US8493154B1 (en) Linearity enhancement on cascode gain block amplifier
JP2002043862A (ja) プリディストーション回路
KR20040051499A (ko) 이득 가변형 증폭기
US20060255861A1 (en) Semiconductor integrated circuit device
US11290060B2 (en) Bias circuit
JP4583967B2 (ja) 高周波電力増幅器及びその出力電力調整方法
US10148226B2 (en) Bias circuit
US9048802B2 (en) Radio frequency power amplifier with linearizing predistorter
KR101766628B1 (ko) 전치 보상기를 갖는 송신기
JP2023126671A (ja) ドライバ回路
JP2021005818A (ja) 電力増幅回路
US8482355B2 (en) Power amplifier
CN110661494A (zh) 高频放大电路及半导体设备
KR101653903B1 (ko) 비선형 증폭단을 이용한 선형 증폭기
JP2001077637A (ja) プリディストーション回路
JP2010109710A (ja) 利得可変型増幅器
KR20010051342A (ko) 게인 가변형 증폭 장치
KR101983141B1 (ko) 바이어스 회로 및 이를 이용한 증폭기
CN117459000A (zh) 用于低噪声放大器的偏置电路以及射频低噪声放大器
JP2001267852A (ja) プリディストーション回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20200312

Year of fee payment: 5