KR101603508B1 - Ge 및/또는 III-V족 화합물 반도체를 이용한 반도체 소자 및 그 제조방법 - Google Patents

Ge 및/또는 III-V족 화합물 반도체를 이용한 반도체 소자 및 그 제조방법 Download PDF

Info

Publication number
KR101603508B1
KR101603508B1 KR1020140015238A KR20140015238A KR101603508B1 KR 101603508 B1 KR101603508 B1 KR 101603508B1 KR 1020140015238 A KR1020140015238 A KR 1020140015238A KR 20140015238 A KR20140015238 A KR 20140015238A KR 101603508 B1 KR101603508 B1 KR 101603508B1
Authority
KR
South Korea
Prior art keywords
trench structure
iii
substrate
layer
delete delete
Prior art date
Application number
KR1020140015238A
Other languages
English (en)
Other versions
KR20150094215A (ko
Inventor
고대홍
김병주
Original Assignee
연세대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 연세대학교 산학협력단 filed Critical 연세대학교 산학협력단
Priority to KR1020140015238A priority Critical patent/KR101603508B1/ko
Publication of KR20150094215A publication Critical patent/KR20150094215A/ko
Application granted granted Critical
Publication of KR101603508B1 publication Critical patent/KR101603508B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Abstract

본 발명에 따라서 (a) 기판을 제공하는 단계; (b) 상기 기판 상에 절연막을 형성하는 단계; (c) 상기 절연막을 패터닝하여, 하부 트렌치 구조를 형성하는 단계; (d) 상기 하부 트렌치 구조 내에 Ge 및 III-V족 화합물 반도체 중 적어도 하나를 증착 및 성장시키는 단계; (e) 제2 절연막을 추가로 형성하는 단계; (f) 상기 제2 절연막을 패터닝하여, 상부 트렌치 구조를 형성하는 단계로서, 상기 상부 트렌치 구조는 상기 하부 트렌치 구조와 수직한 방향으로 연장되는 것인, 상기 상부 트렌치 구조를 형성하는 단계; (g) 상기 상부 트렌치 구조 내에 상기 하부 트렌치 구조에 증착 및 성장시킨 물질과 동일한 물질을 증착 및 성장시키는 단계; (e) 연마 공정을 수행하여 상기 (g) 단계에서 성장시킨 물질의 표면을 평탄화하는 단계를 포함하는 것을 특징으로 하는 반도체 소자 제조 방법이 제공된다.

Description

Ge 및/또는 III-V족 화합물 반도체를 이용한 반도체 소자 및 그 제조방법{SEMICONDUCTOR DEVICE USING Ge AND III-V GROUP COMPOUND SEMICONDUCTOR AND METHOD OF MANUFACTURING THE SAME}
본 발명은 Ge(germanium) 및/또는 III-V족 화합물반도체를 이용한 반도체 소자 및 그 제조 방법에 관한 것이다.
최근의 반도체 산업은 무어의 법칙에 따라 마이크로칩에 저장할 수 있는 데이터의 양이 18개월마다 2배씩 증가하고 있으며, 이 방대한 데이터를 빠른 시간 내에 처리할 수 있도록 소자들의 속도 또한 비약적으로 증가하고 있다. 이러한 기술 발전에 부응하기 위해 많은 연구자들이 CMOS(Complementary Metal Oxide Semiconductor)의 고집적화, 고속동작화을 위한 새로운 물질 및 구조 개발에 노력하고 있다(예컨대, 공개 번호 제10-2003-26235호).
최근, 기존의 Si을 대체해 이동도(mobility)가 빠른 Ge이나 III-V족 화합물반도체를 이용하여 고속, 고전류 CMOS를 제작하려는 연구가 활발히 진행되고 있다. 그러나, Ge이나 III-V족 화합물반도체의 단결정 기판 가격은 Si와 비교하여 높기 때문에, 이를 이용한 소자 제작은 경제적인 측면에서 불리하다.
더욱이, Ge과 III-V족 화합물반도체를 이용해 CMOS 소자를 제작하기 위해서는 기존의 Si을 중심으로 개발되어 온 반도체 공정과 호환 가능(compatible)해야 한다는 필수적인 전제 조건을 충족시킬 필요가 있다.
최근에 보고된 연구들에 의하면 Si 기판 위에 Ge을 에피택셜하게 성장시켜 활성 채널층(active channel layer)으로 사용하는 pMOS와 III-V족 화합물반도체를 에피택셜하게 성장시켜 활성 채널층으로 하는 nMOS를 동시에 구현하는 CMOS 공정들이 보고되고 있다. 이는 Si 기판을 사용함으로써 로직(logic), 고주파 소자, 입출력 회로(input/output circuitry) 등의 기능을 가지는 블락(block)들을 동일한 플랫폼(platform)에 구현할 수 있게 해준다. 그러나, 이 방법에 따르면, Si과 그 위에 증착되는 물질 간의 격자 상수 차이로 인하여, 계면에 결함이 발생하고 소자가 열화되는 문제점이 발생한다.
최근에, 이를 극복하기 위해 Si 기판 위에 절연막을 패터닝하여 Si 기판이 노출된 영역에만 Ge이나 III-V 화합물 반도체를 성장하는 방법이 소개되고 있다(예컨대, T.A. Langdo et al., Appl. Phys. Lett. 76, 3700 (2000)). 이 방법은 도 1에 도시한 바와 같이, 산화막(SiO2) 트렌치(trench) 하부에 Ge 혹은 III-V 화합물 반도체 층을 Si 기판 위에 선택적 에피택셜하게 성장시켜 Si과 Ge 혹은 III-V 화합물반도체의 격자 상수 차이에 의해 발생하는 결함들의 영향을 최소화할 수 있도록 어느 임계 두께 이상으로 성장시킨다. 특히, 격자 상수 차이에 의해 Si과 Ge 혹은 III-V 화합물반도체 계면에서 발생하는 실 전위(thread dislocations)가 특정한 각도(45°)를 가지고 성장하는 쪽으로 전파하여 어느 임계 두께에서는 측벽에 고립(trapping)될 수 있도록 트렌치 내에 Ge 혹은 III-V 화합물반도체를 성장시킨다.
상기 구조를 이용하면 상기한 임계 두께 이상의 영역에서 결함이 없는 영역이 존재하게 되고, 이를 소자 제작을 위한 활성층으로 사용하게 된다. 이때, 계면에서 생성된 결함들에 의해 상부층의 격자 상수는 물질 고유의 격자 상수에 근접한 값을 가지게 된다. 이러한 방법을 이용하여, 경제적으로 저렴한 Si 기판을 이용하면서, 고속 이동도를 가진 Ge 혹은 III-V 화합물 반도체 소자를 구현할 수 있게 된다.
그러나, 상기 방법을 이용하는 경우에도 도 2에 나타낸 바와 같이, Ge과 Ge이 만나는 부분(예컨대, 도 1의 원 참조)에는 결정학적 결함(예컨대, stacking fault, dislocation, micro twin 등)이 생성되는 문제점이 발생한다. 이는 트렌치 내부에 있는 Ge 막들의 격자 상수 차이에 의한 것으로, Ge 막들 사이의 미세한 misorientation 역시 결함을 발생시킬 수 있다. 이러한 결함들은 이후 소자 제작시 활성층 영역에 존재하게 되어 소자를 열화시키게 된다.
본 발명은 상기한 종래 기술에서 나타나는 문제점을 해결하기 위한 것으로서, 결정학적 결함의 발생을 방지할 수 있는 Ge 및/또는 III-V족 화합물 반도체를 이용한 반도체 소자(예컨대, CMOS 소자) 및 그 제조방법을 제공하는 것이다
본 발명의 다른 목적은 발생되는 결함을 특정 영역에 고립시켜 결함 생성 및 고립 효과를 극대화할 수 있는 Ge 및/또는 III-V족 화합물 반도체를 이용한 반도체 소자 및 그 제조방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명에 따라서 (a) 기판을 제공하는 단계; (b) 상기 기판 상에 절연막을 형성하는 단계; (c) 상기 절연막을 패터닝하여, 하부 트렌치 구조를 형성하는 단계; (d) 상기 하부 트렌치 구조 내에 Ge 및 III-V족 화합물 반도체 중 적어도 하나를 증착 및 성장시키는 단계; (e) 제2 절연막을 추가로 형성하는 단계; (f) 상기 제2 절연막을 패터닝하여, 상부 트렌치 구조를 형성하는 단계로서, 상기 상부 트렌치 구조는 상기 하부 트렌치 구조와 수직한 방향으로 연장되는 것인, 상기 상부 트렌치 구조를 형성하는 단계; (g) 상기 상부 트렌치 구조 내에 상기 하부 트렌치 구조에 증착 및 성장시킨 물질과 동일한 물질을 증착 및 성장시키는 단계; (e) 연마 공정을 수행하여 상기 (g) 단계에서 성장시킨 물질의 표면을 평탄화하는 단계를 포함하는 것을 특징으로 하는 반도체 소자 제조 방법이 제공된다.
한 가지 실시예에 있어서, 상기 방법은 상기 절연막 및 제2 절연막 형성 후, 그 각각의 막 상에 스토퍼 막을 형성하는 단계를 더 포함할 수 있다.
한 가지 실시예에 있어서, 상기 하부 트렌치 구조의 높이는 그 폭보다 2배 이상이 되도록 형성될 수 있다.
한 가지 실시예에 있어서, 상기 하부 트렌치 구조에서 상기 Ge 및 III-V족 화합물 반도체층 중 적어도 하나의 층은 그 높이와 폭의 비가 2 이상이 되도록 형성될 수 있다.
한 가지 실시예에 있어서, 상기 기판으로서 Si 기판을 이용하고, 상기 (c) 단계에서 상기 Si 기판이 노출되도록 상기 절연막을 패터닝하여, 상기 하부 트렌치 구조를 형성할 수 있다.
한 가지 실시예에 있어서, 상기 (d) 단계에서 상기 하부 트렌치 구조 내에서 상기 노출된 Si 기판 상에 Ge 층을 형성하고, 그 위에 III-V족 화합물 반도체 층을 형성할 수 있다.
한 가지 실시예에 있어서, 상기 Ge 층은 상기 트렌치 구조 내에서 그 높이와 폭의 비가 2 이상이 되도록 형성될 수 있다.
한 가지 실시예에 있어서, 상기 Ge 층 위에 Ge 보다 밴드갭 에너지가 낮은 III-V족화합물 반도체를 형성할 수 있다.
한 가지 실시예에 있어서, 상기 Ge 층 위에 복수의 층으로 구성되는 III-V족 화합물 반도체층을 형성할 수 있다.
한 가지 실시예에 있어서, 상기 III-V족 화합물 반도체층은 밴드갭 에너지가 다른 복수의 층으로 구성되고, 그 중 최상부의 III-V족 화합물 반도체층과 상기 Ge 층 사이의 III-V족 화합물 반도체층은 상기 최상부의 III-V족 화합물 반도체층보다 큰 밴드갭 에너지를 갖는 것일 수 있다.
한 가지 실시예에 있어서, 상기 하부 트렌치 구조는 형성하고자 하는 단위 반도체 소자에 대해 1개 형성되고 상기 상부 트렌치 구조는 복수 개 형성될 수 있다.
본 발명의 다른 양태에 따라서, 기판과; 상기 기판 상에 형성된 산화막으로서, 상기 산화막에는 하부 트렌치 구조가 형성되어 있는 것인, 상기 산화막과; 상기 산화막 상에 형성되는 제2 산화막으로서, 상기 제2 산화막에는 상부 트렌치 구조가 형성되어 있으며, 상기 상부 트렌치 구조는 상기 하부 트렌치 구조에 수직한 방향으로 연장되는 것인, 제2 산화막과; 상기 하부 및 상부 트렌치 구조 내에 형성되고, Ge 및 III-V족 화합물 반도체 중 적어도 하나로 이루어지는 활성 채널층과; 상기 상부 트렌치 구조의 활성 채널층 상에 형성되는 게이트 유전막과; 상기 게이트 유전막 상에 형성된 금속 게이트를 포함하는 반도체 소자가 제공된다.
한 가지 실시예에 있어서, 상기 하부 트렌치 구조는 형성하고자 하는 단위 반도체 소자에 대해 1개 형성되고 상기 상부 트렌치 구조는 복수 개 형성될 수 있다.
한 가지 실시예에 있어서, 상기 기판으로서 Si 기판을 이용할 수 있다.
한 가지 실시예에 있어서, 상기 하부 트렌치 구조 내에서 상기 Si 기판 상에 형성된 Ge 층과 그 위에 형성된 III-V족 화합물 반도체 층을 포함할 수 있고, 상기 Ge 층 위에 형성된 상기 III-V족 화합물 반도체는 상기 Ge 보다 밴드갭 에너지가 낮은 것일 수 있다.
한 가지 실시예에 있어서, 상기 Ge 층 위에 상기 III-V족 화합물 반도체층은 복수의 층으로 구성될 수 있고, 이 경우 상기 III-V족 화합물 반도체층은 밴드갭 에너지가 다른 복수의 층으로 구성되고, 그 중 최상부의 III-V족 화합물 반도체층과 상기 Ge 층 사이의 III-V족 화합물 반도체층은 상기 최상부의 III-V족 화합물 반도체층보다 큰 밴드갭 에너지를 갖는 것일 수 있다.
본 발명에 따르면, 종래 기술에서 발생하는 결함을 제거할 수 있다. 또한, 종래에 따르면, 좁은 영역에서만 Ge과 III-V 화합물 반도체를 성장시켜, 소자 제작에 불리하였으나, 본 발명을 적용하면, 보다 넓은 영역에서 소자를 제작할 수 있다.
도 1은 종래의 Ge, III-V족 화합물반도체를 이용하여 실 전위를 감소시킬 수 있도록 제안된 구조의 단면도이다.
도 2는 도 1의 구조에서 산화막 상부에 결정학적 결함이 발생한 것을 보여주는 현미경 사진이다.
도 3 내지 도 8은 본 발명의 한 가지 실시예에 따라 CMOS 소자를 제조하는 과정을 보여주는 도면이다.
이하에서는, 첨부 도면을 참조하여, 본 발명의 실시예를 구체적으로 설명한다. 이하의 설명에 있어서, 당업계에 이미 널리 알려진 구성(예컨대, 박막 형성, 식각, 패터닝, 연마 공정 등)에 대한 상세한 설명은 생략한다. 이러한 설명을 생략하더라도, 당업자라면 이하의 설명을 통해 본 발명에서 제시하는 반도체 소자의 구조 및 그 제조 방법의 특징적 구성을 쉽게 이해할 수 있을 것이다.
본 발명은 종래 기술과 관련하여 설명한 문제점을 극복하기 위해, 한정된 영역에 결함이 없는 Ge 및/또는 III-V 화합물반도체를 성장시키고, 소자의 활성층 영역을 증대시키는 방법 및 구조를 제공한다. 이하에서 상세히 설명하는 바와 같이, 본 발명에서 제시하는 기술을 통해, Ge 또는 III-V 화합물반도체 단결정 기판을 사용하는 것과 비교하여, Si 기판 위에 결함이 적은 Ge 및/또는 III-V 화합물반도체를 선택적으로 에피택셜하게 성장시키고 이동도가 빠른 트랜지스터를 제조하여, 높은 가격 경쟁력을 갖도록 할 수 있다.
즉 본 발명에 따르면, 폭이 좁은 트렌치를 형성하고 이 영역에 Ge 또는 III-V 화합물 반도체를 성장시킨 후 트렌치 방향에 대해 수직한 방향으로 측면 에피택셜 성장(lateral epitaxial growth)을 수행한다. 이때, 트렌치 방향에 수직한 방향으로 Ge 또는 III-V 화합물 반도체를 성장시키기 위해, 추가 산화막을 증착한 후 이 산화막을 패터닝하여 트렌치를 추가로 형성한다. 이러한 본 발명에 따르면, 종래 기술의 Ge과 Ge 결합시 발생하는 결함을 제거할 수 있다. 또한, 종래의 기술을 이용하면, 좁은 영역에서 Ge 또는 III-V 화합물 반도체를 성장시켜야 하기 때문에, 소자 제작에 불리하였으나, 본 발명을 이용하면 보다 넓은 영역에서 소자를 제작할 수 있다.
이하, 도면을 참조하여, 본 발명이 제시하는 CMOS 소자 제조 과정을 상세히 설명한다.
먼저, 도 3에 도시한 바와 같이, Si 기판(10)을 준비한다. 본 발명의 한 가지 실시예에서는 CMOS 구조를 형성하기 위한 기판으로서 Si 기판을 이용하지만, 본 발명은 이에 제한되지 않는다는 것에 유의하여야 한다. 그러나, Si 기판이 경제적인 관점에서 가장 이점이 있고 또 기존의 반도체 공정이 Si에 기반하고 있기 때문에, 본 발명의 실시예 역시 Si 기판을 이용한다.
이어서, Si 기판(10)에 산화막(SiO2)(20)을 형성하는 데, 이는 절연막 역할을 한다. 산화막 외에도 질화막을 형성할 수도 있으나, 본 실시예에서는 통상의 반도체 공정에서 흔히 사용되는 산화막을 형성한다. 산화막을 형성한 후, 산화막에 대해 패터닝을 수행하여, 좁은 폭의 트렌치 구조(T1)(하부 트렌치)를 형성한다.
한편, 상기 패터닝시 예컨대, 반응성 이온 에칭이나 플라즈마 에칭법을 통해 트렌치 구조를 형성할 수 있는데, 이때 Si 기판(10)까지 식각한다. 즉 트렌치 내부에서 성장시키는 Ge 층은 Si 층이 노출되어야만 증착할 수 있다. 만약, 트렌치 구조 형성시 Si 기판이 노출되지 않은 상태로 식각이 멈춘다면, 후속되는 Ge 증착시 증착이 이루어지지 않게 된다. 즉 SEG(Selective Epitaxial Growth) 공정을 이용하면, Si 기판 상에서는 Ge 증착이 잘 되지만, 트렌치 측벽은 Ge 증착이 잘 이루어지지 않는다. 따라서, 트렌치 구조 형성시 Si 기판을 노출시키는 것이 바람직하다. 이는 III-V족 화합물 반도체를 Si 기판 상에 형성하는 경우에도 마찬가지이다.
한편, 바람직한 실시예에 따르면, 산화막(20)을 형성한 후 후속 공정의 편의 및 산포 개선을 위해 식각 스토퍼 막(도시 생략)을 추가로 형성한 다음에, 상기와 같은 패터닝을 수행할 수도 있다. 식각 스토퍼 막으로서 질화막(Si3N4)을 형성할 수 있다.
한편, 트렌치 구조의 폭은 Si과 성장하고자 하는 물질 사이의 격자 상수 차이를 고려하여 선정할 수 있으며, 트렌치 구조(T1)의 높이는 폭의 2배 이상으로 하여, 실 전위가 트렌치 구조의 하부에 고립될 수 있도록 한다. Ge을 이용하는 경우, 하부 영역의 폭을 30 nm 이하로 선택하는 것이 결함 생성 억제 및 고립 향상을 위해 바람직하다.
이어서, 도 4에 도시한 바와 같이, 트렌치 구조(T1) 내에 선택적 에피택셜 성장법에 의해 Ge 및/또는 III-V 화합물반도체를 증착한다. Ge 및/또는 III-V 화합물반도체를 증착하게 되면, Si 기판과의 격자상수 차이로 인하여, 실 전위가 발생하지만, 도시한 바와 같이, 이들 결함은 트렌치 구조의 하부에 고립된다. 한편, 도면을 통해 알 수 있는 바와 같이, 트렌치 구조(T1)는 형성하고자 하는 단위 반도체 소자에 대해 1개만 형성하는 것이 바람직하다. 즉, 단위 반도체 소자에 대해 복수의 트렌치 구조를 형성하고, 각 트렌치에서 예컨대 Ge를 증착 및 성장시키면, Ge의 고립 없이 성장이 이루어지는데, 이때 인접하는 트렌치에서 성장하여 올라오는 Ge과 닿게 되고, 두 Ge의 격자상수가 다르면, 결함이 발생한다. 따라서, 이러한 문제를 방지하기 위해 형성하고자 하는 단위 반도체 소자에 대해 하부 트렌치는 1개만 형성하는 것이 바람직하다.
한편, Ge 층의 성장은 저메인(GeH4) 가스 등을 이용할 수 있고, Si 기판이 노출된 부분에서만 선택적으로 성장하게끔 염화 수소(HCl), 염소(Cl2)와 같은 식각 가스를 동시에 주입하거나 증착과 식각 공정을 반복적으로 진행할 수 있다. 이때 상기한 바와 같이, Ge은 트렌치 하부인 Si 기판과의 계면에서 발생하는 실 전위 등이 측벽에 고립될 수 있도록 임계 두께 이상의 두께를 가지는 것을 특징으로 한다. 예컨대, 트렌치 구조 내에서 Ge층의 높이와 폭의 비는 2 이상인 것이 바람직하다. 또한, Ge 대신에 InP과 InGaAs 등의 III-V족 화합물반도체만으로 트렌치 구조 내에 형성하는 경우도 마찬가지이다.
또한, 실시예에 따라서는 Ge과 III-V 화합물반도체를 적층하여 트렌치 구조에 이종접합구조를 형성할 수도 있다. 즉 사용하고자 하는 소자의 특성에 맞게 Ge 또는 III-V 화합물반도체 단일층을 형성하거나 이들을 적층하여 복합 구조를 형성할 수 있다. 예컨대, Si 기판이 노출된 트렌치 구조 내에 Ge 층과 InP과 InGaAs의 III-V족 화합물반도체를 순차적으로 형성할 수도 있다. 즉, 여러 전기적 특성의 개선을 위해 Ge 층 위에 이동도가 빠른 InP과 InGaAs 등의 III-V족 화합물반도체를 추가로 증착할 수도 있다. 또한, 상기한 바와 같이, Ge 대신에 InP과 InGaAs 등의 III-V족 화합물반도체를 트렌치 구조 내의 노출된 Si 기판(10) 상에 바로 형성할 수도 있다. 그러나, Ge과 비교하여(약 4%) InP과 InGaAs 등의 III-V족 화합물반도체는 Si 기판과의 격자 상수 차이(약 8%)가 너무 크므로, Ge 층을 그 사이에 형성하여, 격자 상수가 점차적으로 변화하도록 하는 것이 바람직하다. 따라서, Ge 층과 InP과 InGaAs의 III-V족 화합물반도체를 순차적으로 형성하는 경우, Ge 층은 격자 상수와 관련하여 일종의 버퍼층 역할을 하게 된다.
한편, 상기와 같이 이종접합구조(Ge 층 및 III-V 화합물반도체)를 형성하는 경우, 밴드갭 에너지 관점에서 그 재료를 선택하여 증착하는 것이 바람직하다. 즉 Ge 층으로의 전류 흐름을 억제하여, 누설 전류를 억제할 수 있도록 이종접합 구조의 재료를 선택한다. 구체적으로, 이종접합구조에서는, Ge 층은 그 역할 중 대부분이 버퍼 역할을 하게 되고, InGaAs 층이 주로 채널 역할을 한다. 이때, Ge 은 밴드갭 에너지가 0.66 eV이고, InGaAs가 약 0.74 eV이다. 따라서, InGaAs로부터 Ge 층으로 전류가 흐를 수 있다(누설 전류). 그러나, InGaAs와 Ge 사이에 InGaAs보다 밴드갭 에너지가 높은 III-V족 화합물(예컨대, InP(1.27 ev), GaAs(1.43 eV))을 형성하면, InGaAs 층에서 이동하는 전자나 홀은 InP, GaAs의 에너지 장벽으로 인하여 하부쪽으로, 즉 Ge 쪽으로 이동하기가 힘들어, 누설 전류를 감소시킬 수 있다.
또한, 이종접합구조에서 Ge 층을 맨 하부에 형성하는 경우, 상기와 같이 두 층 이상의 III-V족 화합물 반도체를 구성하는 대신에, InAs(약 0.35 eV)와 같이 Ge보다 밴드갭 에너지가 낮은 III-V족 화합물 반도체를 이용하는 경우 그 화합물 반도체를 복층이 아닌 단층으로 구성하여도, 누설 전류 억제 효과를 달성할 수 있다.
상기와 같이 트렌치 구조 내에 Ge 및/또는 III-V 화합물반도체를 증착/성장시킨 다음에, 도 5에 도시한 바와 같이, 산화막(30)을 추가로 증착한다. 이어서, 추가 증착한 산화막(30)에 대해 패터닝 처리를 수행하여, 상부 트렌치(T2)를 형성한다. 이때, 하부 트렌치(T1)와 달리 상부 트렌치(T2)는 형성하고자 하는 단위 반도체 소자에 대해 복수 개 형성한다. 이때, 상부 트렌치(T2)는 하부 트렌치(T1)의 방향과 수직이 되도록 형성하며, 상기 증착한 Ge 및/또는 III-V 화합물반도체가 노출될 때까지 산화막(30)을 패터닝하여 상부 트렌치(T2)를 형성한다. 한편, 도시하지는 않았지만, 추가 산화막(30) 상에 건식 식각의 stopper 역할을 하는 질화막 등을 추가로 형성할 수도 있다.
이어서, 하부 트렌치(T1)에 Ge 및/또는 III-V 화합물반도체를 증착/성장시키는 것과 마찬가지로, 상부 트렌치(T2)에 Ge 및/또는 III-V 화합물반도체를 증착/성장시키며(도 7 참조), 이것이 채널 활성층 역할을 수행한다. 즉, 하부 트렌치는 Ge 및/또는 III-V 화합물반도체의 성장 중 발생하는 결함을 고립시키는 역할을 주로 하고, 상부 트렌치의 Ge 및/또는 III-V 화합물반도체가 반도체 소자의 채널 활성층 역할을 수행한다. 한편, 하부 트렌치(T1)에 증착/성장시킨 것과 동일한 물질을 상부 트렌치(T2)에 증착/성장시켜, 격자 상수 차이로 인한 결함 발생을 방지한다. 즉 하부 트렌치(T1)에서 성장하여 올라온 Ge 및/또는 III-V 화합물반도체와 동일한 격자 상수를 갖고 있기 때문에, 인접 트렌치 간의 맞닿는 부분에서의 결함을 방지/억제할 수 있다. 한편, 하부 트렌치에 결합이 집중되어 고립되므로, 상부 트렌치는 하부 트렌치와 달리 그 폭에 대한 높이를 제한하여 형성할 필요는 없다. 이와 같이, 본 발명에 따르면, 좁은 트렌치 영역에 국한하여 Ge 및/또는 III-V 화합물반도체를 증착/성장시키는 것이 아니라, 상부 트렌치 영역에서도 Ge 및/또는 III-V 화합물반도체를 증착/성장시키므로, 보다 넓은 영역에 걸쳐서 소자를 구현할 수 있는 이점이 있다. 이어서, 도 8에 도시한 바와 같이, 소자 제작을 위해, CMP 공정을 진행하여, Ge 및/또는 III-V 화합물반도체 박막을 평탄화한다. 이때, 산화막(30) 상에 질화막 등의 스토퍼 막이 형성되어 있어, 그 막에서 연마가 자연스럽게 멈추게 된다.
이어서, 공지의 반도체 공정을 이용하여, 게이트 유전막, 금속 게이트 등을 형성하고 소오스와 드레인 영역에 오믹 접촉을 하고, 외부 회로와 금속 배선으로 상호접속하여 CMOS 소자를 완성한다.
이상 본 발명을 바람직한 실시예를 참조하여 설명하였지만, 본 발명은 상기 실시예에 제한되지 않는다는 것을 이해하여야 한다. 즉, 본 발명은 후술하는 특허청구범위 내에서 상기 실시예를 다양하게 변형 및 수정할 수 있으며, 이들은 모두 본 발명의 범위 내에 속하는 것이다. 따라서, 본 발명은 특허청구범위 및 그 균등물에 의해서만 제한된다.
10: Si 기판
20, 30: 산화막
T1: 트렌치 구조(하부 트렌치)
T2: 트렌치 구조(상부 트렌치)

Claims (20)

  1. (a) 기판을 제공하는 단계;
    (b) 상기 기판 상에 절연막을 형성하는 단계;
    (c) 상기 기판이 노출되도록 상기 절연막을 패터닝하여, 형성하고자 하는 단위 반도체 소자에 대하여 1개의 하부 트렌치 구조를 형성하는 단계로서, 상기 하부 트렌치 구조의 높이는 그 폭보다 2배 이상이 되도록 형성되는 것인, 상기 단계;
    (d) 상기 하부 트렌치 구조 내에서, 상기 노출된 기판 상에 Ge 층을 형성하고, 그 위에 Ge보다 밴드갭 에너지가 낮은 단일의 III-V족 화합물 반도체층을 증착 및 성장시키는 단계로서, 상기 Ge 층은 그 높이와 폭의 비가 2 이상이 되도록 형성되는 것인, 상기 단계;
    (e) 제2 절연막을 추가로 형성하는 단계;
    (f) 상기 제2 절연막을 패터닝하여, 복수 개의 상부 트렌치 구조를 형성하는 단계로서, 상기 상부 트렌치 구조는 상기 하부 트렌치 구조와 수직한 방향으로 연장되는 것인, 상기 상부 트렌치 구조를 형성하는 단계;
    (g) 상기 상부 트렌치 구조 내에 상기 하부 트렌치 구조에 증착 및 성장시킨 물질과 동일한 물질을 증착 및 성장시키는 단계;
    (h) 연마 공정을 수행하여 상기 (g) 단계에서 성장시킨 물질의 표면을 평탄화하는 단계
    를 포함하는 것을 특징으로 하는 반도체 소자 제조 방법.
  2. 청구항 1에 있어서, 상기 절연막 및 제2 절연막 형성 후, 그 각각의 막 상에 스토퍼 막을 형성하는 단계를 더 포함하는 것을 특징으로 하는 반도체 소자 제조 방법.
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
  12. 기판과;
    상기 기판 상에 형성된 산화막으로서, 상기 산화막에는 형성하고자 하는 단위 반도체 소자에 대하여 높이와 폭의 비가 2 이상인 1개의 하부 트렌치 구조가 형성되어 있는 것인, 상기 산화막과;
    상기 산화막 상에 형성되는 제2 산화막으로서, 상기 제2 산화막에는 복수 개의 상부 트렌치 구조가 형성되어 있으며, 상기 상부 트렌치 구조는 상기 하부 트렌치 구조에 수직한 방향으로 연장되는 것인, 제2 산화막과;
    상기 하부 및 상부 트렌치 구조 내에 형성되고, Ge 및 III-V족 화합물 반도체로 이루어지는 활성 채널층으로서, 상기 하부 트렌치 구조 내에서 상기 Ge는 상기 기판과 접촉한 채 그 높이와 폭의 비가 2 이상이 되도록 형성되고, 상기 III-V족 화합물 반도체는 Ge보다 밴드갭 에너지가 작은 것인, 상기 활성 채널층과;
    상기 상부 트렌치 구조의 활성 채널층 상에 형성되는 게이트 유전막과;
    상기 게이트 유전막 상에 형성된 금속 게이트
    를 포함하는 반도체 소자.
  13. 삭제
  14. 청구항 12에 있어서, 상기 기판으로서 Si 기판을 이용하는 것을 특징으로 하는 반도체 소자.
  15. 청구항 12에 있어서, 상기 산화막 상에 스토퍼 막을 더 포함하는 반도체 소자.
  16. 삭제
  17. 삭제
  18. 삭제
  19. 삭제
  20. 삭제
KR1020140015238A 2014-02-11 2014-02-11 Ge 및/또는 III-V족 화합물 반도체를 이용한 반도체 소자 및 그 제조방법 KR101603508B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140015238A KR101603508B1 (ko) 2014-02-11 2014-02-11 Ge 및/또는 III-V족 화합물 반도체를 이용한 반도체 소자 및 그 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140015238A KR101603508B1 (ko) 2014-02-11 2014-02-11 Ge 및/또는 III-V족 화합물 반도체를 이용한 반도체 소자 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20150094215A KR20150094215A (ko) 2015-08-19
KR101603508B1 true KR101603508B1 (ko) 2016-03-15

Family

ID=54057744

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140015238A KR101603508B1 (ko) 2014-02-11 2014-02-11 Ge 및/또는 III-V족 화합물 반도체를 이용한 반도체 소자 및 그 제조방법

Country Status (1)

Country Link
KR (1) KR101603508B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017111848A1 (en) * 2015-12-24 2017-06-29 Intel Corporation Transistor including tensile-strained germanium germanium channel
KR102490902B1 (ko) * 2016-03-11 2023-01-26 인텔 코포레이션 희생 ⅳ족 재료 층들을 이용하여 ⅲ-ⅴ족 재료 나노와이어들을 포함하는 트랜지스터들을 형성하기 위한 기술들

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000021771A (ja) * 1998-04-17 2000-01-21 Hewlett Packard Co <Hp> トレンチ内に側方に成長させられるエピタキシャル材料及びその製造方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100281892B1 (ko) * 1998-03-10 2001-03-02 윤종용 광역평탄화된반도체장치의제조방법
KR20100123680A (ko) * 2008-03-01 2010-11-24 스미또모 가가꾸 가부시키가이샤 반도체 기판, 반도체 기판의 제조방법 및 전자 디바이스
JP5355692B2 (ja) * 2009-07-08 2013-11-27 株式会社東芝 半導体装置及びその製造方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000021771A (ja) * 1998-04-17 2000-01-21 Hewlett Packard Co <Hp> トレンチ内に側方に成長させられるエピタキシャル材料及びその製造方法

Also Published As

Publication number Publication date
KR20150094215A (ko) 2015-08-19

Similar Documents

Publication Publication Date Title
KR102110858B1 (ko) 결함 이동 및 격자 불일치된 에피택셜 막
US9865684B2 (en) Nanoscale structure with epitaxial film having a recessed bottom portion
US9099388B2 (en) III-V multi-channel FinFETs
JP4901476B2 (ja) 格子定数の異なる材料を用いる半導体構造及び同構造の形成方法
US7851780B2 (en) Semiconductor buffer architecture for III-V devices on silicon substrates
KR101589797B1 (ko) Sti 트렌치들 내에 반도체 재료들을 형성하기 위한 방법들
US8119494B1 (en) Defect-free hetero-epitaxy of lattice mismatched semiconductors
US8053304B2 (en) Method of forming high-mobility devices including epitaxially growing a semiconductor layer on a dislocation-blocking layer in a recess formed in a semiconductor substrate
KR101865754B1 (ko) 반도체 장치 및 그 제조 방법
US20150076620A1 (en) Method for manufacturing transistors and associated substrate
US9330908B2 (en) Semiconductor structure with aspect ratio trapping capabilities
US8729661B2 (en) Semiconductor structure and method for manufacturing the same
KR101603508B1 (ko) Ge 및/또는 III-V족 화합물 반도체를 이용한 반도체 소자 및 그 제조방법
TWI642106B (zh) 絕緣體上半導體元件的製造方法
KR101566224B1 (ko) Ge 및/또는 III-V족 화합물 반도체를 이용한 반도체 소자 및 그 제조방법
US10014374B2 (en) Planar heterogeneous device
EP2897161A1 (en) Methods for manufacturing a CMOS device
KR102430501B1 (ko) 반도체 단결정구조, 반도체 디바이스 및 그 제조방법
US11387350B2 (en) Semiconductor fin structure and method of fabricating the same
CN103855005B (zh) 双应力异质soi半导体结构及其制造方法
US20170148661A1 (en) Zig-zag trench structure to prevent aspect ratio trapping defect escape
US8536028B1 (en) Self alignment and assembly fabrication method for stacking multiple material layers
KR20160012266A (ko) Cmos 소자 제조 방법 및 cmos 소자

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee