KR101589797B1 - Sti 트렌치들 내에 반도체 재료들을 형성하기 위한 방법들 - Google Patents

Sti 트렌치들 내에 반도체 재료들을 형성하기 위한 방법들 Download PDF

Info

Publication number
KR101589797B1
KR101589797B1 KR1020130154720A KR20130154720A KR101589797B1 KR 101589797 B1 KR101589797 B1 KR 101589797B1 KR 1020130154720 A KR1020130154720 A KR 1020130154720A KR 20130154720 A KR20130154720 A KR 20130154720A KR 101589797 B1 KR101589797 B1 KR 101589797B1
Authority
KR
South Korea
Prior art keywords
region
forming
annealing
silicon
semiconductor
Prior art date
Application number
KR1020130154720A
Other languages
English (en)
Other versions
KR20140112381A (ko
Inventor
마틴 크리스토퍼 홀랜드
조지오스 벨리아니티스
Original Assignee
타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 filed Critical 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드
Publication of KR20140112381A publication Critical patent/KR20140112381A/ko
Application granted granted Critical
Publication of KR101589797B1 publication Critical patent/KR101589797B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7851Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with the body tied to the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02043Cleaning before device manufacture, i.e. Begin-Of-Line process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • H01L21/0206Cleaning during device manufacture during, before or after processing of insulating layers
    • H01L21/02063Cleaning during device manufacture during, before or after processing of insulating layers the processing being the formation of vias or contact holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02378Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02428Structure
    • H01L21/0243Surface structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • H01L27/1211Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI combined with field-effect transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1054Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • H01L29/205Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/26Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys
    • H01L29/267Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7781Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with inverted single heterostructure, i.e. with active layer formed on top of wide bandgap layer, e.g. IHEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02639Preparation of substrate for selective deposition

Abstract

방법이 수소(H2) 및 염화수소(HCl)를 프로세스 가스들로서 포함하는 환경에서 실리콘 영역을 어닐링하는 단계를 포함한다. 어닐링 단계 이후에, 상기 실리콘 영역의 표면으로부터 반도체 영역이 성장된다.

Description

STI 트렌치들 내에 반도체 재료들을 형성하기 위한 방법들{METHODS FOR FORMING SEMICONDUCTOR MATERIALS IN STI TRENCHES}
본원은 2013년 3월 13일자로 출원되고 명칭이 "Methods for Forming Semiconductor Materials in STI Trenches"인 미국 가특허출원 제 61/780,068 호를 기초로 우선권을 주장하고, 상기 출원은 본원에서 참조로서 포함된다.
금속-산화물-반도체(MOS) 트랜지스터들의 속도는 MOS 트랜지스터들의 구동 전류들과 밀접하게 관련되며, 그러한 구동 전류들은 전하들의 이동도(mobility)와 보다 밀접하게 관련된다. 예를 들어, NMOS 트랜지스터들은 그들의 채널 영역들 내의 전자 이동도가 높을 때 높은 구동 전류들을 가지는 한편, PMOS 트랜지스터들은 그들의 채널 영역들 내의 홀 이동도가 높을 때 높은 구동 전류들을 가진다.
III 족 및 V 족 원소들(III-V 화합물 반도체들로서 공지됨)의 화합물 반도체 재료들이 트랜지스터들의 형성을 위한 우수한 후보들인데, 이는 그러한 재료들의 높은 전자 이동도 때문이다. 그에 따라, III-V 화합물 반도체들 상에 형성된 트랜지스터들에 대한 연구가 이루어졌다. 그러나, III-V 화합물 반도체 필름들은 다른 기판들 상에서 성장될 필요가 있는데, 이는 벌크(bulk) III-V 결정들을 획득하기가 어렵기 때문이다. III-V 화합물 반도체 필름들을 이질적인 기판들 상에서 성장시키는 것이 난제들과 직면하는데, 이는 그러한 기판들이 III-V 화합물 반도체들의 격자 상수 및 열 팽창 계수와 상이한 격자 상수들 및 열 팽창 계수들을 가지기 때문이다. 심각한 결함들을 가지지 않는 고품질 III-V 화합물 반도체들 형성하기 위해서 여러 가지 방법들이 이용되었다. 예를 들어, 관통 전위들(threading dislocations)의 수를 감소시키기 위해서 쉘로우 트렌치 아이솔레이션(shallow trench isolation) 영역들 사이의 트렌치들로부터 III-V 화합물 반도체들을 성장시켰다.
트렌치들로부터 III-V 화합물 반도체들을 형성하는 것은, 전형적으로, 에피텍시 성장과, 쉘로우 트렌치 아이솔레이션 영역들 위의 과다한 III-V 화합물 반도체들의 제거를 위해서 그에 후속되는 화학적 기계적 폴리싱(CMP)을 포함한다. III-V 화합물 반도체들을 형성하는 것에 의해서, 일부 결함들이 배제될 수 있을 것이다. 그러나, 배제된 결함들은 수직으로 성장되지 않은 결함들이다. 따라서, III-V 화합물 반도체들의 성장과 함께, 결함들이 또한 성장되고, 그에 따라 STI 영역들의 측벽들까지 연장되고 그리고 그 측벽들에 의해서 차단된다. 이러한 결함들은 적층 결함들(stacking faults) 및 관통 전위들을 포함한다. 그러나, 역-위상(anti-phase) 도메인(domain) 결함들과 같은 다른 타입의 결함들이 수직으로 성장될 수 있고, 그에 따라 쉘로우 트렌치 아이솔레이션 영역들에 의해서 차단되지 않을 것이다. 그에 따라, 이러한 결함들은 재-성장 프로세스에 의해서 제거될 수 없다. 역-위상 도메인 결함들은, 화합물 반도체가 성장될 때 발생되는 결함들이다. 만약 실리콘 또는 게르마늄과 같은 단일-원소 반도체가 성장된다면, 역-위상 도메인 결함들은 발생되지 않을 것이다.
실시예들 및 그 실시예들의 장점들에 대한 보다 완전한 이해를 위해서, 이제, 첨부 도면들과 함께 작성된 이하의 설명들을 참조한다.
도 1 내지 5는 일부 예시적인 실시예들에 따른 반도체 핀(fin) 및 핀 전계-효과 트랜지스터(FinFET)의 형성에서의 중간 스테이지들의 횡단면도들이다.
도 6은 실리콘 상에서 성장된 GaAs 의 결정 구조를 도시한 도면으로서, 실리콘의 표면에서의 단일 단차(single step)로 인해서 역-위상 도메인 결함들이 형성되는 것을 도시한 도면이다.
도 7은 실리콘 상에서 성장된 GaAs 의 결정 구조를 도시한 도면으로서, 실리콘의 표면에서의 이중 단차로 인해서 역-위상 도메인 결함들이 형성되지 않는 것을 도시한 도면이다.
개시 내용의 실시예들의 제조 및 이용에 대해서 이하에서 구체적으로 설명한다. 그러나, 실시예들이, 매우 다양한 특정 상황들(contexts)로 구현될 수 있는 많은 적용가능한 개념들을 제공한다는 것을 이해하여야 할 것이다. 본원에서 설명된 특정 실시예들은 단지 예시적인 것이고, 그리고 개시 내용의 범위를 제한하는 것이 아니다.
트렌치들로부터 반도체 영역들을 성장시키기 위한 방법이 예시적인 실시예들에 따라서 제공된다. 예시적인 실시예들에 따라 반도체 영역들을 성장시키는 것의 중간 스테이지들이 설명된다. 여러 도면들 및 예시적 실시예들 전체를 통해서, 유사한 참조 번호들을 이용하여 유사한 요소들을 표시하였다.
도 1 내지 도 5는 예시적인 실시예들에 따른 반도체 핀 및 핀 전계-효과 트랜지스터(FinFET)의 형성 중의 중간 스테이지들의 횡단면도들을 도시한다. 도 1을 참조하면, 반도체 웨이퍼(100)의 일부인 기판(10)이 제공된다. 기판(10)이 단-결정 실리콘 기판일 수 있을 것이다. 그 대신에, 기판(10)이 SiC와 같은 다른 재료들로 형성된다. 쉘로우 트렌치 아이솔레이션(STI) 영역들(14)과 같은 격리 영역들이 기판(10) 내에 형성된다. 그에 따라, 기판(10)이 STI 영역들(14)과 상기 STI 영역들(14) 하부의 영역(10B) 사이에 영역(10A)을 포함한다. STI 영역들(14)의 형성 프로세스가 리세스들(STI 영역들(14)에 의해서 점유됨)을 형성하기 위해서 기판(10)을 에칭하는 것, 유전체 재료(들)로 리세스들을 충진하는 것, 그리고 과다한 유전체 재료들을 제거하기 위해서 평탄화를 실시하는 것을 포함할 수 있을 것이다. 유전체 재료(들)의 남아 있는 부분들이 STI 영역들(14)을 형성한다. 일부 실시예들에서, STI 영역들(14)이 실리콘 산화물을 포함한다.
다음에, 도 2에 도시된 바와 같이, STI 영역들(14)의 대향 측벽들 사이의 기판(10)의 영역(10A)을 에칭하여, 트렌치(16)를 형성한다. 일부 실시예들에서, 기판(10)의 상단부 표면(10')이 STI 영역들(14)의 하단부 표면들(14A)과 실질적으로 같은 높이이고(level), 상기 상단부 표면(10')은 트렌치(16)로 노출된다. 대안적인 실시예에서, 기판 부분(10A)의 상단부 표면(10')이 STI 영역들(14)의 하단부 표면들(14A) 보다 높거나 낮다. 에칭은, CF4, Cl2, NF3, SF6, 및 이들의 조합으로부터 선택된 에칭 가스를 이용하는 건식 에칭을 이용하여 실시될 수 있을 것이다. 대안적인 실시예들에서, 에칭이, 예를 들어, 테트라-메틸 암모늄 수산화물(Tetra-Methyl Ammonium Hydroxide; TMAH), 또는 포타슘 수산화물(KOH) 용액, 등을 에칭제로서 이용하는 습식 에칭을 이용하여 실시될 수 있을 것이다. 결과적인 구조물에서, 트렌치(16)가 약 150 nm 보다 작은 폭(W1)을 가질 수 있을 것이다. 폭(W1)은 또한 약 10 nm 내지 약 100 nm 가 될 수 있을 것이다. 그러나, 상세한 설명 전체를 통해서 인용되는 값들은 단지 예들이고, 그리고 상이한 값들로 변화될 수 있다는 것을 이해하여야 할 것이다.
다음에, 또한 도 2에 도시된 바와 같이, 어닐링 프로세스가 화살표(15)로 표시된 바와 같이 실시된다. 일부 실시예들에서, 어닐링은, 약 870 ℃ 보다 낮은 온도의 웨이퍼(100)로 실시된다. 바람직하게, 약 870 ℃ 보다 낮은 어닐링 온도를 이용하는 것에 의해서, 웨이퍼(100)가 어닐링 이후에 (상당한 왜곡으로) 휘어지지 않을 것이다. 그러나, 만약 870 ℃ 보다 높은 온도가 이용된다면, 웨이퍼(100)가 어닐링 이후에 휘어질 수 있을 것이고, 그에 따라 후속되는 집적 회로 형성 프로세스에서 상당한 프로세스 어려움을 유발할 수 있을 것이다. 기판(10)의 어닐링 온도는 또한 약 400 ℃ 보다 높고 그리고 약 800 ℃ 보다 낮을 수 있고 또는 약 750 ℃ 보다 낮을 수 있을 것이다. 일부 예시적인 실시예들에서, 어닐링 온도가 약 700 ℃ 내지 약 725 ℃이다. 어닐링이 약 1 분 내지 약 10분의 시간 기간 동안 실시될 수 있을 것이나, 그보다 길거나 짧은 시간 기간도 이용될 수 있을 것이다.
일부 실시예들에서, 어닐링 중에 챔버 내로 프로세스 가스를 도입하면서, 어닐링이 프로세스 챔버(미도시) 내에서 실시된다. 일부 실시예들에서, 프로세스 가스는 수소(H2) 및 염화수소(HCl)이다. 어닐링 중에 H2 의 유량이 HCl의 유량 보다 클 수 있을 것이다. 예를 들어, H2 의 유량이 약 500 sccm 내지 약 20,000 sccm일 수 있을 것이다. HCl 유량은 약 5 sccm 내지 약 200 sccm일 수 있을 것이다. H2 내에서 실리콘을 어닐링하는 것은 실리콘 영역(10A)의 상단부 표면에서의 실리콘 원자들의 이동을 유발시켜 이중 단차부들을 형성할 수 있을 것이고, 그러한 단차부들이 도 7에 구체적으로 도시되어 있다. 또한, 어닐링 중에 HCl을 도입하는 것은 실리콘 원자들의 이동을 더욱 촉진하고, 그에 따라 이중 단차부들의 형성이, 870 ℃ 보다 높은 온도들 대신에, 본원 개시 내용의 낮은 온도들에서 달성될 수 있을 것이다. 따라서, 어닐링의 결과로서, 실리콘 영역(10A)의 상단부 표면(10')이 단일-단차부 표면으로부터 이중-단차부 표면으로 변환되고, 그에 따라 후속하여 형성되는 에피텍시 영역(18)(도 3) 내의 역-위상 도메인 결함들의 양이 실질적으로 제거되거나 또는 적어도 감소될 수 있을 것이다.
도 3은 반도체 영역(18)의 에피텍시를 도시한다. 에피텍시가 어닐링과 함께 인-시츄 방식으로(in situ) 실시될 수 있을 것이며, 비록 에피텍시 및 어닐링이 동일한 프로세스 챔버 내에서 실시되나, 다른 프로세스 챔버들이 이용될 수도 있을 것이다. 반도체 영역(18)이 노출된 상단부 표면(10')으로부터 에피텍시적으로 성장된다. 일부 실시예들에서, 반도체 영역(18)이 이원계(binary) 또는 삼원계 화합물 반도체 재료일 수 있는 III-V 화합물 반도체 재료를 포함한다. 반도체 영역(18)을 형성하기 위한 예시적인 III-V 화합물 반도체 재료가 InAs, AlAs, GaAs, InP, GaN, InGaAs, InAlAs, GaSb, AlSb, AlP, GaP, 및 이들의 조합들로부터 선택될 수 있을 것이다. 반도체 영역(18)이 균질한 영역일 수 있고, 앞서서-나열한 III-V 화합물 반도체 재료들로부터 선택될 수 있는 동일한 재료로 반도체 영역(18)의 전체가 형성될 수 있을 것이다. 반도체 영역(18)은 또한, 상이한 재료들을 포함하는 및/또는 상이한 조성들을 가지는 복수의 적층된 층들을 가지는, 복합 영역일 수 있을 것이다. 예를 들어, 반도체 영역(18)의 상부 부분들이, 기판(10)에 대해서, 하부 부분들 보다 더 큰 격자 불합치를 가질 수 있을 것이다. 일부 실시예들에서, 반도체 영역(18)은 InAs 영역(18A), 상기 InAs 영역(18A) 위의 Al2O3 영역(18B), 상기 Al2O3 영역(18B) 위의 InP 영역(18C), 및 상기 InP 영역(18C) 위의 InAs 영역(18D)을 포함한다. 대안적인 실시예들에서, Al2O3 영역(18B)의 형성이 생략되고, 그리고 각각의 반도체 영역(18)이 InAs 영역(18A), 상기 InAs 영역(18A) InP 영역(18C), 및 상기 InP 영역(18C) 위의 InAs 영역(18D)을 포함한다.
반도체 영역(18)의 상단부 표면이 STI 영역들(14)의 상단부 표면들(14B) 보다 더 높아질 때까지 에피텍시가 계속될 수 있을 것이다. 이어서, 평탄화가 실시된다. 그러한 평탄화는 화학적 기계적 폴리싱(CMP)을 포함할 수 있을 것이다. 평탄화는, 반도체 영역(18)이 STI 영역들(14)과 중첩되어 남아 있지 않게 될 때까지 계속된다. 그러나, STI 영역들(14) 사이의 반도체 영역(18)의 부분은 평탄화 이후에도 잔류하고, 그리고 이하에서 반도체 스트립(18)으로 지칭된다. 대안적인 실시예들에서, 반도체 영역(18)의 상단부 표면이 STI 영역들(14)의 상단부 표면들(14B)과 같은 높이가 되거나 그보다 낮아질 때, 에피텍시가 중단된다. 이러한 실시예들에서, 평탄화 단계가 생략될 수 있을 것이고, 또는 실시될 수 있을 것이다.
도 4를 참조하면, STI 영역들(14)이, 예를 들어, 에칭 단계를 통해서 리세싱된다(recessed). 그에 따라, 반도체 스트립(18)의 일부가 STI 영역들(14)의 상단부 표면들(14B) 보다 더 높게 된다. 반도체 스트립(18)의 이러한 부분은 반도체 핀(22)을 형성하고, 상기 반도체 핀은, 도 5에 도시된 바와 같이, FinFET(24)을 형성하기 위해서 이용될 수 있을 것이다.
도 5를 참조하면, 게이트 유전체(26) 및 게이트 전극(28)이 형성된다. 게이트 유전체(26)가 실리콘 산화물, 실리콘 질화물, 산질화물, 이들의 복수-층들, 및 이들의 조합들과 같은 유전체 재료로 형성될 수 있을 것이다. 게이트 유전체(26)가 또한 고-k 유전체 재료들을 포함할 수 있을 것이다. 예시적인 고-k 재료가 약 4.0 보다 큰 또는 약 7.0 보다 큰 k 값들을 가질 수 있을 것이다. 게이트 전극(28)이 도핑된 폴리실리콘, 금속들, 금속 질화물들, 및 금속 실리사이드들, 등으로 형성될 수 있을 것이다. 게이트 유전체(26)의 하단 단부들이 STI 영역들(14)의 상단부 표면과 접촉할 수 있을 것이다. 게이트 유전체(26)와 게이트 전극(28)의 형성 이후에, 소스 및 드레인 영역들(도시된 평면 내에는 없다)을 형성하여 FinFET(24)의 형성을 마무리할 수 있을 것이다.
도 6은 하부의 실리콘 영역(60)으로부터 성장된 III-V 화합물 반도체 영역(62)을 포함하는 결정 구조를 도시한다. 도시된 예시적인 반도체 영역(62)은 GaAs를 포함한다. 갈륨 원자, 비소 원자들, 및 실리콘 원자들이 레전드(legend)를 이용하여 마킹된다(marked). 실리콘 영역(60)의 표면이 높이들(40 및 42)을 포함한다는 것이 도시되어 있다. 높이(40)로부터 높이(42)로의 전이부가 단일 단차부(44)를 형성한다. 따라서, 도시된 실리콘의 표면이 단일-단차부 표면이 된다. 결과적으로, 상부에 형성된 GaAs 결정(62)이 2개의 도메인들(A 및 B)을 포함하고, 도메인 경계가 선(46)을 이용하여 개략적으로 도시되어 있다. 따라서, 역-위상 도메인 결함이 도메인 경계(46)에서 형성된다.
그러나, 본원 개시 내용의 실시예들을 이용하는 것에 의해서, 이중-단차부 실리콘 표면이 형성될 수 있고, 그리고 역-위상 도메인 결함들이 발생되지 않을 것이다. 도 7은 기판 부분(10A)(또한 도 5에 도시됨)의 상단부 표면(10')으로부터 성장된 반도체 영역(18)을 포함하는 결정 구조를 도시한다. 도시된 예시적인 반도체 영역(18)은 또한 GaAs를 포함하고, 갈륨 원자, 비소 원자들, 및 실리콘 원자들이 레전드를 이용하여 마킹된다. 실리콘 영역(10A)의 상단부 표면(10')이 2개의 높이들(48 및 50)을 포함한다는 것이 도시되어 있다. 높이(48)로부터 높이(50)로의 전이부가 2개의 단차부들(52 및 54)을 형성한다. 따라서, 도시된 표면(10')이 이중-단차부 표면이 된다. 결과적으로, 완벽한 GaAs 결정이 이중-단차부 표면(10')으로부터 성장되고, 분리된 도메인들이 형성되지 않으며, 그리고 역-위상 도메인 결함이 형성되지 않는다.
수소 및 HCl을 포함하는 프로세스 가스를 이용하는 어닐링을 채택함으로써, 트렌치들 내의 실리콘 표면들이 이중 단차부들을 형성할 수 있을 것이고, 그리고 실리콘의 표면의 단일 단차부들이 이중 단차부들로 변환될 수 있을 것이다. 그에 따라, 이중-단차부 표면으로부터 형성된 화합물 반도체가 역-위상 도메인 결함들을 실질적으로 가지지 않을 수 있을 것이다. 어닐링 프로세스가 저온에서, 예를 들어, 약 700 ℃ 내지 약 725 ℃에서 실시될 수 있을 것이다. 이러한 온도 범위에서, 그리고 HCl의 도움으로, 웨이퍼(100) 상에서 왜곡을 유발할 위험이 전혀 없이, 실리콘의 단일-단차부 표면들이 이중-단차부 표면들로 신뢰가능하게 변환될 수 있을 것이다. 유리하게, 이러한 온도 범위에서 어닐링될 때, 내부에 STI 영역들이 형성된 실리콘 웨이퍼들에서 왜곡이 발생되지 않을 것이다. 그러나, 통상적인 지식은, 이중-단차부 표면들을 형성하기 위해서, 단일-단차부 표면들을 이중-단차부 표면들로 변환하기 위해서 필요하였던 어닐링 온도가 900 ℃를 초과한다는 것이었다. 이러한 높은 온도 범위에서, 내부에 형성된 STI 영역들의 영향으로 인해서, 웨이퍼들에서 왜곡이 발생될 것이고, 그리고 각각의 왜곡된 웨이퍼들은 후속 반도체 프로세스들에서 프로세스 어려움들과 직면하게 된다.
일부 실시예들에 따라서, 방법이 수소(H2) 및 염화수소(HCl)를 프로세스 가스들로 포함하는 환경에서 실리콘 영역을 어닐링하는 단계를 포함한다. 상기 어닐링 단계 이후에, 반도체 영역이 상기 실리콘 영역의 표면으로부터 성장된다.
다른 실시예들에 따라서, 방법이 약 870 ℃ 보다 낮은 온도에서 실리콘 영역을 포함하는 웨이퍼를 어닐링하는 단계를 포함한다. 상기 어닐링 단계 이전에, 상기 실리콘 영역이 단일 단차부들을 가지는 표면을 가진다. 단일 단차부들이 상기 어닐링 단계에 의해서 이중-단차부들로 변환된다. 어닐링 단계 이후에, 화합물 반도체 영역이 상기 실리콘 영역의 표면으로부터 성장된다.
또 다른 실시예들에 따라서, 방법이 실리콘 기판 내에 STI 영역들을 형성하는 단계, 및 리세스를 형성하기 위해서 상기 STI 영역들의 2개의 부분들 사이에서 상기 실리콘 기판의 일부를 리세싱하는 단계를 포함한다. 상기 리세싱 단계 이후에, 프로세스 가스들로서 수소 및 염화수소를 포함하는 환경에서 실리콘 기판을 어닐링하는 단계가 실시되고, 상기 어닐링 단계는 약 870 ℃ 보다 낮은 온도에서 실시된다. 상기 어닐링 단계 이후에, 화합물 반도체 영역이 상기 실리콘 기판의 표면으로부터 성장되고, 상기 실리콘 기판의 표면이 상기 리세스 내에 위치된다. 상기 방법은 상기 STI 영역들을 리세싱하는 단계를 더 포함하고, 상기 STI 영역들의 남아 있는 부분들의 상단부 표면들 위의 상기 화합물 반도체 영역의 일부가 반도체 핀을 형성한다. 게이트 유전체가 상기 반도체 핀의 측벽들 및 상단부 표면 상에 형성된다. 게이트 전극이 상기 게이트 유전체 위에 형성된다. 상기 게이트 유전체 및 게이트 전극이 FinFET의 부분들을 형성한다.
비록, 실시예들 및 그 실시예들의 장점들을 구체적으로 설명하였지만, 첨부된 청구항들에 의해서 규정된 개시 내용의 사상 및 범위로부터 벗어나지 않고도 여러 가지 변경들, 치환들 및 변경들이 여기에서 이루어질 수 있다는 것을 이해하여야 할 것이다. 또한, 본원의 범위는 명세서에 기술된 프로세스, 기계, 제조, 물질의 조성, 수단, 방법들 및 단계들의 특별한 실시예들로 제한되지 않을 것이다. 본원의 개시 내용으로부터, 본원에서 개시된 상응하는 실시예들과 실질적으로 동일한 결과를 달성하는 또는 실질적으로 동일한 기능을 실시하는, 기존의 또는 추후에 개발되는 프로세스, 기계들, 제조, 물질의 조성, 수단, 방법들, 또는 단계들이 본원 개시 내용에 따라서 이용될 수 있을 것임을 당업자는 용이하게 이해할 수 있을 것이다. 따라서, 첨부된 청구항들은 그러한 프로세스, 기계들, 제조, 물질의 조성, 수단, 방법들, 또는 단계들을 그 청구항들의 범위 내에 포함하도록 의도된 것이다. 또한, 각각의 청구항은 독립적인 실시예를 구성하고, 그리고 여러 가지 청구항들 및 실시예들의 조합이 본원 개시 내용의 범위에 포함된다.

Claims (10)

  1. 반도체 장치를 형성하는 방법에 있어서,
    수소(H2) 및 염화수소(HCl)를 프로세스 가스들로서 포함하는 환경에서 실리콘 영역을 어닐링하는 단계; 및
    상기 어닐링 단계 이후에, 반도체 핀을 형성하기 위해 상기 실리콘 영역의 표면으로부터 반도체 영역을 성장시키는 단계
    를 포함하는 반도체 장치 형성 방법.
  2. 제 1 항에 있어서,
    상기 어닐링 단계는 700 ℃ 내지 725 ℃ 사이의 온도에서 실시되고, 상기 어닐링 단계 중에 상기 실리콘 영역의 단일-단차부(single-step) 표면이 이중-단차부(double step) 표면으로 변환되는 것인, 반도체 장치 형성 방법.
  3. 제 1 항에 있어서,
    상기 어닐링 단계는 1 분 내지 10 분 사이의 시간 기간 동안 실시되는 것인, 반도체 장치 형성 방법.
  4. 제 1 항에 있어서,
    상기 어닐링 단계 이전에,
    실리콘 기판 내에 쉘로우 트렌치 아이솔레이션(Shallow Trench Isolation; STI) 영역들을 형성하는 단계; 및
    리세스를 형성하기 위해서 상기 STI 영역들의 2개의 부분들 사이에서 상기 실리콘 기판의 일부를 리세싱하는 단계를 더 포함하고,
    상기 실리콘 영역의 표면이 상기 리세스에 노출되고, 상기 반도체 영역이 상기 리세스로부터 성장되는 것인, 반도체 장치 형성 방법.
  5. 제 4 항에 있어서,
    상기 반도체 영역을 성장시키는 단계 이후에,
    상기 STI 영역들을 리세싱하는 단계로서, 상기 STI 영역들의 남아 있는 부분들의 상단부 표면들 위의 상기 반도체 영역의 일부가 반도체 핀을 형성하는 것인, 상기 STI 영역들을 리세싱하는 단계;
    상기 반도체 핀의 측벽들 및 상단부 표면 상에 게이트 유전체를 형성하는 단계; 및
    상기 게이트 유전체 위에 게이트 전극을 형성하는 단계로서, 상기 게이트 유전체 및 상기 게이트 전극이 핀 전계-효과 트랜지스터(Fin Field-Effect Transistor; FinFET)의 부분들을 형성하는 것인, 상기 게이트 전극을 형성하는 단계를 더 포함하는, 반도체 장치 형성 방법.
  6. 제 1 항에 있어서,
    상기 어닐링 단계 중에 상기 HCl의 유량이 5 sccm 내지 200 sccm 사이이고, 상기 H2 의 유량이 500 sccm 내지 20,000 sccm 사이인, 반도체 장치 형성 방법.
  7. 반도체 장치를 형성하는 방법에 있어서,
    870 ℃ 보다 낮은 온도에서 실리콘 영역을 포함하는 웨이퍼를 어닐링하는 단계로서, 상기 어닐링 단계 이전에 상기 실리콘 영역은 단일 단차부들을 가지는 표면을 포함하고, 상기 단일 단차부들이 상기 어닐링 단계에 의해서 이중 단차부들로 변환되는 것인, 상기 웨이퍼를 어닐링하는 단계; 및
    상기 어닐링 단계 이후에, 반도체 핀을 형성하기 위해 상기 실리콘 영역의 표면으로부터 화합물 반도체 영역을 성장시키는 단계
    를 포함하는 반도체 장치 형성 방법.
  8. 제 7 항에 있어서,
    상기 어닐링 단계 이전에,
    상기 웨이퍼의 실리콘 기판 내에 쉘로우 트렌치 아이솔레이션(Shallow Trench Isolation; STI) 영역들을 형성하는 단계; 및
    리세스를 형성하기 위해서 상기 STI 영역들의 2개의 부분들 사이에서 상기 실리콘 기판의 일부를 리세싱하는 단계를 더 포함하고,
    상기 실리콘 영역의 표면이 상기 리세스에 노출되고, 상기 화합물 반도체 영역이 상기 리세스로부터 성장되는 것인, 반도체 장치 형성 방법.
  9. 제 8 항에 있어서,
    상기 화합물 반도체 영역을 성장시키는 단계 이후에,
    상기 STI 영역들을 리세싱하는 단계로서, 상기 STI 영역들의 남아 있는 부분들의 상단부 표면들 위의 상기 화합물 반도체 영역의 일부가 반도체 핀을 형성하는 것인, 상기 STI 영역들을 리세싱하는 단계;
    상기 반도체 핀의 측벽들 및 상단부 표면 상에 게이트 유전체를 형성하는 단계; 및
    상기 게이트 유전체 위에 게이트 전극을 형성하는 단계로서, 상기 게이트 유전체 및 상기 게이트 전극이 핀 전계-효과 트랜지스터(Fin Field-Effect Transistor; FinFET)의 부분들을 형성하는, 상기 게이트 전극을 형성하는 단계를 더 포함하는, 반도체 장치 형성 방법.
  10. 반도체 장치를 형성하는 방법에 있어서,
    실리콘 기판 내에 쉘로우 트렌치 아이솔레이션(Shallow Trench Isolation; STI) 영역들을 형성하는 단계;
    리세스를 형성하기 위해서 상기 STI 영역들의 2개의 부분들 사이에서 상기 실리콘 기판의 일부를 리세싱하는 단계;
    상기 리세싱 단계 이후에, 프로세스 가스들로서 수소(H2) 및 염화수소(HCl)를 포함하는 환경에서 상기 실리콘 기판을 어닐링하는 단계로서, 상기 어닐링 단계는 870 ℃ 보다 낮은 온도에서 실시되는 것인, 상기 실리콘 기판을 어닐링하는 단계;
    상기 어닐링 단계 이후에, 반도체 핀을 형성하기 위해 상기 실리콘 기판의 표면으로부터 화합물 반도체 영역을 성장시키는 단계로서, 상기 실리콘 기판의 표면은 상기 리세스 내에 있는 것인, 상기 화합물 반도체 영역을 성장시키는 단계;
    상기 STI 영역들을 리세싱하는 단계로서, 상기 STI 영역들의 남아 있는 부분들의 상단부 표면들 위의 상기 화합물 반도체 영역의 일부가 반도체 핀을 형성하는 것인, 상기 STI 영역들을 리세싱하는 단계;
    상기 반도체 핀의 측벽들 및 상단부 표면 상에 게이트 유전체를 형성하는 단계; 및
    상기 게이트 유전체 위에 게이트 전극을 형성하는 단계로서, 상기 게이트 유전체 및 상기 게이트 전극이 핀 전계-효과 트랜지스터(Fin Field-Effect Transistor; FinFET)의 부분들을 형성하는 것인, 상기 게이트 전극을 형성하는 단계
    를 포함하는 반도체 장치 형성 방법.
KR1020130154720A 2013-03-13 2013-12-12 Sti 트렌치들 내에 반도체 재료들을 형성하기 위한 방법들 KR101589797B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201361780068P 2013-03-13 2013-03-13
US61/780,068 2013-03-13
US13/895,134 US9312344B2 (en) 2013-03-13 2013-05-15 Methods for forming semiconductor materials in STI trenches
US13/895,134 2013-05-15

Publications (2)

Publication Number Publication Date
KR20140112381A KR20140112381A (ko) 2014-09-23
KR101589797B1 true KR101589797B1 (ko) 2016-01-28

Family

ID=51528933

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130154720A KR101589797B1 (ko) 2013-03-13 2013-12-12 Sti 트렌치들 내에 반도체 재료들을 형성하기 위한 방법들

Country Status (3)

Country Link
US (4) US9312344B2 (ko)
KR (1) KR101589797B1 (ko)
CN (1) CN104051267B (ko)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160141360A1 (en) * 2014-11-19 2016-05-19 International Business Machines Corporation Iii-v semiconductor devices with selective oxidation
US9418846B1 (en) 2015-02-27 2016-08-16 International Business Machines Corporation Selective dopant junction for a group III-V semiconductor device
EP3311415A4 (en) * 2015-06-16 2019-01-16 Intel Corporation TRANSISTOR WITH A LUBLIC LAYER
KR102445837B1 (ko) 2015-06-26 2022-09-22 인텔 코포레이션 고 이동도 반도체 소스/드레인 스페이서
US9805991B2 (en) * 2015-08-20 2017-10-31 International Business Machines Corporation Strained finFET device fabrication
WO2017052618A1 (en) 2015-09-25 2017-03-30 Intel Corporation High mobility field effect transistors with a band-offset semiconductor source/drain spacer
DE112015006945T5 (de) * 2015-09-25 2018-06-21 Intel Corporation Transistoren mit hoher Elektronenbeweglichkeit mit Heteroübergang-Dotierstoffdiffusionsbarriere
WO2017052608A1 (en) * 2015-09-25 2017-03-30 Intel Corporation High-electron-mobility transistors with counter-doped dopant diffusion barrier
CN106611787A (zh) * 2015-10-26 2017-05-03 联华电子股份有限公司 半导体结构及其制作方法
WO2017091345A1 (en) * 2015-11-25 2017-06-01 Applied Materials, Inc. New materials for tensile stress and low contact resistance and method of forming
WO2017096780A1 (zh) * 2015-12-07 2017-06-15 中国科学院微电子研究所 具有高质量外延层的半导体器件及其制造方法
US10615161B2 (en) * 2016-02-08 2020-04-07 International Business Machines Corporation III-V fins by aspect ratio trapping and self-aligned etch to remove rough epitaxy surface
US10957769B2 (en) 2016-06-17 2021-03-23 Intel Corporation High-mobility field effect transistors with wide bandgap fin cladding
WO2018004571A1 (en) * 2016-06-29 2018-01-04 Intel Corporation Wide bandgap group iv subfin to reduce leakage
US10522387B2 (en) * 2016-12-15 2019-12-31 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and multi-wafer deposition apparatus
US10770568B2 (en) 2017-01-20 2020-09-08 Applied Materials, Inc. Method to remove III-V materials in high aspect ratio structures
US10062577B1 (en) 2017-07-11 2018-08-28 United Microelectronics Corp. Method of fabricating III-V fin structures and semiconductor device with III-V fin structures
US10396121B2 (en) * 2017-08-18 2019-08-27 Globalfoundries Inc. FinFETs for light emitting diode displays
US11164974B2 (en) * 2017-09-29 2021-11-02 Intel Corporation Channel layer formed in an art trench
TW201946112A (zh) * 2018-04-24 2019-12-01 美商應用材料股份有限公司 移除高深寬比結構中的ⅲ-v材料的方法
US10872772B2 (en) 2018-10-31 2020-12-22 Taiwan Semiconductor Manufacturing Company Limited Semiconductor arrangement and method of manufacture

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120012935A1 (en) * 2006-01-31 2012-01-19 Kabushiki Kaisha Toshiba Semiconductor device and method of manufacturing semiconductor device

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6108360A (en) 1997-06-06 2000-08-22 Razeghi; Manijeh Long wavelength DH, SCH and MQW lasers based on Sb
US20030017626A1 (en) 2001-07-23 2003-01-23 Motorola Inc. Method and apparatus for controlling propagation of dislocations in semiconductor structures and devices
KR20040029301A (ko) 2001-08-22 2004-04-06 소니 가부시끼 가이샤 질화물 반도체소자 및 질화물 반도체소자의 제조방법
DE10250829B4 (de) 2002-10-31 2006-11-02 Infineon Technologies Ag Nichtflüchtige Speicherzelle, Speicherzellen-Anordnung und Verfahren zum Herstellen einer nichtflüchtigen Speicherzelle
KR100679737B1 (ko) 2003-05-19 2007-02-07 도시바세라믹스가부시키가이샤 왜곡층을 가지는 실리콘기판의 제조방법
KR20060127743A (ko) 2005-06-06 2006-12-13 스미토모덴키고교가부시키가이샤 질화물 반도체 기판과 그 제조 방법
WO2007022359A2 (en) 2005-08-16 2007-02-22 The Regents Of The University Of California Vertical integrated silicon nanowire field effect transistors and methods of fabrication
US8257987B2 (en) * 2006-02-02 2012-09-04 Trustees Of Boston University Planarization of GaN by photoresist technique using an inductively coupled plasma
JP2010503981A (ja) 2006-09-19 2010-02-04 クナノ アーベー ナノスケール電界効果トランジスタの構体
KR20110056493A (ko) 2008-10-02 2011-05-30 스미또모 가가꾸 가부시키가이샤 반도체 기판, 전자 디바이스 및 반도체 기판의 제조 방법
US8183132B2 (en) * 2009-04-10 2012-05-22 Applied Materials, Inc. Methods for fabricating group III nitride structures with a cluster tool
US9768305B2 (en) * 2009-05-29 2017-09-19 Taiwan Semiconductor Manufacturing Company, Ltd. Gradient ternary or quaternary multiple-gate transistor
US9601328B2 (en) 2009-10-08 2017-03-21 Taiwan Semiconductor Manufacturing Company, Ltd. Growing a III-V layer on silicon using aligned nano-scale patterns
US9953885B2 (en) * 2009-10-27 2018-04-24 Taiwan Semiconductor Manufacturing Company, Ltd. STI shape near fin bottom of Si fin in bulk FinFET
US8373238B2 (en) 2009-12-03 2013-02-12 Taiwan Semiconductor Manufacturing Company, Ltd. FinFETs with multiple Fin heights
EP2378557B1 (en) 2010-04-19 2015-12-23 Imec Method of manufacturing a vertical TFET
DE102011004506B4 (de) * 2011-02-22 2012-10-18 Globalfoundries Dresden Module One Limited Liability Company & Co. Kg Herstellungsverfahren für ein Halbleiterbauelement und Halbleiterbauelement als Stegtransistor, der auf einem strukturierten STI-Gebiet durch eine späte Stegätzung hergestellt ist
US8962400B2 (en) * 2011-07-07 2015-02-24 Taiwan Semiconductor Manufacturing Company, Ltd. In-situ doping of arsenic for source and drain epitaxy
US8975166B2 (en) * 2011-11-22 2015-03-10 Intermolecular, Inc. Method and apparatus for atomic hydrogen surface treatment during GaN epitaxy
US8497177B1 (en) * 2012-10-04 2013-07-30 Taiwan Semiconductor Manufacturing Company, Ltd. Method of making a FinFET device
US9006786B2 (en) * 2013-07-03 2015-04-14 Taiwan Semiconductor Manufacturing Company, Ltd. Fin structure of semiconductor device
US9099311B2 (en) * 2013-01-31 2015-08-04 Taiwan Semiconductor Manufacturing Company, Ltd. Double stepped semiconductor substrate
US9330908B2 (en) 2013-06-25 2016-05-03 Globalfoundries Inc. Semiconductor structure with aspect ratio trapping capabilities
US9129938B1 (en) 2014-03-03 2015-09-08 International Business Machines Corporation Methods of forming germanium-containing and/or III-V nanowire gate-all-around transistors
US9406530B2 (en) 2014-03-27 2016-08-02 International Business Machines Corporation Techniques for fabricating reduced-line-edge-roughness trenches for aspect ratio trapping
US9196730B1 (en) 2014-06-20 2015-11-24 Taiwan Seminconductor Manufacturing Company Limited Variable channel strain of nanowire transistors to improve drive current
DE102014108913B4 (de) 2014-06-25 2021-09-30 Infineon Technologies Ag Bipolartransistorvorrichtung mit isoliertem Gate und Halbleitervorrichtung
US9601571B2 (en) 2014-10-02 2017-03-21 Taiwan Semiconductor Manufacturing Company Limited Nanowire fabrication method and structure thereof

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120012935A1 (en) * 2006-01-31 2012-01-19 Kabushiki Kaisha Toshiba Semiconductor device and method of manufacturing semiconductor device

Also Published As

Publication number Publication date
US9847424B2 (en) 2017-12-19
US20150255548A1 (en) 2015-09-10
US20140273398A1 (en) 2014-09-18
US20160149041A1 (en) 2016-05-26
US9293542B2 (en) 2016-03-22
US10269971B2 (en) 2019-04-23
US20180122946A1 (en) 2018-05-03
US9312344B2 (en) 2016-04-12
CN104051267B (zh) 2017-03-01
KR20140112381A (ko) 2014-09-23
CN104051267A (zh) 2014-09-17

Similar Documents

Publication Publication Date Title
KR101589797B1 (ko) Sti 트렌치들 내에 반도체 재료들을 형성하기 위한 방법들
US9741800B2 (en) III-V multi-channel FinFETs
US9390982B2 (en) CMOS devices with reduced leakage and methods of forming the same
US9870956B2 (en) FinFETs with nitride liners and methods of forming the same
US9196709B2 (en) Methods for forming semiconductor regions in trenches
CN102074461B (zh) 半导体装置及其制造方法
US8338884B2 (en) Selective epitaxial growth of semiconductor materials with reduced defects
US9397169B2 (en) Epitaxial structures
KR101294957B1 (ko) 에피택셜 성장을 위한 역 사다리꼴 리세스
US8609517B2 (en) MOCVD for growing III-V compound semiconductors on silicon substrates
US9780174B2 (en) Methods for forming semiconductor regions in trenches
KR20150000386A (ko) 응력 변형된 반도체 구조물 형성 방법
US8242540B2 (en) Epitaxial growth of III-V compound semiconductors on silicon surfaces
US8853083B2 (en) Chemical mechanical polish in the growth of semiconductor regions
CN110620084B (zh) 半导体器件的形成方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190109

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20200110

Year of fee payment: 5