KR101570274B1 - 쓰루 패키지 비아(tpv) - Google Patents

쓰루 패키지 비아(tpv) Download PDF

Info

Publication number
KR101570274B1
KR101570274B1 KR1020130148910A KR20130148910A KR101570274B1 KR 101570274 B1 KR101570274 B1 KR 101570274B1 KR 1020130148910 A KR1020130148910 A KR 1020130148910A KR 20130148910 A KR20130148910 A KR 20130148910A KR 101570274 B1 KR101570274 B1 KR 101570274B1
Authority
KR
South Korea
Prior art keywords
package
metal pad
polymer
disposed
build
Prior art date
Application number
KR1020130148910A
Other languages
English (en)
Other versions
KR20150016866A (ko
Inventor
징 청 린
포 하오 차이
Original Assignee
타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 filed Critical 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드
Publication of KR20150016866A publication Critical patent/KR20150016866A/ko
Application granted granted Critical
Publication of KR101570274B1 publication Critical patent/KR101570274B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24101Connecting bonding areas at the same height
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect not connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the semiconductor or solid-state body being mounted in a cavity or on a protrusion of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/25Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
    • H01L2224/251Disposition
    • H01L2224/2512Layout
    • H01L2224/25171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73267Layer and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/82001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI] involving a temporary auxiliary member not forming part of the bonding apparatus
    • H01L2224/82005Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI] involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92222Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92224Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92244Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06568Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1076Shape of the containers
    • H01L2225/1082Shape of the containers for improving alignment between containers, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

쓰루 패키지 비아들(TPV들), 복수의 TPV들을 포함하는 패키지, 및 쓰루 패키지 비아를 형성하기 위한 방법이 제공된다. 패키지를 위한 쓰루 패키지 비아(TPV)의 실시예들은 빌드-업 필름 층, 상기 빌드-업 필름 층 위에 배치된 금속 패드, 상기 금속 패드 위에 배치된 폴리머 링, 및 상기 금속 패드와 전기적으로 커플링되는 솔더 피쳐를 포함한다.

Description

쓰루 패키지 비아(TPV){THROUGH PACKAGE VIA(TPV)}
보다 작은 전자장치 제품들에 대한 수요가 증가됨에 따라, 전자장치 산업계의 제조자들 등이 전자장치 제품들 내에서 사용되는 집적 회로들의 크기를 줄이기 위한 방법들을 지속적으로 모색하고 있다. 이와 관련하여, 3-차원(3D) 타입의 집적 회로(integrated circuit, IC) 패키징 기술들이 개발되고 이용되고 있다.
개발된 하나의 패키징 기술로서, 패키지-온-패키지(Package-on-PackagePoP)가 있다. 그 명칭에서 암시하는 바와 같이, PoP는, 다른 패키지의 상단부 상에 하나의 패키지를 적층하는 것을 포함하는 반도체 패키징의 혁명이다. PoP 디바이스는 수직으로 단속적인(discrete) 메모리 및 로직 패키지들을 조합할 수 있다.
쓰루 패키지 비아(through package via, TPV)들은 3D 패키지들 및 3D IC들의 생성에 있어서 유용한 성분이다. TPV들은, 3D 패키지들(예를 들어, 시스템 인 패키지(System in Package), 칩 스택 다중-칩 모듈(Chip Stack Multi-chip Module))을 생성할 때, 설계자들로 하여금 엣지 배선(edge wiring)을 대체할 수 있게 한다.
TPV들을 이용하는 것에 의해서, 3D 패키지들 또는 3D IC들의 설계자들이, 예를 들어, IC 또는 패키지의 크기를 줄일 수 있다. 이는, 엣지 배선에 대한 필요성의 감소 또는 배제뿐만 아니라, 양 타입들 모두의 능동 회로들, 로직, 및 메모리의 양면(double-side) 장착을 가능하게 할 수 있는 능력 때문이다.
패키지를 위한 쓰루 패키지 비아(TPV)는 빌드-업 필름 층 위에 배치된 금속 패드, 상기 금속 패드 위에 배치된 폴리머 링, 및 상기 금속 패드와 전기적으로 커플링되는 솔더 피쳐를 포함한다.
패키지-온-패키지(PoP) 디바이스는 제 1 다이를 지지하는 제 1 패키지 및 상기 제 1 패키지에 전기적으로 커플링되고 제 2 다이를 지지하는 제 2 패키지를 포함하고, 상기 제 2 패키지는 복수의 쓰루 패키지 비아들(TPV들)을 통합하고, 상기 쓰루 패키지 비아들의 각각은 빌드-업 필름 층에 의해서 지지되는 금속 패드 위에 배치된 폴리머 링에 장착되는 솔더 피쳐를 포함한다.
패키지를 위한 쓰루 패키지 비아(TPV)를 형성하는 방법은 빌드-업 필름 층에 의해서 지지되는 금속 층 위에 폴리머 층을 형성하는 단계, 복수의 폴리머 링들을 생성하기 위해서 상기 폴리머 층을 패터닝하는 단계, 상기 각각의 폴리머 링 내에 솔더 피쳐를 장착하는 단계, 상기 각각의 폴리머 링 아래에 금속 패드를 형성하기 위해서 상기 폴리머 링들 각각의 둘레를 넘어서는 금속 층의 부분들을 에칭으로 제거하는 단계, 및 리플로 프로세스를 통해서 상기 솔더 피쳐를 상기 금속 패드에 전기적으로 커플링시키는 단계를 포함한다.
실시예들 및 그 실시예들의 장점들에 대한 보다 완전한 이해를 위해서, 이제, 첨부 도면들과 함께 작성된 이하의 설명들을 참조한다.
도 1은 쓰루 패키지 비아들(TPV들)을 가지는 패키지의 횡단면도이다.
도 2a-2m은 도 1의 TPV들을 가지는 패키지 온 패키지(PoP) 디바이스를 제조하기 위해서 이용되는 프로세스 흐름의 집합적인 개략도들이다.
도 3은 도 2의 PoP 디바이스를 형성하는 방법의 흐름도이다.
다른 언급이 없는 경우에, 상이한 도면들 내의 상응하는 번호들 및 심볼들은 일반적으로 상응하는 부분들을 지칭한다. 도면들은 실시예들의 관련된 양태들을 명료하게 설명하기 위해서 도시된 것이고, 그리고 반드시 실척으로(scale) 도시된 것은 아니다.
본 실시예들을 제조 및 이용하는 것이 이하에서 설명된다. 그러나, 그러한 개시 내용이 매우 넓은 구체적인 문맥들로 구체화될 수 있는 많은 적용가능한 발명의 개념들을 제공한다는 것을 이해하여야 할 것이다. 설명된 구체적인 실시예들은 단지 예시적인 것이고, 그리고 개시 내용의 범위를 제한하지 않는다.
본 개시 내용은 구체적인 문맥의 실시예들 즉, 패키지-온-패키지(PoP) 디바이스 내에 포함시키기에 적합한 패키지 내의 3-차원적(3D), 집적된 팬-아웃(integrated fan-out)(InFO) 쓰루 패키지 비아(TPV)에 대해서 설명될 것이다. 그러나, 이러한 개시 내용의 개념들은 또한 다른 반도체 구조들 또는 회로들에 대해서도 적용될 수 있다.
도 1을 참조하면, 패키지-온-패키지(PoP) 디바이스에서 이용하기에 적합한 패키지(10)가 도시되어 있다. 도시된 바와 같이, 패키지(10)는 몇 개의 쓰루 패키지 비아들(TPV들)(12)을 포함한다. 이하에서 보다 구체적으로 설명하는 바와 같이, 도 1의 패키지(10) 내의 쓰루 패키지 비아(12)는 통상적인 도금 기술들에 의해서 형성된 전통적인 구리 비아들에 대비하여 상당한 장점들을 제공한다. 예를 들어, 도 1의 쓰루 패키지 비아(12)는 도금 프로세스를 이용하여 형성된 구리 비아들에서 종종 발견되는 높이 변동들을 제한하거나 방지한다. 그러한 높이 변동들은 바람직하지 못한 수율(yield) 손실을 초래할 수 있다. 또한, 도 1의 쓰루 패키지 비아(12)는, 상당량의 구리를 포함하고, 성막(deposition) 프로세스에 많은 비용이 소요되는 전통적으로 형성되는 구리 비아들 보다 제조 비용이 저렴하다.
비록 4개의 쓰루 패키지 비아들(12)이 도 1에 도시되어 있지만, 다른 실시예들에서 그보다 많거나 적은 비아들이 포함될 수 있다는 것을 이해하여야 할 것이다. 여러 가지 실시예들에서, 패키지(10) 내의 쓰루 패키지 비아들(12)의 각각이 빌드-업(build-up) 필름 층(16) 위에 배치된 금속 패드(14), 폴리머 링(18), 및 솔더 피쳐(solder feature)(20)를 포함한다. 여러 가지 실시예들에서, 빌드-업 필름 층(16)이 아지노모토(Ajinomoto) 빌드-업 필름(ABF) 층을 포함한다. 그러나, 여러 가지 실시예들에서, 빌드-업 필름 층(16)이 다른 적합한 필름 층 재료들로 형성될 수 있다.
도 1에 도시된 바와 같이, 금속 패드(14)는 일반적으로 빌드-업 필름 층(16) 위에 배치된다. 여러 가지 실시예들에서, 금속 패드들(14)의 각각이 빌드-업 필름 층(16) 내의 리세스(22) 위에 배치되고, 그러한 리세스(22)를 가로질러 연장한다. 따라서, 금속 패드(14) 및 리세스(22)는 일반적으로, 도 1에 도시된 바와 같이, 수직으로 배향되거나 서로 정렬된다. 여전히 도 1을 참조하면, 리세스들(22)의 각각이 상응하는 금속 패드(14)의 하부측(도 1에서의 배향에 따름)의 부분을 노출시킨다. 여러 가지 실시예들에서, 금속 패드(14)가 구리로 형성된다. 그러나, 여러 가지 실시예들에서, 금속 패드(14)가 다른 적합한 금속들 또는 전기 전도성 재료들(알루미늄(Al), 티타늄(Ti), 텅스텐(W), 및 이들의 조합들)로 형성될 수 있다.
각각의 쓰루 패키지 비아(12) 내의 폴리머 링(18)은 일반적으로 금속 패드(14) 위에 배치된다. 여러 가지 실시예들에서, 폴리머 링(18)은 폴리벤즈옥사졸(polybenzoxaxole; PBO)을 포함한다. 그러나, 다른 실시예에서, 폴리머 링(18)은 다른 적합한 폴리머 또는 재료(예를 들어, 폴리이미드, 에폭시, 등)로 형성될 수 있다. 여러 가지 실시예들에서, 폴리머 링(18)의 상단면은 솔더 피쳐(20)에 결합한다(engage). 또한, 여러 가지 실시예들에서, 폴리머 링(18)은 수평 방향 또는 측방향으로 금속 패드(14)에 오버행잉한다(overhang). 도 1에 도시된 바와 같이, 여러 가지 실시예들에서, 폴리머 링(18)이 몰딩 컴파운드(24)에 의해서 적어도 부분적으로 캡슐화된다(encapsulated).
솔더 피쳐(20)는 일반적으로 폴리머 링(18) 위에 배치된다. 여러 가지 실시예들에서, 솔더 피쳐(20)가 폴리머 링(18) 내에 장착되거나 안착된다. 따라서, 폴리머 링(18)은, 패키지(10) 형성 또는 제조 프로세스 중에 솔더 피쳐(20)가 측방향으로 이동하는 것을 제한하거나 방지한다. 여러 가지 실시예들에서, 솔더 피쳐(20)는 솔더 볼(solder ball)이다. 그러나, 여러 가지 실시예들에서, 솔더 피쳐(20)가 다른 적합한 땜납 성분 또는 전기 전도성 재료일 수 있다.
도 1을 여전히 참조하면, 여러 가지 실시예들에서, 금속간 화합물(IMC)(26)이 솔더 피쳐(20)와 폴리머 링(18) 내의 금속 패드(14) 사이에 배치된다. 이하에서 보다 구체적으로 설명하는 바와 같이, 금속간 화합물(26)은 솔더 피쳐(20)와 금속 패드(14)를 전기적으로 커플링시키기 위해서 이용되는 리플로(reflow) 프로세스의 생성물이다.
여러 가지 실시예들에서, (도 1에 배향된 상태에서 측방향을 따른) 솔더 피쳐(20)의 폭은 하부 폴리머 링(18)의 폭 보다 더 넓다. 또한, 폴리머 링(18)의 폭은 하부 금속 패드(14)의 폭 보다 더 넓다. 그러나, 여러 가지 실시예들에서, 솔더 피쳐(20), 폴리머 링(18), 및/또는 금속 패드(14)는 서로에 다른 치수들을 가질 수 있다. 다시 말해서, 예를 들어, 패키지(10) 내에서 적절하게 동작 또는 기능하도록, 솔더 피쳐(20), 폴리머 링(18), 및 금속 패드의 크기 및 형상은 변경되거나 조작될 수 있다.
쓰루 패키지 비아(12)에 더하여, 도 1의 실시예의 패키지(10)는 제 1 다이(die)(28)를 포함한다. 도시된 바와 같이, 제 1 다이(28)는 일반적으로 다이 부착 필름(DAF)(30)에 의해서 빌드-업 필름 층(16)에 고정된다. 여러 가지 실시예들에서, 제 1 다이(28)는 로직 디바이스 또는 로직 성분(로직 집적 회로, 아날로그 회로, 등)이다.
여전히 도 1을 참조하면, 알루미늄 패드(32)(또는 다른 적합한 금속 패드)가 일반적으로 제 1 다이(28) 상에 배치된다. 도시된 바와 같이, 금속 패드(14)는, 제 1 폴리머 층(40)의 하단부 부분(38)을 통과하는 구리 연결부(36)(예를 들어, 구리 스터드(stud))에 의해서 점유된 리세스를 가지는 패시베이션 층(34)에 의해서 부분적으로 덮인다.
일반적으로, 구리 연결부(36)는 제 1 폴리머 층(40) 및 제 2 폴리머 층(46)의 상단부 부분(44) 내에 배치된 제 1 재분배 층(42)에 전기적으로 커플링된다. 도시된 바와 같이, 제 1 재분배 층(42)은 각각의 쓰루 패키지 비아(12) 내의 솔더 피쳐(20)와 전기적으로 소통한다. 여러 가지 실시예들에서, 금속간 화합물(26)의 많은 부분(more of)이, 솔더 피쳐(20) 및 제 1 재분배 층(42)이 서로 결합하는 곳에 형성된다.
여전히 도 1을 참조하면, 제 2 재분배 층(48)은 제 2 폴리머 층(46)과 제 3 폴리머 층(50) 내에 배치된다. 도시된 바와 같이, 제 2 재분배 층(48)은 부가적인 솔더 피쳐들(54)(예를 들어, 솔더 볼들) 또는 다른 전기적 전도성 성분들을 수용하기에 적합한 언더 범프 메탈라이제이션(under bump metallization; UBM)(52)을 포함하거나 그와 전기적으로 소통한다. 도시된 바와 같이, 금속간 화합물(26)이 솔더 피쳐들(54)과 언더 범프 메탈라이제이션(52) 사이에 존재한다. 솔더 피쳐들(54)을 이용하여, 패키지(10)를, 예를 들어, 인쇄 회로 기판(미도시)에 고정하고 전기적으로 커플링시킬 수 있다.
도 2a-2m은 도 1에 도시된 쓰루 패키지 비아(12)를 가지는 패키지(10)를 포함하는 패키지-온-패키지(PoP) 디바이스를 제조하기 위해서 이용되는 프로세스 흐름을 집합적으로 도시한 개략도들이다. 도 2a에서, 구리 층(56)(버퍼 층(58)으로서 집합적으로 지칭될 수 있다)을 지지하는 빌드-업 필름 층(16)은 접착제(62)(예를 들어, 글루(glue))를 이용하여 캐리어(60)에 고정된다. 특히, 접착제(62), 빌드-업 필름 층(16), 및 구리 층(56)이 캐리어(60) 위에 순차적으로 형성된다. 일부 실시예들에서, 구리 층(56)은, 예를 들어, 물리 기상 증착(PVD), 화학 기상 증착(CVD), 전해 도금, 구리 호일 라미네이팅(laminating), 등을 통해서 빌드-업 필름 층(16) 상에 성막되거나 형성된다.
다음에, 도 2b에 도시된 바와 같이, 폴리머 층이 구리 층(56) 위에 배치되거나 성막되고, 패터닝되어, 도 2c에 도시된 바와 같이, 복수의 폴리머 링들(18)을 형성한다. 일부 실시예들에서, 폴리머 층은 폴리벤즈옥사졸(polybenzoxaxole; PBO), 폴리이미드, 에폭시, 등을 포함한다. 폴리머 층은 화학 기상 증착(CVD), 스핀 코팅, 라미네이팅 등에 의해서 형성되거나 성막될 수 있다.
여러 가지 실시예들에서, 폴리머 링들(18)이 일반적으로, 위에서 볼 때, 대칭적인 패턴으로 배열된다. 예를 들어, 폴리머 링들(18)이 수평의 열들(columns) 및 수직 행들(도 2c에서 배향된 바와 같다)로, 라인들로, 그룹들로, 기타 등등으로 칩의 표면 위에서 조직화될 수 있다. 그러나, 다른 실시예들에서, 폴리머 링들(18)이 달리 배열될 수 있다. 또한, 일부 실시예들에서, 폴리머 링들(18)이 실질적으로 비-원형 또는 비-링 형상일 수 있다(예를 들어, 정사각형, 직사각형, 등). 또한, 일부 실시예들에서, 폴리머 링들(18)은 비-연속적이거나 파단될 수 있고, 그에 따라 그 폴리머 링들이, 위에서 볼 때, 예를 들어, 쇄선들 처럼 보일 수 있다.
이제 도 2d를 참조하면, 솔더 피쳐(20)(예를 들어, 솔더 볼)가 폴리머 링들(18)의 각각의 내부에 배치되거나 장착되고, 리플로 프로세스를 실시하여 솔더 피쳐들(20)을 전기적으로 연결하고 기계적으로 고정한다. 전술한 바와 같이, 금속간 화합물(26)은 솔더 피쳐(20)와 금속 패드(14)를 전기적으로 커플링하기 위해서 이용된 리플로 프로세스의 생성물이다. 특히, 금속간 화합물(26)은 전기 접속부가 형성되는 곳에서 솔더 피쳐(20)의 부분과 금속 패드(14)의 부분으로 이루어진 혼합물이다. 일부 경우들에서, 솔더 피쳐들(20)의 형상이 리플로 프로세스의 결과로서 변화된다.
다음에, 도 2e에 도시된 바와 같이, 에칭 프로세스를 실시하여 금속 층(56)의 부분들을 에칭으로 제거한다(도 2a). 여러 가지 실시예들에서, 에칭 프로세스는 폴리머 링들(18)의 각각의 둘레를 지나서 배치된 금속 층(56)의 부분을 제거하여, 폴리머 링들(18)의 각각의 아래에 금속 패드(14)를 형성한다. 실시예에서, 솔더 볼에 대한 여분의 보호가 불필요한데, 이는 높은 화학적 에칭 선택비(selection) 때문이다. 일부 실시예들에서, 금속 층(56)의 부분이 폴리머 링들(18)의 아래로부터 제거되도록 에칭 프로세스가 실시된다. 다시 말해서, 폴리머 링들(18)은 에칭 프로세스 후에 남아 있는 금속 층(56)에 오버행잉한다. 일부 실시예들에서, 금속 층(56)이, 예를 들어, 건식 에칭, 습식 에칭, 플라즈마 에칭, 반응성 이온 에칭(RIE), 등을 이용하여 에칭된다.
도 2f에 도시된 바와 같이, 제 1 다이(28)가 다이 부착 필름(30)을 이용하여 배치되고 고정된다. 제 1 다이(28)가 임의의 적합한 또는 통상적인 다이 배치 방법들을 이용하여 배치될 수 있다. 다음에, 몰딩 컴파운드(24)이 솔더 피쳐(20), 폴리머 링들(18), 금속 패드들(14), 제 1 다이(28), 및 빌드-업 필름 층(16) 위에, 주위에 그리고 그 상부에 형성된다. 그 후에, 도 2g에 도시된 바와 같이, 연마 프로세스가 제 1 다이(28) 및 솔더 피쳐들(20)을 노출시키고, 몰딩 컴파운드(24)의 상부 표면을 평탄화한다. 실시예에서, 제 1 다이(28)가 로직, 메모리, 인터커넥트들, 등의 조합일 수 있다. 따라서, 도 2g의 제 1 다이(28)가 와이어 본딩, 인터커넥트들, 비아들, 또는 적합한 메탈라이제이션에 의해서 커플링된 몇 개의 층들로서 도시되어 있다.
이제 도 2h를 참조하면, 폴리머 층들(40, 46, 50) 및 재분배 층들(42, 48)이 솔더 피쳐들(20) 및 제 1 다이(28) 위에 형성된다. 특히, 도 2h에서, 용이한 설명을 위해서, 도 1로부터의 디바이스의 단순화된 버전이 도시되어 있다. 다시 말해서, 도 1의 구조물들의 일부가 도 2h로부터 생략되었다. 또한, 실제 적용예들에서 도 1 및 도 2h의 디바이스를 형성하기 위해서 이용되는 몇몇 프로세스들에 대해서는 구체적으로 설명하지 않았는데, 이는 그러한 프로세스들이 본원 발명의 개념의 전체적이고 완전한 이해를 위해서 필요하지 않기 때문이다.
다음에, 도 2i에 도시된 바와 같이, 부가적인 솔더 피쳐들(54)(예를 들어, 솔더 볼들)이, 예를 들어, 언더 범프 메탈라이제이션(52)(도 1)을 통해서 재분배 층들(42, 48)에 대해서 장착되고 전기적으로 커플링된다. 여러 가지 실시예들에서, 부가적인 솔더 피쳐들(54)이 장착된 후에 디바이스(64)를 테스트한다.
이제 도 2j를 참조하면, 디바이스(64)가 캐리어(60)로부터 뒤집히고(flipped over) 그리고 캐리어(60)(도 2a-2i)로부터 분리된다. 일부 실시예들에서, 부가적인 솔더 피쳐들(54) 위에 테입 보호부가 배치된다. 디바이스(64)가 캐리어(60)로부터 분리되면, 여러 가지 실시예들에서, 레이저 드릴 또는 다른 적합한 디바이스 또는 프로세스를 이용하여, 도 2k에 도시된 바와 같이, 디바이스(64) 내에 리세스들(22)을 선택적으로 형성한다. 도시된 바와 같이, 리세스들(22)이 형성되었을 때, 그러한 리세스들(22)은 일반적으로 금속 패드들(14)을 노출시킨다.
이제 도 2l을 참조하면, 다이 톱(미도시)을 이용하여 디바이스(64) 내의 개별적인 패키지들(10)을 서로로부터 분리한다. 여러 가지 실시예들에서, 땜납 페이스트가 노출된 금속 패드들(14) 위에 선택적으로 배치될 수 있다. 그 후에, 도 2m에 도시된 바와 같이, 제 2 패키지(66)가 하부 패키지(10) 상으로 장착되어, 패키지-온-패키지(PoP) 디바이스(68)를 형성한다. 도시된 바와 같이, 제 2 패키지(66)는 하나 이상의 제 2 다이들(70)을 포함한다. 여러 가지 실시예들에서, 제 2 다이들(70)이, 예를 들어, 와이어 본딩을 통해서 제 1 패키지(10)에 전기적으로 커플링된 수직으로 단속적인 메모리 성분들일 수 있다.
이제 도 3을 참조하면, 예를 들어, 도 1의 쓰루 패키지 비아(12)를 형성하는 방법(72)이 도시되어 있다. 블록(74)에서, 캐리어 상에서 빌드-업 필름 층에 의해서 지지되는 금속 층 위에 폴리머 층이 형성된다. 전술한 바와 같이, 다양한 적합한 형성 또는 성막 프로세스들을 이용하여, 폴리머 층이 폴리이미드, 에폭시, 또는 다른 적합한 재료로 형성될 수 있다.
블록(76)에서, 폴리머 층을 패터닝하여 복수의 폴리머 링들을 생성한다. 폴리머 링들이 연속적이고 파단되지 않을 수 있고, 또는 폴리머 링들의 둘레를 따라서 세그먼트들로 이루어지고 불연속적일 수 있다. 또한, 폴리머 링들이 둥근형 또는 원형 이외의 다른 다양한 형상들을 가질 수 있다.
블록(78)에서, 솔더 피쳐가 폴리머 링들 각각의 내부에 장착된다. 솔더 피쳐가 솔더 볼일 수 있다. 블록(80)에서, 폴리머 링들 각각의 둘레를 넘어서는 금속 층의 부분들을 에칭으로 제거하여, 폴리머 링들 각각의 아래에 금속 패드를 형성한다. 블록(82)에서, 솔더 피쳐가 리플로 프로세스를 통해서 금속 패드에 전기적으로 커플링된다. 리플로 프로세스 중에, 금속간 화합물이 형성될 수 있고, 솔더 피쳐의 형상이 변화될 수 있다.
전술한 내용으로부터, 여기에서 개시된 쓰루 패키지 비아가 통상적인 도금 기술들에 의해서 형성된 구리 비아들에 대비하여 상당한 장점들을 제공한다는 것을 이해하여야 할 것이다. 예를 들어, 쓰루 패키지 비아들은 도금 프로세스를 이용하여 형성된 구리 비아들에서 종종 발견되는 높이 변동들을 제한하거나 방지한다. 그러한 높이 변동들은 바람직하지 못한 수율 손실을 초래할 수 있다. 또한, 쓰루 패키지 비아는 전통적인 도금 프로세스를 통해서 형성되는 구리 비아들 보다 저렴하다.
개시 내용이 예시적인 실시예들을 제공하지만, 이러한 설명은 제한적인 의미로 이해되지 않아야 할 것이다. 설명을 참조할 때, 예시적인 실시예들 뿐만 아니라 다른 실시예들의 여러 가지 수정들 및 조합들이 당업자에게 자명할 것이다. 그에 따라, 첨부된 청구항들이 임의의 그러한 수정들 또는 실시예들을 포함한다는 것을 이해하여야 할 것이다.

Claims (10)

  1. 반도체 패키지에 있어서,
    쓰루 패키지 비아(through package via; TPV)로서,
    빌드-업 필름 층(build-up film layer) 위에 배치된 금속 패드;
    상기 금속 패드 위에 배치된 폴리머 링; 및
    상기 금속 패드와 전기적으로 커플링(couple)되는 솔더 피쳐(solder feature)를 포함하는 것인, 상기 쓰루 패키지 비아(TPV); 및
    상기 빌드-업 필름 층 위에 배치된 다이를 포함하는 반도체 패키지.
  2. 제 1 항에 있어서,
    상기 폴리머 링의 상단면은 상기 솔더 피쳐와 결합하고, 상기 폴리머 링의 하단면은 상기 금속 패드와 결합하는 것인, 반도체 패키지.
  3. 제 1 항에 있어서,
    상기 폴리머 링은 몰딩 컴파운드(molding compound)에 의해서 적어도 부분적으로 캡슐화되고, 상기 금속 패드 위에서 돌출되어 있는 것인, 반도체 패키지.
  4. 제 1 항에 있어서,
    상기 솔더 피쳐는 상기 폴리머 링에 장착되는 것인, 반도체 패키지.
  5. 패키지를 위한 쓰루 패키지 비아(through package via; TPV)에 있어서,
    빌드-업 필름 층(build-up film layer) 위에 배치된 금속 패드;
    상기 금속 패드 위에 배치된 폴리머 링; 및
    상기 금속 패드와 전기적으로 커플링(couple)되는 솔더 피쳐(solder feature)를 포함하고,
    상기 금속 패드와 상기 솔더 피쳐 사이에 그리고 상기 폴리머 링 내에 금속간 화합물이 배치되는 것인, 패키지를 위한 쓰루 패키지 비아(TPV).
  6. 패키지를 위한 쓰루 패키지 비아(through package via; TPV)에 있어서,
    빌드-업 필름 층(build-up film layer) 위에 배치된 금속 패드;
    상기 금속 패드 위에 배치된 폴리머 링; 및
    상기 금속 패드와 전기적으로 커플링(couple)되는 솔더 피쳐(solder feature)를 포함하고,
    상기 빌드-업 필름 층은 리세스(recess)를 포함하고, 상기 리세스는 상기 폴리머 링 및 상기 금속 패드와 수직으로 정렬되는 것인, 패키지를 위한 쓰루 패키지 비아(TPV).
  7. 패키지-온-패키지(Package-on-Package; PoP) 디바이스에 있어서,
    제 1 다이를 포함하는 제 1 패키지; 및
    상기 제 1 패키지에 전기적으로 커플링되되 제 2 다이를 포함하는 제 2 패키지를 포함하고, 상기 제 2 패키지는 복수의 쓰루 패키지 비아(through package via; TPV)들을 포함하고, 상기 쓰루 패키지 비아들 각각은 금속 패드 위에 배치된 폴리머 링에 장착되는 솔더 피쳐(solder feature)를 포함하는 것인, 패키지-온-패키지(PoP) 디바이스.
  8. 제 7 항에 있어서,
    상기 금속 패드는 빌드-업 필름 층(build-up film layer) 위에 배치되는 것인, 패키지-온-패키지(PoP) 디바이스.
  9. 제 7 항에 있어서,
    상기 복수의 쓰루 패키지 비아들 내의 상기 폴리머 링들은, 위에서 볼 때 대칭적인 패턴을 집합적으로(collectively) 형성하는 것인, 패키지-온-패키지(PoP) 디바이스.
  10. 패키지 내의 쓰루 패키지 비아(through package via; TPV)를 갖는 패키지-온-패키지(Package-on-Package; PoP) 디바이스를 형성하는 방법에 있어서,
    빌드-업 필름 층(build-up film layer) 위에 배치되는 금속 층 위에 폴리머 층을 형성하는 단계;
    복수의 폴리머 링들을 생성하기 위해서 상기 폴리머 층을 패터닝하는 단계;
    상기 폴리머 링들 각각 내에 솔더 피쳐(solder feature)를 장착하는 단계;
    상기 폴리머 링들 각각의 아래에 금속 패드를 형성하기 위해서 상기 폴리머 링들 각각의 둘레(periphery)를 넘어서는 상기 금속 층의 부분들을 에칭 제거하는 단계; 및
    리플로잉(reflowing) 프로세스를 통해서 상기 솔더 피쳐를 상기 금속 패드에 전기적으로 커플링시키는 단계를 포함하는, 패키지-온-패키지(PoP) 디바이스를 형성하는 방법.
KR1020130148910A 2013-08-05 2013-12-03 쓰루 패키지 비아(tpv) KR101570274B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/959,378 2013-08-05
US13/959,378 US9478498B2 (en) 2013-08-05 2013-08-05 Through package via (TPV)

Publications (2)

Publication Number Publication Date
KR20150016866A KR20150016866A (ko) 2015-02-13
KR101570274B1 true KR101570274B1 (ko) 2015-11-18

Family

ID=52426936

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130148910A KR101570274B1 (ko) 2013-08-05 2013-12-03 쓰루 패키지 비아(tpv)

Country Status (2)

Country Link
US (2) US9478498B2 (ko)
KR (1) KR101570274B1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9282649B2 (en) * 2013-10-08 2016-03-08 Cisco Technology, Inc. Stand-off block
JP6031059B2 (ja) * 2014-03-31 2016-11-24 信越化学工業株式会社 半導体装置、積層型半導体装置、封止後積層型半導体装置、及びこれらの製造方法
US9502270B2 (en) * 2014-07-08 2016-11-22 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device packages, packaging methods, and packaged semiconductor devices
EP3234921A4 (en) * 2015-04-20 2018-12-19 Hewlett-Packard Development Company, L.P. Creating a voxel representation of a three dimensional (3-d) object
CN105047617B (zh) * 2015-06-09 2018-01-16 华进半导体封装先导技术研发中心有限公司 一种整体堆叠封装结构及其制作方法
US9711458B2 (en) * 2015-11-13 2017-07-18 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and formation method for chip package
US10790236B2 (en) * 2018-04-05 2020-09-29 Shinko Electric Industries Co., Ltd. Wiring substrate and electronic device
CN114050113A (zh) * 2018-08-06 2022-02-15 中芯集成电路(宁波)有限公司 封装方法
US11270955B2 (en) 2018-11-30 2022-03-08 Texas Instruments Incorporated Package substrate with CTE matching barrier ring around microvias
US11605576B2 (en) * 2019-06-25 2023-03-14 Semiconductor Components Industries, Llc Via for semiconductor devices and related methods

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6548897B2 (en) 2000-06-08 2003-04-15 Micron Technology, Inc. Ring positionable about a periphery of a contact pad, semiconductor device components including same, and methods for positioning the ring around a contact pad
KR100659527B1 (ko) * 2003-10-22 2006-12-20 삼성전자주식회사 3차원 범프 하부 금속층을 갖는 플립 칩 본딩용 반도체칩과 그 실장 구조
US20090294942A1 (en) 2008-06-03 2009-12-03 Palmer Eric C Package on package using a bump-less build up layer (bbul) package

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6558979B2 (en) * 1996-05-21 2003-05-06 Micron Technology, Inc. Use of palladium in IC manufacturing with conductive polymer bump
US5994166A (en) * 1997-03-10 1999-11-30 Micron Technology, Inc. Method of constructing stacked packages
US6569753B1 (en) * 2000-06-08 2003-05-27 Micron Technology, Inc. Collar positionable about a periphery of a contact pad and around a conductive structure secured to the contact pads, semiconductor device components including same, and methods for fabricating same
US7126164B2 (en) * 2003-09-26 2006-10-24 Flipchip International Llc Wafer-level moat structures
US20070145548A1 (en) * 2003-12-22 2007-06-28 Amkor Technology, Inc. Stack-type semiconductor package and manufacturing method thereof
US7429786B2 (en) * 2005-04-29 2008-09-30 Stats Chippac Ltd. Semiconductor package including second substrate and having exposed substrate surfaces on upper and lower sides
KR20070076846A (ko) 2006-01-20 2007-07-25 삼성전자주식회사 수지 봉합부를 갖는 웨이퍼 레벨 패키지 및 그의 제조 방법
US8575018B2 (en) * 2006-02-07 2013-11-05 Stats Chippac, Ltd. Semiconductor device and method of forming bump structure with multi-layer UBM around bump formation area
US20070187836A1 (en) * 2006-02-15 2007-08-16 Texas Instruments Incorporated Package on package design a combination of laminate and tape substrate, with back-to-back die combination
JP2008166438A (ja) * 2006-12-27 2008-07-17 Spansion Llc 半導体装置およびその製造方法
TWI483359B (zh) * 2009-02-23 2015-05-01 Advanced Semiconductor Eng 線路載板及應用此線路載板之半導體封裝結構
KR101307490B1 (ko) * 2009-03-30 2013-12-11 메기가 코포레이션 상부 포스트-패시베이션 기술 및 하부 구조물 기술을 이용한 집적 회로 칩
TWI408785B (zh) * 2009-12-31 2013-09-11 Advanced Semiconductor Eng 半導體封裝結構
US8643148B2 (en) * 2011-11-30 2014-02-04 Taiwan Semiconductor Manufacturing Company, Ltd. Chip-on-Wafer structures and methods for forming the same
TW201415602A (zh) * 2012-10-09 2014-04-16 矽品精密工業股份有限公司 封裝堆疊結構之製法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6548897B2 (en) 2000-06-08 2003-04-15 Micron Technology, Inc. Ring positionable about a periphery of a contact pad, semiconductor device components including same, and methods for positioning the ring around a contact pad
KR100659527B1 (ko) * 2003-10-22 2006-12-20 삼성전자주식회사 3차원 범프 하부 금속층을 갖는 플립 칩 본딩용 반도체칩과 그 실장 구조
US20090294942A1 (en) 2008-06-03 2009-12-03 Palmer Eric C Package on package using a bump-less build up layer (bbul) package

Also Published As

Publication number Publication date
US9478498B2 (en) 2016-10-25
US9953949B2 (en) 2018-04-24
US20170040283A1 (en) 2017-02-09
KR20150016866A (ko) 2015-02-13
US20150035146A1 (en) 2015-02-05

Similar Documents

Publication Publication Date Title
KR101570274B1 (ko) 쓰루 패키지 비아(tpv)
US11018088B2 (en) Dummy features in redistribution layers (RDLS) and methods of forming same
KR102569791B1 (ko) 고라우팅 밀도 패치를 갖는 반도체 패키지
KR101822233B1 (ko) 집적 회로 패키지 패드 및 그 형성 방법
US9059107B2 (en) Packaging methods and packaged devices
US8889484B2 (en) Apparatus and method for a component package
US9418969B2 (en) Packaged semiconductor devices and packaging methods
KR101478875B1 (ko) 반도체 다이를 패키징하는 패키지 온 패키지 장치 및 방법
US9553059B2 (en) Backside redistribution layer (RDL) structure
TWI467668B (zh) 封裝的半導體裝置、用於半導體裝置的封裝體及半導體裝置封裝方法
US20180114786A1 (en) Method of forming package-on-package structure
US20180130769A1 (en) Substrate Based Fan-Out Wafer Level Packaging
TW201923984A (zh) 半導體封裝及其形成方法
US9123626B1 (en) Integrated passive flip chip package
TW202137338A (zh) 半導體裝置及形成具有嵌入式電感或封裝的整合式系統級封裝模組之方法
TWI578490B (zh) 製造堆疊封裝式半導體封裝的方法
US9478499B2 (en) Semiconductor package structure and method for manufacturing the same
CN107301981B (zh) 集成的扇出型封装件以及制造方法
KR100959606B1 (ko) 스택 패키지 및 그의 제조 방법
KR101803605B1 (ko) 패키지화된 반도체 디바이스 및 그 패키징 방법
US20100148337A1 (en) Stackable semiconductor package and process to manufacture same
US20150014830A1 (en) Semiconductor device utilzing redistribution layers to couple stacked die

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20191030

Year of fee payment: 5