KR101495459B1 - 액정 폴리머 솔더 마스크를 갖는 전자 디바이스 제조 방법 및 관련된 디바이스 - Google Patents

액정 폴리머 솔더 마스크를 갖는 전자 디바이스 제조 방법 및 관련된 디바이스 Download PDF

Info

Publication number
KR101495459B1
KR101495459B1 KR1020137018793A KR20137018793A KR101495459B1 KR 101495459 B1 KR101495459 B1 KR 101495459B1 KR 1020137018793 A KR1020137018793 A KR 1020137018793A KR 20137018793 A KR20137018793 A KR 20137018793A KR 101495459 B1 KR101495459 B1 KR 101495459B1
Authority
KR
South Korea
Prior art keywords
lcp
solder
solder mask
substrate
mask
Prior art date
Application number
KR1020137018793A
Other languages
English (en)
Other versions
KR20130105888A (ko
Inventor
루이스 조셉 주니어. 렌데크
트래비스 엘. 커비
케이시 필립 로드리게즈
Original Assignee
해리스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 해리스 코포레이션 filed Critical 해리스 코포레이션
Publication of KR20130105888A publication Critical patent/KR20130105888A/ko
Application granted granted Critical
Publication of KR101495459B1 publication Critical patent/KR101495459B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4867Applying pastes or inks, e.g. screen printing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • H01L23/49894Materials of the insulating layers or coatings
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/281Applying non-metallic protective coatings by means of a preformed insulating foil
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3452Solder masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/1354Coating
    • H01L2224/13599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16111Disposition the bump connector being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16238Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81192Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • H01L2224/81815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0313Organic insulating material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0313Organic insulating material
    • H05K1/032Organic insulating material consisting of one material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0141Liquid crystal polymer [LCP]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/063Lamination of preperforated insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • Y10T29/49144Assembling to base an electrical component, e.g., capacitor, etc. by metal fusion
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

전자 디바이스를 제조하는 방법은 적어도 하나의 솔더 패드를 갖는 액정 폴리머(LCP) 기판 상에 회로층을 형성하는 단계를 포함한다. 그 방법은 또한 적어도 하나의 솔더 패드와 정렬가능한 내부에 적어도 하나의 천공을 갖는 LCP 솔더 마스크를 형성하는 단계를 포함한다. 그 방법은 LCP 솔더 마스크와 LCP 기판을 함께 정렬하고 라미네이트하며, 그런 후에 적어도 하나의 천공에 솔더 페이스트를 위치시키는 단계를 더 포함한다. 그런 후에 적어도 하나의 회로 컴포넌트가 솔더 페이스트를 사용하여 적어도 하나의 솔더 패드에 부착될 수 있다.

Description

액정 폴리머 솔더 마스크를 갖는 전자 디바이스 제조 방법 및 관련된 디바이스{METHOD OF MAKING AN ELECTRONIC DEVICE HAVING A LIQUID CRYSTAL POLYMER SOLDER MASK AND RELATED DEVICES}
본 발명은 전자 디바이스 제조의 분야 그리고 더 구체적으로, 액정 폴리머 기판 및 솔더 마스크를 갖는 전자 디바이스, 및 관련된 방법에 관한 것이다.
반도체 및 집적회로 기술이 향상됨에 따라서, 감소된 칩 크기, 중량, 및 전력 소비에 대한 요구와 함께, 다수의 입력 및 출력 핀을 갖는 고-기능성 집적회로 컴포넌트를 추구하는 경향이 있다. 결과적으로, 집적회로가 더 작아짐에 따라서, 그들은 이전보다 더 가깝게 함께 배열된 더 작은 출력 핀을 증가적으로 구비한다.
그러므로 이들 집적회로에 일치하기 위해서, 작고, 가깝게 배열된 솔더 패드를 구비한, 이들 집적회로에 일치하는 인쇄 배선 기판에 대한 요구가 있다. 그러나, 핀 사이의 스페이싱의 소형화는 인쇄 회로 기판 상의 솔더 패드의 소형화보다 더 빠른 속도로 현재 발생하고 있다. 결과적으로, 일부 현대적인 디바이스에 있어서 상호연결 기술 갭이 있다.
그러한 디바이스 기능을 구성하기 위해서, 인쇄 배선 기판은 집적회로의 핀을 다루거나, 팬-아웃 패키징을 사용하기 위한 추가적인 라우팅층을 가질 수 있다. 이것은 시스템 소형화를 제한할 수 있는, 집적회로 그 자체보다 더 큰 집적회로의 패키지 크기를 초래한다. 소형화된 디바이스에 대한 이러한 요구에 더해서, 유연하고, 잘 부러지지 않는, 기판으로부터 이들 디바이스를 구성하는 것 역시 일부 경우에 요구된다.
얇고 유연한 인쇄 배선 기판을 구성하는 기판으로서 현재 사용되는 하나의 소재는 액정 폴리머(LCP)이다. LCP에서의 분자는 강성의, 봉과 같은 형상을 가지고, 액체 상에 있을 때 또는 가열되고 용융될 때 결정질 배열을 유지한다. 액정 폴 리머 인쇄 회로의 처리 및 조립(The Processing and Assembly of Liquid Crystalline Polymer Printed Circuits, T.Zhang, W.Johnson, B. Farrell, and M. St. Lawrence, "The processing and assembly of liquid crystalline polymer printed circuits," 2002 Int . Symposium . on Microelectronics , 2002.)은 기판으로 LCP를 사용하는 인쇄 회로 기판의 구성을 논의한다. 포토레지스트는 원하는 회로 패턴을 형성하도록 노출되고, 그리고 전개된, 동 클래드 라미네이트에 처음 적용된다. 그런 후에 실제 회로는 노출된 동을 에칭하는 것에 의해 형성된다. 홀 또는 비아가 기계적 드릴링을 통해 기판에 생성된다. 그런 후에 디스미어링 단계가 비아 또는 홀로부터 잔류물을 제거하도록 수행되고, 그로써 금속 증착을 위한 LCP 물질을 준비한다. 금속화 단계가 다음에 수행되고, 그리고 종래의 솔더 마스크가 LCP 기판에 적용된다. 그런 후에 솔더가 LCP 인쇄 회로 기판의 구성을 완성하도록 종래의 솔더 마스크를 통해 적용된다.
이러한 설계는 얇고, 유연한 인쇄 회로 기판의 생성을 허용하지만, 가깝게 이격된 핀을 갖는 집적회로의 부착에 대해서 위에 설명된 바와 동일한 결함을 여전히 겪는다. 그러한 바와 같이, 인쇄 회로 기판에 집적회로를 연결하는 추가적인 방법이 요구된다.
그러므로 위에 언급된 배경의 관점에서, 기판에 전자 컴포넌트를 효과적으로 부착하는 방법을 제공하는 것이 본 발명의 목적이다.
본 발명에 부합하는 이러한 그리고 다른 목적, 특징 및 이점이 적어도 하나의 솔더 패드를 포함하는 액정 폴리머(LCP) 기판 상에 회로층을 형성하는 단계를 포함하는 전자 디바이스를 제조하는 방법에 의해 제공된다. 적어도 하나의 솔더 패드와 정렬가능한 내부에 적어도 하나의 천공을 갖는 LCP 솔더 마스크가 형성될 수 있다. LCP 솔더 마스크 및 LCP 솔더 기판은 함께 정렬되고 라미네이트될 수 있고, 적어도 하나의 천공에 솔더 페이스트를 위치시킬 수 있다. 적어도 하나의 회로 컴포넌트가 솔더 페이스트를 사용하여 적어도 하나의 솔더 패드에 부착될 수 있다.
이러한 방법은 종래 기술보다 더 얇은 전자 디바이스의 생성, 및 종래 기술보다 더 미세한 피치를 갖는 솔더 패드의 어레이에 전자 컴포넌트를 효과적으로 부착하는 능력을 포함하지만 그것에 한정되는 않는 다수의 이점을 나타낸다.
적어도 하나의 솔더 패드는 어레이 패턴으로 배열된 복수의 솔더 패드를 포함할 수 있고, 솔더 페이스트를 위치시키는 것은 예를 들어, 솔더 스텐실을 사용하여 솔더 페이스트를 위치시키는 것을 포함할 수 있다.
덧붙여, 적어도 하나의 회로 컴포넌트를 부착하는 것은 솔더 페이스트를 가열하는 것에 의해 수행될 수 있다. 또한, LCP 솔더 마스크와 LCP 기판을 함께 라미네이트하는 것은 LCP 솔더 마스크와 LCP 기판에 열과 압력을 가하는 것에 의해 행해질 수 있다. 이러한 열과 압력은 예를 들어, 오토클레이브에서 적용될 수 있다.
LCP 솔더 마스크는 LCP 솔더 마스크 기판에 적어도 하나의 천공을 펀칭 및/또는 레이저 밀링하는 것에 의해 수행될 수 있다. 또한, 회로층은 선택적 증착 및/또는 선택적 에칭에 의해 형성될 수 있다. 적어도 하나의 회로 컴포넌트는 적어도 하나의 집적회로를 포함할 수 있고, LCP 솔더 마스크는 0.0015 인치보다 작은 두께를 가질 수 있다.
디바이스 관점에서는 전자 디바이스에 관한 것이다. 전자 디바이스는 액정 폴리머(LCP) 기판, 및 적어도 하나의 솔더 패드를 포함하는 LCP 기판 상의 회로층을 포함할 수 있다. 적어도 하나의 솔더 패드와 정렬된 적어도 하나의 천공을 갖는 LCP 기판 상의 LCP 솔더 마스크가 있을 수 있다. 용융된 접합이 LCP 솔더 마스크와 LCP 기판 사이에 있다. 덧붙여, 적어도 하나의 천공에 솔더가 있을 수 있다. 적어도 하나의 회로 컴포넌트는 솔더를 통해 적어도 하나의 솔더 패드에 전기적으로 결합될 수 있다.
이러한 방법은 종래 기술보다 더 얇은 전자 디바이스의 생성, 및 종래 기술보다 더 미세한 피치를 갖는 솔더 패드의 어레이에 전자 컴포넌트를 효과적으로 부착하는 능력을 포함하지만 그것에 한정되는 않는 다수의 이점을 나타낸다.
도 1은 본 발명에 따라서 전자 디바이스를 제조하는 방법의 흐름도이다.
도 2a-2f는 본 발명의 전자 디바이스의 순차적인 도식화된 횡단면도이다.
도 3은 본 발명에 따른 전자 디바이스를 제조하는 더 구체적인 방법의 흐름도이다.
본 발명은 이제, 본 발명의 바람직한 실시예가 도시되는 첨부된 도면을 참조하면서 이하에 더 완전하게 설명될 것이다. 그러나 본 발명은 많은 다른 형태로 구현될 수 있고 여기 제시된 실시예로 한정되는 것으로 해석되지 않아야 한다. 그보다는 이들 실시예는 본 개시가 철저해지고 완전해지며, 해당 기술분야의 당업자에게 본 발명의 범위를 충분히 전달하도록 제공된다. 동일한 번호는 전체에 걸쳐 동일한 부재를 말하고, 프라임 기호는 대안적인 실시예에서 유사한 부재를 나타내도록 사용된다.
도 1, 및 도 2a-2f의 흐름도(50)에 대해 처음으로 언급하면서, 이제 전자 디바이스를 제조하는 방법이 설명된다. 시작(블록(52)) 후에, 적어도 하나의 솔더 패드(15)를 포함하는 회로층(14)이 액정 폴리머(LCP) 기판(12) 상에 형성된다(블록(54)에서).
LCP는 그것이 높은 인장 강도를 가져서, 마모와 손상에 대한 높은 저항을 제공한다는 사실을 포함하는, 여러 가지 이유로 유연한 인쇄 회로 기판을 형성하기에 특히 유리한 소재이다. 일반적으로, LCP는 또한 고온에서의 높은 기계적 강도, 높은 화학적 저항, 고유한 난연성, 및 양호한 내후성을 가진다. 덧붙여, LCP는 높은 Z-축 열 팽창 계수를 가지며, 상대적으로 비활성이다. LCP는 방향족 또는 할로겐화 탄화수소, 강산, 염기, 케톤, 및 다른 공격적인 산업 물질을 포함하는, 상승된 온도에서의 대부분의 화학물질의 존재 하의 응력 균열을 견딘다. 해당 기술분야의 당업자는 본 발명에 따른 전자 디바이스의 생산에 사용될 수 있는 다양한 LCP가 있다는 것을 이해해야만 한다.
다음으로, 적어도 하나의 솔더 패드(15)와 정렬가능한 내부에 적어도 하나의 천공(17)을 갖는 LCP 솔더 마스크(16)가 형성된다(블록(56)). 천공(17)은 예를 들어, 0.001 인치 내지 0.002 인치만큼 작거나, 더 작을 수 있다. LCP 솔더 마스크(16) 및 LCP 기판(12)이 정렬되고, 그런 후에 함께 라미네이트된다(블록(58)). "정렬"에 의해, 천공(17)이 솔더 패드(15)를 포함한다는 것이 의도된다. 이러한 정렬은 처음에, LCP 솔더 마스크(16)와 LCP 기판(12)을 대략적으로 정렬하도록 고정물 또는 가이드를 사용하는 것에 의해 수행될 수 있고, 그런 후에 최종 정렬에 도달하도록 현미경 하에 정렬을 미세하게 조정할 수 있다. 이러한 방법은 0.0005 인치 내지 0.001 인치의 범위에서 정렬의 위치 정확성을 유리하게 허용한다.
LCP로부터 기판(12)과 솔더 마스크(16) 모두를 구성하는 것에 의해, 그들은 접착제를 사용하지 않고 함께 라미네이트될 수 있고, 결과 디바이스의 총 두께를 감소시킬 수 있다. 덧붙여, LCP로부터 기판(12)과 솔더 마스크(16) 모두를 구성하는 것에 의해, 이들 두 개의 층이 일치될 수 있고(예를 들어, 동일한 유전 상수, 손실 탄젠트, 열 팽창 계수 등을 가짐), 라디오주파수(RF) 디바이스의 구성에 특히 유용한 배열을 구성할 수 있다. 덧붙여, 솔더 마스크(16)를 구성하기 위한 LCP의 사용을 통해 일부 종래 기술의 솔더 마스크보다 더 얇은 솔더 마스크가 만들어진다(예를 들어, 0.002+ 인치 두께와 대조적으로 .001 인치 두께). 덧붙여, LCP 솔더 마스크(16)는 일부 종래 기술의 솔더 마스크에 비해 우월한 두께 균일성을 나타낸다. 또한, LCP 솔더 마스크(16)는 종래의 솔더 마스크의 500 볼트/mil과 대조적으로, 대략적으로 3500 볼트/mil의 절연 강도를 가져서, 종래의 솔더 마스크보다 더 양호한 전기적 격리를 제공한다.
그런 후에 솔더 페이스트(20)가 천공(17)에 위치된다(블록(60)). 그런 후에 집적회로(22)와 같은, 회로 컴포넌트는 핀이 솔더 페이스트(20)와 접촉하도록 솔더 마스크(16) 위에 위치되고, 솔더 페이스트를 사용하여 그것에 부착된다(블록(62)). 블록(64)은 방법의 종료를 나타낸다.
본 발명에 부합하는 전자 디바이스를 제조하는 더 구체적인 방법이 이제 도 3의 흐름도(50')를 참조하여, 그리고 또한 도 2a-2f를 참조하여 설명된다. 시작(블록(52')) 후에, 회로층(14)이 LCP 기판(12) 상에 형성된다(블록(54')). 여기서, 회로층(14)은 어레이 패턴으로 배열된 복수의 솔더 패드(15)를 포함한다. 덧붙여, 여기서, 회로층(14)은 선택적 증착 및/또는 선택적 에칭의 적합한 공정에 의해 형성된다. 회로층(14)을 형성하는 다른 방법 역시 사용될 수 있다는 것이 이해되어야만 한다.
다음으로, 그 방법은 .0015 인치보다 작은 두께를 갖는, LCP 솔더 마스크(16)에 복수의 것들 중 적어도 하나의 솔더 패드(15)와 정렬가능한 적어도 하나의 천공(17)을 펀칭 및/또는 레이저 밀링하는 단계를 포함한다(블록(56')). 그런 후에 LCP 솔더 마스크(16) 및 LCP 기판(12)은 오토클레이브에서 열과 압력의 적용을 통해 함께 정렬되고 라미네이트된다(블록(58')). 오토클레이브는 등방성 압력(즉, 모든 방향에서 동일한 압력)을 유리하게 제공하고, LCP가 라미네이션 공정 동안 변형하는 것을 방지하게 한다. 라미네이션 동안 오토클레이브의 사용이 바람직하지만, 프레스(비활성 분위기에서 가능함) 역시 라미네이션을 수행하도록 사용될 수 있다.
솔더 페이스트(20)는 솔더 스텐실의 사용에 의해 천공(17)에 위치된다(블록(60')). 그런 후에 집적회로(22)가 솔더 페이스트(20)를 가열하고, 그런 후에 녹이고 재-경화시키는 것에 의해 솔더 패드(15)에 부착된다(블록(62')). 블록(64')은 방법의 종료를 나타낸다.
완성된 전자 디바이스(10)가 도 2f에 도시된다. 전자 디바이스(10)는 적어도 하나의 솔더 패드(15)를 포함하는 LCP 기판 상의 회로층(14)을 갖는, LCP 기판(12)을 포함한다. LCP 솔더 마스크(16)는 LCP 기판(12) 상에 있고, 솔더 마스크는 적어도 하나의 솔더 패드(15)와 정렬된 적어도 하나의 천공(17)을 가진다. LCP 솔더 마스크(16)와 LCP 기판(12) 사이에 용융된 접합(18)이 있다. 이러한 용융된 접합(18)은 LCP 솔더 마스크(16)와 LCP 기판(12)의 용융 및 결합 동안 형성되고, 횡단면화된 디바이스의 사진에서 쉽게 볼 수 있다.
전기적으로 전도성 물질(21)(명시적으로 용융된 솔더)이 천공(17)에 있다. 집적회로(22)가 전기적으로 전도성 물질(21)을 통해 솔더 패드(15)에 전기적으로 결합된다.

Claims (10)

  1. 적어도 하나의 솔더 패드(15)를 포함하는 액정 폴리머(LCP) 기판(12) 상의 회로층(14)을 형성하는 단계(54);
    LCP 솔더 마스크(16)의 LCP와 상기 LCP 기판(12)의 LCP는 일치되고, 상기 적어도 하나의 솔더 패드(15)와 정렬가능한 내부에 적어도 하나의 천공(17)을 갖는 상기 LCP 솔더 마스크(16)를 형성하는 단계(56);
    상기 LCP 솔더 마스크(16)는 상기 LCP 기판(12)과 접촉하고 그리고 상기 적어도 하나의 천공(17)은 상기 적어도 하나의 솔더 패드(17)를 둘러싸서 위치되도록 상기 LCP 솔더 마스크(16)와 상기 LCP 기판(12)을 함께 정렬하는 단계(58);
    상기 LCP 솔더 마스크(16)와 상기 LCP 기판(12)에 열과 압력을 가하는 단계를 포함하는, 상기 LCP 솔더 마스크(16)와 상기 LCP 기판(12)을 함께 라미네이트하는 단계(58);
    상기 적어도 하나의 천공(17)에 솔더 페이스트(20)를 위치시키는 단계(60); 및
    상기 솔더 페이스트(20)를 사용하여 상기 적어도 하나의 솔더 패드(15)에 적어도 하나의 회로 컴포넌트(22)를 부착하는 단계(62);를 포함하되,
    상기 적어도 하나의 솔더 패드(15)는 어레이 패턴으로 배열된 복수의 솔더 패드를 포함하는 것을 특징으로 하는 전자 디바이스의 제조 방법.
  2. 삭제
  3. 제 1항에 있어서,
    상기 솔더 페이스트(20)를 위치시키는 단계는 솔더 스텐실을 사용하여 상기 솔더 페이스트(20)를 위치시키는 단계를 포함하는 것을 특징으로 하는 전자 디바이스의 제조 방법.
  4. 제 1항에 있어서,
    상기 적어도 하나의 회로 컴포넌트(22)를 부착하는 단계는 상기 솔더 페이스트(20)를 가열하는 단계를 포함하는 것을 특징으로 하는 전자 디바이스의 제조 방법.
  5. 제 1항, 제 3항 및 제 4항 중 어느 한 항에 있어서,
    상기 열과 압력을 가하는 단계는 오토클레이브에서 수행되는 것을 특징으로 하는 전자 디바이스의 제조 방법.
  6. 삭제
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
KR1020137018793A 2011-01-14 2011-12-20 액정 폴리머 솔더 마스크를 갖는 전자 디바이스 제조 방법 및 관련된 디바이스 KR101495459B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/007,003 2011-01-14
US13/007,003 US8844125B2 (en) 2011-01-14 2011-01-14 Method of making an electronic device having a liquid crystal polymer solder mask and related devices
PCT/US2011/066144 WO2012096763A1 (en) 2011-01-14 2011-12-20 Method of making an electronic device having a liquid crystal polymer solder mask and related devices

Publications (2)

Publication Number Publication Date
KR20130105888A KR20130105888A (ko) 2013-09-26
KR101495459B1 true KR101495459B1 (ko) 2015-02-24

Family

ID=45592786

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020137018793A KR101495459B1 (ko) 2011-01-14 2011-12-20 액정 폴리머 솔더 마스크를 갖는 전자 디바이스 제조 방법 및 관련된 디바이스

Country Status (6)

Country Link
US (3) US8844125B2 (ko)
EP (1) EP2664222B1 (ko)
KR (1) KR101495459B1 (ko)
CN (1) CN103299721B (ko)
TW (1) TWI506747B (ko)
WO (1) WO2012096763A1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8877558B2 (en) 2013-02-07 2014-11-04 Harris Corporation Method for making electronic device with liquid crystal polymer and related devices
US9293438B2 (en) 2013-07-03 2016-03-22 Harris Corporation Method for making electronic device with cover layer with openings and related devices
US9521752B2 (en) * 2014-09-19 2016-12-13 Harris Corporation Method of making an electronic device having a thin film resistor formed on an LCP solder mask and related devices
US10171027B2 (en) 2015-03-02 2019-01-01 Sunpower Corporation Photovoltaic module mount
US20190157222A1 (en) * 2017-11-20 2019-05-23 Nxp Usa, Inc. Package with isolation structure
CN111757611B (zh) * 2020-06-05 2021-12-31 深圳市隆利科技股份有限公司 一种应用于miniLED的安装结构及其制作方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030011522A1 (en) 2001-06-15 2003-01-16 Mckinzie William E. Aperture antenna having a high-impedance backing
KR20060009651A (ko) * 2004-07-26 2006-02-01 삼성전기주식회사 액정 중합체로 커버레이 성형된 경연성 인쇄회로기판 및그 제조 방법

Family Cites Families (60)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60159742A (ja) * 1984-01-30 1985-08-21 Fuji Photo Film Co Ltd 光重合性組成物
US5024372A (en) * 1989-01-03 1991-06-18 Motorola, Inc. Method of making high density solder bumps and a substrate socket for high density solder bumps
US5349495A (en) * 1989-06-23 1994-09-20 Vlsi Technology, Inc. System for securing and electrically connecting a semiconductor chip to a substrate
US5258236A (en) 1991-05-03 1993-11-02 Ibm Corporation Multi-layer thin film structure and parallel processing method for fabricating same
US5313021A (en) * 1992-09-18 1994-05-17 Aptix Corporation Circuit board for high pin count surface mount pin grid arrays
US5679444A (en) 1996-07-15 1997-10-21 International Business Machines Corporation Method for producing multi-layer circuit board and resulting article of manufacture
US6015520A (en) 1997-05-15 2000-01-18 International Business Machines Corporation Method for filling holes in printed wiring boards
US5896271A (en) 1997-07-21 1999-04-20 Packard Hughes Interconnect Company Integrated circuit with a chip on dot and a heat sink
JPH11297889A (ja) * 1998-04-16 1999-10-29 Sony Corp 半導体パッケージおよび実装基板、ならびにこれらを用いた実装方法
US20040055152A1 (en) 1999-01-05 2004-03-25 James Fraivillig Bonding of a multi-layer circuit to a heat sink
US20020092163A1 (en) 1999-01-05 2002-07-18 James Fraivillig Mounting a flexible printed circuit to a heat sink
US6036809A (en) 1999-02-16 2000-03-14 International Business Machines Corporation Process for releasing a thin-film structure from a substrate
US6372992B1 (en) 2000-10-05 2002-04-16 3M Innovative Properties Company Circuit protective composites
JP3407737B2 (ja) 2000-12-14 2003-05-19 株式会社デンソー 多層基板の製造方法およびその製造方法によって形成される多層基板
JP3553043B2 (ja) 2001-01-19 2004-08-11 松下電器産業株式会社 部品内蔵モジュールとその製造方法
JP2003124429A (ja) 2001-10-15 2003-04-25 Matsushita Electric Ind Co Ltd モジュール部品
US7485489B2 (en) 2002-06-19 2009-02-03 Bjoersell Sten Electronics circuit manufacture
EP1542519A4 (en) * 2002-07-31 2010-01-06 Sony Corp METHOD FOR PCB CONSTRUCTION WITH AN INTEGRATED EQUIPMENT AND PCB WITH INTEGRATED EQUIPMENT AND METHOD FOR PRODUCING A PRINTED PCB AND PRINTED PCB
JP2004140018A (ja) 2002-10-15 2004-05-13 Denso Corp 多層基板の製造方法、多層基板、及びそれを用いたモバイル機器
US6998327B2 (en) 2002-11-19 2006-02-14 International Business Machines Corporation Thin film transfer join process and multilevel thin film module
US7371970B2 (en) 2002-12-06 2008-05-13 Flammer Jeffrey D Rigid-flex circuit board system
JP4246615B2 (ja) 2002-12-13 2009-04-02 株式会社メイコー フレックスリジッドプリント配線板及びその製造方法
FR2850191B1 (fr) * 2003-01-21 2006-04-28 Atmel Grenoble Sa Procede et dispositif de securisation par reconnaissance de personne
JP2004274035A (ja) 2003-02-18 2004-09-30 Matsushita Electric Ind Co Ltd 電子部品内蔵モジュールとその製造方法
US6764748B1 (en) * 2003-03-18 2004-07-20 International Business Machines Corporation Z-interconnections with liquid crystal polymer dielectric films
JP2005109307A (ja) 2003-10-01 2005-04-21 Matsushita Electric Ind Co Ltd 回路部品内蔵基板およびその製造方法
US7659633B2 (en) * 2004-11-10 2010-02-09 Stats Chippac, Ltd. Solder joint flip chip interconnection having relief structure
US20050218491A1 (en) 2004-03-31 2005-10-06 Alps Electric Co., Ltd. Circuit component module and method of manufacturing the same
FI20040592A (fi) 2004-04-27 2005-10-28 Imbera Electronics Oy Lämmön johtaminen upotetusta komponentista
JP4108643B2 (ja) * 2004-05-12 2008-06-25 日本電気株式会社 配線基板及びそれを用いた半導体パッケージ
JP2005347513A (ja) 2004-06-03 2005-12-15 Matsushita Electric Ind Co Ltd 半導体装置およびその製造方法
US7537668B2 (en) 2004-07-21 2009-05-26 Samsung Electro-Mechanics Co., Ltd. Method of fabricating high density printed circuit board
US20060068576A1 (en) 2004-09-30 2006-03-30 Burdick William E Jr Lithography transfer for high density interconnect circuits
KR100688768B1 (ko) 2004-12-30 2007-03-02 삼성전기주식회사 칩 내장형 인쇄회로기판 및 그 제조 방법
KR100688769B1 (ko) 2004-12-30 2007-03-02 삼성전기주식회사 도금에 의한 칩 내장형 인쇄회로기판 및 그 제조 방법
WO2007050101A2 (en) * 2005-03-02 2007-05-03 Georgia Tech Research Corporation Packaging systems incorporating thin film liquid crystal polymer (lcp) and methods of manufacture
US8225499B2 (en) 2005-06-16 2012-07-24 Imbera Electronics Oy Method for manufacturing a circuit board structure, and a circuit board structure
US8335084B2 (en) 2005-08-01 2012-12-18 Georgia Tech Research Corporation Embedded actives and discrete passives in a cavity within build-up layers
JP4592751B2 (ja) 2005-10-14 2010-12-08 株式会社フジクラ プリント配線基板の製造方法
US7382057B2 (en) * 2006-03-29 2008-06-03 Phoenix Precision Technology Corporation Surface structure of flip chip substrate
CN101480116B (zh) 2006-04-27 2013-02-13 日本电气株式会社 电路基板、电子器件配置及用于电路基板的制造工艺
JP2008205244A (ja) 2007-02-21 2008-09-04 Sony Chemical & Information Device Corp プリント配線板及びプリント配線板の製造方法
US7936567B2 (en) * 2007-05-07 2011-05-03 Ngk Spark Plug Co., Ltd. Wiring board with built-in component and method for manufacturing the same
JP4588046B2 (ja) * 2007-05-31 2010-11-24 三洋電機株式会社 回路装置およびその製造方法
US8238114B2 (en) 2007-09-20 2012-08-07 Ibiden Co., Ltd. Printed wiring board and method for manufacturing same
KR100867148B1 (ko) 2007-09-28 2008-11-06 삼성전기주식회사 인쇄회로기판 및 그 제조방법
JP5436774B2 (ja) * 2007-12-25 2014-03-05 古河電気工業株式会社 多層プリント基板およびその製造方法
US20090246911A1 (en) * 2008-03-27 2009-10-01 Ibiden, Co., Ltd. Substrate for mounting electronic components and its method of manufacture
US20090241332A1 (en) 2008-03-28 2009-10-01 Lauffer John M Circuitized substrate and method of making same
JP4876272B2 (ja) 2008-04-02 2012-02-15 サムソン エレクトロ−メカニックス カンパニーリミテッド. 印刷回路基板及びその製造方法
WO2009141927A1 (ja) 2008-05-23 2009-11-26 イビデン株式会社 プリント配線板及びその製造方法
US8957914B2 (en) * 2008-07-25 2015-02-17 International Business Machines Corporation Method for extending a virtual environment through registration
US20100066683A1 (en) 2008-09-17 2010-03-18 Shih-Chang Chang Method for Transferring Thin Film to Substrate
JP2010171414A (ja) * 2008-12-26 2010-08-05 Ngk Spark Plug Co Ltd 部品内蔵配線基板の製造方法
JP5350830B2 (ja) * 2009-02-16 2013-11-27 日本特殊陶業株式会社 多層配線基板及びその製造方法
US8471154B1 (en) * 2009-08-06 2013-06-25 Amkor Technology, Inc. Stackable variable height via package and method
US9406658B2 (en) * 2010-12-17 2016-08-02 Advanced Semiconductor Engineering, Inc. Embedded component device and manufacturing methods thereof
US8867219B2 (en) 2011-01-14 2014-10-21 Harris Corporation Method of transferring and electrically joining a high density multilevel thin film to a circuitized and flexible organic substrate and associated devices
US8693203B2 (en) 2011-01-14 2014-04-08 Harris Corporation Method of making an electronic device having a liquid crystal polymer solder mask laminated to an interconnect layer stack and related devices
US8472207B2 (en) 2011-01-14 2013-06-25 Harris Corporation Electronic device having liquid crystal polymer solder mask and outer sealing layers, and associated methods

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030011522A1 (en) 2001-06-15 2003-01-16 Mckinzie William E. Aperture antenna having a high-impedance backing
KR20060009651A (ko) * 2004-07-26 2006-02-01 삼성전기주식회사 액정 중합체로 커버레이 성형된 경연성 인쇄회로기판 및그 제조 방법

Also Published As

Publication number Publication date
TWI506747B (zh) 2015-11-01
WO2012096763A1 (en) 2012-07-19
US9763324B2 (en) 2017-09-12
US10342126B2 (en) 2019-07-02
CN103299721A (zh) 2013-09-11
CN103299721B (zh) 2016-03-23
US20170339785A1 (en) 2017-11-23
US8844125B2 (en) 2014-09-30
US20140321089A1 (en) 2014-10-30
US20120182702A1 (en) 2012-07-19
EP2664222A1 (en) 2013-11-20
EP2664222B1 (en) 2022-04-06
TW201246486A (en) 2012-11-16
KR20130105888A (ko) 2013-09-26

Similar Documents

Publication Publication Date Title
US10342126B2 (en) Electronic device having a liquid crystal polymer solder mask and related devices
KR101450499B1 (ko) 액정 폴리머 솔더 마스크와 외부 실링층을 구비한 전자 디바이스,및 연관된 방법
KR101494988B1 (ko) 회로화되고 유연한 유기성 기판에 고밀도 다중레벨 박막을 전사하고 전기적으로 결합하는 방법 및 연관된 디바이스
KR101476947B1 (ko) 상호연결층 스택에 라미네이트된 액정 폴리머 솔더 마스크를 갖는 전자 디바이스 제조 방법 및 관련된 디바이스
KR100699240B1 (ko) 소자 내장 인쇄회로기판 및 그 제조방법
JP4308032B2 (ja) リジットフレックス基板及びその製造方法並びに補修方法
JP2007115952A (ja) インターポーザ基板及びその製造方法
KR101534430B1 (ko) 리지드 플렉시블 회로기판의 제조방법
JP2008066685A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180131

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20200131

Year of fee payment: 6