KR101403505B1 - 화소 회로의 구동 방법, 전기 광학 장치 및 전자기기 - Google Patents

화소 회로의 구동 방법, 전기 광학 장치 및 전자기기 Download PDF

Info

Publication number
KR101403505B1
KR101403505B1 KR1020080019597A KR20080019597A KR101403505B1 KR 101403505 B1 KR101403505 B1 KR 101403505B1 KR 1020080019597 A KR1020080019597 A KR 1020080019597A KR 20080019597 A KR20080019597 A KR 20080019597A KR 101403505 B1 KR101403505 B1 KR 101403505B1
Authority
KR
South Korea
Prior art keywords
transistor
potential
period
control signal
gate
Prior art date
Application number
KR1020080019597A
Other languages
English (en)
Other versions
KR20080082464A (ko
Inventor
카소리 타카하시
Original Assignee
세이코 엡슨 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세이코 엡슨 가부시키가이샤 filed Critical 세이코 엡슨 가부시키가이샤
Publication of KR20080082464A publication Critical patent/KR20080082464A/ko
Application granted granted Critical
Publication of KR101403505B1 publication Critical patent/KR101403505B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

(과제) 구동 트랜지스터의 이동도를 보정한다.
(해결 수단) 초기화 기간에 있어서 제1 트랜지스터(Tr1)가 온 상태가 되고, 구동 트랜지스터(Tdr)가 다이오드 접속된다. 이 때, 제2 제어 신호(G2[i])의 하이 레벨은 제2 트랜지스터(Tr2)를 포화 영역에서 동작시키도록 바이어스되고 있다. 이 때문에, 구동 트랜지스터(Tdr)의 게이트 전위는, 그 이동도에 따른 것으로 된다. 이동도에 따른 게이트 전위는 용량 소자(C1)에 의해 유지된다.
초기화 기간, 이동도, 바이어스, 게이트 전위

Description

화소 회로의 구동 방법, 전기 광학 장치 및 전자기기{METHOD FOR DRIVING PIXEL CIRCUIT, ELECTRO-OPTIC DEVICE, AND ELECTRONIC APPARATUS}
본 발명은, 유기 EL(ElectroLuminescent) 재료로 이루어지는 발광 소자 등 각종의 전기 광학 소자의 거동을 제어하는 기술에 관한 것이다.
이런 종류의 전기 광학 소자는 전류의 공급에 의해 계조(階調)(전형적으로는 휘도)가 변화한다. 이 전류(이하 「구동 전류」라고 함)를 트랜지스터(이하 「구동 트랜지스터」라고 함)에 의해 제어하는 구성이 종래부터 제안되고 있다.
예를 들면, 특허 문헌 1에는, 구동 트랜지스터의 이동도(mobility)의 개체차에 기인하여 각 전기 광학 소자의 계조에 편차가 발생한다는 문제를 해결하기 위해, 저항을 구동 트랜지스터와 전원과의 사이에 형성하여, 구동 트랜지스터의 자기(自己) 보정을 하는 구성이 개시되어 있다.
[특허 문헌 1] 일본공개특허공보 2006-251632호 (단락 번호 0028)
그러나, 특허 문헌 1에 기재된 기술에서는, 전원으로부터 구동 트랜지스터에 이르는 경로에 저항을 형성하기 때문에, 이 저항에 의해 전력이 소비되어 버린다고 하는 문제가 있다. 또한, 저항의 점유 면적에 의해 화소 회로에 차지하는 전기 광학 소자의 면적이 감소하여 개구율(aperture ratio)이 저하한다고 하는 문제가 있다.
본 발명은, 이러한 사정을 감안하여 이루어진 것으로, 소비 전력을 삭감하면서, 개구율을 저하시키는 일 없이 구동 트랜지스터의 이동도의 편차를 보정한다는 과제의 해결을 목적으로 하고 있다.
이 과제를 해결하기 위해, 본 발명에 따른 전기 광학 장치는, 구동 전류에 따른 광량으로 발광하는 발광 소자와, 상기 발광 소자에 상기 구동 전류를 공급하는 구동 트랜지스터와, 상기 구동 트랜지스터의 게이트와 드레인과의 사이에 형성된 제1 트랜지스터와, 상기 구동 트랜지스터의 드레인과 초기화 전위를 공급하는 노드와의 사이에 형성된 제2 트랜지스터와, 상기 구동 트랜지스터의 게이트에 한쪽의 단자가 접속된 용량 소자를 구비한 화소 회로의 구동 방법으로서, 상기 제1 트랜지스터를 온 상태로 하는 초기화 기간에 있어서, 상기 용량 소자의 다른 한쪽의 단자에 고정 전위(예를 들면, 도2 에 나타내는 Vini)를 공급하고, 상기 제2 트랜지스터의 게이트에 상기 제2 트랜지스터를 포화 영역에서 동작시키는 소정 전위를 공 급하고, 상기 초기화 기간이 종료한 후의 기입 기간(writing period)에 있어서, 상기 용량 소자의 다른 한쪽의 단자에 표시해야 할 계조에 따른 전위를 공급한다.
이 구동 방법에 의하면, 초기화 기간에 있어서 제1 트랜지스터를 온 상태로 하여 구동 트랜지스터를 다이오드 접속한다. 이 때, 제2 트랜지스터는 포화 영역에서 동작하고 있기 때문에, 구동 트랜지스터의 게이트는 그 이동도에 따른 전위에 바이어스(bias)된다. 게이트 전위는 구동 트랜지스터의 게이트 용량에 의해 유지되기 때문에, 기입 기간에 있어서, 용량 소자의 다른 한쪽의 단자에 계조에 따른 데이터 전위를 공급하면, 구동 트랜지스터의 게이트에는, 이동도에 따른 전위에 데이터 전위가 중첩되어, 이것이 게이트 용량에 의해 유지된다. 따라서, 구동 트랜지스터의 이동도를 보정할 수 있다. 게다가, 저항을 이용하지 않기 때문에, 저항으로 소비되는 전력을 삭감함과 함께, 개구율을 향상시킬 수 있다.
전술한 화소 회로의 구동 방법에 있어서, 상기 초기화 기간과 상기 기입 기간과의 사이에 보상 기간을 형성하여, 상기 보상 기간에 있어서, 상기 용량 소자의 다른 한쪽의 단자에 상기 고정 전위를 공급하고, 상기 제2 트랜지스터의 게이트에 상기 제2 트랜지스터를 오프 상태로 하는 전위를 공급하는 것이 바람직하다. 이 발명에 의하면, 보상 기간에 있어서 구동 트랜지스터의 게이트·소스간 전압을 그 문턱값 전압(threshold voltage)에 가깝게 할 수 있다. 제2 트랜지스터의 이동도나 문턱값 전압이 불균일하면, 초기화 기간이 종료한 시점에서 구동 트랜지스터의 게이트에는 제2 트랜지스터의 특성의 편차의 영향을 받는 게이트 전위가 유지된다. 보상 기간에 있어서는, 구동 트랜지스터의 게이트 전위가 문턱값 전압이 되도록 변 화하기 때문에, 제2 트랜지스터의 특성이 불균일하다고 해도 이를 경감할 수 있다. 따라서, 보상 기간을 형성함으로써, 구동 트랜지스터의 이동도와 문턱값 전압을 보정할 수 있고, 또한, 제2 트랜지스터의 특성의 편차에 기인하는 휘도의 고르지 못함을 경감하는 것이 가능해진다. 또한, 고정 전위는 정전위이면 어떠한 전위여도 좋지만, 초기화 전위로 설정함으로써, 전원의 수를 줄이는 것이 가능해진다. 또한, 보상 기간은, 구동 트랜지스터의 게이트 전위는 게이트·소스간 전압이 문턱값 전압에 이르기 전에 종료하는 것이 바람직하다.
다음으로, 본 발명에 따른 전기 광학 장치는, 복수의 데이터선과, 복수의 주사선과, 상기 데이터선과 상기 주사선과의 교차에 대응하여 형성된 복수의 화소 회로와, 상기 데이터선에 계조에 따른 데이터 전위를 공급하는 제1 구동 수단(예를 들면, 도1 에 나타내는 24)과, 초기화 기간을 지정하는 제1 제어 신호 및 제2 제어 신호를 생성함과 함께, 기입 기간을 지정하는 주사 신호를 상기 주사선에 공급하는 제2 구동 수단(예를 들면, 도1 에 나타내는 22)을 구비한 것으로서, 상기 복수의 화소 회로의 각각은, 게이트의 전위에 따른 구동 전류를 생성하는 구동 트랜지스터와, 상기 구동 트랜지스터가 생성하는 구동 전류에 따른 계조가 되는 전기 광학 소자와, 상기 구동 트랜지스터의 게이트에 접속된 한쪽의 단자를 갖는 용량 소자와, 상기 구동 트랜지스터의 게이트와 드레인과의 사이에 형성되어, 그 게이트에 상기 제1 제어 신호가 공급되는 제1 트랜지스터와, 상기 구동 트랜지스터의 드레인과 초기화 전위를 공급하는 노드와의 사이에 형성되어, 그 게이트에 상기 제2 제어 신호가 공급되는 제2 트랜지스터와, 상기 노드와 상기 용량 소자의 다른 한쪽의 단자와의 사이에 형성되어, 그 게이트에 상기 제1 제어 신호가 공급되는 제3 트랜지스터와, 상기 용량 소자의 다른 한쪽의 단자와 상기 데이터선과의 사이에 형성되어, 그 게이트에 상기 주사선을 통하여 상기 주사 신호가 공급되는 제4 트랜지스터를 구비하고, 상기 제2 구동 수단은, 상기 제1 제어 신호의 전위를, 상기 초기화 기간에 있어서 상기 제1 및 제3 트랜지스터가 온 상태가 되는 전위로 하며, 상기 기입 기간에 있어서 상기 제1 및 제3 트랜지스터가 오프 상태가 되는 전위로 하고, 상기 제2 제어 신호의 전위를, 상기 초기화 기간에 있어서 상기 제2 트랜지스터가 포화 영역에서 동작하는 소정 전위로 하며, 상기 기입 기간에 있어서 상기 제2 트랜지스터가 오프 상태가 되는 전위로 하고, 상기 주사 신호의 전위를, 상기 초기화 기간에 있어서 상기 제4 트랜지스터가 오프 상태가 되는 전위로 하며, 상기 기입 기간에 있어서 제4 트랜지스터가 온 상태가 되는 전위로 한다.
이 발명에 의하면, 초기화 기간에 있어서 제1 제어 신호의 전위는 제1 트랜지스터를 온 상태로 하는 전위가 되기 때문에 구동 트랜지스터는 다이오드 접속된다. 이 때, 제2 제어 신호는 제2 트랜지스터를 포화 영역에서 동작시키는 소정 전위가 되기 때문에, 구동 트랜지스터의 게이트는 그 이동도에 따른 전위로 바이어스된다. 게이트 전위는 구동 트랜지스터의 게이트 용량에 의해 유지되기 때문에, 기입 기간에 있어서, 제4 트랜지스터가 온 상태가 되어 용량 소자의 다른 한쪽의 단자에 계조에 따른 데이터 전위를 공급하면, 구동 트랜지스터의 게이트에는, 이동도에 따른 전위에 데이터 전위가 중첩되어, 이것이 게이트 용량에 의해 유지된다. 따라서, 구동 트랜지스터의 이동도를 보정할 수 있다. 게다가, 저항을 이용하지 않기 때문에, 저항으로 소비되는 전력을 삭감함과 함께, 개구율을 향상시킬 수 있다.
또한, 본 발명에 따른 전기 광학 장치는, 복수의 데이터선과, 복수의 주사선과, 상기 데이터선과 상기 주사선과의 교차에 대응하여 형성된 복수의 화소 회로와, 상기 데이터선에 계조에 따른 데이터 전위가 공급하는 제1 구동 수단과, 초기화 기간과 보상 기간을 지정하는 제1 제어 신호 및 상기 초기화 기간을 지정하는 제2 제어 신호를 생성함과 함께, 기입 기간을 지정하는 주사 신호를 상기 주사선에 공급하는 제2 구동 수단을 구비한 것으로서, 상기 복수의 화소 회로의 각각은, 게이트의 전위에 따른 구동 전류를 생성하는 구동 트랜지스터와, 상기 구동 트랜지스터가 생성하는 구동 전류에 따른 계조가 되는 전기 광학 소자와, 상기 구동 트랜지스터의 게이트에 접속된 한쪽의 단자를 갖는 용량 소자와, 상기 구동 트랜지스터의 게이트와 드레인과의 사이에 형성되어, 그 게이트에 상기 제1 제어 신호가 공급되는 제1 트랜지스터와, 상기 구동 트랜지스터의 드레인과 초기화 전위를 공급하는 노드와의 사이에 형성되어, 그 게이트에 상기 제2 제어 신호가 공급되는 제2 트랜지스터와, 상기 노드와 상기 용량 소자의 다른 한쪽의 단자와의 사이에 형성되어, 그 게이트에 상기 제1 제어 신호가 공급되는 제3 트랜지스터와, 상기 용량 소자의 다른 한쪽의 단자와 상기 데이터선과의 사이에 형성되어, 그 게이트에 상기 주사선을 통하여 상기 주사 신호가 공급되는 제4 트랜지스터를 구비하고, 상기 제2 구동 수단은, 상기 제1 제어 신호의 전위를, 상기 초기화 기간 및 상기 보상 기간에 있어서 상기 제1 및 제3 트랜지스터가 온 상태가 되는 전위로 하며, 상기 기입 기간에 있어서 상기 제1 및 제3 트랜지스터가 오프 상태가 되는 전위로 하고, 상기 제2 제어 신호의 전위를, 상기 초기화 기간에 있어서 상기 제2 트랜지스터가 포화 영역에서 동작하는 소정 전위로 하며, 상기 보상 기간 및 상기 기입 기간에 있어서 상기 제2 트랜지스터가 오프 상태가 되는 전위로 하고, 상기 주사 신호의 전위를, 상기 초기화 기간 및 상기 보상 기간에 있어서 상기 제4 트랜지스터가 오프 상태가 되는 전위로 하며, 상기 기입 기간에 있어서 상기 제4 트랜지스터가 온 상태가 되는 전위로 한다.
이 발명에 의하면, 보상 기간에 있어서 제2 제어 신호의 전위는 제2 트랜지스터를 오프시키는 전위로 설정된다. 이 때문에, 초기화 기간에 있어서 다이오드 접속된 구동 트랜지스터의 게이트 전위는 초기화 전위를 향하여 바이어스되어 있는 상태로부터, 보상 기간에 있어서 구동 트랜지스터의 소스 전위로부터 문턱값 전압을 뺀 전위를 향하여 변화한다. 이에 따라, 구동 트랜지스터의 문턱값 전압에 따라 그 게이트 전위를 변화시킬 수 있기 때문에, 이동도 뿐만 아니라 문턱값 전압도 보정하는 것이 가능해진다. 또한, 보상 기간에 있어서는, 구동 트랜지스터의 게이트 전위가 문턱값 전압이 되도록 변화하기 때문에, 제2 트랜지스터의 특성이 불균일했다 해도 이를 경감할 수 있다. 또한, 보상 기간은, 구동 트랜지스터의 게이트 전위는 게이트·소스간 전압이 문턱값 전압에 이르기 전에 종료하는 것이 바람직하다.
전술한 전기 광학 장치에 있어서, 상기 복수의 화소 회로의 각각은, 상기 구동 트랜지스터와 상기 전기 광학 소자와의 사이에 형성되어, 그 게이트에 발광 기간을 지정하는 제3 제어 신호가 공급되는 제5 트랜지스터를 구비하고, 상기 제2 구동 수단은, 상기 제1 제어 신호의 전위를, 상기 초기화 기간 및 상기 보상 기간에 있어서 상기 제1 및 제3 트랜지스터가 온 상태가 되는 전위로 하며, 상기 기입 기간 및 상기 발광 기간에 있어서 상기 제1 및 제3 트랜지스터가 오프 상태가 되는 전위로 하고, 상기 제2 제어 신호의 전위를, 상기 초기화 기간에 있어서 상기 제2 트랜지스터가 포화 영역에서 동작하는 소정 전위로 하며, 상기 보상 기간, 상기 기입 기간 및 상기 발광 기간에 있어서 상기 제2 트랜지스터가 오프 상태가 되는 전위로 하고, 상기 주사 신호의 전위를, 상기 초기화 기간, 상기 보상 기간 및, 상기 발광 기간에 있어서 상기 제4 트랜지스터가 오프 상태가 되는 전위로 하며, 상기 기입 기간에 있어서 상기 제4 트랜지스터가 온 상태가 되는 전위로 하고, 상기 제3 제어 신호의 전위를, 상기 초기화 기간, 상기 보상 기간 및, 상기 기입 기간에 있어서 상기 제5 트랜지스터가 오프 상태가 되는 전위로 하며, 상기 발광 기간에 있어서 상기 제5 트랜지스터가 온 상태가 되는 전위로 하는 것이 바람직하다. 이 발명에 의하면, 기입 기간에 있어서 설정된 구동 트랜지스터의 게이트 전위에 따라 전기 광학 소자에 구동 전류를 공급할 수 있기 때문에, 이동도가 보정된 휘도로 전기 광학 소자를 발광시킬 수 있다.
다음으로, 본 발명에 따른 전자기기는, 전술한 전기 광학 장치를 구비하는 것이 바람직하다. 그러한 전자기기의 전형예는, 전기 광학 장치를 표시 장치로서 이용한 기기이다. 이런 종류의 전자기기로서는, 퍼스널 컴퓨터나 휴대 전화기 등이 있다. 그러나, 본 발명에 따른 전기 광학 장치의 용도는 화상의 표시에 한정되 지 않는다. 예를 들면, 광선의 조사에 의해 감광체 드럼 등의 상 담지체(image carrier)에 잠상을 형성하는 구성의 화상 형성 장치(인쇄 장치)에 있어서는, 상 담지체를 노광하는 수단(소위 노광 헤드)으로서 본 발명의 전기 광학 장치를 채용할 수 있다. 또한, 전술한 발명에 있어서 발광 소자는, 구동 전류에 따른 광량으로 발광하는 소자라면, 어떠한 것이어도 좋다. 예를 들면, 유기 발광 다이오드나 무기 발광 다이오드 등 발광 다이오드가 해당된다.
(발명을 실시하기 위한 최량의 형태)
<1. 제1 실시 형태>
<A: 전기 광학 장치의 구성>
도1 은, 본 발명의 실시 형태에 따른 전기 광학 장치의 구성을 나타내는 블록도이다. 이 전기 광학 장치(D)는, 화상을 표시하기 위한 수단으로서 각종의 전자기기에 채용되는 장치이며, 복수의 화소 회로(P)가 면 형상으로 배열된 화소 어레이부(10)와, 각 화소 회로(P)를 구동하는 주사선 구동 회로(22) 및 데이터선 구동 회로(24)와, 전기 광학 장치(D)에서 이용되는 각 전압을 생성하는 전압 생성 회로(27)를 갖는다. 또한, 도1 에 있어서는 주사선 구동 회로(22)와 데이터선 구동 회로(24)와 전압 생성 회로(27)가 별개의 회로로서 도시되어 있지만, 이들의 회로의 일부 또는 전부가 단일의 회로로 된 구성도 채용된다. 또한, 도1 에 도시된 하나의 주사선 구동 회로(22)(또는 데이터선 구동 회로(24)나 전압 생성 회로(27))가 복수의 IC칩으로 구분된 형태로 전기 광학 장치(D)에 실장되어도 좋다.
도1 에 나타나는 바와 같이, 화소 어레이부(10)에는, X방향으로 연재하는 m개의 제어선(12)과, X방향과 직교하는 Y방향으로 연재하는 n개의 데이터선(14)과, 각 제어선(12)과 평행하게 X방향으로 연재하는 m개의 급전선(17)이 형성된다(m 및 n은 자연수). 각 화소 회로(P)는, 데이터선(14)과 제어선(12) 및 급전선(17)과의 교차에 대응하는 위치에 배치된다. 따라서, 이들의 화소 회로(P)는, 종 m행×횡 n열의 매트릭스 형상으로 배열한다.
주사선 구동 회로(22)는, 복수의 화소 회로(P)를 수평 주사 기간마다 행단위로 선택하기 위한 회로이다. 한편, 데이터선 구동 회로(24)는, 각 수평 주사 기간에서 주사선 구동 회로(22)가 선택한 1행분(n개)의 화소 회로(P)의 각각에 대응하는 데이터 전위(VD[1] 내지 VD[n])를 생성하여 각 데이터선(14)에 출력한다. 제i행(i는 1≤i≤m을 만족시키는 정수)이 선택되는 수평 주사 기간에 있어서 제j열째(j는 1≤j≤n을 만족시키는 정수)의 데이터선(14)에 출력되는 데이터 전위(VD[j])는, 제i행의 제j열째에 위치하는 화소 회로(P)에 대하여 지정된 계조에 대응하는 전위가 된다.
전압 생성 회로(27)는, 전원의 고위(高位)측의 전위(이하 「전원 전위」라고 함)(VEL) 및 저위(低位)측의 전위(이하 「접지 전위」라고 함)(Gnd)와, 일정한 초기화 전위(Vini)를 생성한다. 초기화 전위(Vini)는, 모든 급전선(17)에 대하여 공통으로 출력되어 각 화소 회로(P)에 급전된다.
다음으로, 도2 를 참조하여, 각 화소 회로(P)의 구성을 설명한다. 동(同)도 에 있어서는, 제i행의 제j열째에 위치하는 하나의 화소 회로(P)만이 도시되어 있지만, 그 외의 화소 회로(P)도 동일한 구성이다.
동도에 나타나는 바와 같이, 화소 회로(P)는, 전원 전위(VEL)가 공급되는 전원선과 접지 전위(Gnd)가 공급되는 접지선과의 사이에 접속된 전기 광학 소자(11)를 포함한다. 전기 광학 소자(11)는, 이에 공급되는 구동 전류(Iel)에 따른 휘도로 발광하는 전류 구동형의 발광 소자이며, 전형적으로는, 유기 EL 재료로 이루어지는 발광층을 양극과 음극과의 사이에 개재시킨 OLED(Organic Light-Emitting Diode) 소자이다.
도2 에 나타나는 바와 같이, 도1 에 있어서 편의상 1개의 배선으로서 도시된 제어선(12)은, 실제로는 4개의 배선(주사선(121)·제1 제어선(123)·제2 제어선(125)·제3 제어선(127))을 포함한다. 각 배선에는 주사선 구동 회로(22)로부터 소정의 신호가 공급된다. 예를 들면, 제i행째의 주사선(121)에는, 동행의 화소 회로(P)를 선택하기 위한 주사 신호(GWRT[i])가 공급된다. 또한, 제1 제어선(123)에는 제1 제어 신호(G1[i])가 공급되고, 제2 제어선(125)에는 제2 제어 신호(G2[i])가 공급된다. 본 실시 형태에 있어서 제1 제어 신호(G1[i]) 및 제2 제어 신호(G2[i])는 구동 트랜지스터(Tdr)의 이동도를 보정하기 위한 초기화 기간을 규정한다. 또한, 제3 제어선(127)에는, 전기 광학 소자(11)가 실제로 발광하는 기간(후술하는 발광 기간(PEL))을 규정하는 제3 제어 신호(G3[i])가 공급된다. 또한, 각 신호의 구체적인 파형이나 이에 따른 화소 회로(P)의 동작에 대해서는 후술한 다.
도2 에 나타나는 바와 같이, 전원선으로부터 전기 광학 소자(11)의 양극에 이르는 경로에는 p채널형의 구동 트랜지스터(Tdr)와 n채널형의 제5 트랜지스터(Tr5)가 접속된다. 구동 트랜지스터(Tdr)는, 게이트의 전위(VG)에 따른 구동 전류(Iel)를 생성하기 위한 수단이며, 그 소스가 전원선에 접속됨과 함께 드레인이 제5 트랜지스터(Tr5)의 드레인에 접속된다. 제5 트랜지스터(Tr5)는, 구동 전류(Iel)가 실제로 전기 광학 소자(11)에 공급되는 기간을 규정하기 위한 수단이며, 그 소스가 전기 광학 소자(11)의 양극에 접속됨과 함께 게이트가 제3 제어선(127)에 접속된다. 따라서, 제3 제어 신호(G3[i])가 로우 레벨을 유지하는 기간에 있어서는 제5 트랜지스터(Tr5)가 오프 상태로 되어 전기 광학 소자(11)에 대한 구동 전류(Iel)의 공급이 차단되는 한편, 제3 제어 신호(G3[i])가 하이 레벨로 전이하면 제5 트랜지스터(Tr5)가 온 상태로 되어 전기 광학 소자(11)에 구동 전류(Iel)가 공급된다. 또한, 제5 트랜지스터(Tr5)는 구동 트랜지스터(Tdr)와 전원선과의 사이에 접속되어도 좋다.
구동 트랜지스터(Tdr)의 게이트와 드레인과의 사이에는 n채널형의 제1 트랜지스터(Tr1)가 접속된다. 이 제1 트랜지스터(Tr1)의 게이트는 제1 제어선(123)에 접속된다. 따라서, 제1 제어 신호(G1[i])가 하이 레벨로 전이하면 제1 트랜지스터(Tr1)가 온 상태로 되어 구동 트랜지스터(Tdr)가 다이오드 접속되고, 제1 제어 신호(G1[i])가 로우 레벨로 전이하면 제1 트랜지스터(Tr1)가 오프 상태로 되어 구 동 트랜지스터(Tdr)의 다이오드 접속은 해제된다.
도2 에 나타나는 용량 소자(C0)는, 제1 전극(L1)과 제2 전극(L2)과의 사이의 전압을 유지하는 용량이다. 제2 전극(L2)은 구동 트랜지스터(Tdr)의 게이트에 접속된다. 용량 소자(C0)의 제1 전극(L1)과 데이터선(14)과의 사이에는 n채널형의 제4 트랜지스터(Tr4)가 접속되고, 제1 전극(L1)과 급전선(17)과의 사이에는 n채널형의 제3 트랜지스터(Tr3)가 접속된다. 제4 트랜지스터(Tr4)는 제1 전극(L1)과 데이터선(14)과의 도통 및 비도통을 전환하는 스위칭 소자이며, 제3 트랜지스터(Tr3)는 제1 전극(L1)과 급전선(17)과의 도통 및 비도통을 전환하는 스위칭 소자이다. 제4 트랜지스터(Tr4)의 게이트는 주사선(121)에 접속된다. 주사 신호(GWRT[i])가 하이 레벨이면 제4 트랜지스터(Tr4)가 온 상태가 되고, 주사 신호(GWRT[i])가 로우 레벨이면 제4 트랜지스터(Tr4)가 오프 상태가 된다.
도2 에 나타나는 n채널형의 제2 트랜지스터(Tr2)는, 구동 트랜지스터(Tdr)의 드레인과 급전선(17)과의 사이에 접속된다. 이 제2 트랜지스터(Tr2)의 게이트는 제2 제어선(125)에 접속된다. 제2 제어 신호(G2[i])의 하이 레벨은 제2 트랜지스터(Tr2)를 포화 영역에서 동작시키는 전위(VC)로 설정되는 한편, 제2 제어 신호(G2[i])의 로우 레벨은 제2 트랜지스터(Tr2)를 오프 상태로 하는 접지 전위(Gnd)로 설정된다.
<B: 전기 광학 장치의 동작>
다음으로, 도3 을 참조하여, 주사선 구동 회로(22)가 생성하는 각 신호의 구 체적인 파형을 설명한다. 도3 에 나타나는 바와 같이, 주사 신호(GWRT[1] 내지 GWRT[m])는, 수평 주사 기간(1H)마다 차례로 하이 레벨이 된다. 즉, 주사 신호(GWRT[i])는, 수직 주사 기간(1V) 중 제i번째의 수평 주사 기간에 있어서 하이 레벨을 유지함과 함께 그 이외의 기간에 있어서 로우 레벨을 유지한다. 주사 신호(GWRT[i])의 하이 레벨로의 이행은 제i행의 각 화소 회로(P)의 선택을 의미한다. 이하에서는 주사 신호(GWRT[1] 내지 GWRT[m])의 각각이 하이 레벨로 되는 기간(즉 수평 주사 기간)을 「기입 기간(PWRT)」으로 표기한다.
제1 제어 신호(G1[i]) 및 제2 제어 신호(G2[i])는, 주사 신호(GWRT[i])가 하이 레벨로 되는 기입 기간(PWRT)의 직전의 기간(이하 「초기화 기간」이라고 함)(PINT)에 있어서 하이 레벨로 되고, 그 외의 기간에 있어서 로우 레벨을 유지하는 신호이다. 제3 제어 신호(G3[i])는, 주사 신호(GWRT[i])가 하이 레벨로 되는 기입 기간(PWRT)의 경과 후부터, 제1 제어 신호(G1[i]) 및 제2 제어 신호(G2[i])가 하이 레벨로 되는 초기화 기간(PINT)의 개시 전까지의 기간(이하 「발광 기간」이라고 함)(PEL)에서 하이 레벨로 되고, 그 이외의 기간(즉 초기화 기간(PINT)과 기입 기간(PWRT)을 포함하는 기간)에서 로우 레벨이 되는 신호이다.
다음으로, 도4 내지 도7 을 참조하면서 화소 회로(P)의 구체적인 동작을 설 명한다. 이하에서는, 제i행에 속하는 제j열째의 화소 회로(P)의 동작을, 초기화 기간(PINT)과 기입 기간(PWRT)과 발광 기간(PEL)으로 구분하여 설명한다.
(a) 초기화 기간(PINT)
초기화 기간(PINT)에 있어서는, 도3 에 나타나는 바와 같이, 제1 제어 신호(G1[i]) 및 제2 제어 신호(G2[i])가 하이 레벨을 유지함과 함께 주사 신호(GWRT[i]) 및 제3 제어 신호(G3[i])가 로우 레벨을 유지한다. 따라서, 도4 에 나타나는 바와 같이, 제1 트랜지스터(Tr1)와 제3 트랜지스터(Tr3)는 온 상태로 전이한다. 이 때, 제1 제어 신호(G1[i])의 전위는 VH가 된다. 여기서, 전위(VH)는 전원 전위(VEL)보다 고전위가 되도록 설정된다. 따라서, 이 예의 제1 트랜지스터(Tr1)와 제3 트랜지스터(Tr3)는 선형 영역에서 동작하여 온 상태로 된다. 제1 트랜지스터(Tr1)가 온 상태가 되면, 구동 트랜지스터(Tdr)는 다이오드로서 기능한다. 한편, 제2 제어 신호(G2[i])의 하이 레벨의 전위는 VC가 된다. 전위(VC)는 제2 트랜지스터(Tr2)가 포화 영역에서 동작하도록 설정되어 있다. 이 예에서는 전위(VC)는 초기화 전위(Vini)보다 높고 전원 전위(VEL)보다 낮다. 즉, VH>VEL>VC>Vini의 관계가 있다.
제2 트랜지스터(Tr2)를 포화 영역에서 동작시키는 것은, 구동 트랜지스터(Tdr)의 이동도를 보정하는 관점에서 중요하다. 도5(A) 에 제2 트랜지스터(Tr2)의 동작점을 나타낸다. 이 도면에 있어서 실선으로 나타낸 곡선은 제2 트랜지스 터(Tr2)의 드레인 전압(V)과 드레인·소스간의 전류(I)와의 관계를 나타내고 있다. 또한, 점선은 다이오드 접속된 구동 트랜지스터(Tdr)의 특성을 나타내고 있다. 그리고, 2개의 곡선의 교점이 동작점이 되어, 도 중 화살표로 나타낸 바와 같이 구동 트랜지스터(Tdr)의 드레인·소스간 전압(Vds)과 제2 트랜지스터(Tr2)의 드레인·소스간 전압(Vds)이 결정된다.
여기서, 구동 트랜지스터(Tdr)의 문턱값 전압(Vth)이 동일하며 이동도가 다른 경우를 상정한다. 도5(B) 에는, 특성(A)의 쪽이 특성(B)보다도 이동도가 크고, 동일 Vgs(=Vds)가 주어졌을 때 Ids(A)>Ids(B)이다. 이 경우의 교점의 전압을 각각, VI(A), VI(B)로 한다. VI(A), VI(B)는 구동 트랜지스터(Tdr)의 게이트 전위(VG)이기 때문에, 구동 트랜지스터(Tdr)의 게이트·소스간 전압(Vds)은 각각 이하와 같이 나타난다.
Vgs(A)=VEL-VI(A)
Vgs(B)=VEL-VI(B)
제2 트랜지스터(Tr2) 및 구동 트랜지스터(Tdr)가 이상적인 정전류 특성을 갖는 경우, 특성(A) 및 특성(B)의 구동 트랜지스터(Tdr)는 각각, Vgs(A), Vgs(B)가 주어지면 동일 크기의 Ids를 출력한다. 이 예에서는, 제2 트랜지스터(Tr2)를 포화 영역에서 동작시킴으로써, 구동 트랜지스터(Tdr)의 게이트 전위(VG)를 이동도에 따른 전위로 할 수 있다. 이와 같이 하여, 초기화 기간(PINT)에 있어서, 구동 트랜지 스터(Tdr)의 게이트 전위(VG)가 이동도에 따른 전위가 되면, 상기 전위가 구동 트랜지스터(Tdr)의 용량 소자(C1)에 의해 유지된다. 여기서, 용량 소자(C1)는 구동 트랜지스터(Tdr)의 게이트에 기생하는 용량이어도 좋다.
(b) 기입 기간(PWRT)
기입 기간(PWRT)에 있어서는, 도3 에 나타나는 바와 같이, 주사 신호(GWRT[i])가 하이 레벨로 전이하고, 제1 제어 신호(G1[i]), 제2 제어 신호(G2[i]) 및 제3 제어 신호(G3[i])는 로우 레벨을 유지한다. 따라서, 도6 에 나타나는 바와 같이, 제1 내지 제3 트랜지스터(Tr1∼Tr3) 및 제5 트랜지스터(Tr5)는 오프 상태를 유지하는 한편, 제4 트랜지스터(Tr4)가 온 상태로 전이하여 데이터선(14)과 제1 전극(L1)이 도통한다. 따라서, 제1 전극(L1)의 전위는, 초기화 기간(PINT)에서 공급되고 있던 초기화 전위(Vini)로부터 전기 광학 소자(11)의 계조에 따른 데이터 전위(VD[j])로 변화한다.
도6 에 나타나는 바와 같이, 기입 기간(PWRT)에 있어서, 제1 트랜지스터(Tr1)는 오프 상태에 있으며, 또한, 구동 트랜지스터(Tdr)의 게이트의 임피던스는 충분히 높다. 따라서, 제1 전극(L1)이 초기화 기간(PINT)에 있어서의 초기화 전위(Vini)에서 데이터 전위(VD[j])까지 변화량(ΔV(=Vini-VD[j]))만큼 변동하면, 제2 전극(L2)의 전위(구동 트랜지스터(Tdr)의 게이트의 전위(VG))는 용량 커플링에 의해 그 직전의 전위(VEL-VI)로부터 변동한다. 이 때의 제2 전극(L2)의 전위의 변동량은, 용량 소자(CO)와 용량 소자(C1)와의 용량비에 따라 정해진다. 보다 구체적으로는, 용량 소자(C0)의 용량치를 「C」로 하고 용량 소자(C1)의 용량치를 「Cs」로 하면, 제2 전극(L2)의 전위의 변화분은 「ΔV·C/(C+Cs)」로 표현된다. 따라서, 기입 기간(PWRT)에 있어서 구동 트랜지스터(Tdr)의 게이트의 전위(VG)는 이하의 식(1)로 표현되는 레벨로 안정된다.
VG=VEL-VI-k·ΔV ……(1)
단, k=C/(C+Cs)
또한, 구동 트랜지스터(Tdr)의 포화 영역에서의 전류(Ids(=Iel))는, 이하에 나타내는 식(2)로 주어진다.
Ids=1/2*μ*W/L*Cox*(Vgs-Vth)^2 ……(2)
여기서 「μ」은 이동도이다. 초기화 기간(PINT)의 Ids를 Ids[ini]로 했을 때, Ids[ini]는 이하에 나타내는 식(3)으로 주어진다.
Ids[ini]=1/2*μ(A)*W/L*Cox*Vgs(A)^2=1/2*μ(B)*W/L*Cox*Vgs(B)^2 ……(3)
이것은, 이동도에 따른 전위(VI)가 초기화 기간(PINT)에 있어서 용량 소자(C1)에 유지되기 때문이다. 따라서, 변화량(ΔV(=Vini-VD[j]))이 0일 때에는 이동도가 상위해도 동일 Ids가 얻어지고, 또한, 데이터 진폭이 있는 경우에도, 화소 회로를 2개의 트랜지스터로 구성한 경우나, 문턱값 보상 구동과 비교하여, 이동도 의 편차에 기인하는 Ids 편차는 작아진다.
(c) 발광 기간(PEL)
발광 기간(PEL)에 있어서는, 도3 에 나타나는 바와 같이, 제1 제어 신호(G1[i])와 제2 제어 신호(G2[i])가 로우 레벨을 유지하기 때문에, 제1 내지 제3 트랜지스터(Tr1∼Tr3)는 오프 상태를 유지한다. 또한, 주사 신호(GWRT[i])는 발광 기간(PEL)에 있어서 로우 레벨을 유지하기 때문에, 도7 에 나타나는 바와 같이, 제4 트랜지스터(Tr4)가 오프 상태로 전이함과 함께 제5 트랜지스터(Tr5)가 온 상태로 전이한다. 따라서, 용량 소자(C0)의 제1 전극(L1)은, 오프 상태로 된 제4 트랜지스터(Tr4)에 의해 데이터선(14)으로부터 전기적으로 절연된다.
이 결과, 발광 기간(PEL)에 있어서 제2 전극(L2)의 전위(VG)는 식(1)로 나타나는 전위로 고정되어, 상기 전위에 따른 구동 전류(Iel)가 구동 트랜지스터(Tdr) 및 제5 트랜지스터(Tr5)를 경유하여 전기 광학 소자(11)에 공급된다. 이 구동 전류(Iel)의 공급에 의해 전기 광학 소자(11)는 데이터 전위(VD[j])에 따른 휘도로 발광한다.
이상 설명한 바와 같이, 본 실시 형태에 의하면, 초기화 기간(PINT)에 있어서 제2 트랜지스터(Tr2)를 포화 영역에서 동작시켰기 때문에, 구동 트랜지스터(Tdr)의 이동도에 따른 전위를 용량 소자(C1)에 유지할 수 있다. 그리고, 기입 기간(PWRT) 에 있어서 이 전위에 중첩하도록 계조에 따른 데이터 전위(VD[j])를 기입하기 때문에, 구동 트랜지스터(Tdr)의 이동도를 보정하면서, 표시해야 할 계조에 따른 휘도로 전기 광학 소자(11)를 발광시킬 수 있다. 이에 따라, 이동도의 편차에 기인하는 휘도 고르지 못함을 대폭적으로 개선하는 것이 가능해진다.
<2. 제2 실시 형태>
제2 실시 형태에 따른 전기 광학 장치는, 도1 에 나타내는 제1 실시 형태의 전기 광학 장치와 동일하게 구성되어 있다. 단, 주사선 구동 회로(22)로부터 출력되는 제1 제어 신호(G1[i])의 타이밍이 제1 실시 형태와 상위하다.
도8 에 제2 실시 형태에 따른 전기 광학 장치의 타이밍 차트를 나타낸다. 이 예에서는, 초기화 기간(PINT)과 기입 기간(PWRT)과의 사이에 보상 기간(PH)을 형성하고 있다. 이 보상 기간(PH)에서는, 제2 트랜지스터(Tr2)의 특성의 편차를 보정한다.
제1 실시 형태와 동일하게 구동 트랜지스터(Tdr)의 문턱값 전압(Vth)이 동일하며 이동도가 다른 특성(A) 및 특성(B)를 상정한다. 초기화 기간(PINT)에서는, 도5(B) 에 나타낸 바와 같이, 구동 트랜지스터(Tdr)의 게이트·소스간 전압(Vgs)은, 이하의 식으로 주어진다.
Vgs(A)=VEL-VI(A)
Vgs(B)=VEL-VI(B)
다음으로, 보상 기간(PH)에 있어서는, 제1 제어 신호(G1[i])가 하이 레벨을 유지하는 한편, 제2 제어 신호(G2[i])가 로우 레벨로 전이하기 때문에, 화소 회로(P)는 도9 에 나타내는 바와 같이 동작한다. 보상 기간(PH)의 개시에 있어서는, 구동 트랜지스터(Tdr)의 게이트 전위(VG)가 전위(VI)로 되어 있지만, 이것이 전위 [VEL-Vth]를 향하여 상승해 간다.
특성(A) 및 특성(B)의 구동 트랜지스터(Tdr)의 동작점은 도10 에 화살표로 나타내는 바와 같이 변화한다. 여기서, 보상 기간(PH)을 충분히 길게 하면, 게이트 전위(VG)는, VEL-Vth가 된다. 이 2개의 특성(A) 및 특성(B)는 이동도만이 다르며, 동일 Vgs가 주어지면 Ids(A)>Ids(B)이다. 이 때문에, ΔIds=ΔIds(A)-Ids(B)로 하면, 게이트 전위(VG)가 VEL-Vth로 점차 가까워지면 오히려, ΔIds는 커진다. 그래서, 보상 기간(PH)은, 게이트 전위(VG)가 VEL-Vth에 일치하기 전에 종료하는 것이, 이동도를 보정하는 관점에서 바람직하다.
또한, 제1 실시 형태에서는, 제2 트랜지스터(Tr2)의 전기 특성이 불균일한 경우의 악영향이 생겨 버리지만, 보상 구동을 조합시킴으로써, 이 영향을 적게 할 수 있다. 도11 을 참조하여, 보상 구동의 이점을 설명한다. 이 예에서는, 도11(A) 에 나타내는 바와 같이 제2 트랜지스터(Tr2)의 Ids와 Vds의 특성이 특성(C) 및 특성(D)인 경우를 상정한다. 이러한 특성의 상위는, 이동도나 문턱값 전압의 편차에 의해 생길 수 있다.
제1 실시 형태에서는, 보상 기간(PH)을 형성하고 있지 않기 때문에, 제2 트랜지스터(Tr2)의 특성이 불균일한 경우, 구동 트랜지스터(Tdr)의 Vgs(A)와 Vgs(B)는, 제2 트랜지스터(Tr2)의 특성의 영향을 받아 필요 이상으로 차이가 커져 버린다. 이에 대하여, 보상 기간(PH)을 형성하면, 도11(B) 에 나타내는 바와 같이, 구동 트랜지스터(Tdr)의 동작점이 VEL-Vth를 향하여 이동하기 때문에, 제2 트랜지스터(Tr2)의 특성의 편차를 보정할 수 있다. 이 결과, 제2 트랜지스터(Tr2)의 특성이 불균일해도, 구동 트랜지스터(Tdr)의 이동도 및 문턱값 전압의 특성의 편차를 보정하여, 휘도 고르지 못함을 대폭적으로 삭감하여 표시 품질을 향상시킬 수 있다.
또한, 전술한 실시 형태에 있어서, OLED 소자는 전기 광학 소자(11)의 일 예에 지나지 않는다. 예를 들면, OLED 소자를 대신하여, 무기 EL 소자나 LED(Light Emitting Diode) 소자라고 하는 여러 가지의 발광 소자를 본 발명에 있어서의 전자 광학 소자로서 채용할 수 있다. 본 발명에 있어서의 전기 광학 소자는, 전류의 공급에 의해 계조(전형적으로는 휘도)가 변화하는 소자이면 충분하고, 그 구체적인 구조의 여하는 묻지 않는다.
<E:응용예>
다음으로, 본 발명에 따른 전기 광학 장치(D)를 이용한 전자기기에 대하여 설명한다. 도12 는, 이상으로 설명한 어느 하나의 형태에 따른 전기 광학 장치(D)를 표시 장치로서 채용한 모바일형의 퍼스널 컴퓨터의 구성을 나타내는 사시도이 다. 퍼스널 컴퓨터(2000)는, 표시장치로서의 전기 광학 장치(D)와 본체부(2010)를 구비한다. 본체부(2010)에는, 전원 스위치(2001) 및 키보드(2002)가 형성되어 있다. 이 전기 광학 장치(D)는 전기 광학 소자(11)에 OLED 소자를 사용하고 있기 때문에, 시야각이 넓고 보기 쉬운 화면을 표시할 수 있다.
도13 에, 실시 형태에 따른 전기 광학 장치(D)를 적용한 휴대 전화기의 구성을 나타낸다. 휴대 전화기(3000)는, 복수의 조작 버튼(3001) 및 스크롤 버튼(3002), 그리고 표시장치로서의 전기 광학 장치(D)를 구비한다. 스크롤 버튼(3002)을 조작함으로써, 전기 광학 장치(D)에 표시되는 화면이 스크롤된다.
도14 에, 실시 형태에 따른 전기 광학 장치(D)를 적용한 휴대 정보 단말(PDA:Personal Digital Assistants)의 구성을 나타낸다. 정보 휴대 단말(4000)은, 복수의 조작 버튼(4001) 및 전원 스위치(4002), 그리고 표시 장치로서의 전기 광학 장치(D)를 구비한다. 전원 스위치(4002)를 조작하면, 주소록이나 스케쥴북(schedule book)이라고 하는 각종의 정보가 전기 광학 장치(D)에 표시된다.
또한, 본 발명에 따른 전기 광학 장치가 적용되는 전자기기로서는, 도12 내지 도14 에 나타낸 것 외에, 디지털 스틸 카메라, 텔레비전, 비디오 카메라, 카네비게이션 장치, 페이저(pager), 전자수첩, 전자 페이퍼, 전자 계산기, 워드 프로세서, 워크스테이션, TV 전화, POS 단말, 프린터, 스캐너, 복사기, 비디오 플레이어, 터치 패널을 구비한 기기 등을 들 수 있다. 또한, 본 발명에 따른 전기 광학 장치의 용도는 화상의 표시에 한정되지 않는다. 예를 들면, 광기입형의 프린터나 전자 복사기라고 하는 화상 형성 장치에 있어서는, 용지 등의 기록재에 형성되어야 할 화상에 따라 감광체를 노광하는 기입 헤드가 사용되지만, 이런 종류의 기입 헤드로서도 본 발명의 전기 광학 장치는 이용된다. 본 발명에서 말하는 전자 회로란, 각 실시 형태와 같이 표시 장치의 화소를 구성하는 화소 회로 외에, 화상 형성 장치에 있어서의 노광의 단위가 되는 회로도 포함한 개념이다.
도1 은 본 발명의 제1 실시 형태에 따른 전기 광학 장치의 구성을 나타내는 블록도이다.
도2 는 화소 회로의 구성을 나타내는 회로도이다.
도3 은 각 신호의 파형을 나타내는 타이밍 차트이다.
도4 는 초기화 기간에 있어서의 화소 회로의 동작을 설명하기 위한 회로도이다.
도5 는 초기화 기간의 동작을 설명하기 위한 설명도이다.
도6 은 기입 기간에 있어서의 화소 회로의 동작을 설명하기 위한 회로도이다.
도7 은 발광 기간에 있어서의 화소 회로의 동작을 설명하기 위한 회로도이다.
도8 은 본 발명의 제1 실시 형태에 따른 전기 광학 장치의 각 신호의 파형을 나타내는 타이밍 차트이다.
도9 는 보상 기간에 있어서의 화소 회로의 동작을 설명하기 위한 회로도이다.
도10 은 보상 기간에 있어서의 구동 트랜지스터의 동작점의 변화를 설명하기 위한 설명도이다.
도11 은 제2 트랜지스터의 특성이 불균일한 경우에 있어서의 구동 트랜지스터의 동작점의 변화를 설명하기 위한 설명도이다.
도12 는 본 발명에 따른 전자기기의 구체적인 형태를 나타내는 사시도이다.
도13 은 본 발명에 따른 전자기기의 구체적인 형태를 나타내는 사시도이다.
도14 는 본 발명에 따른 전자기기의 구체적인 형태를 나타내는 사시도이다.
(도면의 주요 부분에 대한 부호의 설명)
D : 전기 광학 장치
P : 화소 회로
11 : 전기 광학 소자
12 : 제어선
121 : 주사선
123 : 제1 제어선
125 : 제2 제어선
127 : 제3 제어선
14 : 데이터선
17 : 급전선
22 : 주사선 구동 회로
24 : 데이터선 구동 회로
27 : 전압 생성 회로
Tdr : 구동 트랜지스터
Tr1∼Tr5 : 제1 내지 제5 트랜지스터
GWRT[i] : 주사 신호
G1[i] : 제1 제어 신호
G2[i] : 제2 제어 신호
G3[i] : 제3 제어 신호
PINT : 초기화 기간
PH : 보상 기간
PWRT : 기입 기간
PEL : 발광 기간

Claims (6)

  1. 구동 전류에 따른 광량으로 발광하는 발광 소자와, 상기 발광 소자에 상기 구동 전류를 공급하는 구동 트랜지스터와, 상기 구동 트랜지스터의 게이트와 드레인과의 사이에 형성된 제1 트랜지스터와, 상기 구동 트랜지스터의 드레인과 초기화 전위를 공급하는 노드와의 사이에 형성된 제2 트랜지스터와, 상기 구동 트랜지스터의 게이트에 한쪽의 단자가 접속된 용량 소자를 구비한 화소 회로의 구동 방법으로서,
    상기 제1 트랜지스터를 온 상태로 하는 초기화 시간에 있어서, 상기 용량 소자의 다른 한쪽의 단자에 고정 전위를 공급하고, 상기 제2 트랜지스터의 게이트에 상기 제2 트랜지스터를 포화 영역에서 동작시키는 소정 전위를 공급하고,
    상기 초기화 시간이 종료한 후의 기입 기간(writing period)에 있어서, 상기 용량 소자의 다른 한쪽의 단자에 표시해야 할 계조(階調)에 따른 전위를 공급하는 화소 회로의 구동 방법.
  2. 제1항에 있어서,
    상기 초기화 기간과 상기 기입 기간과의 사이에 보상 기간을 형성하여, 상기 보상 기간에 있어서, 상기 용량 소자의 다른 한쪽의 단자에 상기 고정 전위를 공급하고, 상기 제2 트랜지스터의 게이트에 상기 제2 트랜지스터를 오프 상태로 하는 전위를 공급하는 것을 특징으로 하는 화소 회로의 구동 방법.
  3. 복수의 데이터선과, 복수의 주사선과, 상기 데이터선과 상기 주사선과의 교차에 대응하여 형성된 복수의 화소 회로와, 상기 데이터선에 계조에 따른 데이터 전위를 공급하는 제1 구동 수단과, 초기화 기간을 지정하는 제1 제어 신호 및 제2 제어 신호를 생성함과 함께, 기입 기간을 지정하는 주사 신호를 상기 주사선에 공급하는 제2 구동 수단을 구비한 전기 광학 장치로서,
    상기 복수의 화소 회로의 각각은,
    게이트의 전위에 따른 구동 전류를 생성하는 구동 트랜지스터와,
    상기 구동 트랜지스터가 생성하는 구동 전류에 따른 계조가 되는 전기 광학 소자와,
    상기 구동 트랜지스터의 게이트에 접속된 한쪽의 단자를 갖는 용량 소자와,
    상기 구동 트랜지스터의 게이트와 드레인과의 사이에 형성되어, 그 게이트에 상기 제1 제어 신호가 공급되는 제1 트랜지스터와,
    상기 구동 트랜지스터의 드레인과 초기화 전위를 공급하는 노드와의 사이에 형성되어, 그 게이트에 상기 제2 제어 신호가 공급되는 제2 트랜지스터와,
    상기 노드와 상기 용량 소자의 다른 한쪽의 단자와의 사이에 형성되어, 그 게이트에 상기 제1 제어 신호가 공급되는 제3 트랜지스터와,
    상기 용량 소자의 다른 한쪽의 단자와 상기 데이터선과의 사이에 형성되어, 그 게이트에 상기 주사선을 통하여 상기 주사 신호가 공급되는 제4 트랜지스터를 구비하고,
    상기 제2 구동 수단은,
    상기 제1 제어 신호의 전위를, 상기 초기화 기간에 있어서 상기 제1 및 제3 트랜지스터가 온 상태가 되는 전위로 하며, 상기 기입 기간에 있어서 상기 제1 및 제3 트랜지스터가 오프 상태가 되는 전위로 하고,
    상기 제2 제어 신호의 전위를 상기 초기화 기간에 있어서 상기 제2 트랜지스터가 포화 영역에서 동작하는 소정 전위로 하며, 상기 기입 기간에 있어서 상기 제2 트랜지스터가 오프 상태가 되는 전위로 하고,
    상기 주사 신호의 전위를, 상기 초기화 기간에 있어서 상기 제4 트랜지스터가 오프 상태가 되는 전위로 하며, 상기 기입 기간에 있어서 제4 트랜지스터가 온 상태가 되는 전위로 하는 전기 광학 장치.
  4. 복수의 데이터선과, 복수의 주사선과, 상기 데이터선과 상기 주사선과의 교차에 대응하여 형성된 복수의 화소 회로와, 상기 데이터선에 계조에 따른 데이터 전위를 공급하는 제1 구동 수단과, 초기화 기간과 보상 기간을 지정하는 제1 제어 신호 및 상기 초기화 기간을 지정하는 제2 제어 신호를 생성함과 함께, 기입 기간을 지정하는 주사 신호를 상기 주사선에 공급하는 제2 구동 수단을 구비한 전기 광학 장치로서,
    상기 복수의 화소 회로의 각각은,
    게이트의 전위에 따른 구동 전류를 생성하는 구동 트랜지스터와,
    상기 구동 트랜지스터가 생성하는 구동 전류에 따른 계조가 되는 전기 광학 소자와,
    상기 구동 트랜지스터의 게이트에 접속된 한쪽의 단자를 갖는 용량 소자와,
    상기 구동 트랜지스터의 게이트와 드레인과의 사이에 형성되어, 그 게이트에 상기 제1 제어 신호가 공급되는 제1 트랜지스터와,
    상기 구동 트랜지스터의 드레인과 초기화 전위를 공급하는 노드와의 사이에 형성되어, 그 게이트에 상기 제2 제어 신호가 공급되는 제2 트랜지스터와,
    상기 노드와 상기 용량 소자의 다른 한쪽의 단자와의 사이에 형성되어, 그 게이트에 상기 제1 제어 신호가 공급되는 제3 트랜지스터와,
    상기 용량 소자의 다른 한쪽의 단자와 상기 데이터선과의 사이에 형성되어, 그 게이트에 상기 주사선을 통하여 상기 주사 신호가 공급되는 제4 트랜지스터를 구비하고,
    상기 제2 구동 수단은,
    상기 제1 제어 신호의 전위를, 상기 초기화 기간 및 상기 보상 기간에 있어서 상기 제1 및 제3 트랜지스터가 온 상태가 되는 전위로 하며, 상기 기입 기간에 있어서 상기 제1 및 제3 트랜지스터가 오프 상태가 되는 전위로 하고,
    상기 제2 제어 신호의 전위를, 상기 초기화 기간에 있어서 상기 제2 트랜지스터가 포화 영역에서 동작하는 소정 전위로 하며, 상기 보상 기간 및 상기 기입 기간에 있어서 상기 제2 트랜지스터가 오프 상태가 되는 전위로 하고,
    상기 주사 신호의 전위를, 상기 초기화 기간 및 상기 보상 기간에 있어서 상기 제4 트랜지스터가 오프 상태가 되는 전위로 하며, 상기 기입 기간에 있어서 상기 제4 트랜지스터가 온 상태가 되는 전위로 하는 전기 광학 장치.
  5. 제4항에 있어서,
    상기 복수의 화소 회로의 각각은,
    상기 구동 트랜지스터와 상기 전기 광학 소자와의 사이에 형성되어, 그 게이트에 발광 기간을 지정하는 제3 제어 신호가 공급되는 제5 트랜지스터를 구비하고,
    상기 제2 구동 수단은,
    상기 제1 제어 신호의 전위를, 상기 초기화 기간 및 상기 보상 기간에 있어서 상기 제1 및 제3 트랜지스터가 온 상태가 되는 전위로 하며, 상기 기입 기간 및 상기 발광 기간에 있어서 상기 제1 및 제3 트랜지스터가 오프 상태가 되는 전위로 하고,
    상기 제2 제어 신호의 전위를, 상기 초기화 기간에 있어서 상기 제2 트랜지스터가 포화 영역에서 동작하는 소정 전위로 하며, 상기 보상 기간, 상기 기입 기간 및 상기 발광 기간에 있어서 상기 제2 트랜지스터가 오프 상태가 되는 전위로 하고,
    상기 주사 신호의 전위를, 상기 초기화 기간, 상기 보상 기간 및, 상기 발광 기간에 있어서 상기 제4 트랜지스터가 오프 상태가 되는 전위로 하며, 상기 기입 기간에 있어서 상기 제4 트랜지스터가 온 상태가 되는 전위로 하고,
    상기 제3 제어 신호의 전위를, 상기 초기화 기간, 상기 보상 기간 및, 상기 기입 기간에 있어서 상기 제5 트랜지스터가 오프 상태가 되는 전위로 하며, 상기 발광 기간에 있어서 상기 제5 트랜지스터가 온 상태가 되는 전위로 하는 전기 광학 장치.
  6. 제3항 내지 제5항 중 어느 한 항에 기재된 전기 광학 장치를 구비하는 전자기기.
KR1020080019597A 2007-03-08 2008-03-03 화소 회로의 구동 방법, 전기 광학 장치 및 전자기기 KR101403505B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007058186A JP4737120B2 (ja) 2007-03-08 2007-03-08 画素回路の駆動方法、電気光学装置および電子機器
JPJP-P-2007-00058186 2007-03-08

Publications (2)

Publication Number Publication Date
KR20080082464A KR20080082464A (ko) 2008-09-11
KR101403505B1 true KR101403505B1 (ko) 2014-06-09

Family

ID=39741165

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080019597A KR101403505B1 (ko) 2007-03-08 2008-03-03 화소 회로의 구동 방법, 전기 광학 장치 및 전자기기

Country Status (4)

Country Link
US (1) US8274499B2 (ko)
JP (1) JP4737120B2 (ko)
KR (1) KR101403505B1 (ko)
CN (1) CN101261808B (ko)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5199367B2 (ja) * 2008-08-07 2013-05-15 シャープ株式会社 表示装置およびその駆動方法
KR101474024B1 (ko) 2008-10-29 2014-12-17 엘지디스플레이 주식회사 유기발광다이오드 표시장치
EP2443622A4 (en) * 2009-06-18 2012-11-14 Hewlett Packard Development Co CURRENT CONTROLLED PIXEL CIRCUITS AND ASSOCIATED METHODS
JP5238665B2 (ja) * 2009-10-21 2013-07-17 日本放送協会 アクティブ型表示装置およびその駆動方法
KR101162864B1 (ko) * 2010-07-19 2012-07-04 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기 전계발광 표시장치
KR101719567B1 (ko) * 2010-10-28 2017-03-27 삼성디스플레이 주식회사 유기전계발광 표시장치
EP2715710B1 (en) * 2011-05-27 2017-10-18 Ignis Innovation Inc. Systems and methods for aging compensation in amoled displays
JP6064313B2 (ja) * 2011-10-18 2017-01-25 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法および電子機器
KR101413585B1 (ko) * 2013-05-29 2014-07-04 숭실대학교산학협력단 전압 보상형 화소회로 및 그 구동방법
KR101519445B1 (ko) * 2014-04-14 2015-05-12 숭실대학교산학협력단 전압보상형 화소회로 및 그 구동방법
KR102234021B1 (ko) * 2014-09-19 2021-03-31 엘지디스플레이 주식회사 유기 발광 표시 장치
CN106023891B (zh) * 2016-07-22 2018-05-04 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示面板
KR102607897B1 (ko) * 2016-11-18 2023-11-29 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102636515B1 (ko) * 2017-01-06 2024-02-15 삼성디스플레이 주식회사 유기발광 표시장치
CN108630141B (zh) * 2017-03-17 2019-11-22 京东方科技集团股份有限公司 像素电路、显示面板及其驱动方法
CN107863069B (zh) * 2017-12-14 2024-04-26 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板及显示装置
CN108806596A (zh) * 2018-06-26 2018-11-13 京东方科技集团股份有限公司 像素驱动电路及方法、显示装置
JP6822450B2 (ja) * 2018-08-13 2021-01-27 セイコーエプソン株式会社 発光装置、および電子機器
CN113614824B (zh) * 2019-03-28 2024-01-09 夏普株式会社 显示装置及其驱动方法
CN115171608B (zh) * 2022-09-08 2022-12-23 惠科股份有限公司 驱动电路、驱动方法及显示面板

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006215632A (ja) 2005-02-01 2006-08-17 Denso Wave Inc 作業支援システム
JP2006309104A (ja) 2004-07-30 2006-11-09 Sanyo Electric Co Ltd アクティブマトリクス駆動型表示装置
JP2006317600A (ja) 2005-05-11 2006-11-24 Sony Corp 画素回路

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6229508B1 (en) * 1997-09-29 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
JP4092857B2 (ja) * 1999-06-17 2008-05-28 ソニー株式会社 画像表示装置
GB9923261D0 (en) * 1999-10-02 1999-12-08 Koninkl Philips Electronics Nv Active matrix electroluminescent display device
KR100432651B1 (ko) * 2002-06-18 2004-05-22 삼성에스디아이 주식회사 화상 표시 장치
JP3832415B2 (ja) * 2002-10-11 2006-10-11 ソニー株式会社 アクティブマトリクス型表示装置
JP2004191752A (ja) * 2002-12-12 2004-07-08 Seiko Epson Corp 電気光学装置、電気光学装置の駆動方法および電子機器
JP5017773B2 (ja) * 2004-09-17 2012-09-05 ソニー株式会社 画素回路及び表示装置とこれらの駆動方法
JP4923410B2 (ja) * 2005-02-02 2012-04-25 ソニー株式会社 画素回路及び表示装置
JP2006251632A (ja) 2005-03-14 2006-09-21 Sony Corp 画素回路及び表示装置
JP4923505B2 (ja) * 2005-10-07 2012-04-25 ソニー株式会社 画素回路及び表示装置
US8004477B2 (en) * 2005-11-14 2011-08-23 Sony Corporation Display apparatus and driving method thereof
JP4203770B2 (ja) * 2006-05-29 2009-01-07 ソニー株式会社 画像表示装置
JP2007316454A (ja) * 2006-05-29 2007-12-06 Sony Corp 画像表示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006309104A (ja) 2004-07-30 2006-11-09 Sanyo Electric Co Ltd アクティブマトリクス駆動型表示装置
JP2006215632A (ja) 2005-02-01 2006-08-17 Denso Wave Inc 作業支援システム
JP2006317600A (ja) 2005-05-11 2006-11-24 Sony Corp 画素回路

Also Published As

Publication number Publication date
US20080218497A1 (en) 2008-09-11
CN101261808B (zh) 2012-07-04
JP2008216941A (ja) 2008-09-18
US8274499B2 (en) 2012-09-25
KR20080082464A (ko) 2008-09-11
CN101261808A (zh) 2008-09-10
JP4737120B2 (ja) 2011-07-27

Similar Documents

Publication Publication Date Title
KR101403505B1 (ko) 화소 회로의 구동 방법, 전기 광학 장치 및 전자기기
KR101442052B1 (ko) 전기 광학 장치 및 그것을 구비하는 전자 기기
KR100724003B1 (ko) 전자 회로, 그 구동 방법, 전기 광학 장치 및 전자 기기
KR101352943B1 (ko) 전기 광학 장치 및 전자 기기
KR101313144B1 (ko) 단위 회로, 전기 광학 장치, 및 전자 기기
US7760163B2 (en) Electro-optical device, drive circuit, driving method, and electronic apparatus
US7755617B2 (en) Electronic circuit, method for driving the same, electronic device, and electronic apparatus
JP2007206590A (ja) 画素回路、その駆動方法、表示装置および電子機器
KR100692456B1 (ko) 구동 회로, 전기 광학 장치와 전기 광학 장치의 구동 방법및 전자 기기
KR101291444B1 (ko) 표시 장치 및 그 구동 방법
JP5392963B2 (ja) 電気光学装置及び電子機器
JP5011682B2 (ja) 電子装置および電子機器
KR20100087257A (ko) 발광 장치 및 그 구동 방법, 그리고 전자 기기
JP4946074B2 (ja) 表示装置、その駆動方法、および電子機器
JP5299126B2 (ja) 発光装置および電子機器、並びに画素回路の駆動方法。
JP2006349794A (ja) 電子回路、その駆動方法、電気光学装置および電子機器
JP2007225653A (ja) 電気光学装置、その駆動方法、および電子機器
JP4826158B2 (ja) 電気光学装置
JP4984520B2 (ja) 電子回路、電子装置および電子機器
JP5124955B2 (ja) 電気光学装置、その駆動方法、および電子機器
JP2012108532A (ja) 電子回路の駆動方法
JP2006119232A (ja) 電気光学装置、その駆動方法および電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170504

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180517

Year of fee payment: 5