KR101148222B1 - 독립적인 감마 조정 포인트들을 위한 회로 - Google Patents

독립적인 감마 조정 포인트들을 위한 회로 Download PDF

Info

Publication number
KR101148222B1
KR101148222B1 KR1020117023439A KR20117023439A KR101148222B1 KR 101148222 B1 KR101148222 B1 KR 101148222B1 KR 1020117023439 A KR1020117023439 A KR 1020117023439A KR 20117023439 A KR20117023439 A KR 20117023439A KR 101148222 B1 KR101148222 B1 KR 101148222B1
Authority
KR
South Korea
Prior art keywords
gamma
gamma adjustment
color channel
channel
voltage
Prior art date
Application number
KR1020117023439A
Other languages
English (en)
Other versions
KR20110115623A (ko
Inventor
카필 브이. 사카리야
Original Assignee
애플 인크.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 애플 인크. filed Critical 애플 인크.
Publication of KR20110115623A publication Critical patent/KR20110115623A/ko
Application granted granted Critical
Publication of KR101148222B1 publication Critical patent/KR101148222B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0235Field-sequential colour display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0666Adjustment of display parameters for control of colour parameters, e.g. colour temperature
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

디스플레이의 각각의 컬러 채널에 대해 독립적인 감마 조정을 제공하는 디스플레이 아키텍처가 제공된다. 일 실시예에서, 감마 조정 회로는 디스플레이의 각각의 컬러 채널에 대해 별개의 저항 스트링들을 이용할 수 있다. 각각의 저항 스트링에 대한 감마 조정 전압 탭들은, 각각이 저항 스트링의 상이한 개별 위치들에 커플링될 수 있는 복수의 스위치들을 포함하는 개별 스위칭 로직 블록에 각각 커플링될 수 있다. 자신의 투과도 감도 특성들에 적어도 부분적으로 기반하여 특정 컬러 채널에 대한 최적의 감마 조정 포인트들을 정의하는 감마 보정 프로파일에 기반하여, 적절한 제어 신호들이 각각의 스위칭 로직 블록들에 제공되어, 감마 보정을 최적화하고 컬러 출력에서의 정확도를 높이기 위해, 개별 저항 스트링 상에서의 원하는 조정 포인트들에 대한 감마 조정 전압 탭들의 접속을 용이하게 할 수 있다.

Description

독립적인 감마 조정 포인트들을 위한 회로{CIRCUITRY FOR INDEPENDENT GAMMA ADJUSTMENT POINTS}
본 발명은 일반적으로는 전자 디스플레이들에 관한 것이고, 보다 구체적으로는, 이러한 디스플레이들에 대한 감마 조정 기술들에 관한 것이다. 이 섹션은, 하기에서 기술 및/또는 청구되는, 본 발명의 기술들의 다양한 양상들에 관한 것일 수 있는 기술의 다양한 양상들을 독자에게 소개하도록 의도된다. 이러한 논의는 본 발명의 다양한 양상들의 보다 나은 이해를 용이하게 하기 위해 배경 정보를 독자에게 제공하는데 있어서 유용할 것으로 사료된다. 따라서, 이들 기술내용들이, 종래기술의 허용으로서가 아니라, 이러한 점을 고려하여 판독되어야 한다는 점이 이해되어야 한다.
액정 디스플레이(LCD)들은 일반적으로, 텔레비전, 컴퓨터, 및 핸드헬드 디바이스와 같은 가전 제품(예를 들어, 셀룰러 전화, 오디오 및 비디오 플레이어, 게임 시스템 등)을 포함한, 매우 다양한 전자 디바이스들에 대한 스크린들 또는 디스플레이들로서 사용된다. 이러한 LCD 디바이스들은 통상적으로, 다양한 전자 제품들에서의 사용에 적합한 비교적 얇은 경량의 패키지 내에 평면 디스플레이를 제공한다. 또한, 이러한 LCD 디바이스들은 통상적으로 비교가능한 디스플레이 기술들보다 더 적은 전력을 사용하여, 이들이 배터리 전원의 디바이스 또는 전력 사용을 최소화하는 것이 바람직한 다른 상황들에서 사용하기에 적합하도록 한다.
LCD 디바이스들은 통상적으로 행 및 열로 배열된 수천 개(또는 수백만 개)의 화소들, 즉 픽셀들을 포함한다. LCD 디바이스의 임의의 주어진 픽셀에 대해, LCD 상에서 볼 수 있는 광량은 픽셀에 인가되는 전압에 의존한다. 통상적으로, LCD들은 디지털 이미지 데이터를 LCD의 디스플레이 패널 내의 픽셀들에 공급될 수 있는 아날로그 전압 값들로 변환하기 위한 구동 회로를 포함한다. 그러나 적어도 부분적으로, 디지털-아날로그 변환 프로세스 및 휘도의 디지털 레벨들에 대한 인간 눈의 일반적으로 비-선형인 응답으로 인해, 일반적으로 "감마"라고 지칭되는, 인코딩된 휘도 특성들 및 LCD에 디스플레이되는 컬러 출력 또는 디지털 이미지들은 디스플레이를 시청하는 사용자에 의해 인지될 때 항상 정확하지는 않을 수도 있다.
이러한 부정확성들을 적어도 부분적으로 보상하기 위해, 일부 종래의 디스플레이 디바이스들은 제한된 정도의 감마 보정을 제공하기 위한 감마 조정 회로를 포함하는 구동 회로를 이용한다. 예를 들어, 종래의 디지털-아날로그 변환 감마 아키텍처는 통상적으로, 디스플레이 디바이스에 출력될 수 있는 모든 가능한 출력 전압 레벨들을 생성하기 위한 저항들의 스트링에 의존한다. 감마 보정을 제공하기 위해, 하나 이상의 감마 조정 포인트들은 저항 스트링을 따라서 위치될 수 있다. 이들 조정 포인트들은 전압 분배 비들을 수정하고, 이에 의해 저항 스트링으로부터의 전압 출력 레벨들을 수정하기 위해, 저항 스트링을 따라가는 특정 위치들에 전압들을 고정(pin)시키기 위해 사용될 수 있다.
그러나 일반적으로, 이러한 감마 포인트들이 선택되면, 감마 포인트들은 저항 스트링을 따라가는 특정 위치들에 고정된다. 추가로, 별개의 저항 스트링들이 각각의 컬러 채널에 대해 사용되는 다수의 컬러 채널들을 이용하는 디스플레이에서, 감마 조정 포인트들은 각각의 저항 스트링을 따라가는 동일한 상대적 위치들에 위치된다. 따라서, 이러한 배열은, 감마 조정 포인트들이 각각의 컬러 채널에 대한 최대 투과도 감도 영역들 사이에 집중되지 않을 수 있으므로, 정확한 감마 보정을 항상 제공하지는 않을 수도 있다.
여기서 개시되는 특정 실시예들의 요약이 하기에 설명된다. 이들 양상들은 단지 이들 특정 실시예들의 간략한 요약을 독자에게 제공하기 위해 제시되며, 이들 양상들이 본 발명의 범위를 제한하도록 의도되지는 않는다는 점이 이해되어야 한다. 실제로, 본 발명은 하기에 설명되지 않을 수도 있는 다양한 양상들을 포함할 수 있다.
본 발명은 일반적으로, 디스플레이 디바이스 내의 각각의 컬러 채널에 대해 독립적인 방식으로 감마 조정 전압 포인트들의 선택을 제공하는 감마 아키텍처에 관한 것이다. 일 실시예에서, 감마 조정 회로는 디스플레이의 각각의 컬러 채널에 대한 별개의 저항 스트링들을 이용할 수 있다. 각각의 저항 스트링에 대한 감마 조정 전압 탭들은 각각 복수의 스위치들을 포함하는 개별 스위칭 로직 블록에 커플링될 수 있으며, 복수의 스위치들 각각은 저항 스트링의 상이한 개별 위치들에 커플링될 수 있다. 특정 컬러 채널의 투과도 감도 특성들에 적어도 부분적으로 기반하여 특정 컬러 채널에 대한 감마 조정 포인트들을 정의하는 감마 보정 프로파일에 기반하여, 적절한 제어 신호들이 스위칭 로직 블록들 각각에 제공되어, 실질적으로 감마 보정을 최적화하고 컬러 출력에서의 정확도를 높이기 위해, 개별 저항 스트링 상의 원하는 조정 포인트들에 대한 감마 조정 전압 탭들의 접속을 용이하게 할 수 있다. 다른 실시예에서, 독립적 감마 조정 아키텍처는 각각의 컬러 채널에 대한 전압들을 출력하기 위한 동일한 저항 스트링을 사용할 수 있다. 이러한 실시예에서, 시분할 멀티플렉싱 방식이 이용되어, 각각의 컬러 채널에 대응하는 데이터가 이산 시간슬롯들에서 전송되도록 할 수 있다.
위에서 주지된 특징들의 다양한 정제사항(refinement)들이 본 발명의 다양한 양상과 관련하여 존재할 수 있다. 또한, 추가적인 특징들이 역시 이들 다양한 양상들에 통합될 수 있다. 이들 정제사항들 및 추가적인 특징들은 개별적으로 또는 임의의 조합으로 존재할 수 있다. 예를 들어, 예시된 실시예들 중 하나 이상과 관련하여 아래에 논의되는 다양한 특징들은 본 발명 단독의 또는 임의의 조합으로 전술된 양상들 중 임의의 것으로 통합될 수 있다. 다시, 위에서 제시된 간략한 요약은 청구되는 발명 대상에 대한 제한 없이 단지 본 발명의 실시예들의 특정 양상들 또는 상황들을 독자에게 친숙하게 하도록 의도된다.
본 발명의 다양한 양상들은 후속하는 상세한 설명을 판독할 시, 그리고 도면들을 참조할 시 더욱 잘 이해될 수 있다.
도 1은 본 발명의 양상들에 따라, 디스플레이 디바이스를 포함하는 전자 디바이스의 예의 컴포넌트들을 도시하는 블록도이다.
도 2는 본 발명의 양상들에 따라, 도 1의 디스플레이 디바이스에 포함될 수 있는 스위칭 및 디스플레이 회로의 예를 예시하는 회로도이다.
도 3은 본 발명의 양상들에 따라, 도 2의 소스 드라이버 집적 회로(IC)의 예 및 프로세서를 도시하는 블록도이다.
도 4는 디지털 이미지 데이터가 어떻게 디스플레이 디바이스에 의해 프로세싱될 수 있고 디스플레이 디바이스를 시청하는 사용자에 의해 인지될 수 있는지를 일반적으로 도시하는 흐름도이다.
도 5는 고정된 감마 탭 포인트들을 가지는 종래의 감마 조정 회로를 예시하는 회로도이다.
도 6은 본 발명의 양상들에 따라, 복수의 컬러 채널들에 대한 투과도 특성들과 인가된 전압 사이의 관계들을 도시하는 그래프이다.
도 7은 본 발명의 양상들에 따라, 복수의 컬러 채널들에 대한 투과도 감도 특성들과 인가된 전압 사이의 관계를 도시하는 그래프이다.
도 8은 복수의 컬러 채널들 각각에 대해 별개의 감마 조정 특성을 이용하는 종래의 감마 조정 회로의 블록도이다.
도 9는 본 발명의 양상들에 따라, 조정가능한 감마 탭 위치들을 제공하는 감마 조정 회로를 예시하는 회로도이다.
도 10은 본 발명의 양상들에 따라, 디스플레이 디바이스 내의 복수의 컬러 채널들 각각에 대해 독립적으로 구성될 수 있는 조정가능한 감마 탭 위치들을 제공하는 감마 조정 회로의 회로도이다.
도 11은 각각의 컬러 채널에 대한 개별 감마 보정 프로파일을 도 10의 감마 조정 회로에 적용함으로써 복수의 컬러 채널들 각각에 대한 감마 조정 포인트들을 선택하기 위한 방법을 예시하는 흐름도이다.
도 12는 본 발명의 양상들에 따라, 복수의 컬러 채널들 각각 뿐만 아니라 컬러 채널들 각각에 대응하는 독립적인 감마 조정 포인트들에 대한 투과도 감도 곡선을 도시하는 그래프이다.
도 13은 본 발명의 양상들에 따라, 특정 컬러 채널에 대한 감마 탭 포인트들을 선택하기 위한 방법을 도시하는 흐름도이다.
도 14는 본 발명의 추가적인 실시예에 따라, 디스플레이 디바이스 내의 복수의 컬러 채널들 각각에 대해 독립적인 감마 조정을 제공하는 감마 조정 회로의 회로도이다.
도 15는 각각의 컬러 채널에 대한 개별 감마 보정 프로파일을 도 14의 감마 조정 회로에 적용함으로써 복수의 컬러 채널들 각각에 대한 감마 특성들을 조정하기 위한 방법을 예시하는 흐름도이다.
본 발명의 하나 이상의 특정 실시예들이 하기에 기술된다. 이들 기술되는 실시예들은 단지 현재 개시되는 기술들의 예들이다. 추가로, 이들 실시예들에 대한 간결한 설명을 제공하기 위한 노력의 일환으로, 실제 구현예의 모든 특징들이 명세서에 기술되지 않을 수도 있다. 임의의 이러한 실제 구현예들의 전개시, 임의의 공학 또는 설계 프로젝트에서와 같이, 다수의 구현-특정 결정들이, 구현예마다 달라질 수 있는 시스템-관련 또는 비즈니스 관련 제약들에의 순응과 같은 개발자의 특정 목표들을 달성하도록 이루어져야 한다는 점이 이해되어야 한다. 또한, 이러한 개발 노력이 복잡하고 시간 소요적이지만, 그럼에도 본 발명의 이점을 가지는 당업자를 위한 설계, 조립 및 제조를 거치는 루틴일 것이라는 점이 이해되어야 한다.
본 발명은 일반적으로, 디스플레이 디바이스에 의해 이용되는 복수의 컬러 채널들 각각에 대한 독립적인 감마 조정을 제공한다. 일 실시예에서, 감마 조정 회로는 하나가 디스플레이의 각각의 컬러 채널에 대한 것인, 복수의 저항 스트링들을 포함한다. 각각의 저항 스트링은 복수의 감마 조정 전압 탭들을 수신할 수 있다. 감마 조정 전압들의 위치들은 각각의 컬러 채널과 연관된 개별 감마 보정 프로파일들에 기반하여 결정될 수 있다. 현재 개시된 기술들의 일 양상에 따라, 각각의 저항 스트링은, 각각이 저항 스트링을 따라가는 개별 위치들에 커플링되는 복수의 스위치들을 포함하는 복수의 스위칭 로직 블록들을 포함할 수 있다. 특정 저항 스트링이 연관되는 컬러 채널에 대응하는 개별 감마 보정 프로파일에 기반하여, 적절한 스위치가 개별 스위칭 로직 블록 내에서 선택되고, 이에 의해 감마 조정 전압 탭을 선택된 스위치에 대응하는 저항 스트링을 따라가는 특정 위치에 커플링 할 수 있다. 이러한 감마 보정 프로파일들은 각각의 컬러 채널에 대한 투과도 감도 곡선에 기반하여 결정될 수 있다. 하기에 더욱 상세하게 논의될 바와 같이, 이러한 실시예는 유리하게는 조정 포인트들의 선택을 제공하며, 이 조정 포인트들에서, 감마 조정 전압들이 디스플레이 디바이스의 각각의 컬러 채널에 대해 독립적인 저항 스트링에 인가된다.
추가적인 실시예에서, 감마 조정 회로는, 예를 들어, 시분할 멀티플렉싱 방식을 통해 상이한 시간슬롯들 동안 디스플레이 디바이스에서 이용되는 복수의 컬러 채널들 각각에 대한 전압들을 출력하는 단일 저항 스트링을 포함할 수 있다. 감마 조정 회로는 각각의 제공된 감마 조정 전압이 저항 스트링을 따라 임의의 출력 전압 레벨에 커플링될 수 있도록 특정 실시예들에서 일대일 매핑을 제공하는 스위칭 행렬을 포함할 수 있다. 각각의 시간슬롯 동안, 대응하는 감마 보정 프로파일은 스위치들이 선택되는 스위칭 행렬 내의 위치들을 결정하기 위해 프로세싱되는 컬러에 따라 이용될 수 있다. 동작시, 각각의 컬러 채널은, 이미지 데이터가 디스플레이 디바이스 상에서 프로세싱되고 디스플레이됨에 따라, 시분할 멀티플렉싱 방식에 의해 정의되는 순차적 시간슬롯들에서 프로세싱될 수 있다. 예를 들어, 디스플레이 디바이스가 적색, 녹색 및 청색 채널들을 이용하는 경우, 감마 조정 포인트들의 개별 세트는 반복적인 교번 방식으로 적용될 수 있다. 예를 들어, 저항 스트링 상에서 감마 조정 포인트들의 제1 세트를 정의하는 적색 감마 보정 프로파일은 제1 시간슬롯 동안 스위칭 행렬에 적용될 수 있다. 저항 스트링 상의 감마 조정 포인트들의 각각의 제2 세트 및 제3 세트를 정의하는 녹색 및 청색 보정 프로파일들은 개별 제2 시간슬롯 및 제3 시간슬롯 동안 스위칭 행렬에 적용될 수 있다. 그 후, 적색, 녹색 및 청색 보정 프로파일들이 각각 제4, 제5 및 제6 시간슬롯들에서 반복적으로 적용되는 식의 프로세스가 반복된다.
상기 포인트들을 염두에 두면, 도 1은 본 발명의 일 실시예에 따라 여기서 개시되는 독립적 감마 조정 기술들을 이용할 수 있는 전자 디바이스(10)의 예를 예시하는 블록도이다. 전자 디바이스(10)는 개인용 컴퓨터, 랩톱, 휴대용 미디어 플레이어, 텔레비전, 모바일 폰, 개인용 데이터 정리기 등과 같은, 디스플레이를 포함하는 임의의 적절한 디바이스일 수 있다. 전자 디바이스(10)는 디바이스(10)의 기능에 기여하는 다양한 내부 및/또는 외부 컴포넌트들을 포함할 수 있다. 당업자는 도 1에 도시된 다양한 기능 블록들이 (회로를 포함하는) 하드웨어 엘리먼트들, (컴퓨터-판독가능한 매체 상에 저장되는 컴퓨터 코드를 포함하는) 소프트웨어 엘리먼트들 또는 하드웨어 컴포넌트와 소프트웨어 컴포넌트 모두의 조합을 포함할 수 있다는 점을 이해할 것이다.
도 1이 단지 특정 구현예의 일 예이며, 전자 디바이스(10)에 존재할 수 있는 컴포넌트들의 타입들을 예시하도록 의도된다는 점에 추가로 유의해야 한다. 예를 들어, 현재 예시된 실시예에서, 이들 컴포넌트들은 입력/출력(I/O) 포트들(12), 입력 구조들(14), 하나 이상의 프로세서들(16), 메모리 디바이스(18), 비휘발성 저장소(20), 확장 카드(들)(22), 네트워킹 디바이스(24), 전력원(26), 및 디스플레이(28)를 포함할 수 있다. 예를 들어, 전자 디바이스(10)는 California, Cupertino의 Apple Inc.로부터 사용가능한 iPod® 또는 iPhone®의 모델과 같은 휴대용 전자 디바이스일 수 있다. 또다른 실시예에서, 전자 디바이스(10)는 Apple Inc.로부터 사용가능한 MacBook®, MacBook® Pro, MacBook Air®, iMac®, Mac® Mini, 또는 Mac Pro®를 포함하는, 데스크톱 또는 랩톱 컴퓨터일 수 있다. 추가적인 실시예들에서, 전자 디바이스(10)는 다양한 다른 제조자들로부터의 전자 디바이스의 모델일 수 있다.
디스플레이(28)는 디바이스(10)에 의해 생성되는 다양한 이미지들을 디스플레이하기 위해 사용될 수 있다. 디스플레이는 예를 들어, 액정 디스플레이(LCD), 플라즈마 디스플레이, 또는 유기 발광 다이오드(OLED) 디스플레이와 같은 임의의 적절한 디스플레이일 수 있다. 일 실시예에서, 디스플레이(28)는 프린지 필드 스위칭(FFS), 동면(in-plane) 스위칭(IPS), 또는 LCD 디바이스들을 동작시킬때 유용한 다른 기술들을 사용하는 LCD일 수 있다. 이러한 LCD는 투과성, 반사성 또는 방출성 디스플레이 패널들을 포함할 수 있다. 추가적으로, 특정 실시예들에서, 디스플레이(28)는 입력 구조들(14)의 컴포넌트를 서빙할 수 있으며, 디바이스(10)에 대한 제어 인터페이스의 일 부분으로서 기능할 수 있는 터치스크린과 함께 제공될 수 있다. 통상적으로, 디스플레이(28)는 컬러 이미지들을 생성하기 위한 복수의 컬러 채널들을 이용하는 컬러 디스플레이일 수 있다. 예를 들어, 디스플레이(28)는 적색, 녹색 및 청색 채널을 이용할 수 있다. 하기에 더 상세하게 기술될 바와 같이, 디스플레이(28)는 각각의 컬러 채널에 대해 감마 특성들의 독립적인 조정을 제공하기 위해 회로 또는 적절히 구성된 로직을 포함할 수 있다.
이제 도 2를 참조하면, 일 실시예에 따라, 디스플레이(28)의 회로도가 예시된다. 도시된 바와 같이, 디스플레이(28)는 디스플레이 패널(30)을 포함할 수 있다. 디스플레이 패널(30)은 디스플레이(28)의 이미지 시청가능 영역을 집합적으로 형성하는 유닛 픽셀들의 복수의 행들 및 열들을 정의하는 픽셀 어레이 또는 행렬에 배치되는 복수의 유닛 픽셀들(32)을 포함할 수 있다. 이러한 어레이에서, 각각의 유닛 픽셀(32)은, 각각, 예시된 게이트 라인들(36)(또한 "스캐닝 라인들"이라고 참조됨) 및 소스 라인들(34)(또한 "데이터 라인들"이라고 참조됨)이라고 여기서 표현되는 행들 및 열들의 교차부분에 의해 정의될 수 있다.
각각 도면 번호(32a-32f)로 개별적으로 참조되는 오직 6개의 유닛 픽셀들만이 간략함을 위해 본 예에 도시되지만, 실제 구현예에서, 각각의 소스 라인(34) 및 게이트 라인(36)은 수백 또는 심지어 수천 개의 유닛 픽셀들을 포함할 수 있다는 점이 이해되어야 한다. 예를 들어, 1024 x 768의 디스플레이 해상도를 가지는 컬러 디스플레이 패널(30)에서 픽셀 어레이의 열을 정의할 수 있는 각각의 소스 라인(34)은 768개의 유닛 픽셀들을 포함할 수 있는 반면, 픽셀 어레이의 행을 정의할 수 있는 각각의 게이트 라인(36)은 1024개의 픽셀 유닛 그룹을 포함할 수 있으며, 각각의 그룹은 적색, 청색 및 녹색 픽셀들을 포함하므로, 게이트 라인(36)당 전체 3072개의 유닛 픽셀들이 존재한다. 이해될 바와 같이, LCD 환경에서, 특정 유닛 픽셀의 컬러는 일반적으로 유닛 픽셀의 액정층 위에 배치된 특정 컬러 필터에 의존한다. 현재 예시된 예에서, 유닛 픽셀들(32a-32c)의 그룹은 적색 픽셀(32a), 청색 픽셀(32b), 및 녹색 픽셀(32c)을 가지는 픽셀들의 그룹을 나타낼 수 있다. 유닛 픽셀들(32d-32f)의 그룹이 유사한 방식으로 배열될 수 있다.
본 도면에 도시된 바와 같이, 각각의 유닛 픽셀(32a-32f)은 개별 픽셀 전극(38)을 스위칭하기 위한 박막 트랜지스터(TFT)(40)를 포함한다. 도시된 실시예에서, 각각의 TFT(40)의 소스(42)는 소스 라인(34)에 전기적으로 접속될 수 있다. 유사하게, 각각의 TFT(40)의 게이트(44)는 게이트 라인(36)에 전기적으로 접속될 수 있다. 또한, 각각의 TFT(40)의 드레인(46)은 개별 픽셀 전극(38)에 전기적으로 접속될 수 있다. 각각의 TFT(40)는 TFT(40)의 게이트(44)에서의 스캐닝 신호의 각각의 존재 또는 부재에 기반하여 미리 결정된 기간 동안 활성화 및 비활성화(예를 들어, 턴온 및 턴오프) 될 수 있는 스위칭 엘리먼트로서 역할을 할 수 있다. 예를 들어, 활성화되는 경우, TFT(40)는 픽셀 전극(38)의 전하로서 개별 소스 라인(34)을 통해 수신되는 이미지 신호들을 저장할 수 있다. 픽셀 전극(38)에 의해 저장되는 이미지 신호들은 개별 픽셀 전극(38)을 활성화시키고(energize) 픽셀(32)로 하여금 인가된 전압에 대응하는 강도에서 광을 방출하게 하는 전계를 생성하기 위해 사용될 수 있다. 예를 들어, LCD 패널에서, 이러한 전계는 액정층(72)(미도시) 내의 액정 분자들을 정렬하여 액정층을 통한 광 투과를 변조할 수 있다.
디스플레이(28)는 디스플레이(28) 및 패널(30)의 다양한 양상들을 제어하도록 구성되는 칩, 예를 들어 프로세서 또는 ASIC을 포함할 수 있는 소스 드라이버 집적 회로(소스 드라이버 IC)(48)를 더 포함할 수 있다. 예를 들어, 소스 드라이버 IC(48)는 프로세서(들)(16)로부터 이미지 데이터(52)를 수신할 수 있고, 패널(30)의 단위 픽셀들(32a-32f)에 대응하는 이미지 신호들을 송신할 수 있다. 소스 드라이버 IC(48)는 또한 게이트 라인들(36)을 통해 픽셀들(32)을 활성화 또는 비활성화시키도록 구성될 수 있는 게이트 드라이버 IC(50)에 커플링될 수 있다. 따라서, 소스 드라이버 IC(48)는 여기서 참조 번호(54)로 도시된 타이밍 정보를 게이트 드라이버 IC(50)에 송신하여 픽셀들(32)의 개별 행들의 활성화/비활성화를 용이하게 할 수 있다. 예시된 실시예가 단순함의 목적으로 패널(30)에 커플링된 단일의 소스 드라이버 IC(48)를 도시하지만, 추가적인 실시예들이 복수의 소스 드라이버 IC들(48)을 이용할 수 있다는 점이 이해되어야 한다. 예를 들어, 추가적인 실시예들은 패널(30)의 하나 이상의 에지들을 따라서 배치된 복수의 소스 드라이버 IC들(48)을 포함할 수 있으며, 여기서 각각의 소스 드라이버 IC(48)는 소스 라인들(34) 및/또는 게이트 라인(36)의 서브세트를 제어하도록 구성된다.
동작시, 소스 드라이버 IC(48)는 프로세서(16)로부터 이미지 데이터(52)를 수신하며, 수신된 데이터에 기반하여, 픽셀들(32)을 제어하기 위한 신호들을 출력한다. 이미지 데이터(52)를 디스플레이하기 위해, 소스 드라이버 IC(48)는 한번에 하나의 행씩 픽셀 전극들(38; 도 2에 P.E.라고 약자 표기됨)의 전압을 조정할 수 있다. 픽셀들(32)의 개별 행에 액세스하기 위해, 게이트 드라이버 IC(50)는 어드레스지정되는 픽셀들(32)의 특정 행과 연관된 TFT들(40)의 활성화 신호를 송신할 수 있다. 이러한 활성화 신호는 어드레스지정된 행 상의 TFT들(40)이 도전성이 되도록 할 수 있다. 따라서, 어드레스지정된 행에 대응하는 이미지 데이터(52)는 소스 드라이버 IC(48)로부터 개별 데이터 라인들(34)을 통해 어드레스지정되는 행 내의 유닛 픽셀들(32) 각각으로 전송될 수 있다. 이후, 게이트 드라이버 IC(50)는 어드레스지정된 행 내의 TFT들(40)을 비활성화시키고, 이에 의해, 해당 행 내의 픽셀들(32)로 하여금 이들이 다음에 어드레스지정될 때까지 상태 변경하지 못하게 할 수 있다. 전술된 프로세스는 패널(30) 내의 픽셀들(32)의 각각의 행에 대해 반복되어 디스플레이(28) 상의 시청가능한 이미지로서 이미지 데이터(52)를 재생성할 수 있다.
픽셀들(32) 각각에 이미지 데이터를 전송할 시, 디지털 이미지는 통상적으로 숫자 데이터로 변환되어 디스플레이 디바이스에 의해 번역(interpret)될 수 있다. 예를 들어, 이미지(52)는 그 자체가, 각각이 패널(30)의 개별 픽셀(32)에 대응할 수 있는, 작은 "픽셀" 부분으로 분할될 수 있다. 패널(30)의 물리적 유닛 픽셀들(32)과의 혼동을 방지하기 위해, 이미지(52)의 픽셀 부분들은 여기서 "이미지 픽셀들"이라 칭할 것이다. 이미지(52)의 각각의 "이미지 픽셀"은, 수치와 연관될 수 있는데, 이 수치는 "데이터 번호" 또는 "디지털 레벨"이라고 칭할 수 있으며, 특정 스폿(spot)에서 이미지(52)의 휘도 강도(예를 들어, 명도 또는 암도)를 수량화한다. 각각의 이미지 픽셀의 디지털 레벨 값은 일반적으로 그레이 레벨이라 지칭되는, 블랙과 화이트 사이의 암도 또는 명도의 셰이드(shade)를 나타낸다. 이해될 바와 같이, 이미지 내의 그레이 레벨들의 수는 일반적으로, 2N 개의 그레이 레벨들로서 표현될 수 있는, 디스플레이 디바이스 내의 픽셀 강도 레벨들을 표현하기 위해 사용되는 비트 수에 의존하며, 여기서 N은 디지털 레벨 값을 표현하는데 사용되는 비트 수이다. 예로서, 디스플레이(28)가 디지털 레벨을 표현하기 위해 8비트를 사용하는 "일반적인 블랙" 디스플레이인 실시예에서, 디스플레이(28)는 이미지를 디스플레이하기 위해 256개의 그레이 레벨들(예를 들면, 28)을 제공할 수 있으며, 여기서 0의 디지털 레벨은 풀 블랙(예를 들어, 투과 없음)에 대응하고, 255의 디지털 레벨은 풀 화이트(예를 들어, 전체 투과)에 대응한다. 또다른 실시예에서, 디지털 레벨을 표현하기 위해 6비트가 사용되는 경우, 이미지를 디스플레이하기 위해 64개의 그레이 레벨들(예를 들어, 26)이 사용가능할 수 있다.
일부 예들을 제공하기 위해, 일 실시예에서, 소스 드라이버 IC(48)는 데이터의 24비트와 등가인 이미지 데이터 스트림을 수신할 수 있으며, 이미지 데이터 스트림의 8비트는 적색, 녹색 및 청색 유닛 픽셀(예를 들어, 32a-32c 또는 32d-32f)을 포함하는 픽셀 그룹에 대응하는 적색, 녹색 및 청색 채널들 각각에 대한 디지털 레벨에 대응한다. 또다른 실시예에서, 소스 드라이버 IC(48)는 이미지 데이터 스트림의 데이터의 18비트를 수신할 수 있으며, 이미지 데이터의 6비트는, 예를 들어, 적색, 녹색 및 청색 채널들 각각에 대응한다. 또한, 휘도에 대응하는 디지털 레벨들이 일반적으로 그레이 레벨들의 견지에서 표현되지만 - 여기서 디스플레이는 다수의 컬러 채널들(예를 들어, 적색, 녹색, 청색)을 이용함 - , 각각의 컬러 채널에 대응하는 이미지의 일부분은 이러한 그레이 레벨들의 견지에서 개별적으로 표현될 수 있다. 따라서, 각각의 컬러 채널에 대한 디지털 레벨 데이터가 그레이스케일 이미지로서 번역될 수 있지만, 패널(30)의 유닛 픽셀들(32)을 사용하여 프로세싱 및 디스플레이되는 경우, 각각의 유닛 픽셀(32)과 연관된 컬러 필터들(예를 들어, 적색, 청색 및 녹색)은 이미지가 컬러 이미지로서 인지되도록 해준다.
이해될 바와 같이, 디스플레이 디바이스, 예를 들어, 디스플레이(28)에 의해 디스플레이되는 디지털 이미지 데이터의 시청가능한 표현들의 휘도 특성들은 디스플레이(28)를 시청하는 사용자에 의해 인지될 때 (예를 들어, "원(raw)" 이미지 데이터(52)에 대해) 항상 정확하게 재생되지 않을 수도 있다. 일반적으로, 이러한 부정확성들은 인간의 눈의 비-선형 응답 및/또는 소스 드라이버 IC(48) 내의 디지털 레벨들의 디지털-아날로그 변환으로부터 적어도 부분적으로 기인하였을 수 있으며, 사용자의 관점에서 디스플레이(28) 상의 컬러들의 부정확한 재현(portrayal)을 초래할 수 있다. 하기에 추가적으로 설명될 바와 같이, 이러한 부정확성들을 보상하기 위해, 소스 드라이버 IC(48)는, 본 발명의 양상들에 따라, 디스플레이(28)의 각각의 컬러 채널의 독립적인 감마 보정 또는 조정을 제공할 수 있다.
이제 도 3에 대해 계속하면, 소스 드라이버 IC(48)의 보다 상세한 블록도가 예시된다. 도시된 바와 같이, 소스 드라이버 IC(48)는, 타이밍 생성기 블록(60), 감마 블록(66), 및 프레임 버퍼(74)를 포함하는, 프로세서(16)로부터 수신된 이미지 데이터(52)를 프로세싱하기 위한 다양한 로직 블록들을 포함할 수 있다. 타이밍 생성기 블록(60)은 소스 드라이버 IC(48) 및 게이트 드라이버 IC(50)를 제어하기 위한 적절한 타이밍 신호들을 생성할 수 있다. 예를 들어, 타이밍 생성기 블록(60)은 감마 블록(66), 프레임 버퍼들(74) 및 소스 라인들(34)로의 이미지 데이터(52)의 전송을 제어할 수 있다. 예를 들어, 타이밍 생성기 블록(60)은 타이밍 방식으로 이미지 데이터(52)의 일부분(62)을 감마 블록(62)으로 제공할 수 있다. 예를 들어, 이미지 데이터(52)의 일부분(62)은 미리 결정된 타이밍을 통해 라인-시퀀스로 전송되는 이미지 신호들을 나타낼 수 있다. 타이밍 생성기 블록(60)은 추가적으로 적절한 타이밍 신호들(54)을 게이트 드라이버 IC(50)에 제공할 수 있어서, 게이트 라인들(36)(도 2)을 따르는 스캐닝 신호들은 미리 결정된 타이밍으로 및/또는 펄스 방식으로 라인 시퀀스에 의해 유닛 픽셀들(32)의 적절한 행들에 적용될 수 있다.
감마 블록(66)은 감마 조정 회로(68) 및 제어 로직(70)을 포함한다. 위에서 간략하게 언급된 바와 같이, 감마 조정 및 보정은 비-선형적인 인간 눈의 응답 및/또는 디지털 레벨들의 디지털-아날로그 변환으로부터 야기되는 것과 같은, 디지털 이미지 데이터의 시청가능한 표현들을 재생할 시 발생하는 부정확성을 보상하기 위해 이용될 수 있다. 하기에 더 상세하게 기술될 본 발명의 양상들에 따라, 감마 조정 회로(68)는 적색, 녹색 및 청색 채널과 같은 복수의 컬러 채널들의 독립적인 감마 조정을 제공할 수 있다. 추가로, 여기서 개시된 다양한 실시예들이 적색, 녹색 및 청색 채널(RGB)을 가지는 디스플레이들에 관한 것이지만, 디스플레이들의 추가적인 실시예들은 다른 적절한 컬러 구성들, 예컨대, 4-채널의 적색, 녹색, 청색 및 화이트(RGBW) 디스플레이, 또는 시안, 마젠타, 옐로우 및 블랙(CMYB) 디스플레이를 이용할 수 있다.
각각의 컬러 채널에 대한 독립적인 감마 조정 "탭" 포인트들을 제공하기 위해, 감마 조정 회로(68)는 감마 제어 로직(70)에 의해 제어될 수 있다. 감마 제어 로직(70)은 프로세서 뿐만 아니라, 하나 이상의 감마 보정 "프로파일들"(예를 들어, 각각의 컬러 채널에 대한 하나의 프로파일)을 저장하기 위한 메모리를 포함할 수 있다. 하기에 추가적으로 논의될 바와 같이, 각각의 프로파일은 적용된 전압들의 범위에 대한 각각의 컬러 채널의 투과 감도들에 기반하여 결정될 수 있다. 따라서, 적색, 녹색 및 청색 컬러 구성을 가지는 디스플레이에서, 각각의 컬러 채널은 감마 보정 회로(68)에 각각의 적색, 녹색 및 청색 감마 보정 프로파일들을 제공하는 감마 제어 로직(70)에 의해 독립적으로 조정될 수 있다. 따라서, 프레임 버퍼(74)는 "감마-보정된" 전압(72)을 감마 블록(66)으로부터 수신할 수 있다. 또한, 타이밍 생성기 블록(60)으로부터 타이밍 신호들(76)을 수신할 수 있는 프레임 버퍼(74)는 소스 라인들(34)에 의해 디스플레이 패널(30)에 감마-보정된 전압 데이터(72)를 출력할 수 있다.
디스플레이(28)의 각각의 컬러 채널의 독립적인 감마 조정을 제공하는 특정 실시예들을 논의하기 전에, 위에서 간략하게 언급된 바와 같이, 종래의 감마 조정 기술들에 대한 짧은 논의가 여기서 개시된 독립적인 감마 조정 기술들에 의해 제공되는 이점들의 더 양호한 이해를 용이하게 하는 역할을 할 것이라 여겨진다. 이제 도 4를 참조하면, 이미지 데이터(52)가 어떻게 감마 블록(60)에 의해 프로세싱되고, 패널(30)에 의해 디스플레이되고, 사용자에 의해 인지될 수 있는지를 도시하는 프로세스 흐름도(80)가 예시된다. 그래프(82)는 이미지 데이터(52)의 디지털 레벨들 사이의 관계가 어떻게 인지된 명도에 대응하는지를 도시한다. 현재 예시된 예에서, 픽셀 강도 레벨들을 표현하기 위해 6비트가 사용될 수 있으며, 따라서, 64개의 디지털 레벨들을 제공할 수 있다. 알 수 있는 바와 같이, 디지털 레벨들과 이미지 데이터(52)의 인지된 명도 사이의 관계는 곡선(84)으로 도시된 바와 같이, 일반적으로 선형이다.
이미지 데이터(52)가 감마 블록(66)에 의해 수신됨에 따라, 디지털 레벨들은 아날로그 전압으로 변환될 수 있다. 예를 들어, 그래프(86)를 참조하면, 디지털 레벨들은 곡선(88)에 따라 아날로그 전압 데이터로 변환되며, 여기서, 더 높은 디지털 레벨들에는 일반적으로 더 높은 전압 값들이 할당된다. 예를 들어, 이러한 변환은 저항-스트링-기반 아키텍처와 같은 디지털-대-아날로그 변환기를 사용하여 용이해질 수 있다. 다음으로, 감마 블록(66)에 의해 결정되는 전압 레벨들은, 위에서 논의된 바와 같이, 예를 들어, 소스 라인들(34)에 의해 패널(30)에 제공될 수 있다. 그래프(90)는 디스플레이 패널(30)의 특성일 수 있는 전달 함수를 도시한다. 예시된 바와 같이, 패널 내의 유닛 픽셀들에 인가된 더 높은 전압은, 곡선(92)에 의해 표시된 바와 같이, 일반적으로 더 높은 투과도를 초래한다. 이해될 바와 같이, 곡선들(88 및 92)에 의해 표현된 함수들은 디스플레이의 유닛 픽셀들(32)이 비활성화 상태에서 광을 차단하는 "일반적인 블랙" 액정 디스플레이의 특성일 수 있다. 즉, 유닛 픽셀들(32)은 전압이 이들의 대응하는 픽셀 전극들(예를 들어, 38)에 인가될 때 점점 더 투과성이 된다. 다른 실시예들에서, 일반적으로 "일반적인 블랙" 디스플레이의 반대인 동작 방식을 가지는 "일반적인 화이트" 액정 디스플레이가 또한 이용될 수 있다. 이러한 실시예에서, 유닛 픽셀들(예를 들어, 32)은 비활성화 상태에서 광을 전송할 수 있다. 즉, 유닛 픽셀(32)은 전압이 이들의 대응하는 픽셀 전극들에 인가되는 경우, 덜 투과성이 될 수 있다.
도시된 바와 같이, 그래프(90)는, 곡선(92)에 의해 도시되는 바와 같이, 감마 블록(66)으로부터 수신된 전압과 대응하는 투과도 특성 사이의 관계를 도시한다. 이제 그래프(94)를 참조하면, 디스플레이된 이미지(예를 들어, 디스플레이 패널(30)의 출력)는 곡선(96)에 의해 표현되는 명도 특성들을 나타낼 수 있다. 도시된 바와 같이, 패널(30) 상에 디스플레이되는 시청가능한 이미지의 실제 명도와 디지털 레벨 사이의 관계는 선형(linear)이 아니다. 이는, 전술된 바와 같이, 그래프(98)에서 곡선(100)으로 도시된 바와 같은, 명도에 대해 일반적으로 비선형 방식으로 디지털 레벨들을 인지하는 인간 눈의 응답에 크게 기인한다. 따라서, 패널(30) 상에 디스플레이되는 이미지는, 그래프(94)에 의해 도시되는 바와 같이, 비선형의 명도 대 디지털 레벨 관계를 나타낼 수 있는 반면, 사용자에 의해 시청될 때, 인간 눈의 응답은 사용자로 하여금, 그래프(102)의 곡선(104)에 의해 도시된 바와 같이, 디스플레이된 이미지가 명도와 디지털 레벨들 사이에 일반적으로 선형 관계를 가지는 것으로서 인지하도록 할 수 있다.
따라서, 프로세스 흐름(80)으로 예시된 바와 같이, 디스플레이 디바이스의 한 목적은 일반적으로 디지털 레벨들과 인지된 명도에 대해 일반적으로 선형 관계(예를 들어, 그래프(102))를 가지는 것으로서 사용자에 의해 인지될 수 있는 이미지 데이터(52)의 시청가능한 표현을 생성하는 것이다. 그러나 위에서 논의된 바와 같이, 디스플레이 디바이스 상에 디스플레이되는 시청가능한 이미지들의 휘도 특성들은 항상 정확하게 재생되지 않을 수도 있다. 예를 들어, 이러한 부정확성들은, 다른 인자들 중 특히, 저항 스트링에서의 선택된 저항 값들과 같은 디지털-대-아날로그 변환 회로의 특성들에 기인할 수 있다. 예를 들어, 이해될 바와 같이, 디스플레이 패널(28)을 구성하는 다양한 컴포넌트들, 예를 들어, 소스 드라이버 IC(48) 및 패널(30)은 종종 상이한 업체들에 의해 제조될 수 있다. 따라서, 소스 드라이버 IC(48)가 저항 스트링의 형태로 디지털-대-아날로그 변환 회로를 포함하는 경우, 한 업체에 의해 선택된 저항 값들은 다른 업체에 의해 생산되는 패널(30)의 요건에 항상 매치하지 않을 수 있고, 따라서, 감마 부정확성들을 초래할 수 있다. 이러한 경우들에서, 감마 조정 또는 보정 기술들은 더 정확한 컬러 출력을 제공하기 위해 이러한 부정확성들을 보상하도록 이용될 수 있다.
예를 들어, 이제 도 5를 참조하면, 제한된 정도의 감마 조정을 제공하는 종래의 디지털-대-아날로그 변환기 회로를 도시하는 회로도가 예시된다. 도시된 바와 같이, 종래의 디지털-대-아날로그 변환기는 복수의 저항들(112)을 포함하는 저항 스트링(110)을 포함할 수 있다. 저항 스트링(110)은 여기서 참조 번호(114)로 집합적으로 도시되는, 모든 가능한 모든 출력 전압 레벨들(
Figure 112011077741855-pct00001
)을 생성하기 위해 사용될 수 있다. 저항 스트링(110)에 의해 제공될 수 있는 전압 레벨들의 수는 픽셀 강도 레벨들을 표현하기 위해 사용되는 비트 수에 의존할 수 있다. 예를 들어, 각각의 픽셀을 표현하기 위해 6비트가 사용되는 경우, 64개의 전체 전압 레벨들(V1-V64)이 사용가능할 수 있다. 예시된 회로는 저항 스트링(110)으로부터의 출력을 수신할 수 있는 멀티플렉서(120)를 포함한다. 멀티플렉서(120)가 단순함의 목적으로 단일의 로직 블록으로 예시되지만, 멀티플렉서(120)가, 각각이 저항 스트링(110)으로부터의 전압 출력들
Figure 112011077741855-pct00002
및 (예를 들어, 입력(122)으로부터의) 개별 디지털 레벨 신호를 수신하는, 복수의 선택 회로들을 포함할 수 있다는 점이 이해되어야 한다. 멀티플렉서의 출력(124)은 멀티플렉서(120) 내의 각각의 선택 회로의 개별 출력들을 집합적으로 나타낼 수 있다. 예를 들어, 멀티플렉서(120)는 디스플레이 패널(28)의 각각의 소스 라인(34)에 개별적으로 선택된 출력을 제공할 수 있다. 따라서, 64개의 전압 레벨들이 저항 스트링(110)에 의해 출력되는 본 예에서, 멀티플렉서(120)는 입력 신호(118)에 의해 표현되는 바와 같은, 저항 스트링(110)의 개별 출력 전압 레벨에 대응하는 64개의 전체 입력들을 수신할 수 있다. 선택 신호로서 기능할 수 있는 디지털 레벨 데이터 입력(122)에 기반하여, 멀티플렉서(120)는 입력 신호(118)로부터 적절한 전압을 선택하고, 적절한 선택된 전압(124)을 LCD 패널과 같은 시청 패널에(예를 들어, 각각의 소스 라인(34)에) 출력한다. 이해될 바와 같이, 저항 스트링(110)의 각각의 저항들(112)에 대해 선택된 값들은 출력 전압 레벨들
Figure 112011077741855-pct00003
각각을 결정할 수 있다. 따라서, 저항들(112) 각각이 본 발명의 도면에서 공통적인 참조 번호로 참조되지만, 저항들(112) 각각이 동일한 저항값을 반드시 가지지 않을 수 있다는 점이 이해되어야 한다.
도시된 바와 같이, 복수의 감마 조정 포인트들은 저항 스트링(110)을 따라 위치될 수 있다. 참조 번호 116으로 집합적으로 참조되는 이들 조정 또는 "탭" 포인트들은 저항 스트링(110)을 따라가는 특정 위치들에서 감마 조정 전압들 G1 - GM을 제공하여 전압 분배비를 수정할 수 있고, 이에 의해 출력 전압 레벨들(114) 중 하나 이상을 수정할 수 있다. 당업자에 의해 이해될 바와 같이, 각각의 감마 탭 포인트들(G1 - GM) 각각에 인가되는 감마 조정 전압들은, 하기에 추가로 논의될 바와 같이, 인가된 전압 레벨들에 대한 특정 컬러 채널의 투과도 감도에 기반하여 적절히 선택될 수 있다. 일반적으로, 감마 탭 포인트들의 최대 수 M은 개별 감마 탭이 각각의 출력 전압 레벨에 커플링될 때 제공될 수 있다. 즉, 도시된 실시예의 감마 탭 포인트들의 최대 수 M은 2N과 동일할 수 있으며, 하나의 감마 탭 포인트는 저항 스트링(110)으로부터 각각의 출력 전압 레벨
Figure 112011077741855-pct00004
에 제공된다. 일부 실시예들에서, 탭들은 또한 저항 스트링(110)에 커플링된 전압원 GVDD 및 GVSS 중 하나 또는 둘 다에 적용될 수 있다. 그러나 실제로, 감마 조정 회로의 복잡도를 최소화시키기 위해 M이 2N보다 더 적도록 감마 탭 포인트들의 수가 이상적으로 선택된다. 오직 예시로서, 6-비트 디스플레이 아키텍처의 일 실시예에서, M은 5 내지 13개 사이의 감마 탭들이도록 선택될 수 있다. 또다른 실시예들에서, M은 각각의 전압 레벨 V1 내지 V64에 대해 개별 탭을 제공하기 위해 64(예를 들어, 26)인 것으로 선택될 수 있다. 따라서, 이해될 바와 같이, 더 많은 수(M)의 감마 탭 포인트들이 더 큰 감마 조정 제어를 제공하지만, 또한 감마 조정 회로의 복잡도를 부가한다.
위에서 논의된 감마 탭 포인트들 및 투과도 감도에 관한 개념들은 도 6 및 도 7을 참조하여 더욱 잘 이해될 것이다. 이제 도 6을 참조하면, 디스플레이 패널에 인가된 전압들과 그 대응하는 투과도 특성들 사이의 관계의 예를 도시하는 그래프(130)가 적색 채널, 녹색 채널 및 청색 채널과 같은 복수의 컬러 채널들 각각에 대해 예시된다. 그래프(130)에서, 인가된 전압과 적색, 녹색 및 청색 채널들 각각에 대한 대응하는 투과도 사이의 관계가 각각 곡선들(132, 134 및 136)에 의해 표현된다. 이해될 바와 같이, 각각의 곡선들(132, 134 및 136)에 대한 예시된 투과도는 위에서 논의된 바와 같이 "일반적인 화이트" LCD 패널의 특성일 수 있다. 즉, 인가된 전압이 증가함에 따라 투과도가 감소한다.
도 6의 그래프(130)에 도시된 곡선들(132, 134 및 136)에 기반하여, 각각의 적색, 녹색 및 청색 채널들 각각에 대한 개별 감도 곡선들(142, 144, 및 146)은 도 7의 그래프(140)로 도시된 바와 같이 유도될 수 있다. 감도 곡선들(142, 144, 및 146)은 일반적으로 디스플레이 패널에 인가된 전압들의 범위에 대한 투과도의 감도를 도시한다. 여기서 사용된 바와 같이, 설명적 용어들 "가장 큰", "가장 많은", "가장 높은" 등이 투과도 감도들의 논의에 적용되는 경우, 이들 용어들은 이러한 투과도 감도들의 크기 또는 절대값을 지칭하는 것으로 이해될 것이다. 예를 들어, 곡선(142)을 참조하면, 적색 채널은 대략 2.6 내지 2.8 볼트의 인가된 전압들에서 가장 큰 투과도 감도를 나타낸다. 예시된 예에서, 청색 채널에 대응하는 곡선(146)은 적색 채널(곡선(142))에 대한 일반적으로 유사한 특성을 나타내고, 대략 2.5 내지 2.7 볼트에서 가장 큰 투과도 감도를 나타낸다. 도시된 예에서, 녹색 채널은 적색 채널 및 청색 채널과 비교할 시 더 넓은 범위의 전압들에 대해 일반적으로 더 민감하다. 예를 들어, 곡선(144)으로 도시된 바와 같이, 녹색 채널은 대략 2.6 내지 3.7 볼트의 인가된 전압 범위에 대해 가장 큰 투과도 감도를 나타낸다.
계속하기 전에, 도시된 곡선들(132, 134, 및 136)이 디스플레이 패널에서 발견될 수 있는 전압-투과도 특성들의 예를 보여주는 것으로 의도된다는 점이 이해되어야 한다. 실제로, 당업자는 예시된 전압-투과도 곡선들(132, 134, 및 136), 및 이들의 대응하는 투과도 감도 곡선들(142, 144, 및 146)이, 예를 들어, 특정 디스플레이 패널을 제조 및/또는 구성시에 사용되는 기술들 및/또는 물질들에 따라 상이한 디스플레이 패널들 사이에서 달라질 수 있다는 점이 이해될 것이다.
계속하여 도 6을 참조하면, 그래프(140)는 또한 탭 포인트들(G1-G5)로서 여기서 표현되는, 도 5의 감마 탭 조정 포인트들(116)을 도시한다. 5개의 탭 포인트들이 제공되지만, 추가적인 또는 더 적은 탭 포인트들이 다른 구현예들에서 제공될 수 있다는 점이 이해되어야 한다. 일반적으로, 종래의 감마 조정 아키텍처들은 각각의 컬러 채널에 대해 독립적으로 조정가능한 감마 탭 포인트들을 제공하지 않는다. 즉, 감마 탭 포인트들(G1-G5)이 각각의 컬러 채널에 대한 별개의 저항 스트링들(110)에서 이용될 수 있지만, 감마 탭 포인트들(G1-G5)은 디스플레이의 각각의 컬러 채널에 대해 동일한 탭 위치들에 위치될 것이다. 다시 말해, 감마 탭들(G1-G5)은 각각의 개별 컬러 채널에 대해 인가된 전압들에 대한 투과도의 감도와는 무관하게 디스플레이 디바이스에 이용되는 각각의 감마 저항 스트링(110) 내의 동일한 상대적 위치에 위치될 것이다.
이해될 바와 같이, 이러한 접근법은, 감마 탭들(G1-G5)이 반드시 최대 감도의 영역들에 집중되지 않을 수 있으므로, 항상 정확한 감마 보정 및 컬러 출력을 제공하지 않을 수도 있다. 예를 들어, 이제 도 8을 참조하면, 각각의 컬러 채널에 대한 별개의 저항 스트링(110a, 110b, 및 110c)을 이용하는 종래의 감마 조정 회로가 예시된다. 간략화된 로직 블록으로서 예시되지만, 각각의 저항 스트링(110a, 110b, 및 110c)이 도 5에 도시된 저항 스트링(110)과 일반적으로 유사한 구조를 가질 수 있다는 점이 이해되어야 한다. 구체적으로, 저항 스트링(110a)은 적색 채널에 대응하고, 저항 스트링(110b)은 녹색 채널에 대응하고, 저항 스트링(110c)은 디스플레이 디바이스의 청색 채널에 대응한다.
각각의 저항 스트링들(110a, 110b, 및 110c)은 , 참조 번호(114a, 114b, 및 114c)로서 여기서 참조되는 전압 레벨들의 개별 세트를 출력할 수 있다. 위에서 언급된 바와 같이, 전압 출력 레벨들
Figure 112011077741855-pct00005
의 수는 디지털 레벨 값을 표현하기 위해 사용되는 비트 수에 의존한다. 예를 들어, 디지털 레벨 값을 나타내기 위해 6비트가 사용되는 도 5에서 논의된 예를 참조하면, 저항 스트링들(110a, 110b, 및 110c) 각각으로부터의 전체 64개의 출력 전압 레벨들(V1-V64)이 제공된다. 도 8의 종래의 감마 조정 회로에서, 적색 채널 저항 스트링(110a)으로부터의 출력 전압 레벨들(114a), 녹색 채널 저항 스트링(110b)으로부터의 출력 전압 레벨들(114b), 및 청색 채널 저항 스트링(110c)으로부터의 출력 전압 레벨들(114c)은 집합적으로 멀티플렉서(150)의 수신된 입력 신호들(152)일 수 있다. 즉, 멀티플렉서(150)는 3 x 2N 개의 입력들을 포함할 수 있으며, 여기서, 입력들(152) 중 각각의 세 번째 입력은 특정 컬러 채널의 출력 전압 레벨들에 대응한다. 또한, 멀티플렉서(150)는 선택 신호들(154 및 156)을 수신할 수 있다. 구체적으로, 선택 신호(154)는 특정 컬러 채널, 즉, 적색, 녹색 또는 청색에 대한 선택 입력을 나타낼 수 있다. 선택 신호(156)는 예를 들어, 패널(30) 내의 행의 각각의 개별 유닛 픽셀(32)에 대응하는 디지털 레벨 데이터를 제공할 수 있다. 따라서, 선택 신호들(154 및 156)의 값에 기반하여, 멀티플렉서(150)는, 멀티플렉서 출력 신호(158)에 의해 표시되는 바와 같이, 디스플레이 패널로(예를 들어, 각각의 소스 라인(34)으로) 송신될 입력들(152)중에서 적절한 출력 전압 값을 선택할 수 있다.
도 7을 참조하여 논의될 바와 같이, 도 8에 도시된 바와 같은 종래의 감마 조정 아키텍처들은 각각의 저항 스트링들(110a, 110b, 및 110c)에 대한 감마 조정 포인트들을 제공할 수 있다. 예를 들어, 적색 채널 저항 스트링(110a)에 대한 감마 탭 포인트들은, 참조 번호(116a)로 집합적으로 참조되는 감마 탭 포인트들
Figure 112011077741855-pct00006
을 포함할 수 있다. 유사하게, 녹색 채널 저항 스트링(110b)은 참조 번호(116b)로 집합적으로 참조되는 감마 탭 포인트들
Figure 112011077741855-pct00007
을 포함할 수 있고, 청색 채널 저항 스트링(110c)은 참조 번호(116c)로 집합적으로 참조되는 감마 탭 포인트들
Figure 112011077741855-pct00008
을 포함할 수 있다. 통상적으로, 감마 조정 탭들(116a, 116b, 및 116c)에 의해 제공되는 전압들은 각각의 컬러 채널들에 대한 투과도 감도 특성들에 기반하여 선택될 수 있다. 예를 들어, 그리고 도 7의 그래프(140)와 관련하여, 감마 조정 탭 포인트에 인가된 전압에 따라, 감도 곡선(예를 들어, 142, 144, 또는 146)은 감마 탭 위치(G1-G5)에 대응하는 인가된 전압 레벨들 중 하나에서 풀 업(pull up) 또는 풀 다운(pull down)될 수 있다.
도 8에 도시된 종래의 감마 조정 아키텍처가 감마 조정 전압들의 개별 세트들로 하여금 각각의 저항 스트링(110a, 110b, 및 110c)에 인가되도록 해주지만, 이러한 종래의 아키텍처들은 감마 탭 포인트들 그 자체의 위치들의 조정가능성을 제공하지 않는다. 다시 말해, 저항 스트링(110a)의 감마 탭 포인트들(116a), 저항 스트링(110b)의 감마 탭 포인트들(116b), 및 저항 스트링(110c)의 감마 탭 포인트들(116c)은 일반적으로 이러한 저항 스트링 내의 동일한 위치들에 위치된다. 예를 들어, 감마 조정 전압
Figure 112011077741855-pct00009
을 인가하는 적색 감마 탭이 출력 전압 V2에 대응하는 디지털 레벨에 위치되는 경우, 저항 스트링(110b)의 대응하는 감마 전압
Figure 112011077741855-pct00010
및 저항 스트링(110c)의 대응하는 감마 전압
Figure 112011077741855-pct00011
이 또한 전압 출력 레벨 V2에 위치될 것이다. 위에서 논의된 바와 같이, 이러한 타입의 감마 조정 아키텍처는 각각의 개별 컬러 채널에 대한 감마 탭들이 가장 큰 투과도 감도들의 영역에 반드시 집중되지 않으므로 항상 정확한 감마 보정 및 따라서 컬러 출력을 제공하지 않을 수도 있다.
종래의 감마 조정 기술들의 전술된 양상들을 염두에 두면, 도 9는, 도 3에 도시된 소스 드라이버 IC(48)의 감마 블록(66)의 감마 보정 회로(68)에 제공될 수 있는 현재 기술되는 기법들의 양상들에 따라 구현되는 감마 조정 아키텍처를 도시한다. 감마 조정 회로(68)는, 논의된 바와 같이, 복수의 저항들(112)을 포함할 수 있는 저항 스트링(110)을 포함할 수 있다. 저항 스트링(110)은 모든 가능한 전압 레벨들
Figure 112011077741855-pct00012
을 생성하기 위해 이용될 수 있다. 위에서 언급된 바와 같이, 여기서 참조 부호 160으로 집합적으로 참조되는, 출력 전압 레벨들
Figure 112011077741855-pct00013
의 수는 디지털 레벨 값을 표현하기 위해 사용되는 비트 수에 의존할 수 있다. 예로서, 소스 드라이버 IC(48)는 6비트를 이용하고, 따라서, 64개의 전체 출력 전압 레벨들을 제공할 수 있거나, 또 다른 실시예에서는, 8비트를 이용하여 256개의 전체 출력 전압 레벨들을 제공할 수 있다.
추가적으로, 도시된 바와 같이, 감마 조정 회로(68)는 감마 탭 포인트들(116)에 의해, 다수의 감마 탭 전압들(G1-GM)을 제공할 수 있다. 여기서, 도 5 및 도 8에서 전술된 종래의 감마 아키텍처들에 비해, 감마 조정 회로(68)는 저항 스트링(110)에 대해 각각의 감마 탭(116)의 위치의 조정가능성을 제공하는 다수의 스위칭 로직 블록들을 포함한다. 예를 들어, 감마 탭 전압 G1이 스위칭 로직 블록(162)에 제공될 수 있다. 스위칭 로직 블록(162)은 여기서 참조 번호들(168, 170, 172, 및 174)로서 표현되는 복수의 스위치들을 포함할 수 있다. 유사하게, 감마 전압 G2을 제공하는 감마 탭은 스위치들(178, 180, 182, 및 184)을 포함할 수 있는 스위칭 로직 블록(164)에 제공될 수 있다. 이해될 바와 같이, 각각의 공급된 감마 탭 전압(G1-GM)은 개별 스위칭 로직 블록에 공급될 수 있다. 예를 들어, 감마 탭 GM은 스위치들(190, 192, 194, 및 196)을 포함하는 스위칭 로직 블록(166)에 제공될 수 있다. 스위칭 로직 블록들(162, 164, 및 166)만이 본 도면에 예시되지만, 저항 스트링(110)에 제공되는 감마 탭들의 수 M에 따라, 유사한 스위칭 로직 블록이 각각의 감마 탭에 제공될 수 있다는 점이 이해되어야 한다.
스위칭 로직 블록들(162, 164, 및 166) 각각은 개별 제어 신호들(176, 186, 및 198)을 수신할 수 있다. 이들 제어 신호들은 스위칭 로직 블록 내의 스위치들 중 하나의 선택을 제공하는 역할을 할 수 있다. 예를 들면, 예로서 스위칭 로직 블록(166)을 참조하면, 제어 신호(198)의 상태에 따라, 스위칭 회로(190, 192, 194, 또는 196)가 선택될 수 있고, 따라서, 감마 탭 전압 GM을 저항 스트링(110) 상의 대응하는 위치에 커플링시킨다. 예를 들어, 제어 신호(198)가 스위치(190)가 선택되게 하는 경우, 감마 조정 전압 GM은 출력 전압 레벨
Figure 112011077741855-pct00014
에 대응하는 위치에 커플링될 수 있다. 스위치(192)가 선택되는 경우, 감마 조정 전압 GM은 출력 전압 레벨
Figure 112011077741855-pct00015
에 대응하는 위치에 커플링될 수 있다. 유사하게, 스위치들(194 또는 196)이 선택되는 경우, 감마 조정 전압 GM은 출력 전압 레벨들
Figure 112011077741855-pct00016
Figure 112011077741855-pct00017
에 대응하는 탭 위치들에 각각 커플링될 수 있다. 다시 말해, 특정 스위칭 로직 블록 내에서 선택되는 스위치에 따라, 대응하는 감마 전압 입력(116)이 저항 스트링(110)을 따라가는 다양한 위치들에 커플링될 수 있다. 출력 전압 레벨들(160)(V1-V2 N)은 멀티플렉서(200)에 의해 입력 신호(202)로서 수신될 수 있다. 예를 들어, 패널(30) 내의 행의 각각의 개별 유닛 픽셀(32)에 대응하는 디지털 레벨 데이터를 제공할 수 있는 선택 신호(204)에 기반하여, 출력 신호(206)로 표시되는 바와 같이, 멀티플렉서(200)에 의해 수신되는 적절한 전압들(V1-V2 N)이 선택되어 패널(30)에 (예를 들어, 각각의 개별 소스 라인(34)에) 출력될 수 있다.
도 9의 현재 예시된 실시예가 4개의 스위치들을 포함하는 것으로서 각각의 스위칭 로직 블록(예를 들어, 162, 164, 166)을 도시하지만, 추가적인 실시예들에서, 스위칭 로직 블록들은 더 많거나 더 적은 스위치들을 포함할 수 있다는 점이 이해되어야 한다. 추가적으로, 일부 실시예들에서, 각각의 스위칭 로직 블록은 또한 상이한 수의 스위치들을 포함할 수 있다. 예를 들어, 일반적으로 특정 컬러 채널에 대한 투과도 감도가 가장 큰 영역에 대응하는 저항 스트링(110)의 일부분에 가까이 위치되는 스위칭 로직 블록은 민감한 영역 내의 감마 탭 위치들에 대해 더 높은 정도의 조정가능성을 제공하기 위해 더 많은 스위치들을 포함할 수 있다. 일 특정 실시예에서, 단일의 감마 탭은 저항 스트링(110)을 따라가는 출력 포인트들 중 임의의 포인트에 감마 탭에 의해 공급되는 조정 전압을 접속시키도록 구성되는 스위칭 로직 블록에 제공될 수 있다. 다시 말해, 스위칭 로직 블록은, 하나가 저항 스트링(110)의 각각의 출력 레벨(
Figure 112011077741855-pct00018
)에 대응하는 2N 개의 스위치들을 포함할 수 있으며, 스위칭 로직 블록에 공급되는 제어 신호에 기반하여, 감마 탭은 대응하는 출력 레벨에 커플링될 수 있다. 또 다른 추가적인 실시예에서, 감마 조정 회로(68)는, (예를 들어, 도 5에 도시된 바와 같은) 고정된 감마 탭들 및 도 9에 도시된 바와 같은(예를 들어, 스위칭 로직 블록들을 사용하는), 조정가능한 감마 탭들 모두의 조합을 포함할 수 있다.
또한, 특히 스위칭 로직 블록(166)을 참조하여 본 실시예가 4개의 직접적으로 인접한 출력 전압 레벨들
Figure 112011077741855-pct00019
Figure 112011077741855-pct00020
중 하나에 감마 전압 GM을 각각 커플링하도록 구성되는 것으로서 각각의 스위치(190, 192, 194 및 196)을 도시하지만, 추가적인 실시예들에서, 스위칭 로직 블록 내의 스위치들이 직접적으로 인접한 출력 전압 레벨들에 반드시 커플링될 필요는 없다는 점이 이해되어야 한다. 단지 예로서, 대안적인 실시예에서, 스위치(196)는 출력 전압 레벨
Figure 112011077741855-pct00021
에 감마 조정 전압 GM을 커플링시키도록 구성될 수 있고, 스위치(194)는 출력 전압 레벨
Figure 112011077741855-pct00022
에 감마 조정 전압 GM을 커플링시키도록 구성될 수 있고, 스위치(192)는 출력 전압 레벨
Figure 112011077741855-pct00023
(미도시)에 감마 조정 전압 GM을 커플링시키도록 구성될 수 있고, 스위치(190)는 출력 전압 레벨
Figure 112011077741855-pct00024
(미도시)에 감마 조정 전압 GM을 커플링시키도록 구성될 수 있다. 따라서, 저항 스트링(110) 내의 감마 탭 포인트 위치들의 조정성을 제공함으로써, 현재 개시된 기술들은, 특히 예시된 아키텍처가 각각이 저항 스트링(110)을 따라가는 전압들에 집중될 수 있는 투과도 감도들을 가지는 복수의 컬러 채널에 적용될 때, 개선되고 더욱 정확한 감마 보정을 제공할 수 있다.
예를 들어, 이제 도 10에서 계속하면, 본 발명의 양상들에 따른 감마 블록(66)의 실시예가 예시된다. 도시된 감마 블록(66)은 감마 조정 회로(68) 및 감마 제어 로직(70)을 포함한다. 감마 조정 회로(68)는 적색, 녹색 및 청색 채널과 같은 디스플레이(28)의 각각의 컬러 채널에 대한 별개의 감마 조정 컴포넌트들을 포함할 수 있다. 예를 들어, 감마 보정 회로(68)는 적색 채널에 대응하는 저항 스트링(110a), 녹색 채널에 대응하는 저항 스트링(110b) 및 청색 채널에 대응하는 저항 스트링(110c)을 포함한다. 여기서 다시, 저항 스트링들(110a, 110b, 및 110c) 각각이 간략화된 로직 블록으로서 도시되지만, 이들 저항 스트링들 각각이 도 9에 도시된 바와 같이 복수의 저항들(112)을 포함할 수 있다는 점이 이해되어야 한다. 추가적으로, 저항 스트링들(110a, 110b, 및 110c) 각각은 복수의 전압 출력 레벨들(160a, 160b, 및 160c)을 각각 제공할 수 있다.
저항 스트링들(110a, 110b, 및 110c)은 각각, 대응하는 저항 스트링 상의 특정 위치들을 선택하기 위해 각각의 컬러 채널에 대해 독립적으로 조정될 수 있는 하나 이상의 감마 조정 탭들을 포함할 수 있다. 예를 들어, 적색 저항 스트링(110a)은 감마 조정 탭들(116a)을 수신할 수 있고, 녹색 저항 스트링(110b)은 감마 조정 탭들(116b)을 수신할 수 있고, 청색 저항 스트링(110c)은 감마 조정 탭들(116c)을 수신할 수 있다. 도 9를 참조하여 전술된 바와 같이, 본 발명의 아키텍처는 감마 조정 탭들이 접속되는 저항 스트링을 따라가는 위치들의 조정가능성을 제공하기 위해 주어진 저항 스트링과 관련하여 하나 이상의 스위칭 로직 블록들을 이용할 수 있다. 예를 들어, 적색 저항 스트링(110a)을 참조하면, 감마 조정 전압
Figure 112011077741855-pct00025
은 스위치(168a)의 선택을 용이하게 하기 위해 제어 신호(176a)를 수신할 수 있는 스위칭 로직 블록(162a)에 의해 수신된다. 도시된 바와 같이, 스위치(168a)는 저항 스트링(110a) 상의 위치(218)에 감마 조정 전압
Figure 112011077741855-pct00026
을 커플링시키도록 기능할 수 있다. 감마 조정 전압
Figure 112011077741855-pct00027
은 유사하게 스위칭 로직 블록(164a)의 입력으로서 수신될 수 있으며, 스위치(180a)는 제어 신호(186a)에 기반하여 선택되며, 따라서, 저항 스트링(110a)의 위치(220)에 있는 것으로서 감마 조정 전압
Figure 112011077741855-pct00028
을 제공하는 탭 포인트의 위치를 효과적으로 선택한다. 추가적으로, 감마 조정 전압
Figure 112011077741855-pct00029
은 제어 신호(198a) 하에서 스위칭 로직 블록(166a)의 스위치(196a)에 의해 결정됨에 따라, 위치(222)에 있는 저항 스트링(110a)에 커플링될 수 있다.
본 실시예에 도시된 바와 같이, 각각 스위칭 로직 블록들(162a, 164a, 및 166a) 내의 스위치들의 선택을 조정(govern)하는 제어 신호들(176a, 186a, 및 198a)은 감마 제어 로직(70)에 의해 제공될 수 있다. 특히, 제어 신호들(176a, 186a, 및 198a)에 대응하는 값들 및/또는 데이터는, 여기서 "감마 보정 프로파일"이라고 칭하는 블록(210)에 의해 표시되는 바와 같이, 감마 제어 로직(70) 내에 저장될 수 있다. 따라서, 스위칭 로직 블록들 내의 적절한 스위치들이 적색 채널에 대한 정확한 감마 조정을 제공하기 위해 선택되도록, 적색 감마 보정 프로파일(210)이 적색 저항 스트링(110a)과 연관된 스위칭 로직 블록들에 제어 신호들을 제공할 수 있다. 예를 들어, 감마 조정 전압들
Figure 112011077741855-pct00030
이 적어도 일반적으로 투과도 감도의 가장 큰 영역에 대응하는 저항 스트링(110a)을 따라가는 위치들에 적절하게 분배되도록, 감마 보정 프로파일(210)에 의해 제공되는 제어 신호들이 결정될 수 있다.
위의 설명을 염두에 두면, 녹색 채널 및 청색 채널에 대응하는 감마 조정 회로가 적색 채널에 대해 기술된 것과 유사한 방식으로 동작할 수 있다는 점이 이해되어야 한다. 예를 들어, 녹색 채널을 참조하면, 녹색 저항 스트링(110b)은 여기서 참조 번호 116b로 집합적으로 참조되는 감마 조정 전압 입력들
Figure 112011077741855-pct00031
을 수신할 수 있다. 감마 조정 전압
Figure 112011077741855-pct00032
각각은, 각각의 감마 조정 전압
Figure 112011077741855-pct00033
이 접속되는 저항 스트링(110b) 상의 위치의 조정가능성을 제공할 수 있는 개별 스위칭 로직 블록들에 제공될 수 있다. 예시의 목적으로, 감마 조정 전압들
Figure 112011077741855-pct00034
Figure 112011077741855-pct00035
을 각각 수신하는 스위칭 로직 블록들(162b, 164b 및 166b)만이 도시된다. 그러나, 감마 조정 전압 탭들의 수 (M)에 따라, 추가적인 스위칭 로직 블록들이 저항 스트링(110b)과 함께 이용될 수 있다는 점이 이해되어야 한다.
또한, 전술된 적색 저항 스트링(110a)과 연관된 감마 조정 회로와 유사한 방식으로, 스위칭 로직 블록(162b), 스위칭 로직 블록(164b) 및 스위칭 로직 블록(166b)은 각각 제어 신호들(176b, 186b, 및 198b)을 수신할 수 있다. 이들 제어 신호들에 의해, 감마 조정 전압
Figure 112011077741855-pct00036
은 스위치(172b)의 선택을 통해 저항 스트링(110b) 상의 위치(226)에 커플링될 수 있다. 유사하게, 감마 조정 전압
Figure 112011077741855-pct00037
은 스위치(178b)의 선택을 통해 저항 스트링(110b)의 위치(228)에 커플링될 수 있고, 감마 조정 전압
Figure 112011077741855-pct00038
은 스위치(190b)의 선택에 의해 저항 스트링(110b)의 위치(230)에 커플링될 수 있다. 제어 신호들(176b, 186b, 및 198b)은 녹색 감마 보정 프로파일(212)로 표현되는 데이터로서 저장될 수 있다. 따라서, 제어 로직(70)은 원하는 감마 탭 위치들(226, 228, 및 230)을 제공할 시 적절한 스위치들의 선택을 용이하게 하기 위해 녹색 감마 보정 프로파일(212)을 사용하여, 스위칭 로직 블록들(162b, 164b, 및 166b)에 제어 신호들(176b, 186b, 및 198b)을 각각 공급할 수 있다.
추가적으로 청색 저항 스트링(110c)을 참조하면, 여기서 참조 번호 116c로 집합적으로 참조되는 감마 탭 조정 전압들
Figure 112011077741855-pct00039
에 대해 유사한 회로가 제공된다. 예를 들어, 청색 저항 스트링(110c)은 제어 로직(70)에 저장된 청색 감마 보정 프로파일(214)에 기반하여, 그 각각이 제어 신호들(176c, 186c, 및 198c)을 개별적으로 수신할 수 있는, 스위칭 로직 블록들(162c, 164c, 및 166c)에 커플링될 수 있다. 본 실시예에 도시된 바와 같이, 스위칭 로직 블록들(162c, 164c, 및 166c)의 제어는 스위치(170c)의 선택을 통해 감마 조정 전압
Figure 112011077741855-pct00040
이 저항 스트링(110c)의 위치(234)에 커플링되는 것을 초래할 수 있다. 추가적으로, 감마 조정 전압
Figure 112011077741855-pct00041
은 스위치(184c)의 선택을 통해 저항 스트링(110c) 상의 위치(236)에 커플링될 수 있고, 감마 조정 전압 탭
Figure 112011077741855-pct00042
은 스위치(194c)의 선택을 통해 청색 저항 스트링(110c)의 위치(238)에 커플링될 수 있다. 따라서, 여기서 예시된 바와 같이, 현재 개시된 아키텍처는 디스플레이(28)의 각각의 컬러 채널에 대한 감마 조정 전압들이 있는 저항 스트링을 따라가는 위치들의 독립적 선택을 제공한다.
전술된 바와 같이, 감마 조정 회로(68)는 멀티플렉서(240)를 더 포함한다. 멀티플렉서(240)는 저항 스트링(110a)으로부터의 출력 전압 레벨들(160a), 저항 스트링(110b)으로부터의 출력 레벨 전압들(160b), 및 저항 스트링(110c)으로부터의 출력 레벨 전압들(160c)의 조합을 입력 신호(242)로서 수신할 수 있다. 멀티플렉서(240)는 선택 신호들(244 및 246)을 추가적으로 수신할 수 있다. 선택 신호(244)는 적색, 녹색 또는 청색 채널과 같은 특정 컬러 채널의 선택에 대응할 수 있다. 선택 신호(246)는, 예를 들어, 패널(30) 내의 행의 각각의 개별 유닛 픽셀(32)에 대응하는 디지털 레벨 데이터를 제공할 수 있다. 따라서, 선택 신호(244 및 246)에 기반하여, 적절한 출력 전압 레벨이 선택되어 출력 신호(248)에 의해 도시된 바와 같이 패널(30)에 (예를 들어 소스 라인들(34))에 출력될 수 있다.
계속하기 전에, 적색, 녹색 및 청색 채널을 가지는 현재 예시된 실시예가 단지 예로서 제공된다는 점이 이해되어야 한다. 추가적인 실시예들에서, 다른 적절한 컬러 구성들이 또한 사용될 수 있다. 예를 들어, 전술된 바와 같이, 하나의 이러한 실시예는 적색, 녹색, 청색 및 백색 채널 구성을 이용할 수 있다. 또다른 실시예에서, 본 발명의 아키텍처는 또한 시안, 마젠타, 옐로우 및 흑색 컬러 구성을 이용하는 디스플레이에 인가될 수 있다. 추가적으로, 도 9를 참조하여 전술된 바와 같이, 본 발명의 실시예에 도시된 스위칭 로직 블록들 각각이 반드시 동일한 수의 스위치들을 필요로 하지 않을 수 있다는 점을 유념해야 한다. 예를 들어, 스위칭 로직 블록이 저항 스트링에 커플링되는 일반적인 위치에 따라, 스위칭 로직 블록 내의 스위치들의 수는 특정 컬러 채널의 투과도 감도에 따라 증가하거나 감소할 수 있다. 즉, 일부 실시예들에서, 특정 스위칭 로직 블록들은 더 많은 스위치들을 포함할 수 있으며, 더 적은 스위치들을 가지는 다른 스위칭 로직 블록들보다 저항 스트링을 따라가는 더 많은 위치들에 대응하는 감마 조정 전압을 커플링시킬 수 있다.
추가적으로, 또다른 실시예에서, 적색, 녹색 또는 청색(또는 추가적인 컬러들) 채널들에 대한 감마 보정을 제공할 수 있는 디스플레이 아키텍처는 도 9에서 예시된 바와 같은 단일 저항 스트링을 사용하여 달성될 수 있다. 여기서, 시분할 멀티플렉싱 방식이 사용되어, 이산 시간 구간들 동안 적절한 제어 신호들이 각각의 스위칭 로직 블록들(162, 164, 및 166)에 제공되어 시간 구간에 따라 적색, 녹색 또는 청색 채널에 대한 감마 조정 포인트들의 선택을 용이하게 한다. 이러한 시분할 기술들은 도 14에 대해 하기에 더욱 상세히 논의될 것이다.
이제 도 11을 계속하여 참조하면, 본 발명의 양상들에 따라 디스플레이 디바이스 내의 복수의 컬러 채널들에 대한 감마 조정 탭 위치들을 선택하기 위한 기술을 도시하는 흐름도가 예시된다. 예로서, 여기서 참조 번호 252로 참조되는 방법은 도 10을 참조하여 전술된 감마 조정 회로(68)의 동작시 적용될 수 있다. 방법(252)은 초기에는 감마 보정 프로파일이 디스플레이 디바이스, 예를 들어, 디스플레이(28)에 의해 이용되는 복수의 컬러 채널들 각각에 대해 결정되는 단계(254)에서 시작한다. 도 10에 도시된 감마 제어 로직(70)을 참조하여 전술된 바와 같이, 감마 보정 프로파일, 예를 들어, 적색, 녹색 및 청색 감마 보정 프로파일들(210, 212, 및 214) 각각은 감마 조정 전압 탭들이 적용된 특정 저항 스트링 상의 위치들의 선택을 용이하게 하는 데이터를 나타낼 수 있다. 예로서, 적색 감마 조정 프로파일(210)은, 스위칭 로직 블록들(162a, 164a, 및 166a)에 전송되어 스위치들(168a, 180a, 및 196a)의 선택을 제공할 수 있는 제어 신호들로서 제어 로직(70)에 의해 번역될 수 있다. 추가적으로, 각각의 감마 보정 프로파일은 또한 특정 컬러 채널과 연관된 각각의 감마 조정 전압 탭에 공급되는 특정 전압 값들에 관한 데이터를 포함할 수 있다. 예를 들어, 각각의 컬러 채널에 대한 투과도 감도 데이터에 기반하여, 감마 탭 포인트들에서 제공되는 전압 값들이, 예를 들어, 특정 전압 위치들에서의 특정 컬러에 대응하는 감도 곡선을 풀 업 또는 풀 다운하기 위해, 그에 따라 선택될 수 있다.
다음으로, 단계(256)에서, 방법(252)은 각각의 컬러 채널에 연관된 디스플레이 회로에 개별 감마 보정 프로파일을 적용할 수 있다. 예를 들어, 도 10에 도시된 실시예를 다시 참조하면, 단계(256)는 제어 로직(70) 내에 저장된 감마 보정 프로파일들(210, 212, 및 214)과 연관된 제어 신호들을 각각의 컬러 채널과 연관된 대응하는 스위칭 로직 블록들에 제공하는 단계를 포함할 수 있다. 또한, 일부 실시예들에서, 감마 보정 프로파일의 애플리케이션은 또한 각각의 특정 컬러 채널과 연관된 감마 조정 탭들에 공급될 전압 값들을 정의하는 단계를 포함할 수 있다. 예로서, 도 10의 적색 저항 스트링(110a)을 참조하면, 제어 신호들(176a, 186a, 및 198a)을 스위칭 로직 블록들(162a, 164a, 및 166a)에 각각 제공하는 것에 부가하여, 감마 조정 전압들 각각에 대한 값들
Figure 112011077741855-pct00043
이 또한 적색 감마 보정 프로파일(210)에 의해 결정될 수 있다.
이제 단계(258)에 대해 계속하면, 단계(256)에 적용된 감마 보정 프로파일에 기반하여, 각각의 컬러 채널에 대한 감마 탭 위치들의 세트가 선택될 수 있다. 위에서 설명된 바와 같이, 도 10에 도시된 실시예에서, 감마 탭 위치들은 복수의 스위칭 로직 블록들 각각에 송신된 제어 신호들에 기반하여 선택될 수 있다. 각각의 스위칭 로직 블록은, 각각이 대응하는 저항 스트링의 개별 출력 레벨 전압에 커플링되는, 복수의 스위치들을 포함할 수 있다. 따라서, 선택된 스위치에 따라, 대응하는 감마 조정 전압은 선택된 스위치와 연관된 출력 레벨 전압에 대응하는 저항 스트링 상의 위치에 커플링될 수 있다. 이후, 방법(252)은 단계(260)에서 종료하며, 여기서 각각의 컬러 채널과 연관된 감마-보정된 출력 레벨 전압들이 디스플레이에 출력된다. 이해될 바와 같이, 단계(260)는 도 10에 도시된 멀티플렉서(240)와 같은 선택 회로에 의한 특정 출력 레벨 전압의 선택을 포함할 수 있다.
위에서 설명된 바와 같이, 여기서 개시되는 독립적 감마 조정 기술들의 한가지 이점은 감마 조정 포인트들의 위치가 각각의 컬러 채널에 대해 개별적으로 선택될 수 있다는 것이다. 따라서, 감마 조정 포인트들의 위치들이 적색, 녹색 및 청색 채널들에 대응하는 각각의 저항 스트링에 대해 동일한 상대적 위치들에 위치되는, 도 5 및 도 8을 참조하여 전술된 종래의 감마 보정 회로와 비교할 때, 여기서 개시되는 기술들을 구현하는 감마 조정 회로는, 각각의 컬러 채널이 일반적으로 높은 정도의 투과도 감도를 나타내는 위치들에서 감마 조정 전압들을 제공하고, 따라서 각각의 개별 컬러 채널에 대한 감마 특성들의 보다 더 정확한 조정을 제공하고, 따라서, 디스플레이에 의해, 보다 더 정확한 전체 컬러 출력을 제공한다.
이들 이점들은, 도 7을 참조하여 전술된 바와 같이, 각각 적색, 녹색 및 청색 채널들에 대응하는 투과도 감도 곡선들(142, 144, 및 146)을 도시하는 그래프(262)를 예시하는, 도 12를 참조하여 더욱 잘 예시된다. 그래프(262)는 여기서 각각 참조 번호(116a, 116b, 및 116c)로 참조되는 예시된 적색, 녹색 및 청색 채널들 각각과 연관된 특정 감마 탭 위치들의 선택을 추가로 예시한다. 하기에 예시될 바와 같이, 컬러 채널들 각각에 대한 감마 탭 위치들은 감마 탭들의 적어도 일부분이 특정 컬러 채널이 가장 큰 정도의 투과도 감도를 가지는 영역들에 일반적으로 집중되도록 선택될 수 있다. 예를 들어, 먼저, 적색 채널의 투과도 감도를 나타내는 곡선(142)을 참조하면, 감마 탭 위치들(116a)은 탭들(G1 및 G5)을 포함할 수 있다. 하기에 추가로 논의될 바와 같이, 이들 포인트들은, 각각 감마 조정 포인트들의 최대 위치 및 최소 위치를 나타내지만, 반드시 곡선들의 최대 전압 및 최소 전압을 나타내지 않을 수도 있다. 실시예들에서, G1 및 G5은 타겟 화이트 밸런스 특성을 달성하기 위해 선택될 수 있다. 예를 들어, "따뜻한(warm)" 화이트 밸런스가 요구되는 경우, 탭 위치들은, 패널 상의 백색이 더 따뜻한 톤 또는 색조(tint)(예를 들어, 핑크, 오렌지 또는 옐로우 등)를 가지도록 선택될 수 있다. "더 차가운(cooler)" 화이트 밸런스가 요구되는 경우, 탭 위치들은, 패널 상의 백색이 더 차가운 톤들(예를 들어, 청색, 녹색 등)을 가지도록 선택될 수 있다. 곡선(142)으로 예시된 바와 같이, 적색 채널은 대략 2.6 내지 2.8 볼트에서 가장 큰 투과도 감도를 나타낸다. 따라서, 감마 탭들(116a)의 위치들(G3 및 G4)은 일반적으로 적색 채널의 이러한 특히 민감한 영역 내에 분배될 수 있다. 위치 G2는 민감한 영역(2.6-2.8 볼트)과 인가된 전압 최대값(대략 4볼트) 사이의 곡선(142)의 경사 영역 내에서 추가로 선택된다.
이제 녹색 투과도 감도 곡선(144)과 그에 대응하는 감마 조정 위치들(116b)을 참조하면, 최대 감마 조정 포인트 및 최소 감마 조정 포인트를 나타내는 감마 탭들(G1 및 G5)에 부가하여, 나머지 감마 탭 위치들(G2, G3, 및 G4)이 일반적으로 대략 2.6 내지 3.7 볼트의 가장 큰 투과도 감도의 영역 상에 일반적으로 분배된다는 것을 알 수 있다. 또한, 청색 투과도 감도 곡선(146)을 참조하면, 대응하는 감마 탭 위치들(116c)은 (예를 들어, 화이트 밸런스 요건들에 기반하여 선택된)최대 감마 조정 포인트 및 최소 감마 조정 포인트에 대응하는 탭 위치들(G1 및 G5)을 포함한다. 추가적으로, 곡선(146)으로 예시된 바와 같이, 청색 채널은 대략 2.5 내지 2.7 볼트에서 가장 큰 투과도 감도를 나타낸다. 따라서, 감마 탭 위치들(116c)은 이러한 민감한 전압 범위 내에 분배된 탭 위치들(G3 및 G4)을 포함할 수 있다. 감마 탭 위치들(116c)은 인가된 최대 전압과 민감한 전압 값들의 영역 사이의 경사 영역 내에 일반적으로 위치되는 위치(G2)를 더 포함할 수 있다.
계속하기 전에, 본 그래프(262)가 단지 예시의 목적으로 각각의 컬러 채널에 대해 5개의 감마 탭 위치들을 도시한다는 점에 유의해야 한다. 위에서 설명된 바와 같이, 여기서 도시되는 감도 곡선들의 특성에 따라 더 적거나 더 많은 감마 탭 위치들이 특정 컬러들에 적용될 수 있다. 예를 들어, 녹색 채널이 각각 적색 채널 및 청색 채널의 곡선들(142 및 146)에 대해 특히 민감한 더 큰 전압 범위를 디스플레이하는 녹색 투과도 감도 곡선(144)을 참조하며, 일부 실시예들에서, 특히 민감한 영역(예를 들어, 대략 2.6볼트에서 3.7볼트 까지) 내에 추가적인 감마 탭 위치들을 제공하는 것이 바람직할 수 있다. 오직 예시로서, 디지털 레벨들을 표시하는데 6비트(예를 들어, 64개의 전체 출력 전압 레벨들)가 사용되는 일 실시예에서, 5개의 탭 위치들이 적색 채널 및 청색 채널에 제공될 수 있고, 10-13개의 탭 위치들이 더욱 민감한 녹색 채널에 제공될 수 있다. 다시, 그래프(262)에 도시된 특정 곡선들이 단지 예시로서 제공되며, 투과도 감도 특성들이, 예를 들어, 상이한 제조자들로부터의 상이한 패널들 사이에서 달라질 수 있다는 점에 유의해야 한다.
각각의 컬러 채널에 대한 적절한 감마 탭 위치들을 선택하기 위한 기술들이 도 13에 도시된 방법(270)에 의해 일반적으로 예시된다. 방법(270)은 컬러 채널에 인가될 감마 탭들에 대한 최소값 및 최대값이 먼저 결정되는 단계(272)에서 시작한다. 예를 들어, 전술된 바와 같이, 최대 감마 탭 위치 및 최소 감마 탭 위치는, 예를 들어, 도 12의 그래프(262)에 도시된 곡선들과 같은, 각각의 컬러 채널의 투과도 감도 곡선을 관측하고, 패널 상의 특정 화이트 밸런스를 달성하기 위해 적절한 탭 위치들을 선택함으로써 결정될 수 있다. 다음으로, 단계(274)에서, 감마 탭 포인트는 단계(272)로부터 결정된 전압 값들 각각에 대응하는 위치들에서 선택될 수 있다. 예를 들어, 그래프(262)를 참조하면, 각각이 적색 채널에 대응하는 감마 탭 위치들(116a)은 각각 감마 탭 위치들(G1 및 G5)을 포함할 수 있다.
다음으로, 단계(276)에서, 각각의 컬러 채널이 가장 큰 투과도 감도를 나타내는 인가된 전압들의 범위가 결정된다. 예를 들어, 적색 투과도 감도 곡선(142)에 대해, 적색 채널은 대략 2.6 내지 2.8 볼트의 전압들에서 가장 큰 투과도 감도를 나타낸다. 녹색 채널에 대해, 곡선(144)으로 도시된 바와 같이, 투과도 감도는 대략 2.6 볼트로부터 대략 3.7 볼트까지를 범위로 하는 인가된 전압들 상에서 가장 크다. 유사하게, 청색 투과도 감도 곡선(146)에 대해, 가장 큰 감도는 대략 2.5 내지 2.7 볼트의 전압들에서 발생한다.
단계(278)로 계속하면, 적어도 하나의 감마 탭 포인트가 단계(276)에서 결정된 전압 범위들 내에 있는 위치에 대응하도록 선택될 수 있다. 이해될 바와 같이, 선택된 탭 위치들의 수는 투과도 감도가 일반적으로 높은 범위에 기반하여 비례하여 증가할 수 있다. 예를 들어, 도 12를 참조하여 전술된 바와 같이, 각각 적색 채널 및 청색 채널에 대응하는 곡선들(142 및 146)은 상대적으로 작은 전압 범위들(예를 들어, 대략 0.2볼트)에 대해 가장 큰 투과도 감도를 나타낼 수 있다. 예를 들어, 곡선(142)에 대해, 적색 채널의 투과도 감도가 가장 큰 결정된 전압 범위는 대략 2.6 내지 2.8볼트에서 발생할 수 있다. 청색 채널은 일반적으로 유사한 투과도 감도 특성들을 가지며, 대략 2.5 내지 2.7 볼트에서 가장 큰 투과도 감도를 나타낸다. 반면, 녹색 채널에 대응하는 곡선(144)은 대략 2.6 내지 3.7 볼트의 상대적으로 더 큰 전압 범위에 대해 높은 정도의 투과도 감도를 나타낸다.
위에서 결정된 범위들에 기반하여, 적색 채널은 높은 투과도 감도의 개별 영역 내에 분배된 감마 탭 위치들(116a)의 탭 위치들(G3 및 G4)을 포함할 수 있다. 유사하게, 청색 감마 탭 포인트들(116c)은 또한 가장 높은 투과도 감도를 나타내는 곡선(146)의 영역 내에 일반적으로 분배된 감마 탭 위치들(G3 및 G4)을 포함할 수 있다. 추가적으로, 녹색 투과도 감도 곡선(144)은 녹색 채널이 높은 투과도 감도를 나타내는 더 큰 전압 범위를 가지므로, 감마 탭 포인트들(116b)은 이 범위 내에 분배된 감마 탭들(G2, G3 및 G4)을 포함할 수 있다. 다시 말해, 감마 탭 위치들의 적어도 일부분이 일반적으로 민감한 전압 범위 내에 집중되도록, 높은 투과도 감도에 대응하는 전압 범위가 증가함에 따라 더 많은 감마 탭 위치들이 선택될 수 있다. 예로서, 도 12의 탭 포인트들(116b)에 의해 도시된 바와 같은 5개의 탭 위치들(G1-G5)을 사용하는 것 대신, 추가적인 탭 포인트들이 곡선(144)의 민감한 영역(대략 2.6 내지 3.7 볼트) 내에 분배될 수 있다. 오직 예시로서, 추가적인 실시예에서, 녹색 컬러 채널은 6개, 7개, 8개 또는 더 많은 탭 위치들을 사용할 수 있으며, 여기서 탭 위치들의 대다수는 곡선(144)의 민감한 영역 내에 분배된다.
적절한 감마 탭 위치들이 디스플레이(28)의 각각의 컬러 채널에 대해 결정되면, 방법(270)은 단계(280)로 계속되며, 여기서 위치들(예를 들어, 116a, 116b, 116c)은 각각의 컬러 채널에 대응하는 감마 보정 프로파일들로서 저장될 수 있다. 도 10을 참조하여 전술된 바와 같이, 감마 보정 프로파일들(210, 212, 및 214)은 제어 로직(70) 내에 저장될 수 있고, 제어 로직(70)에 의해 번역되어 감마 조정 회로(68)에 적절한 제어 신호들을 제공하여 각각의 컬러 채널에 대한 적절한 감마 탭 위치들의 선택을 용이하게 할 수 있다.
방법(270)은 단계들(276 및 278)과 병렬로 실행될 수 있는 단계들(282 및 284)을 선택적으로 포함할 수 있다. 단계들(282 및 284)은 가장 높은 감도의 영역들에 대응하는 위치들이 아닌 투과도 감도 곡선을 따라가는 전압들에서의 컬러 채널에 대한 감마 탭 위치들의 선택을 일반적으로 기술한다. 단계(282)에서, 전술된 단계들(276 및 278)에 의해 결정되는 바와 같이, 높은 감도의 영역으로부터 최소 또는 최대 전압 값으로 확장하는 투과도 감도 곡선의 경사 영역에 대응하는 전압 범위들에 대한 결정이 이루어진다. 단계(284)에서, 감마 탭 위치는 단계(282)에서 결정된 경사 영역 내에서 선택될 수 있다. 이후, 단계(284)는, 결정된 감마 탭 위치들이 감마 보정 프로파일들 내에 유사하게 저장될 수 있는 단계(280)로 계속될 수 있다. 일 예를 제공하기 위해, 도 12에 도시된 적색 감도 곡선(242)을 참조하면, 단계(282)에서 결정된 경사 영역은 대략 2.8 내지 4볼트의 경사 영역에 대응할 수 있고, 감마 탭 위치들(116a)의 세트의 감마 탭 위치(G2)의 선택은 방법(270)의 단계(284)에 대응할 수 있다.
따라서, 여기서 개시된 감마 조정 기술들에 따라, 디스플레이(28)의 각각의 컬러 채널에 대한 감마 탭 위치들의 세트의 선택은 컬러 채널에 대한 최대 감마 탭 포인트 및 최소 감마 탭 포인트에 대응하는 전압 값들을 선택하는 단계 및 개별 컬러 채널이 가장 높은 투과도 감도를 나타내는 전압 범위 내에 있는 하나 이상의 탭 위치들을 선택하는 단계를 포함할 수 있다. 일부 경우들에서, 하나 이상의 추가적인 탭 위치들은 높은 감도의 영역으로부터 최소 전압 값 또는 최대 전압 값(예를 들어, 적색 탭 위치(G2) 및 청색 탭 위치(G2))으로 확장하는 투과도 감도 곡선의 경사 영역에 대응하는 전압 범위 내에서 선택될 수 있다.
특정 실시예들에서, 방법(270)이 하드-디스크, 광학 디스크, 프로그램가능 메모리 디바이스 등과 같은 하나 이상의 머신 또는 컴퓨터 판독가능 매체 상에 컴퓨터 프로그램 제품으로서 저장되는 명령들을 사용하여 수행될 수 있다는 점이 이해되어야 한다. 즉, 머신-판독가능 매체 상에 저장된 명령들은 투과도 감도 곡선들의 분석을 통해 각각의 컬러 채널에 대한 감마 탭 위치들의 선택을 실행하도록 되어있을 수 있는 실행가능한 루틴들을 구성할 수 있다. 예를 들어, 일부 실시예들에서, 명령들은 실험 데이터에 적어도 부분적으로 기반하여 방법(270)에서 전술된 선택 단계들을 실행하도록 구성될 수 있다. 또한, 일 실시예에서, 명령들은 소스 드라이버 IC(48)를 포함하는, 디스플레이(28) 및 그것의 다양한 컴포넌트들을 제어하는 펌웨어의 세트의 일부분으로서 저장될 수 있다. 추가적으로, 이러한 명령들은 또한, 특정 실시예들에서, 예를 들어, 도 6의 그래프(130)에 의해 도시되는 전압-투과도 데이터에 적어도 부분적으로 기반하여 하나 이상의 컬러 채널들에 대한 투과도 감도 특성들을 유도하도록 구성될 수 있다.
주로 도 10에 대해 전술된 실시예들이 도 5 및 도 8에서 전술된 종래의 감마 조정 회로들의 감마 탭 위치 조정가능성에 비해, 디스플레이(28) 내의 각각의 컬러 채널의 더 큰 정도의 감마 탭 위치 조정가능성을 제공하지만, 감마 탭 위치들의 조정 가능성의 강건성은 스위칭 로직이 접속되는 주어진 저항 스트링 상의 전압 출력 레벨들의 수에 의해 여전히 제한될 수 있다. 예를 들어, 도 10의 저항 스트링(110a)을 참조하면, 스위칭 로직 블록(162a) 내의 스위치들 각각은 감마 조정 전압
Figure 112011077741855-pct00044
을 개별 출력 전압 레벨에 커플링시킬 수 있다. 스위칭 로직 블록(162a)이 출력 전압들 V1-V4 에 커플링되면, 예를 들어, 전압
Figure 112011077741855-pct00045
이 인가될 수 있는 감마 탭 위치들은 조정가능하지만, 전술된 바와 같이, 제어 신호(176a)의 상태에 따라 출력 레벨들(V1, V2, V3, 또는 V4)의 선택에 제한된다. 일부 경우들에서, 감마 탭 위치들에 대해 훨씬 더 큰 정도의 조정가능성을 제공하는 것이 바람직할 수 있다.
이제 도 14를 참조하면, 도 3에 도시된 소스 드라이버 IC(48)의 감마 블록(66)의 추가적인 실시예가 예시된다. 예시된 실시예에서, 각각의 컬러 채널에 대한 별개의 저항 스트링을 이용하는 것 대신, 도 10의 이전 실시예에 도시된 바와 같이, 감마 조정 전압(68)은 복수의 저항들(112)을 가지는 단일 저항 스트링(110)을 사용하여 디스플레이(28)의 각각의 컬러 채널(예를 들어, 적색, 녹색 및 청색)에 대한 출력 전압 레벨들을 제공한다. 동작시, 각각의 컬러 채널은 시분할 멀티플렉싱 방식을 사용하여 (
Figure 112011077741855-pct00046
을 포함하는) 전압 출력들(160)을 공유할 수 있다. 시분할 멀티플렉싱 방식을 사용하여, 적색, 녹색 및 청색 채널들에 대응하는 출력 전압들은, 본 실시예에 도시된 바와 같이 감마 제어 로직(70)의 컴포넌트일 수 있거나 또는 감마 블록(66) 내의 별개의 컴포넌트일 수 있는 시분할 로직(304)의 제어 하에 상이한 시점에서 물리적으로 제공된다. 시분할 로직(304)은 동작 시간 도메인을 고정된 길이의 이산 시간슬롯들로 분할하도록 구성될 수 있다. 따라서, 각각의 컬러 채널들에 대응하는 저항 스트링(110)으로부터의 출력 전압 레벨들(160)은 디스플레이(28)의 동작 동안 상이한 시간슬롯들에서 출력될 수 있다. 예를 들어, 적색, 녹색 및 청색 채널들과 연관된 출력 전압 레벨들(160)은 각각 제1, 제2 및 제3 시간슬롯들 동안 저항 스트링(110)으로부터 출력될 수 있다. 제3 시간슬롯에 후속하여, 프로세스가 반복될 수 있고, 이에 의해, 적색, 녹색 및 청색 채널들에 대한 출력 전압 레벨들(160)은 각각 제4, 제5 및 제6 시간슬롯들에서 출력되는 등의 식이다. 이해될 바와 같이, 오직 단일 저항 스트링만을 이용하는 예시된 장치(arrangement)는 다수의 컬러 채널들에 대한 감마 조정을 구현하기 위해 요구되는 회로 및 로직의 양을 감소시킬 수 있고, 이에 의해, 디스플레이(28) 내의 감마 조정 회로의 비용 및 복잡도를 감소시킬 수 있다.
또한, 본 실시예의 감마 조정 회로(68)는 또한 도 10에 전술된 실시예에 비해 더 넓은 범위의 감마 탭 위치 조정가능성을 제공할 수 있다. 예시된 바와 같이, 저항 스트링(110)은, 일반적으로 참조 번호(290)로 참조되는, 스위치들의 행렬에 커플링될 수 있다. 스위칭 행렬(290)은, 각각이 감마 제어 로직(70)에 제공될 수 있는 감마 조정 전압들(116)(G1-GM)의 각각의 전압에 커플링되는, 와이어 또는 도전체들(291)을 포함한다. 또한, 스위칭 행렬(290)은, 각각이 저항 스트링(110) 상의 출력 전압 레벨 포인트들(160)(
Figure 112011077741855-pct00047
)의 각각의 포인트에 커플링되는 와이어 또는 도전체들(293)을 포함한다. 와이어들(291 및 293)의 각각의 교차부분에서, 개별 스위치(292)가 대응하는 감마 조정 전압을 저항 스트링(110) 상의 위치와 연관된 대응하는 출력 전압 레벨에 커플링시키기 위해 제공될 수 있다. 따라서, 출력 전압 레벨들이 제공되고 있는 특정 컬러 채널에 따라, 그리고 개별 감마 보정 프로파일(예를 들어, 210, 212, 214)의 애플리케이션에 기반하여, 선택된 감마 보정 프로파일에 대응하는 저항 스트링(110)을 따라가는 위치들에 감마 조정 전압들(G1-GM)을 인가하기 위해 적절한 스위치들(292)이 선택될 수 있다. 예를 들어, 전술된 시분할 방식을 참조하면, 적색 채널에 대응하는 출력 전압들(160)이 제1 시간슬롯 동안 제공되는 경우, 적색 감마 보정 프로파일(210)이 선택될 수 있다. 오직 예시의 목적으로, 적색 감마 보정 프로파일(210)은 제어 로직(70)으로 하여금 스위칭 행렬(290) 내의 스위치들(294, 296, 298, 및 300)을 선택하게 할 수 있다. 예를 들어, 스위치(294)의 선택은 감마 조정 전압 G1이 출력 전압 V2에 대응하는 저항 스트링(110) 상의 위치에 인가되는 결과를 가져올 수 있다. 유사하게, 스위치(300)의 선택은 감마 조정 전압 GM이 출력 전압
Figure 112011077741855-pct00048
에 대응하는 저항 스트링(110) 상의 위치에 인가되는 결과를 가져올 수 있다. 스위치들(296 및 298)의 선택은 저항 스트링(110) 상의 (명명되지 않은) 개별 위치들에 감마 조정 전압들 G2 및 G3을 유사하게 커플링시킬 수 있다.
감마 조정 회로(68)는 추가적으로, 입력 신호(308)에 의해 표현되는 바와 같이, 저항 스트링(110)으로부터 출력 전압 레벨들(160)을 수신할 수 있는 멀티플렉서(306)를 포함한다. 패널(30) 내의 행의 각각의 개별 유닛 픽셀(32)에 대응하는 디지털 레벨 데이터를 제공할 수 있는 선택 신호(310)에 기반하여, 예를 들어, 입력 신호(308)로부터의 대응하는 전압이 선택되어, 멀티플렉서 출력(312)으로 표시되는 바와 같이, 패널(30)에 출력될 수 있다. 이해될 바와 같이, 스위치들(294, 296, 298, 및 300)의 선택은, 전술된 바와 같이, 적색 채널의 투과도 감도에 기반하여 적색 감마 보정 프로파일(210)에 의해 정의되는 감마 탭 위치들에 대응할 수 있다. 또한, 이해될 바와 같이, 제1 시간슬롯의 종단에서, 후속하는 감마 보정 프로파일, 예를 들어, 녹색 감마 보정 프로파일(212)이 적용될 수 있고, 선택된 스위치들(294, 296, 298, 및 300)은 녹색 감마 보정 프로파일(212)에 의해 정의되는 감마 조정 탭 위치들에 따라 행렬(290) 내의 상이한 위치들에 있을 수 있다. 따라서, 시분할 로직(304)의 제어에 기반하여, 멀티플렉서(306)로부터의 출력(312)은 적색, 녹색 및 청색 채널들로부터의 선택된 전압 레벨에 대응할 수 있다. 예를 들어, 전술된 제1 시간슬롯 동안, 출력(312)은, 전술된 바와 같이, 적색 감마 보정 프로파일(210)에 기반하여 선택되는 감마 조정 탭 위치들을 포함할 수 있는 저항 스트링(110)의 전압 출력들에 기반하여 선택되는 전압들을 나타낼 수 있다. 후속하는 시간슬롯들 동안, 출력(312)은 청색 채널 또는 녹색 채널로부터 선택된 전압들을 나타낼 수 있다.
단일 감마 탭 위치를 저항 스트링 상의 각각의 전압 출력 레벨에 커플링시키도록 구성되는 단일 스위칭 로직 블록을 포함할 수 있는 전술된 실시예와 비교시, 본 실시예에서는 저항 스트링(110)에 적용되는 감마 탭 위치들의 "풀" 조정가능성이 제공된다. 즉, 본 실시예는 감마 조정 전압들(G1-GM) 각각이 전체 저항 스트링(110)을 따라가는 탭 위치들에 인가될 수 있는 일대일 매핑을 제공한다. 예를 들어, 어느 스위치(292)가 대응하는 와이어(291)에서 선택되느냐에 따라, 감마 조정 전압(G1)은 저항 스트링(110)을 따라가는 출력 전압 레벨들(
Figure 112011077741855-pct00049
) 중 임의의 하나에 대응하는 탭 위치들에 커플링될 수 있다. 따라서, 본 실시예는 도 10에 도시된 실시예들에 비해 훨씬 더 큰 정도의 감마 탭 위치 조정가능성을 제공한다. 또한, 추가적인 실시예들에서, 스위칭 행렬(290)의 사이즈가 각각의 감마 전압들에 대한 가능한 접속 포인트들을 제한함으로써 감소할 수 있다는 점이 이해되어야 한다. 예로서, 특정 컬러 채널들이, 예를 들어, 각각 적색 및 청색 채널들에 대응하는 곡선들(142 및 146)(도 12)에 의해 도시되는, 더 높은 인가된 전압들에서 유사한 투과도 감도 특성들을 나타내는 경우, 스위칭 행렬(290)은 더 높은 전압 범위들 내에 더 적은 스위치들(292)을 제공함으로써 감마 탭들의 조정가능성을 감소시킬 수 있다. 그러나, 스위치들(292)의 수의 감소가 감마 조정 회로(68)의 복잡도를 감소시킬 수 있지만, 감마 조정 회로(68)가 민감한 영역 내의 녹색 채널에 대해 적어도 플렉시블한 정도의 감마 탭 위치 조정가능성을 여전히 제공하도록, 적어도 충분한 개수의 스위치들(292)이 녹색 채널의 이러한 민감한 영역들(예를 들어, 곡선(146) 상에 도시된 바와 같이, 대략 2.6 내지 3.7 볼트)상에서 구현되어야 한다는 점에 유의해야 한다.
도 14에서 전술된 감마 블록(66)의 실시예의 동작은 도 15에 예시된 방법(320)을 참조하여 더 잘 이해될 수 있다. 단계(322)에서 시작하여, 디스플레이 디바이스에 의해 이용되는 복수의 컬러 채널들 각각에 대한 감마 보정 프로파일들이 결정된다. 이들 감마 보정 프로파일들은, 전술된 기술들 중 임의의 기술을 사용하여, 특히, 도 13의 방법(270)에 의해 도시된 바와 같이, 저항 스트링을 따라가는 감마 탭 위치들의 선택을 참조하여 결정될 수 있다. 감마 보정 프로파일들이 감마 제어 로직(70)에 의해 이용되어, 예를 들어, 소스 드라이버 IC(48)의 동작 동안 독립적으로 조정가능한 감마 탭 위치들을 제공하고, 이에 의해 사용자의 관점에서 디스플레이 패널(30) 상의 컬러 채널에 대한 개선된 정확성을 제공할 수 있다.
디스플레이 디바이스의 각각의 컬러 채널에 대한 감마 보정 프로파일들이 결정되면, 방법(320)은 단계(324)로 계속되며, 여기서, 이미지를 나타내는 디지털 이미지 데이터(예를 들어, 이미지 데이터(52))가 디스플레이 디바이스(28)의 소스 드라이버 IC(48)에 의해 수신된다. 소스 드라이버 IC(48)는, 게이트 드라이버(50)와 협력하여, 수신된 이미지 데이터를 프로세싱하여 적절한 전압 신호들을 생성하여, 시청가능한 이미지를 생성하기 위한 유닛 픽셀들(32)을 구동하기 위해, 패널(30)에 출력할 수 있다.
전술된 바와 같이, 도 14의 감마 블록(66)은 단일 저항 스트링(110)이 디스플레이(28)에 의해 이용되는 모든 컬러 채널들에 대한 필요한 출력 전압 레벨을 공급하기 위해 사용될 수 있도록 시분할 멀티플렉싱을 이용할 수 있다. (예를 들어, 로직(304)에 의해 제어되는) 시분할 멀티플렉싱 방식은 시간 도메인을 복수의 이산 시간슬롯들로 분할할 수 있고, 따라서, 적색, 녹색 및 청색 채널들 각각에 대응하는 출력 전압 레벨들은 반복적으로 교번하는 방식으로 매 3번째 시간슬롯에서 저항 스트링(110)으로부터 출력되도록 할 수 있다. 예를 들어, 단계(326)에서 계속하면, 제1 시간슬롯 동안, 감마 조정 탭 포인트들의 세트가 전술된 바와 같이 적색 감마 보정 프로파일(210)에 기반하여 선택될 수 있다. 다음으로, 단계(328)에서, 적색 감마 보정 프로파일(210)에 대응하는 선택된 탭 위치들에서의 감마 조정 전압들을 포함할 수 있는 저항 스트링(110)으로부터의 출력 전압 레벨들이 멀티플렉서(306)와 같은 선택 회로에 제공될 수 있다. 선택 회로는 프로세싱되고 있는 이미지 데이터의 적색 채널에 대응하는 디지털 레벨 데이터 입력에 대응하는 제어 신호 또는 선택 신호를 수신할 수 있다. 그 후, 단계(330)에서, 적절한 출력 전압 레벨은 선택 회로에 의해 수신되는 디지털 레벨 데이터 입력에 기반하여 선택될 수 있다. 선택된 전압은 이후, 단계(332)에 의해 표시되는 바와 같이, 패널(30)에 제공될 수 있다.
제1 시간슬롯의 종료에 후속하여, 감마 조정 탭 포인트들의 후속하는 세트가, 전술되고 단계(334)에서 도시된 바와 같이, 녹색 감마 보정 프로파일(212)에 기반하여 선택될 수 있다. 그 후, 방법(320)은 단계들(336-340)로 진행할 수 있으며, 이들은 일반적으로 전술된 단계들(328-332)과 유사하다. 예를 들어, 단계(336)에서, 녹색 감마 보정 프로파일(212)에 대응하는 선택된 탭 위치들에서의 감마 조정 전압들을 포함하는 저항 스트링(110)으로부터의 출력 전압 레벨들이 선택 회로에 제공된다. 선택 회로는 프로세싱되는 이미지 데이터의 녹색 채널에 대응하는 디지털 레벨 데이터 입력에 대응하는 제어 신호 또는 선택 신호를 수신할 수 있다. 그 후, 단계(338)에서, 적절한 전압 출력 레벨이 선택 회로에 의해 수신된 디지털 레벨 데이터 입력에 기반하여 선택될 수 있다. 그 후, 녹색 채널에 대응하는 선택된 전압이, 단계(340)에 의해 표시된 바와 같이, 패널(30)에 제공될 수 있다.
다음으로, 제2 시간슬롯의 종료에 후속하여, 감마 조정 탭 포인트들의 추가적인 세트가, 전술되고 단계(342)에 도시된 바와 같이, 청색 감마 보정 프로파일(214)에 기반하여 선택될 수 있다. 방법(320)은 이후 단계들(344-348)로 진행할 수 있으며, 이들은 일반적으로 전술된 단계들(328-332) 및 단계들(336-340)과 유사하다. 예를 들어, 단계(344)에서, 청색 감마 보정 프로파일(214)에 대응하는 선택된 탭 위치들에서의 감마 조정 전압들을 포함하는 저항 스트링(110)으로부터의 출력 전압 레벨들이 선택 회로에 제공된다. 선택 회로는 프로세싱되고 있는 이미지 데이터의 청색 채널에 대응하는 디지털 레벨 데이터 입력에 대응하는 제어 신호 또는 선택 신호를 수신할 수 있다. 다음으로, 단계(346)에서, 적절한 전압 출력 레벨이 선택 회로에 의해 수신되는 디지털 레벨 데이터 입력에 기반하여 선택될 수 있다. 청색 채널에 대응하는 선택된 전압은 이후, 단계(348)에 의해 표시되는 바와 같이, 패널(30)에 제공될 수 있다. 그 후, 방법(320)은 소스 드라이버 IC(48)에 의해 프로세싱될 추가적인 이미지 데이터가 존재하는지의 여부에 대한 결정이 이루어지는 결정 로직(350)으로 진행할 수 있다. 프로세싱하기 위한 어떠한 추가적인 이미지 데이터도 존재하지 않는 경우, 방법(320)은 단계(352)에서 종료한다. 프로세싱될 추가적인 이미지 데이터가 남아 있는 경우, 방법(320)은 단계들(326-348)을 반복할 수 있다.
3개의 컬러 채널들(적색, 녹색 및 청색)의 사용이 단지 예시로서 본 실시예에서 제공되며, 다른 실시예들에서, 디스플레이(28)가 위에서 간략하게 언급된 바와 같이 상이한 컬러 구성들을 이용할 수 있다는 점이 이해되어야 한다. 예를 들어, 적색, 녹색, 청색 및 백색 채널들을 이용하는 디스플레이(RGBW 디스플레이)에서, 전술된 시분할 멀티플렉싱 방식은 반복 교번 방식으로 매 4번째 시간슬롯들에서 각각의 컬러 채널에 대응하는 전압 레벨들을 출력할 수 있다.
본 개시물에서 설명된 기술들이 개시된 특정 형태에 제한되도록 의도되지 않는다는 점이 이해되어야 한다. 오히려, 상기 기술들은 본 개시물 및 청구항들의 사상 및 범위 내에 있는 모든 수정물, 등가물 및 변경물들을 커버한다.

Claims (29)

  1. 디스플레이 디바이스로서,
    상기 디스플레이 디바이스의 시청가능 영역을 정의하는 복수의 유닛 픽셀들을 포함하며 복수의 컬러 채널들을 가지는 디스플레이 패널 - 상기 복수의 컬러 채널들 각각은, 적어도 부분적으로 상기 각 컬러 채널의 투과도 감도 특성들에 기초하는, 연관된 감마 보정 프로파일을 가짐 - ; 및
    이미지 데이터의 스트림을 프로세싱하고 상기 디스플레이 패널에 상기 프로세싱된 이미지 데이터를 전송하도록 구성되는 소스 드라이버 집적 회로(IC)
    를 포함하고, 상기 소스 드라이버 IC는:
    복수의 저항 스트링 - 각 저항 스트링은 상기 복수의 컬러 채널들 중 하나의 대응 컬러 채널에 대응하고, 각 저항 스트링은 대응 컬러 채널에 대응하는 복수의 출력 전압 레벨들을 제공하도록 구성됨 - ;
    복수의, 감마 조정 전압 탭들의 세트 - 각 전압 탭들의 세트는, 상기 복수의 저항 스트링 중 하나의 대응 저항 스트링에 대응하고, 세트 내의 각 감마 조정 전압 탭은 대응 저항 스트링에 대응하는 상기 컬러 채널과 연관된 감마 보정 프로파일에 기반하여 상기 대응 저항 스트링 상의 각 위치에 조정가능하게(adjustably) 커플링되도록 구성되며, 상기 대응 저항 스트링의 복수의 출력 전압 영역들 중에서, 상기 대응 저항 스트링의 하나의 출력 전압 영역이, 대응하는 상기 컬러 채널의 상기 투과도 감도 특성들에 기초하여 선택됨 - ; 및
    상기 저항 스트링들 각각에 의해 제공되는 상기 출력 전압 레벨들을 수신하고, 하나 이상의 선택 신호들에 기반하여 상기 출력 전압 레벨들 중 하나를 선택하고, 상기 디스플레이 패널에 상기 선택된 전압 레벨을 출력하도록 구성되는 선택 회로를 포함하는 감마 조정 회로
    를 포함하는,
    디스플레이 디바이스.
  2. 제1항에 있어서,
    상기 컬러 채널들 중 각각과 연관된 상기 감마 보정 프로파일은, 대응하는 감마 조정 전압 탭들의 세트 중 각각이 커플링될 대응하는 컬러 채널에 대한 대응 저항 스트링을 따라 감마 조정 위치들의 세트를 정의하고, 각각의 컬러 채널에 대한 상기 감마 조정 위치들은 상기 대응 컬러 채널에 대한 투과도 감도 특성들을 분석함으로써 결정되는, 디스플레이 디바이스.
  3. 제1항에 있어서,
    각각의 감마 조정 전압 탭은 대응 스위칭 로직 블록에 대한 입력으로서 제공되고, 각각의 스위칭 로직 블록은 복수의 스위치들을 포함하고, 각각의 스위치는 대응 저항 스트링 상의 각 위치에 커플링되고, 각각의 스위칭 로직 블록은 상기 대응 저항 스트링에 대응하는 상기 컬러 채널과 연관된 상기 감마 보정 프로파일에 기초하여 제공되는 각 제어 신호에 기반하여 자신의 복수의 스위치 중 하나를 선택하도록 구성되는 디스플레이 디바이스.
  4. 제1항에 있어서,
    각각의 저항 스트링에 의해 제공되는 출력 전압 레벨들의 수는 2N이고, N은 상기 이미지 데이터 스트림의 각각의 컬러 채널에 대한 디지털 레벨을 표현하기 위해 사용되는 비트 수인 디스플레이 디바이스.
  5. 제4항에 있어서,
    감마 조정 전압 탭들의 각 세트 내의 전압 탭들의 수는 N보다 더 적은 디스플레이 디바이스.
  6. 제1항에 있어서,
    감마 조정 전압 탭들의 각 세트 내의 전압 탭들의 수는 자신의 대응하는 컬러 채널의 투과도 감도 특성들에 적어도 부분적으로 기반하여 달라지는 디스플레이 디바이스.
  7. 제1항에 있어서,
    상기 복수의 컬러 채널들은 적색 채널, 녹색 채널 및 청색 채널을 포함하는 3개의 컬러 채널들을 포함하는 디스플레이 디바이스.
  8. 제7항에 있어서,
    상기 디스플레이 패널의 상기 유닛 픽셀들은 3개의 유닛 픽셀들의 그룹들로 배열되고, 그룹 내의 각각의 유닛 픽셀은 개별 컬러 필터 엘리먼트에 기반하는 연관된 컬러 특성을 가지고, 3개의 유닛 픽셀들의 각각의 그룹은 적색 필터를 가지는 제1 유닛 픽셀, 녹색 필터를 가지는 제2 유닛 픽셀, 및 청색 필터를 가지는 제3 유닛 픽셀을 포함하는 디스플레이 디바이스.
  9. 집적 회로로서,
    복수의 컬러 채널들에 대응하는 이미지 데이터를 가지는 이미지 데이터 스트림을 수신하기 위한 입력 버스; 및
    감마 프로세싱 블록을 포함하고, 상기 감마 프로세싱 블록은
    감마 조정 회로; 및 감마 제어 로직을 포함하고, 상기 감마 조정 회로는:
    복수의 전압 레벨 출력들을 정의하는 저항 스트링;
    상기 저항 스트링으로부터의 상기 전압 레벨 출력들 각각에 커플링되는 도전체들의 제1 세트, 복수의 감마 조정 전압 탭들 각각에 커플링되는 도전체들의 제2 세트, 및 상기 제1 세트 중 하나의 도전체와 상기 제2 세트 중 하나의 도전체의 각 교차부분에 위치되는 스위치를 포함하는 복수의 스위치들을 포함하는 스위칭 행렬 - 각각의 스위치는 폐쇄 상태에서 동작할 때, 상기 제1 세트로부터의 와이어에 커플링되는 상기 저항 스트링 출력의 전압 레벨 출력에, 상기 제2 세트로부터의 와이어에 대응하는 감마 조정 전압을 커플링하도록 구성됨 - ; 및
    프로세싱되는 상기 이미지 데이터의 디지털 레벨 표현을 포함하는 선택 신호에 기반하여 상기 저항 스트링으로부터 상기 전압 레벨 출력들 중 하나를 수신 및 선택하고, 상기 감마 프로세싱 블록으로부터 상기 선택된 전압 레벨 출력을 출력하도록 구성되는 선택 회로를 포함하고, 상기 감마 제어 로직은:
    각각의 컬러 채널에 대한 감마 보정 프로파일을 저장하도록 구성되는 메모리 - 각각의 감마 보정 프로파일은 자신의 대응 컬러 채널에 대해 요구되는 감마 조정 위치들에 대응하는 상기 스위칭 행렬 내의 스위치들의 세트를 정의하고, 상기 요구되는 감마 조정 위치들은 각 대응 컬러 채널에 대한 투과도 감도 곡선의 분석을 통해 결정되며, 상기 대응 컬러 채널의 투과도 감도 특성들에 기초하여 복수의 감마 조정 전압 영역들 중 하나의 감마 조정 전압 영역이 선택됨 - ; 및
    상기 컬러 채널들 각각에 대응하는 이미지 데이터가 연속적인 이산 시간슬롯들에서 선택 및 프로세싱되는 시분할 멀티플렉싱 방식을 구현하도록 구성되는 시분할 로직 - 각각의 시간슬롯 동안, 선택된 컬러 채널에 대응하는 감마 조정 위치들은 상기 선택된 컬러 채널과 연관된 상기 감마 보정 프로파일에 기반하여 상기 스위칭 행렬 내에서 하나 이상의 스위치들을 선택함으로써 결정되고, 상기 이산 시간슬롯들은 교번 방식으로 반복함 - 을 포함하는 집적 회로.
  10. 제9항에 있어서,
    상기 컬러 채널들은 제1 채널, 제2 채널 및 제3 채널을 포함하고, 상기 저항 스트링 상의 감마 조정 위치들의 제1 세트를 정의하는 스위치들의 제1 세트는 제1 시간슬롯 동안 상기 제1 컬러 채널에 대응하는 제1 감마 보정 프로파일에 기반하여 선택되고, 상기 저항 스트링 상의 감마 조정 위치들의 제2 세트를 정의하는 스위치들의 제2 세트는 제2 시간슬롯 동안 상기 제2 컬러 채널에 대응하는 제2 감마 보정 프로파일에 기반하여 선택되고, 상기 저항 스트링 상의 감마 조정 위치들의 제3 세트를 정의하는 스위치들의 제3 세트는 제3 시간슬롯 동안 상기 제3 컬러 채널에 대응하는 제3 감마 보정 프로파일에 기반하여 선택되는 집적 회로.
  11. 제10항에 있어서,
    상기 제1 컬러 채널, 상기 제2 컬러 채널 및 상기 제3 컬러 채널은 각각 적색 채널, 녹색 채널, 및 청색 채널을 포함하는 집적 회로.
  12. 제10항에 있어서,
    제4 컬러 채널을 더 포함하고, 상기 저항 스트링 상의 감마 조정 위치들의 제4 세트를 정의하는 스위치들의 제4 세트는 제4 시간슬롯 동안 상기 제4 컬러 채널에 대응하는 제4 감마 보정 프로파일에 기반하여 선택되는 집적 회로.
  13. 제12항에 있어서,
    상기 제1 컬러 채널, 상기 제2 컬러 채널, 상기 제3 컬러 채널, 및 상기 제4 컬러 채널은 각각 적색 채널, 녹색 채널, 청색 채널 및 백색 채널, 또는 각각 시안(cyan)색 채널, 마젠타(magenta)색 채널, 옐로우(yellow)색 채널 및 흑색 채널 중 하나를 포함하는 집적 회로.
  14. 제9항에 있어서,
    디스플레이 패널의 유닛 픽셀들의 어드레스지정된 행에 스캐닝 신호들을 제공하도록 구성되는 게이트 드라이버 집적 회로에 타이밍 신호들을 제공하도록 구성되는 타이밍 생성기 블록을 포함하는 집적 회로.
  15. 제14항에 있어서,
    상기 감마 프로세싱 블록으로부터 상기 선택된 전압 레벨 출력을 수신하고, 소스 라인들의 세트를 통해 상기 디스플레이 패널에 상기 선택된 전압 레벨 출력을 제공하도록 구성되는 프레임 버퍼를 포함하는 집적 회로.
  16. 디스플레이 디바이스를 제조하기 위한 방법으로서,
    각각 소스 라인들과 게이트 라인들에 의해 정의되는 열들 및 행들로 배열되는 복수의 유닛 픽셀들을 가지는 디스플레이 패널을 제공하는 단계 - 각각의 유닛 픽셀은 소스 라인과 게이트 라인의 교차부분에 커플링되고, 상기 디스플레이 패널은 복수의 컬러 채널들을 포함하고, 각 컬러 채널의 투과도 감도 특성들에 적어도 부분적으로 기초함 - ;
    상기 디스플레이 패널에 소스 드라이버 집적 회로(IC)를 커플링하는 단계 - 상기 소스 드라이버 IC는 상기 복수의 컬러 채널들 각각에 대응하는 이미지 데이터를 수신하고 이미지들을 디스플레이하기 위한 상기 디스플레이 패널을 구동하도록 구성되고,
    상기 소스 드라이버 IC는:
    상기 복수의 컬러 채널들 각각에 대한 감마 보정 프로파일을 저장하도록 구성되는 감마 제어 로직;
    복수의 출력 전압 레벨들을 제공하도록 구성된 디지털-대-아날로그 변환기에 각 감마 조정 전압들의 세트를 제공하기 위한 각 감마 조정 포인트들의 세트를, 각각의 컬러 채널에 대해, 선택하도록 구성되는 감마 조정 회로 - 상기 각 감마 조정 포인트들의 세트의 선택은 대응하는 컬러 채널에 대한 각 감마 보정 프로파일에 기반하며, 대응하는 상기 컬러 채널의 상기 투과도 감도 특성들에 기초하여, 복수의 감마 조정 전압 영역들 중에서 하나의 감마 조정 전압 영역이 선택됨 - ; 및
    선택 신호에 기반하여 상기 출력 전압 레벨들 중 하나를 선택하도록 구성되는 선택 회로를 포함하며,
    각각의 감마 보정 프로파일은 각 컬러 채널의 투과도 감도 특성들에 기반하여 결정되는 감마 조정 포인트들의 세트의 각 감마 조정 포인트를 정의함 - ; 및
    상기 디스플레이 패널에 게이트 드라이버 IC를 커플링하는 단계 - 상기 게이트 드라이버 IC는 상기 소스 드라이버 IC에 의해 제공되는 타이밍 신호들에 기반하여 유닛 픽셀들의 행들을 순차적으로 활성화시키도록 구성됨 -
    를 포함하는 디스플레이 디바이스 제조 방법.
  17. 제16항에 있어서,
    상기 디지털-대-아날로그 변환기는 복수의 저항들을 포함하는 하나 이상의 저항 스트링들을 포함하는 디스플레이 디바이스 제조 방법.
  18. 제17항에 있어서,
    상기 하나 이상의 저항 스트링들은 단일 저항 스트링을 포함하고, 각각의 컬러 채널에 대한 상기 출력 전압 레벨들은 시분할 멀티플렉싱 방식을 사용하여 상기 단일 저항 스트링에 의해 제공되는 디스플레이 디바이스 제조 방법.
  19. 제16항에 있어서,
    상기 디스플레이 패널을 제공하는 단계는 일반적인 흑색 액정 디스플레이(LCD) 또는 일반적인 백색 액정 디스플레이(LCD) 중 하나를 제공하는 단계를 포함하는 디스플레이 디바이스 제조 방법.
  20. 디스플레이 디바이스 내의 복수의 컬러 채널들 각각에 대해, 상기 각 컬러 채널의 투과도 감도 특성들에 적어도 부분적으로 기초한, 감마 보정 프로파일을 제공하는 단계;
    각각의 컬러 채널과 연관된 감마 조정 회로에 개별 감마 보정 프로파일을 적용하는 단계 - 각각의 컬러 채널에 대한 감마 보정 프로파일은 상기 디스플레이 디바이스의 감마 부정확성들을 보상하기 위해 특정 컬러 채널에 적용될 감마 조정 포인트들의 위치를 나타내는 데이터를 포함하고, 상기 감마 조정 포인트들의 위치는 상기 특정 컬러 채널의 상기 투과도 감도 특성들에 적어도 부분적으로 기반하여 결정됨 - ;
    각각의 감마 조정 회로에 대해 감마 조정 전압들의 개별 세트를 개별적으로 적용된 감마 보정 프로파일에 대응하는 개별 감마 조정 포인트들에 인가하는 단계;
    각각의 감마 조정 회로로부터 복수의 조정된 전압 출력들을 제공하는 단계 - 상기 전압 출력들은 개별적으로 인가된 상기 감마 조정 전압들의 세트에 기반하여 조정되었고, 대응하는 상기 컬러 채널의 상기 투과도 감도 특성들에 기초하여, 복수의 감마 조정 전압 영역들 중에서 하나의 감마 조정 전압 영역이 선택됨 - ;
    선택 회로를 사용하여 상기 복수의 전압 출력들 중 하나를 선택하는 단계; 및
    상기 선택된 전압 출력을 디스플레이 패널에 출력하는 단계
    를 포함하는 방법.
  21. 제20항에 있어서,
    각각의 감마 조정 회로는 복수의 저항들을 가지는 저항 스트링을 포함하고, 감마 조정 포인트들의 개별 세트 각각은 상기 저항 스트링을 따라가는 개별 위치에 대응하는 방법.
  22. 제21항에 있어서,
    감마 조정 전압들의 세트 각각은 복수의 스위치들에 의해 개별 저항 스트링에 커플링되는 스위칭 로직 블록에 공급되고, 상기 복수의 스위치들 각각은 상기 개별 저항 스트링 상의 상이한 전압 출력들에 커플링되고, 상기 개별적으로 적용된 감마 보정 프로파일에 기반하여 감마 조정 포인트들의 개별 세트를 결정하는 것은:
    제어 회로로부터 상기 스위칭 로직 블록들 각각으로 개별 제어 신호들을 전송하는 단계; 및
    개별 제어 신호에 기반하여 각각의 스위칭 블록 내의 스위치를 선택하는 단계 - 상기 스위치의 선택은 상기 스위칭 블록에 의해 수신된 상기 감마 조정 전압 신호를 상기 선택된 스위치에 대응하는 상기 개별 저항 스트링 상의 위치에 커플링함 -
    를 포함하는 방법.
  23. 제20항에 있어서,
    이미지 데이터의 디지털 레벨 값들은 N비트로 표현되며, 각각의 감마 조정 회로에 대한 출력 전압들이 수는 2N개의 출력 전압들을 포함하는 방법.
  24. 제20항에 있어서,
    각각의 컬러 채널에 대한 감마 조정 포인트들의 수는 상기 컬러 채널의 투과도 감도가 증가함에 따라 비례하여 증가하는 방법.
  25. 제24항에 있어서,
    상기 복수의 컬러 채널들은 적색 채널, 녹색 채널 및 청색 채널을 포함하는 3개의 컬러 채널들을 포함하는 방법.
  26. 삭제
  27. 삭제
  28. 삭제
  29. 삭제
KR1020117023439A 2009-03-06 2010-02-18 독립적인 감마 조정 포인트들을 위한 회로 KR101148222B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/399,526 2009-03-06
US12/399,526 US8854294B2 (en) 2009-03-06 2009-03-06 Circuitry for independent gamma adjustment points
PCT/US2010/024605 WO2010101718A1 (en) 2009-03-06 2010-02-18 Circuitry for independent gamma adjustment points

Publications (2)

Publication Number Publication Date
KR20110115623A KR20110115623A (ko) 2011-10-21
KR101148222B1 true KR101148222B1 (ko) 2012-07-02

Family

ID=42077004

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020117023439A KR101148222B1 (ko) 2009-03-06 2010-02-18 독립적인 감마 조정 포인트들을 위한 회로

Country Status (5)

Country Link
US (1) US8854294B2 (ko)
EP (1) EP2404294A1 (ko)
KR (1) KR101148222B1 (ko)
CN (1) CN102369565B (ko)
WO (1) WO2010101718A1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9824617B2 (en) 2014-12-15 2017-11-21 Samsung Display Co., Ltd. Data driver and display device including the same
US9863762B2 (en) 2015-04-30 2018-01-09 Samsung Display Co., Ltd. Method of manufacturing liquid crystal display device and inspection device
US11222600B2 (en) 2015-10-01 2022-01-11 Silicon Works Co., Ltd. Source driver and display driving circuit including the same

Families Citing this family (96)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9161448B2 (en) 2010-03-29 2015-10-13 Semprius, Inc. Laser assisted transfer welding process
WO2012027458A1 (en) 2010-08-26 2012-03-01 Semprius, Inc. Structures and methods for testing printable integrated circuits
US9899329B2 (en) 2010-11-23 2018-02-20 X-Celeprint Limited Interconnection structures and methods for transfer-printed integrated circuit elements with improved interconnection alignment tolerance
US8889485B2 (en) 2011-06-08 2014-11-18 Semprius, Inc. Methods for surface attachment of flipped active componenets
US20120320096A1 (en) * 2011-06-20 2012-12-20 Jeffrey Small Gamma curve voltage generation
US9412727B2 (en) 2011-09-20 2016-08-09 Semprius, Inc. Printing transferable components using microstructured elastomeric surfaces with pressure modulated reversible adhesion
KR20130057673A (ko) * 2011-11-24 2013-06-03 삼성전자주식회사 감마 셋틀링 타임을 저감하기 위한 데이터 드라이버 구동 방법 및 디스플레이 드라이브 장치
KR102013381B1 (ko) * 2012-08-28 2019-08-23 엘지디스플레이 주식회사 감마기준전압 발생회로 및 그를 포함한 액정표시장치
CN107680547B (zh) * 2014-02-13 2021-04-13 联咏科技股份有限公司 缓冲电路、面板模块及显示驱动方法
CN104933998B (zh) * 2014-03-21 2017-09-22 联咏科技股份有限公司 伽马电压产生装置及产生伽马电压的方法
CN110010750B (zh) 2014-06-18 2021-11-09 艾克斯展示公司技术有限公司 微组装led显示器
US9865600B2 (en) 2014-06-18 2018-01-09 X-Celeprint Limited Printed capacitors
US9929053B2 (en) 2014-06-18 2018-03-27 X-Celeprint Limited Systems and methods for controlling release of transferable semiconductor structures
KR102116856B1 (ko) 2014-06-18 2020-06-01 엑스-셀레프린트 리미티드 마이크로 어셈블리를 위한 gan 및 관련 물질들을 제조하기 위한 시스템들 및 방법들
KR102048378B1 (ko) 2014-06-18 2019-11-25 엑스-셀레프린트 리미티드 트랜스퍼가능한 반도체 구조체들의 방출을 제어하기 위한 시스템들 및 방법들
TWI652796B (zh) 2014-06-18 2019-03-01 愛爾蘭商艾克斯瑟樂普林特有限公司 多層印刷電容器
CN104078020B (zh) * 2014-07-17 2016-08-17 深圳市华星光电技术有限公司 液晶显示装置、四色转换器及rgb数据到rgbw数据的转换方法
US11472171B2 (en) 2014-07-20 2022-10-18 X Display Company Technology Limited Apparatus and methods for micro-transfer-printing
KR102275615B1 (ko) 2014-08-26 2021-07-09 엑스-셀레프린트 리미티드 마이크로 어셈블링된 하이브리드 디스플레이들 및 조명 엘리먼트들
US9799261B2 (en) 2014-09-25 2017-10-24 X-Celeprint Limited Self-compensating circuit for faulty display pixels
US9818725B2 (en) 2015-06-01 2017-11-14 X-Celeprint Limited Inorganic-light-emitter display with integrated black matrix
US9799719B2 (en) 2014-09-25 2017-10-24 X-Celeprint Limited Active-matrix touchscreen
US9991163B2 (en) 2014-09-25 2018-06-05 X-Celeprint Limited Small-aperture-ratio display with electrical component
US9537069B1 (en) 2014-09-25 2017-01-03 X-Celeprint Limited Inorganic light-emitting diode with encapsulating reflector
US9468050B1 (en) 2014-09-25 2016-10-11 X-Celeprint Limited Self-compensating circuit for faulty display pixels
US9640715B2 (en) 2015-05-15 2017-05-02 X-Celeprint Limited Printable inorganic semiconductor structures
US10847077B2 (en) * 2015-06-05 2020-11-24 Apple Inc. Emission control apparatuses and methods for a display panel
US10102794B2 (en) 2015-06-09 2018-10-16 X-Celeprint Limited Distributed charge-pump power-supply system
US9871345B2 (en) 2015-06-09 2018-01-16 X-Celeprint Limited Crystalline color-conversion device
US10133426B2 (en) 2015-06-18 2018-11-20 X-Celeprint Limited Display with micro-LED front light
US11061276B2 (en) 2015-06-18 2021-07-13 X Display Company Technology Limited Laser array display
JP2017009725A (ja) * 2015-06-19 2017-01-12 ソニー株式会社 表示装置
US9704821B2 (en) 2015-08-11 2017-07-11 X-Celeprint Limited Stamp with structured posts
US10255834B2 (en) 2015-07-23 2019-04-09 X-Celeprint Limited Parallel redundant chiplet system for controlling display pixels
US10468363B2 (en) 2015-08-10 2019-11-05 X-Celeprint Limited Chiplets with connection posts
US9640108B2 (en) 2015-08-25 2017-05-02 X-Celeprint Limited Bit-plane pulse width modulated digital display system
CN105096827B (zh) 2015-08-14 2017-12-08 京东方科技集团股份有限公司 伽马曲线调节方法及装置
US10380930B2 (en) 2015-08-24 2019-08-13 X-Celeprint Limited Heterogeneous light emitter display system
CN106710538A (zh) * 2015-09-24 2017-05-24 京东方科技集团股份有限公司 阵列基板及其像素驱动方法、显示面板、显示装置
US10230048B2 (en) 2015-09-29 2019-03-12 X-Celeprint Limited OLEDs for micro transfer printing
KR102463240B1 (ko) * 2015-10-01 2022-11-04 주식회사 엘엑스세미콘 디스플레이 구동 회로
US10066819B2 (en) 2015-12-09 2018-09-04 X-Celeprint Limited Micro-light-emitting diode backlight system
US10091446B2 (en) 2015-12-23 2018-10-02 X-Celeprint Limited Active-matrix displays with common pixel control
US9786646B2 (en) 2015-12-23 2017-10-10 X-Celeprint Limited Matrix addressed device repair
US9930277B2 (en) 2015-12-23 2018-03-27 X-Celeprint Limited Serial row-select matrix-addressed system
US9928771B2 (en) 2015-12-24 2018-03-27 X-Celeprint Limited Distributed pulse width modulation control
US10361677B2 (en) 2016-02-18 2019-07-23 X-Celeprint Limited Transverse bulk acoustic wave filter
US10200013B2 (en) 2016-02-18 2019-02-05 X-Celeprint Limited Micro-transfer-printed acoustic wave filter device
US10109753B2 (en) 2016-02-19 2018-10-23 X-Celeprint Limited Compound micro-transfer-printed optical filter device
WO2017144573A1 (en) 2016-02-25 2017-08-31 X-Celeprint Limited Efficiently micro-transfer printing micro-scale devices onto large-format substrates
US10150326B2 (en) 2016-02-29 2018-12-11 X-Celeprint Limited Hybrid document with variable state
US10193025B2 (en) 2016-02-29 2019-01-29 X-Celeprint Limited Inorganic LED pixel structure
US10150325B2 (en) 2016-02-29 2018-12-11 X-Celeprint Limited Hybrid banknote with electronic indicia
US10153256B2 (en) 2016-03-03 2018-12-11 X-Celeprint Limited Micro-transfer printable electronic component
US10153257B2 (en) 2016-03-03 2018-12-11 X-Celeprint Limited Micro-printed display
US10103069B2 (en) 2016-04-01 2018-10-16 X-Celeprint Limited Pressure-activated electrical interconnection by micro-transfer printing
US10008483B2 (en) 2016-04-05 2018-06-26 X-Celeprint Limited Micro-transfer printed LED and color filter structure
US10199546B2 (en) 2016-04-05 2019-02-05 X-Celeprint Limited Color-filter device
US10198890B2 (en) 2016-04-19 2019-02-05 X-Celeprint Limited Hybrid banknote with electronic indicia using near-field-communications
US9997102B2 (en) 2016-04-19 2018-06-12 X-Celeprint Limited Wirelessly powered display and system
US10360846B2 (en) 2016-05-10 2019-07-23 X-Celeprint Limited Distributed pulse-width modulation system with multi-bit digital storage and output device
US10622700B2 (en) 2016-05-18 2020-04-14 X-Celeprint Limited Antenna with micro-transfer-printed circuit element
US9997501B2 (en) 2016-06-01 2018-06-12 X-Celeprint Limited Micro-transfer-printed light-emitting diode device
US10453826B2 (en) 2016-06-03 2019-10-22 X-Celeprint Limited Voltage-balanced serial iLED pixel and display
JP6817789B2 (ja) * 2016-06-10 2021-01-20 ラピスセミコンダクタ株式会社 表示ドライバ及び半導体装置
US11137641B2 (en) 2016-06-10 2021-10-05 X Display Company Technology Limited LED structure with polarized light emission
CN106023929B (zh) * 2016-07-20 2018-08-24 深圳市华星光电技术有限公司 显示装置的白平衡调整方法及其系统
US10222698B2 (en) 2016-07-28 2019-03-05 X-Celeprint Limited Chiplets with wicking posts
JP6962731B2 (ja) * 2016-07-29 2021-11-05 株式会社半導体エネルギー研究所 半導体装置、表示システム及び電子機器
US11064609B2 (en) 2016-08-04 2021-07-13 X Display Company Technology Limited Printable 3D electronic structure
US9980341B2 (en) 2016-09-22 2018-05-22 X-Celeprint Limited Multi-LED components
US10157880B2 (en) 2016-10-03 2018-12-18 X-Celeprint Limited Micro-transfer printing with volatile adhesive layer
US10782002B2 (en) 2016-10-28 2020-09-22 X Display Company Technology Limited LED optical components
US10347168B2 (en) 2016-11-10 2019-07-09 X-Celeprint Limited Spatially dithered high-resolution
US10600671B2 (en) 2016-11-15 2020-03-24 X-Celeprint Limited Micro-transfer-printable flip-chip structures and methods
US10224231B2 (en) 2016-11-15 2019-03-05 X-Celeprint Limited Micro-transfer-printable flip-chip structures and methods
US10395966B2 (en) 2016-11-15 2019-08-27 X-Celeprint Limited Micro-transfer-printable flip-chip structures and methods
US10297502B2 (en) 2016-12-19 2019-05-21 X-Celeprint Limited Isolation structure for micro-transfer-printable devices
US10438859B2 (en) 2016-12-19 2019-10-08 X-Celeprint Limited Transfer printed device repair
US10832609B2 (en) 2017-01-10 2020-11-10 X Display Company Technology Limited Digital-drive pulse-width-modulated output system
US10396137B2 (en) 2017-03-10 2019-08-27 X-Celeprint Limited Testing transfer-print micro-devices on wafer
US11024608B2 (en) 2017-03-28 2021-06-01 X Display Company Technology Limited Structures and methods for electrical connection of micro-devices and substrates
US10832935B2 (en) 2017-08-14 2020-11-10 X Display Company Technology Limited Multi-level micro-device tethers
US10650741B2 (en) * 2017-09-21 2020-05-12 Apple Inc. OLED voltage driver with current-voltage compensation
KR102539963B1 (ko) * 2018-05-03 2023-06-07 삼성전자주식회사 감마 전압 생성 회로 및 이를 포함하는 디스플레이 구동 장치
US10832934B2 (en) 2018-06-14 2020-11-10 X Display Company Technology Limited Multi-layer tethers for micro-transfer printing
KR102563847B1 (ko) * 2018-07-19 2023-08-04 주식회사 엘엑스세미콘 소스 드라이버 집적 회로와 그 제조방법 및 그를 포함한 표시장치
US10796971B2 (en) 2018-08-13 2020-10-06 X Display Company Technology Limited Pressure-activated electrical interconnection with additive repair
US10748793B1 (en) 2019-02-13 2020-08-18 X Display Company Technology Limited Printing component arrays with different orientations
US11081032B2 (en) 2019-03-15 2021-08-03 Apple Inc. Display circuitry and method to utilize segmented resistors for optimizing front of screen performance
US10872550B2 (en) * 2019-03-27 2020-12-22 Novatek Microelectronics Corp. Display driver and displaying method for cascade application
US11081034B2 (en) * 2019-06-03 2021-08-03 Novatek Microelectronics Corp. Driving circuit for gamma voltage generator and gamma voltage generator using the same
KR102665207B1 (ko) 2019-06-12 2024-05-13 매그나칩믹스드시그널 유한회사 감마 보정 회로, 감마 보정을 위한 방법 및 감마 보정 회로를 포함하는 디스플레이 장치
JP2021071613A (ja) * 2019-10-31 2021-05-06 凸版印刷株式会社 表示装置及び電子機器
CN112071280B (zh) * 2020-09-22 2022-05-31 禹创半导体(深圳)有限公司 快速伽马切换方法
US11508273B2 (en) * 2020-11-12 2022-11-22 Synaptics Incorporated Built-in test of a display driver

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006146134A (ja) * 2004-10-22 2006-06-08 Renesas Technology Corp 表示装置用駆動装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7034785B2 (en) * 1997-11-20 2006-04-25 Sanyo Electric Co., Ltd. Color liquid crystal display
US6611249B1 (en) * 1998-07-22 2003-08-26 Silicon Graphics, Inc. System and method for providing a wide aspect ratio flat panel display monitor independent white-balance adjustment and gamma correction capabilities
US6377270B1 (en) * 1999-07-30 2002-04-23 Microsoft Corporation Method and system for transforming color coordinates by direct calculation
JP4579377B2 (ja) * 2000-06-28 2010-11-10 ルネサスエレクトロニクス株式会社 多階調デジタル映像データを表示するための駆動回路及びその方法
JP3651371B2 (ja) * 2000-07-27 2005-05-25 株式会社日立製作所 液晶駆動回路及び液晶表示装置
EP1488454B1 (en) * 2001-02-16 2013-01-16 Ignis Innovation Inc. Pixel driver circuit for an organic light emitting diode
US7569849B2 (en) * 2001-02-16 2009-08-04 Ignis Innovation Inc. Pixel driver circuit and pixel circuit having the pixel driver circuit
CN1243337C (zh) 2002-01-17 2006-02-22 奇景光电股份有限公司 用于液晶显示器的伽马校正装置及方法
KR100532412B1 (ko) * 2002-08-21 2005-12-02 삼성전자주식회사 감마신호 제공 장치
KR100895304B1 (ko) 2002-09-11 2009-05-07 삼성전자주식회사 액정 표시 장치 및 그 구동 장치
US7365722B2 (en) * 2002-09-11 2008-04-29 Samsung Electronics Co., Ltd. Four color liquid crystal display and driving device and method thereof
EP1486944B1 (en) 2003-06-12 2012-05-09 Himax Technologies, Inc. Gamma correction apparatus for a liquid crystal display
US7446747B2 (en) * 2003-09-12 2008-11-04 Intersil Americas Inc. Multiple channel programmable gamma correction voltage generator
CA2443206A1 (en) * 2003-09-23 2005-03-23 Ignis Innovation Inc. Amoled display backplanes - pixel driver circuits, array architecture, and external compensation
JP4199141B2 (ja) * 2004-02-23 2008-12-17 東芝松下ディスプレイテクノロジー株式会社 表示信号処理装置および表示装置
TWI307873B (en) * 2005-03-23 2009-03-21 Au Optronics Corp Gamma voltage generator and lcd utilizing the same
KR100626077B1 (ko) * 2005-05-02 2006-09-20 삼성에스디아이 주식회사 감마 기준전압 발생회로 및 이를 구비하는 평판 표시장치
KR101117981B1 (ko) * 2005-05-12 2012-03-06 엘지디스플레이 주식회사 데이터 드라이버 및 이를 이용한 액정 표시장치
JP4850452B2 (ja) * 2005-08-08 2012-01-11 株式会社 日立ディスプレイズ 画像表示装置
US7636076B2 (en) * 2005-09-22 2009-12-22 Au Optronics Corporation Four-color transflective color liquid crystal display
JP3848358B1 (ja) * 2006-02-15 2006-11-22 株式会社日出ハイテック マルチチャネル駆動回路
US20080048951A1 (en) * 2006-04-13 2008-02-28 Naugler Walter E Jr Method and apparatus for managing and uniformly maintaining pixel circuitry in a flat panel display
TW200807384A (en) * 2006-07-25 2008-02-01 Wisepal Technologies Inc Gamma voltage generator, source driver, and display device
US7812827B2 (en) * 2007-01-03 2010-10-12 Apple Inc. Simultaneous sensing arrangement
KR101394891B1 (ko) * 2007-05-22 2014-05-14 삼성디스플레이 주식회사 소스 드라이버 및 이를 포함하는 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006146134A (ja) * 2004-10-22 2006-06-08 Renesas Technology Corp 表示装置用駆動装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9824617B2 (en) 2014-12-15 2017-11-21 Samsung Display Co., Ltd. Data driver and display device including the same
US9863762B2 (en) 2015-04-30 2018-01-09 Samsung Display Co., Ltd. Method of manufacturing liquid crystal display device and inspection device
US11222600B2 (en) 2015-10-01 2022-01-11 Silicon Works Co., Ltd. Source driver and display driving circuit including the same

Also Published As

Publication number Publication date
US8854294B2 (en) 2014-10-07
EP2404294A1 (en) 2012-01-11
CN102369565B (zh) 2015-11-25
US20100225571A1 (en) 2010-09-09
CN102369565A (zh) 2012-03-07
WO2010101718A1 (en) 2010-09-10
KR20110115623A (ko) 2011-10-21

Similar Documents

Publication Publication Date Title
KR101148222B1 (ko) 독립적인 감마 조정 포인트들을 위한 회로
EP2539881B1 (en) Shared voltage divider generating reference voltages for the gamma and common electrode voltages
KR101034533B1 (ko) 감마 제어를 갖춘 비디오 디스플레이 드라이버
US7411596B2 (en) Driving circuit for color image display and display device provided with the same
US20110227955A1 (en) Kickback compensation techniques
US20100033456A1 (en) Display device and display method thereof
KR20090031342A (ko) 부분적 메모리 제어를 갖춘 비디오 디스플레이 드라이버
US8896513B2 (en) Gamma bus amplifier offset cancellation
WO2006018959A1 (ja) フラットディスプレイ装置及びフラットディスプレイ装置の駆動方法
US20110157249A1 (en) Reference voltage generating circuit and method for generating gamma reference voltage
US8669927B2 (en) Liquid crystal display device and driving method thereof
US7808465B2 (en) Gamma voltage generator, source driver, and display device utilizing the same
KR101438586B1 (ko) 액정표시장치와, 이의 감마커브 보상방법
TWI427583B (zh) 色序矩陣液晶顯示器
KR20070080287A (ko) 액정 표시 장치
JP2005148679A (ja) 表示素子、表示装置、半導体集積回路及び電子機器
US8743102B2 (en) Gamma tab voltage generator
KR100347868B1 (ko) 휘도 조절이 가능한 액정 디스플레이 패널 구동 회로 및그 조절 방법
JP4688015B2 (ja) ガンマ補正装置及びそれを用いた液晶ディスプレイ
KR20060062411A (ko) 표시 장치의 감마 전압 생성 장치
KR101383279B1 (ko) 표시 패널의 구동 회로 및 이를 구비하는 액정 표시 장치,이의 구동 방법
KR20060062415A (ko) 표시 장치의 구동 장치
KR20040062199A (ko) 액정표시장치 구동회로
JP2007192908A (ja) 表示信号処理装置および液晶表示装置
JP2010098631A (ja) 液晶表示装置およびその白色度調整方法

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150416

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160419

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170420

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180417

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee