KR100532412B1 - 감마신호 제공 장치 - Google Patents

감마신호 제공 장치 Download PDF

Info

Publication number
KR100532412B1
KR100532412B1 KR10-2002-0049552A KR20020049552A KR100532412B1 KR 100532412 B1 KR100532412 B1 KR 100532412B1 KR 20020049552 A KR20020049552 A KR 20020049552A KR 100532412 B1 KR100532412 B1 KR 100532412B1
Authority
KR
South Korea
Prior art keywords
value
gamma value
gamma
analog
port
Prior art date
Application number
KR10-2002-0049552A
Other languages
English (en)
Other versions
KR20040017480A (ko
Inventor
정지운
전용원
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2002-0049552A priority Critical patent/KR100532412B1/ko
Priority to TW092119653A priority patent/TW594664B/zh
Priority to US10/630,717 priority patent/US6798368B2/en
Publication of KR20040017480A publication Critical patent/KR20040017480A/ko
Application granted granted Critical
Publication of KR100532412B1 publication Critical patent/KR100532412B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Picture Signal Circuits (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 감마신호 제공 장치에 관한 것으로, 설정된 감마값을 디지털 값으로 저장하고, 디지털 감마값을 직렬로 전송하는 타이밍 컨트롤러; 직렬 디지털 감마값을 전송받아서 제1아날로그 감마값으로 변환하여 출력하는 감마 DAC; 및 제2아날로그 감마값을 생성하고, 제2아날로그 감마값을 제1아날로그 감마값과 비교하여 두 값이 실질적으로 동일하면 제2아날로그 감마값을 기준으로하여 그레이 레벨을 출력하는 복수의 칼럼 구동부를 포함함을 특징으로한다.

Description

감마신호 제공 장치{Apparatus for providing gamma signal}
본 발명은 감마신호 제공 장치에 관한 것으로, 특히 TFT(Thin Film Trnasistor) - LCD(Liquid Crystal Display)의 감마신호제공장치에 관한 것이다.
반도체 집적회로 제품의 고기능화, 고밀도화 그리고 각종 기기의 고기능화 및 고밀도화 추세에 따라 조립 패키지의 기술도 고기능화, 고밀도화 요구가 높아지고 있고, 이에 따라 표면실장기술의 변화도 요구된다.
TFT 패널에 있어서도, 표면실장기술은 원가절감 차원에서 TAB(Tape Automated Bonding) 방식에서 COG(Chip on Glass) 방식으로의 전환이 요구된다.
TAB 방식은 기존 와이어(wire) 대신 칩과 외부 리드(lead) 또는 PCB(Printed Circuit Board)의 회로를 테이프로 연결하는 방식이다. COG 방식은 유리 기판에 직접 bare chip을 부착하는 것으로, 개별패키지 대비 고밀도성, 고기능성, 저가격 및 고생산성 등의 장점이 있으며, 캐패시턴스와 컨덕턴스가 향상된다. 또한 이 방식에는 리드 프레임이 없으므로 몰드(mold) 패키지보다 신호전송거리가 대폭 감소하는 장점도 있다.
그러나, COG 방식을 사용할 경우 각종 신호라인을 기판 위에 만들어야 하며, 기판의 공간상의 제약으로 인해 기존의 LDI(LCD Driver IC) 칩에서 요구하는 신호를 모두 수용하기가 어렵다는 문제점이 있다.
LDI 칩에서 요구되는 신호중 감마보정(Gamma Correction) 신호가 있다. 감마 신호는 화면의 밝기와 대비를 규정하는 것이고, 이에 대한 보정은 화면의 번짐이나,얼룩짐을 줄이고 화면 전체에 균등한 밝기를 주기위한 것이다. 도 1은 TFT 패널에서 종래의 감마신호 제공 장치를 도시한 것이다.
도시된 바에 따르면, 종래의 감마신호 제공장치는 감마신호 발생부(10)와 그레이 레벨(gray level) 저항 어레이(array)(11)를 구비한다. 감마신호 발생부(10)는 각저항에 걸리는 전압을 병렬로 출력하고,그레이 레벨 저항 어레이(11)는병렬로출력된값을 각각 세분하여 전체256레벨의 밝기중 한레벨에해당하는값들을출력한다.
그러나, 공간상의 제약이 있는 COG 방식의 표면실장기술을 사용하는 경우, 상술한 병렬 전달은 신호 라인수가 많아지는 문제가 있다. 따라서 감마신호 제공을 위한 신호 라인수를 줄이는 것이 필요하다.
본 발명이 이루고자하는 기술적 과제는 LDI 칩에서 요구되는 신호중 기존의 감마 신호를 병렬에서 직렬 신호로 전송하여 신호수를 줄이는 감마신호 제공 장치를 제공하는데 있다.
상기 기술적 과제를 이루기위한 제1양상에 따른 본 발명은 설정된 감마값을 디지털 값으로 저장하고, 상기 디지털 감마값을 직렬로 전송하는 타이밍 컨트롤러; 상기 직렬 디지털 감마값을 전송받아서 제1아날로그 감마값으로 변환하여 출력하는 감마 DAC; 및 제2아날로그 감마값을 생성하고,상기제2아날로그 감마값을 상기 제1아날로그 감마값과 비교하여 두값이 실질적으로 동일하면 상기 제2아날로그 감마값을 기준으로하여 그레이레벨을 출력하는 복수의 칼럼구동부를 포함함을 특징으로한다.
상기 기술적 과제를 이루기위한 제2양상에 따른 본 발명은 설정된 감마값을 디지털 값으로 저장하고, 상기 디지털 감마값을 직렬로 전송하며, 기준값을 출력하는 타이밍 컨트롤러; 상기 직렬 디지털 감마값을 전송받아서 제1아날로그 감마값으로 변환하고, 변환된 값을 후단으로부터 입력되는 제2아날로그 감마값과 비교하여, 비교결과를 상기 타이밍 컨트롤러에 출력하는 감마 DAC; 및 상기 기준값을 입력받아, 그에 대응하는 제2아날로그 감마값을 생성하여 상기 감마 DAC로 출력하고, 상기 타이밍 컨트롤러로부터 소정 지시신호를 입력받아 상기 제2아날로그 감마값을 기준으로 그레이 레벨을 출력하는 복수의 칼럼 구동부를 포함하고, 상기 타이밍 컨트롤러는 상기 비교결과를 입력받아 상기 두 감마값이 실질적으로 동일하면 해당 칼럼 구동부에 상기 지시신호를 출력하는 것을 특징으로한다.
상기 기술적 과제를 이루기위한 제3양상에 따른 본 발명은 설정된 감마값을 디지털 값으로 저장하고, 상기 디지털 감마값을 직렬로 전송하며, 제1기준값 및 제2기준값을 출력하는 타이밍 컨트롤러; 상기 제1기준값에 대응하는 제1아날로그 감마값을 출력하고, 상기 아날로그 감마값을 기준으로하여 그레이 레벨을 출력하는 제1칼럼 구동부; 및 상기 제2기준값에 대응하는 제2아날로그 감마값을 생성하고, 상기 타이밍 컨트롤러로부터 소정 지시신호를 입력받으면 상기 제2아날로그 감마값을 기준으로하여 그레이 레벨을 출력하는 복수의 제2칼럼 구동부를 포함하고, 상기 타이밍 컨트롤러는 상기 각 제2칼럼 구동부 자신이 생성한 제2아날로그 감마값과 전단의 칼럼 구동부에서 설정된 제3아날로그 감마값을 비교한 결과를 입력받아, 상기 제2아날로그 감마값이 상기 제3아날로그 감마값과 실질적으로 동일하면 상기 지시신호를 상기 제2칼럼 구동부에 출력하는 것을 특징으로한다.
이하에서 첨부된 도면을 참조하여 본 발명을 보다 상세히 설명하기로 한다.
도 2a 및 도 2b는 본 발명에 따른 감마신호 제공 장치의 제1실시예에 대한 블록도이다. 도시된 바에 따르면, 감마신호 제공 장치는 타이밍 컨트롤러(TCON, 200), 감마 DAC(210) 그리고 칼럼 구동부(220)를 포함한다. 여기서 칼럼 구동부(220)는 복수 개이며, 본 실시예에서는 편의상 하나의 칼럼 구동부만을 예로 들어 설명하기로 한다.
TCON(200)은 감마값 발생부(201)와 제어부(202)를 구비한다. 감마 DAC(210)는 두 레지스터(211, 212)와 DAC(213)을 구비한다. 칼럼 구동부(220)는 도 2b에 도시된 바와 같이 구성된다.
감마값 발생부(201)는 도 1의 감마신호 발생부(10)와 같은 복수 레벨의 전압을 각 레지스터에 저장하고, 제어부(202)의 제어신호에 따라 저장된 값을 출력한다. 제어부(202)는 감마값 발생부(201)에서 발생되는 값을 직렬로 전송한다. 제1레지스터(211)는 쉬프트 레지스터(shift register)와 같이 직렬로 입력되는 값을 차례로 저장하고, 전체 비트에 대한 저장이 완료되면 제2레지스터(212)에 병렬로 전송한다. DAC(213)는 제2레지스터(212)로부터 병렬로 입력되는 디지털 값을 아날로그값으로 변환한다.
칼럼 구동부(220)는 비교기(221), 제어부(222), 감마 탐색부(223), 버퍼부(224) 그리고 그레이 레벨 저항 어레이(11)를 구비한다. 비교기(221)는 감마 DAC(210)로부터 입력되는 값과 감마 탐색부(223)에서 출력되는 값을 비교한다. 감마 탐색부(223)는 저항 어레이(15)와 스위치부(16)로 구성된다.
저항 어레이(15)는 감마 신호 발생부(10)에서 발생되는 감마값을 세분한 형태로 배열된 저항을 갖고 있다. 감마값을 세분하는 이유는 동일한 공정에 의해 칩이 제작되더라도 각 칩마다 저항값이 각각 각각 다르기 때문에 감마 DAC(210)으로부터 전달되는 감마값을 보다 정확하게 찾기 위함이다.
제어부(222)는 저항 어레이(15)에서 감마값을 탐색하기위해 일종의 어드레스를 갖고있다. 즉, 제어부(222)는 상기 어드레스를 이용하여 스위치부(16)를 통해 저항 어레이(15)로부터 감마값을 순차적으로 읽어내어 비교기(221)로 출력하도록 한다. 비교기(221)에서 감마 DAC(210)으로부터 입력된 값과 스위치부(16)를 통해 읽어낸 값이 실질적으로 동일하다면 다시 스위치부(16)를 통해 버퍼부(224)로 출력한다. 동일하지않다면, 스위치부(16)를 통해 다음 순서의 감마값을 읽어낸다.
그레이 레벨 저항 어레이(11)는 버퍼부(224)에 저장된 값을 기준으로해서 그레이 레벨 값을 출력한다.
도 3a 및 도 3b는 본 발명에 따른 감마신호 제공 장치의 제2실시예에 대한 블록도이다. 도시된 바에 따르면, 감마신호 제공 장치는 TCON(300), 감마 DAC(310) 그리고 칼럼 구동부(320)를 포함한다. 여기서 칼럼 구동부(320)는 복수 개이며, 본 실시예에서는 편의상 하나의 칼럼 구동부만을 예로 들어 설명하기로 한다.
TCON(300)은 감마값 발생부(201)와 제어부(302)를 구비한다. 감마 DAC(310)는 두 레지스터(211, 212), DAC(213) 및 비교기(321)를 구비한다. 칼럼 구동부(320)는 도 3b에 도시된 바와 같이 구성된다.
도면에서 참조번호가 도 2a 및 도 2b의 참조번호와 동일하게 부여된 구성요소들은 그 동작도 동일하다.
감마값 발생부(201)는 도 1의 감마신호 발생부(10)와 같은 복수 레벨의 전압을 각 레지스터에 저장하고, 제어부(302)의 제어신호에 따라 저장한 값을 출력한다. 제어부(302)는 감마값 발생부(201)에서 발생되는 값을 제1레지스터(211)에 전송하고, 칼럼 구동부(320)에 기준값으로도 출력한다. 제1레지스터(211)는 직렬로 입력되는 값을 차례로 저장하고, 전체 비트에 대한 저장이 완료되면 제2레지스터(212)에 병렬로 전송한다. DAC(213)는 제2레지스터(212)로부터 병렬로 입력되는 디지털 값을 아날로그값으로 변환하고, 변환된 값을 비교기(321)로 전송한다. 비교기(321)는 DAC(213)에서 출력되는 값과 칼럼 구동부(320)로부터 전송되어오는 값을 비교한다. 비교결과, 두 값이 실질적으로 동일하다면 제어부(302)는 탐색을 중단한다. 다르다면, 제어부(302)는 다른 값을 계속 찾도록 제어신호를 출력한다.
칼럼 구동부(320)는 제어부(322), 감마 탐색부(223), 버퍼부(224) 그리고 그레이 레벨 저항 어레이(11)를 구비한다. 감마 탐색부(223)는 저항 어레이(15)와 스위치부(16)를 구비한다.
제어부(322)는 TCON(300)의 제어부(302)로부터 전송되는 기준값에따라 스위치부(16)를 작동시켜서 저항 어레이(15)로부터 해당 감마값을 읽어내고, 이를 감마 DAC(310)의 비교기(321)로 출력한다. 비교기(321)는 DAC(213)으로부터 출력되는 값과 칼럼 구동부(320)에서 출력되는 값이 실질적으로 동일하면 스위치부(16)를 통해 버퍼부(224)로 출력한다. 동일하지않다면 TCON(300)의 제어부(302)는 칼럼 구동부(320)에 다른 기준값을 출력하고, 제어부(322)는 그에 따라 스위치부(16)를 작동시켜서 저항 어레이(15)로부터 다른 감마값을 읽어내어 비교기(321)로 출력한다.
그레이 레벨 저항 어레이(11)는 버퍼부(224)에 저장된 값을 기준으로해서 그레이 레벨 값을 출력한다.
본 실시예에서는 각 칼럼 구동부(320)가 아날로그 신호를 감마 DAC(310)의비교기(321 로 출력하기위해 라인을 공유하게 되므로 그에 대한 적절한 제어가 필요할수 있다.
도 4a 및 도 4b는 본 발명에 따른 감마신호 제공 장치의 제3실시예에 대한 블록도이다. 도시된 바에 따르면, 감마신호 제공 장치는 TCON(400), 그리고 복수의 칼럼 구동부(410, 420)를 포함한다. 여기서 칼럼 구동부는 복수개이지만, 본 실시예에서는 편의상 기준이 되는 제1칼럼 구동부(410)와 나머지에 해당하는 제2칼럼 구동부(420)만을 설명하기로 한다.
TCON(400)은 감마값 발생부(201)와 제어부(402)를 구비한다. 제1칼럼 구동부(410)는 비교기(411)와 감마 설정 및 구동부(412)를 구비하고, 제2칼럼 구동부(420)도 비교기(421)와 감마 탐색 및 구동부(422)를 구비한다. 상기 감마 설정 및 구동부(412) 또는 감마 탐색 및 구동부(422)는 도 4b에 도시된 바와 같은 구성으로, 제어부(40), 감마 탐색부(223), 버퍼부(224) 그리고 그레이 레벨 저항 어레이(11)를 구비한다.
감마 탐색부(223)는 저항 어레이(15) 및 스위치부(16)를 구비한다.
감마값 발생부(201)는 도 1의 감마신호 발생부(10)와 같은 복수 레벨의 전압을 각 레지스터에 저장하고, 제어부(402)의 제어신호에 따라 저장한 값을 출력한다. 제어부(402)는 또한 제1칼럼 구동부(410) 및 제2칼럼 구동부(420)에도 기준값을 출력한다.
제1칼럼 구동부(410)의 감마 설정 및 구동부(412)는 TCON(400)의 제어부(402)로부터 기준값을 입력받는다. 감마 설정 및 구동부(412)의 제어부(40)는 스위칭부(16)를 동작시켜서 저항 어레이(15)로부터 상기 기준값에 따른 감마값을 읽어내어 비교기(411)로 출력하고, 스위칭부(16)를 다시 동작시켜서 읽어낸 값을 버퍼부(224)로도 출력한다. 그레이 레벨 저항 어레이(11)는 버퍼부(224)에 저장된 값을 기준으로해서 그레이 레벨 값을 출력한다.
제2칼럼 구동부(420)의 감마 탐색 및 구동부(422)는 TCON(400)의 제어부(402)로부터 기준값을 입력받는다. 감마 탐색 및 구동부(422)의 제어부(40)는 스위칭부(16)를 동작시켜서 저항 어레이(15)로부터 상기 기준값에 따른 감마값을 읽어내어 자신의 비교기(421) 및 제1칼럼 구동부(410)의 비교기(411)로도 출력한다. 제1칼럼 구동부(410)의 비교기(411)는 제1칼럼 구동부(410)의 내부에서, 즉, 감마 설정 및 구동부(412)에서 출력된 아날로그값과 제1칼럼 구동부(410)의 전단에 연결되는 제2칼럼 구동부(420)의 감마 탐색 및 구동부(422)에서 출력된 아날로그값을 비교한다. 비교결과 두 값이 실질적으로 동일하다면 TCON(400)의 제어부(402)는 그에 대한 신호를 감마 탐색 및 구동부(422)로 보낸다. 감마 탐색 및 구동부(422)의 제어부(40)는 그 신호에 따라 스위칭부(16)를 통해 현재 읽어낸 감마값을 버퍼부(224)로 출력한다.
제1칼럼 구동부(410)의 비교기(411)에서 비교된 값이 동일하지 않다면, TCON(400)의 제어부(402)는 감마 탐색 및 구동부(422)에 다른 기준값을 출력하고, 감마 탐색 및 구동부(422)는 그에 따라 상기한 바와 같은 동작을 수행하여 감마값을 찾는다.
그레이 레벨 저항 어레이(11)는 버퍼부(224)에 저장된 값을 기준으로해서 그레이 레벨 값을 출력한다.
본 발명에 따르면, 감마신호 전송시 종래의 병렬전송이 아닌 직렬전송이 가능하게되어 신호라인 수가 감소되어 COG 방식의 표면실장기술을 적용하기가 용이하다. 또한, 타이밍 컨트롤러에서 신호라인을 통해 각 칼럼 구동부까지 전송되는 도중 감마신호값의 변화에 의한 영향을 보다 줄일 수 있다. 본 발명의 제3실시예에 따르면, 칼럼구동부에서 발생되는 아날로그 신호가 인접 칼럼구동부로만 전달되므로 외부조건에 의한 영향을 줄일 수 있다.
도 1은 TFT 패널에서 종래의 감마신호 제공 장치를 도시한 것이다.
도 2a 및 도 2b는 본 발명에 따른 감마신호 제공 장치에 대한 블록도이다.
도 3a 및 도 3b는 본 발명에 따른 감마신호 제공 장치의 다른 실시예에 대한 블록도이다.
도 4a 및 도 4b는 본 발명에 따른 감마신호 제공 장치의 또 다른 실시예에 대한 블록도이다.

Claims (20)

  1. 설정된 감마값을 디지털 값으로 저장하고, 상기 디지털 감마값을 직렬로 전송하는 타이밍 컨트롤러;
    상기 직렬 디지털 감마값을 전송받아서 제1아날로그 감마값으로 변환하여 출력하는 감마 DAC; 및
    제2아날로그 감마값을 생성하고, 상기 제2아날로그 감마값을 상기 제1아날로그 감마값과 비교하여 두 값이 실질적으로 동일하면 상기 제2아날로그 감마값을 기준으로하여 그레이 레벨을 출력하는 복수의 칼럼 구동부를 포함함을 특징으로하는 감마신호 제공 장치.
  2. 제1항에 있어서, 상기 칼럼 구동부는
    복수의 저항이 배열된 저항 어레이를 구비하고, 상기 각 저항에 걸린 전압을 순차적으로 읽어서, 읽은 값이 상기 제1아날로그 감마값과 실질적으로 동일하면 상기 제2아날로그 감마값으로 출력하는 것을 특징으로하는 감마신호 제공 장치.
  3. 제2항에 있어서, 상기 저항 어레이는
    상기 타이밍 컨트롤러에서 설정된 감마값을 소정 범위내로 세분하는 형태로 복수의 저항이 배열되는 것을 특징으로하는 감마신호 제공 장치.
  4. 제1항 또는 2항에 있어서, 상기 칼럼 구동부는
    복수의 저항이 배열된 저항 어레이;
    상기 제1아날로그 감마값과 상기 제2아날로그 감마값을 비교하는 비교기;
    상기 제2아날로그 감마값을 버퍼링하는 버퍼부;
    제1포트는 상기 저항 어레이의 각 저항에, 제2포트는 상기 비교기에 그리고 제3포트는 상기 버퍼부에 연결되고, 소정 제어신호에 따라 상기 제1포트를 상기 제2포트 또는 제3포트에 연결하는 복수의 스위치를 구비하는 스위치부;
    상기 저항 어레이의 각 저항을 순차적으로 탐색하고 상기 비교기의 결과에 따라 상기 제2아날로그 감마값을 버퍼링하도록 상기 제어신호를 상기 스위치부에 출력하는 제어부; 및
    상기 버퍼부에 저장된 값을 기준으로하여 그레이 레벨을 출력하는 그레이 레벨 저항 어레이를 구비함을 특징으로하는 감마신호 제공 장치.
  5. 제4항에 있어서, 상기 저항 어레이는
    상기 타이밍 컨트롤러에서 설정된 감마값을 소정 범위내로 세분하는 형태로 복수의 저항이 배열되는 것을 특징으로하는 감마신호 제공 장치.
  6. 설정된 감마값을 디지털 값으로 저장하고, 상기 디지털 감마값을 직렬로 전송하며, 기준값을 출력하는 타이밍 컨트롤러;
    상기 직렬 디지털 감마값을 전송받아서 제1아날로그 감마값으로 변환하고, 변환된 값을 제2아날로그 감마값과 비교하여, 비교결과를 상기 타이밍 컨트롤러에 출력하는 감마 DAC; 및
    상기 기준값을 입력받아, 그에 대응하는 상기 제2아날로그 감마값을 생성하여 상기 감마 DAC로 출력하고, 상기 타이밍 컨트롤러로부터 소정 지시신호를 입력받아 상기 제2아날로그 감마값을 기준으로 그레이 레벨을 출력하는 복수의 칼럼 구동부를 포함하고,
    상기 타이밍 컨트롤러는 상기 비교결과를 입력받아 상기 두 감마값이 실질적으로 동일하면 해당 칼럼 구동부에 상기 지시신호를 출력하는 것을 특징으로하는 감마신호 제공 장치.
  7. 제6항에 있어서,
    상기 타이밍 컨트롤러는
    상기 비교결과 상기 두 값이 실질적으로 동일하지 않다면 다른 기준값을 해당 칼럼 구동부에 출력하여 상기 두 값이 실질적으로 동일할 때까지 상기 과정을 반복하는 것을 특징으로하는 감마신호 제공 장치.
  8. 제6항 또는 제7항에 있어서, 상기 칼럼 구동부는
    복수의 저항이 배열된 저항 어레이를 구비하고, 상기 기준값에 해당하는 위치에 있는 저항의 전압값을 읽어서 상기 제2아날로그 감마값을 생성하는 것을 특징으로하는 감마신호 제공 장치.
  9. 제8항에 있어서, 상기 저항 어레이는
    상기 타이밍 컨트롤러에서 설정된 감마값을 소정 범위내로 세분하는 형태로 복수의 저항이 배열되는 것을 특징으로하는 감마신호 제공 장치.
  10. 제6항 또는 제7항에 있어서, 상기 칼럼 구동부는
    복수의 저항이 배열된 저항 어레이;
    상기 제2아날로그 감마값을 버퍼링하는 버퍼부;
    제1포트는 상기 저항 어레이의 각 저항에, 제2포트는 상기 비교기에 그리고 제3포트는 상기 버퍼부에 연결되고, 소정 제어신호에 따라 상기 제1포트를 상기 제2포트 또는 제3포트에 연결하는 복수의 스위치를 구비하는 스위치부;
    상기 저항 어레이에서 상기 기준값에 대응하는 값을 읽고 상기 스위치부로 상기 제어신호를 출력하는 제어부; 및
    상기 버퍼부에 저장된 값을 기준으로하여 그레이 레벨을 출력하는 그레이 레벨 저항 어레이를 구비함을 특징으로하는 감마신호 제공 장치.
  11. 제10항에 있어서, 상기 저항 어레이는
    상기 타이밍 컨트롤러에서 설정된 감마값을 소정 범위내로 세분하는 형태로 복수의 저항이 배열되는 것을 특징으로하는 감마신호 제공 장치.
  12. 제6항에 있어서, 상기 감마 DAC는
    상기 직렬 디지털 감마 값을 전송받아서 병렬 값으로 변환하는 레지스터부;
    상기 병렬로 변환된 디지털 감마 값을 상기 제1아날로그 감마값으로 변환하는 DAC; 및
    상기 제1아날로그 감마값을 제2아날로그 감마값과 비교하여,비교결과를상기타이밍컨트롤러에 출력하는 비교기를 구비하는감마신호제공장치.
  13. 설정된 감마값을 디지털 값으로 저장하고, 상기 디지털 감마값을 직렬로 전송하며, 제1기준값 및 제2기준값을 출력하는 타이밍 컨트롤러;
    상기 제1기준값에 대응하는 제1아날로그 감마값을 출력하고, 상기 아날로그 감마값을 기준으로하여 그레이 레벨을 출력하는 제1칼럼 구동부; 및
    상기 제2기준값에 대응하는 제2아날로그 감마값을 생성하고, 상기 타이밍 컨트롤러로부터 소정 지시신호를 입력받으면 상기 제2아날로그 감마값을 기준으로하여 그레이 레벨을 출력하는 복수의 제2칼럼 구동부를 포함하고,
    상기 타이밍 컨트롤러는 상기 각 제2칼럼 구동부 자신이 생성한 제2아날로그 감마값과 상기 제2 칼럼 구동부의 전단에 연결되는 제3 칼럼 구동부에서 설정된 제3아날로그 감마값을 비교한 결과를 입력받아, 상기 제2아날로그 감마값이 상기 제3아날로그 감마값과 실질적으로 동일하면 상기 지시신호를 상기 제2칼럼 구동부에 출력하는 것을 특징으로하는 감마신호제공장치.
  14. 제13항에 있어서, 상기 제2칼럼 구동부는
    상기 비교 결과, 두 비교값이 동일하지않으면 두 값이 실질적으로 동일해질 때까지 해당 제2칼럼 구동부에 다른 기준값을 출력하는 것을 특징으로하는 감마신호 제공 장치.
  15. 제13항에 있어서, 상기 제1칼럼 구동부는
    복수의 저항이 배열된 저항 어레이를 구비하고, 상기 제1기준값에 해당하는 위치에 있는 저항의 전압값을 읽어서 상기 제1아날로그 감마값을 생성하는 것을 특징으로하는 감마신호 제공 장치.
  16. 제15항에 있어서, 상기 저항 어레이는
    상기 타이밍 컨트롤러에서 설정된 감마값을 소정 범위내로 세분하는 형태로 복수의 저항이 배열되는 것을 특징으로하는 감마신호 제공 장치.
  17. 제13항에 있어서, 상기 제1칼럼 구동부는
    복수의 저항이 배열된 저항 어레이;
    상기 제1아날로그 감마값과 상기 제2아날로그 감마값을 비교하여, 비교결과를 상기 타이밍 컨트롤러로 출력하는 비교기;
    상기 제1아날로그 감마값을 버퍼링하는 버퍼부;
    제1포트는 상기 저항 어레이의 각 저항에, 제2포트는 상기 비교기에 그리고 제3포트는 상기 버퍼부에 연결되고, 소정 제어신호에 따라 상기 제1포트를 상기 제2포트 또는 제3포트에 연결하는 복수의 스위치를 구비하는 스위치부;
    상기 저항 어레이로부터 상기 제1기준값에 대응하는 값을 읽어서 상기 제1아날로그 감마값으로 상기 비교기에 출력하거나, 상기 버퍼부에 출력하도록 상기 제어신호를 상기 스위치부에 출력하는 제어부; 및
    상기 버퍼부에 저장된 값을 기준으로하여 그레이 레벨을 출력하는 그레이 레벨 저항 어레이를 구비함을 특징으로하는 감마신호 제공 장치.
  18. 제13항에 있어서, 상기 제2칼럼 구동부는
    복수의 저항이 배열된 저항 어레이를 구비하고, 상기 제2기준값에 해당하는 위치에 있는 저항의 전압값을 읽어서 상기 제2아날로그 감마값을 생성하는 것을 특징으로하는 감마신호 제공 장치.
  19. 제18항에 있어서, 상기 저항 어레이는
    상기 타이밍 컨트롤러에서 설정된 감마값을 소정 범위내로 세분하는 형태로 복수의 저항이 배열되는 것을 특징으로하는 감마신호 제공 장치.
  20. 제13항에 있어서, 상기 제2칼럼 구동부는
    복수의 저항이 배열된 저항 어레이;
    상기 제2아날로그 감마값과 상기 제3아날로그 감마값을 비교하여, 비교결과를 상기 타이밍 컨트롤러로 출력하는 비교기;
    상기 제2아날로그 감마값을 버퍼링하는 버퍼부;
    제1포트는 상기 저항 어레이의 각 저항에, 제2포트는 상기 비교기에 그리고 제3포트는 상기 버퍼부에 연결되고, 소정 제어신호에 따라 상기 제1포트를 상기 제2포트 또는 제3포트에 연결하는 복수의 스위치를 구비하는 스위치부;
    상기 저항 어레이로부터 상기 제2기준 디지털 신호에 대응하는 값을 읽어서 상기 제2아날로그 감마값을 상기 비교기에 출력하거나, 상기 타이밍 컨트롤러로부터 상기 지시신호를 받으면 상기 제2아날로그 감마값을 상기 버퍼부에 출력하도록 상기 스위치부에 상기 제어신호를 출력하는 제어부; 및
    상기 버퍼부에 저장된 값을 기준으로하여 그레이 레벨을 출력하는 그레이 레벨 저항 어레이를 구비함을 특징으로하는 감마신호 제공
KR10-2002-0049552A 2002-08-21 2002-08-21 감마신호 제공 장치 KR100532412B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR10-2002-0049552A KR100532412B1 (ko) 2002-08-21 2002-08-21 감마신호 제공 장치
TW092119653A TW594664B (en) 2002-08-21 2003-07-18 Apparatus for supplying gamma signals
US10/630,717 US6798368B2 (en) 2002-08-21 2003-07-31 Apparatus for supplying gamma signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0049552A KR100532412B1 (ko) 2002-08-21 2002-08-21 감마신호 제공 장치

Publications (2)

Publication Number Publication Date
KR20040017480A KR20040017480A (ko) 2004-02-27
KR100532412B1 true KR100532412B1 (ko) 2005-12-02

Family

ID=31884946

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0049552A KR100532412B1 (ko) 2002-08-21 2002-08-21 감마신호 제공 장치

Country Status (3)

Country Link
US (1) US6798368B2 (ko)
KR (1) KR100532412B1 (ko)
TW (1) TW594664B (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6999015B2 (en) * 2004-06-03 2006-02-14 E. I. Du Pont De Nemours And Company Electronic device, a digital-to-analog converter, and a method of using the electronic device
KR100671698B1 (ko) * 2004-08-05 2007-01-18 매그나칩 반도체 유한회사 엘디아이 내 디지털 아날로그 변환기의 테스트 장치
US7679686B2 (en) * 2004-12-30 2010-03-16 E. I. Du Pont De Nemours And Company Electronic device comprising a gamma correction unit, a process for using the electronic device, and a data processing system readable medium
TWI261796B (en) * 2005-05-23 2006-09-11 Sunplus Technology Co Ltd Control circuit and method for liquid crystal display
KR101160835B1 (ko) 2005-07-20 2012-06-28 삼성전자주식회사 표시 장치의 구동 장치
US7379004B2 (en) * 2006-01-27 2008-05-27 Hannstar Display Corp. Driving circuit and method for increasing effective bits of source drivers
TWI348135B (en) 2006-06-05 2011-09-01 Chunghwa Picture Tubes Ltd Image contrast correct system and method thereof
CN101399021B (zh) * 2007-09-29 2010-08-11 北京京东方光电科技有限公司 伽玛电压产生装置及液晶显示装置
TWI395196B (zh) * 2008-01-14 2013-05-01 Ili Technology Corp 伽瑪電壓驅動電路及產生伽瑪電壓之方法
US8854294B2 (en) * 2009-03-06 2014-10-07 Apple Inc. Circuitry for independent gamma adjustment points
US9327515B2 (en) 2011-12-07 2016-05-03 Xerox Corporation Electronic banding compensation (EBC) of halftone-interaction banding using variable beam delays
US8649068B2 (en) 2011-12-22 2014-02-11 Xerox Corporation Process for creating facet-specific electronic banding compensation profiles for raster output scanners
US8576458B2 (en) 2011-12-07 2013-11-05 Xerox Corporation Printing system, raster ouput scanner, and method with electronic banding compensation using facet-dependent smile correction
KR20150086983A (ko) 2014-01-21 2015-07-29 삼성디스플레이 주식회사 디지털 감마 보정부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널 구동 방법
KR20160050166A (ko) * 2014-10-28 2016-05-11 삼성디스플레이 주식회사 감마 전압 발생기 및 이를 포함하는 디스플레이 장치
KR102454423B1 (ko) * 2015-10-29 2022-10-17 삼성디스플레이 주식회사 표시장치
US20170365209A1 (en) * 2016-06-17 2017-12-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and electronic device
CN109753303B (zh) * 2019-01-07 2022-03-25 成都中电熊猫显示科技有限公司 视角补偿方法、装置及设备
CN112885280A (zh) * 2021-01-22 2021-06-01 重庆惠科金渝光电科技有限公司 一种显示装置的驱动方法、装置、显示设备及存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06348235A (ja) * 1993-06-07 1994-12-22 Nec Corp 液晶表示装置
JP2001034241A (ja) * 1999-07-23 2001-02-09 Sharp Corp 液晶駆動装置およびこれを備えた液晶表示装置
KR20010070251A (ko) * 1999-12-10 2001-07-25 포만 제프리 엘 액정 표시 장치, 액정 컨트롤러, 비디오 신호 전송 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6680755B2 (en) * 2001-04-05 2004-01-20 Industrial Technology Research Institute Adjustable biased gamma-correction circuit with central-symmetry voltage
TW582020B (en) * 2002-02-27 2004-04-01 Ind Tech Res Inst Driving system for increasing responding speed of liquid crystal display
KR20030073390A (ko) * 2002-03-11 2003-09-19 삼성전자주식회사 동적 휘도비를 향상시키기 위한 액정 표시 장치 및 이장치를 위한 감마 전압 생성 방법
JP2004111262A (ja) * 2002-09-19 2004-04-08 Nec Yamagata Ltd ガンマ補正回路およびガンマ補正回路を備えたパネル駆動装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06348235A (ja) * 1993-06-07 1994-12-22 Nec Corp 液晶表示装置
JP2001034241A (ja) * 1999-07-23 2001-02-09 Sharp Corp 液晶駆動装置およびこれを備えた液晶表示装置
KR20010070251A (ko) * 1999-12-10 2001-07-25 포만 제프리 엘 액정 표시 장치, 액정 컨트롤러, 비디오 신호 전송 방법

Also Published As

Publication number Publication date
TW200403627A (en) 2004-03-01
US6798368B2 (en) 2004-09-28
US20040036705A1 (en) 2004-02-26
KR20040017480A (ko) 2004-02-27
TW594664B (en) 2004-06-21

Similar Documents

Publication Publication Date Title
KR100532412B1 (ko) 감마신호 제공 장치
US7081879B2 (en) Data driver and method used in a display device for saving space
US7382344B2 (en) Data driving apparatus and method for liquid crystal display
US7196685B2 (en) Data driving apparatus and method for liquid crystal display
US7180499B2 (en) Data driving apparatus and method for liquid crystal display
US10410599B2 (en) Source driver integrated circuit for ompensating for display fan-out and display system including the same
US7773104B2 (en) Apparatus for driving a display and gamma voltage generation circuit thereof
US6781532B2 (en) Simplified multi-output digital to analog converter (DAC) for a flat panel display
US20060114209A1 (en) Gate line driving circuit, display device having the same, and apparatus and method for driving the display device
KR101034780B1 (ko) 시프트 레지스터와, 이를 갖는 표시 장치 및 시프트레지스터 구동방법
US20080001897A1 (en) Liquid crystal display device and driving method thereof
US20050078076A1 (en) Scan driver, display device having the same, and method of driving display device
US20040252093A1 (en) Liquid crystal display apparatus
US20070132620A1 (en) Array substrate and display device
US20080062111A1 (en) Apparatus for Driving a Display
KR19990016489A (ko) 싱글 뱅크형 액정표시장치
US10943525B2 (en) Display device and multiplexer thereof
US7903102B2 (en) Display driving integrated circuit and method
US11545098B2 (en) Driving apparatus for display panel having selection circuit for outputting a plurality of driving voltages
KR100517558B1 (ko) 테스트 핀을 구비한 반도체 집적 회로 및 그것의 테스트방법
KR100512175B1 (ko) 출력 신호들을 선택적으로 출력가능한 반도체 집적 회로및 그것의 테스트 방법
KR100870489B1 (ko) 액정 표시 장치의 데이터 구동 장치 및 그 구동 방법
EP0544427B1 (en) Display module drive circuit having a digital source driver capable of generating multi-level drive voltages from a single external power source
KR20080012419A (ko) 소스 구동 칩 및 이를 구비한 표시 장치
US20100110110A1 (en) Driving circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121031

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20131031

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20141031

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20151030

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20181031

Year of fee payment: 14