KR101014445B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101014445B1
KR101014445B1 KR1020040020666A KR20040020666A KR101014445B1 KR 101014445 B1 KR101014445 B1 KR 101014445B1 KR 1020040020666 A KR1020040020666 A KR 1020040020666A KR 20040020666 A KR20040020666 A KR 20040020666A KR 101014445 B1 KR101014445 B1 KR 101014445B1
Authority
KR
South Korea
Prior art keywords
common electrode
liquid crystal
main
crystal panel
signal lines
Prior art date
Application number
KR1020040020666A
Other languages
English (en)
Other versions
KR20050095321A (ko
Inventor
박대림
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020040020666A priority Critical patent/KR101014445B1/ko
Publication of KR20050095321A publication Critical patent/KR20050095321A/ko
Application granted granted Critical
Publication of KR101014445B1 publication Critical patent/KR101014445B1/ko

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C01INORGANIC CHEMISTRY
    • C01BNON-METALLIC ELEMENTS; COMPOUNDS THEREOF; METALLOIDS OR COMPOUNDS THEREOF NOT COVERED BY SUBCLASS C01C
    • C01B13/00Oxygen; Ozone; Oxides or hydroxides in general
    • C01B13/02Preparation of oxygen
    • C01B13/0229Purification or separation processes
    • C01B13/0248Physical processing only
    • C01B13/0251Physical processing only by making use of membranes
    • C01B13/0255Physical processing only by making use of membranes characterised by the type of membrane
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01DSEPARATION
    • B01D53/00Separation of gases or vapours; Recovering vapours of volatile solvents from gases; Chemical or biological purification of waste gases, e.g. engine exhaust gases, smoke, fumes, flue gases, aerosols
    • B01D53/22Separation of gases or vapours; Recovering vapours of volatile solvents from gases; Chemical or biological purification of waste gases, e.g. engine exhaust gases, smoke, fumes, flue gases, aerosols by diffusion
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01DSEPARATION
    • B01D53/00Separation of gases or vapours; Recovering vapours of volatile solvents from gases; Chemical or biological purification of waste gases, e.g. engine exhaust gases, smoke, fumes, flue gases, aerosols
    • B01D53/22Separation of gases or vapours; Recovering vapours of volatile solvents from gases; Chemical or biological purification of waste gases, e.g. engine exhaust gases, smoke, fumes, flue gases, aerosols by diffusion
    • B01D2053/221Devices
    • B01D2053/222Devices with plates
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01DSEPARATION
    • B01D2256/00Main component in the product gas stream after treatment
    • B01D2256/12Oxygen

Landscapes

  • Chemical & Material Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Organic Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • General Chemical & Material Sciences (AREA)
  • Oil, Petroleum & Natural Gas (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • Liquid Crystal (AREA)

Abstract

배선 구조를 개선한 액정표시장치가 개시된다.
본 발명의 액정표시장치는, 메인 액정패널과 서브 액정패널을 구동하는 듀얼 모드에서 메인 액정패널의 좌우측에 배치된 메인 공통전극 신호라인들이 제1 및 제2 공통전극 패드와 전기적으로 연결될 때, 제1 공통전극 패드와 제2 공통전극 패드 사이를 전기적으로 연결하기 위해 보조 공통전극 신호라인이 형성된다.
따라서, 본 발명에 의하면, 메인 액정패널에서 발생된 정전기를 신속하게 외부로 방출시킬 수 있다.
액정표시장치, 듀얼 모드, 보조 공통전극 신호라인, 정전기

Description

액정표시장치{Liquid Crystal Display}
도 1은 종래의 듀얼 모드 액정표시장치의 구성을 개략적으로 도시한 도면.
도 2는 본 발명의 바람직한 일 실시예에 따른 듀얼 모드 액정표시장치의 구성을 개략적으로 도시한 도면.
도 3은 본 발명의 바람직한 다른 실시예에 따른 듀얼 모드 액정표시장치의 구성을 개략적으로 도시한 도면.
본 발명은 액정표시장치에 관한 것으로, 특히 2개(메인패널 및 서브 패널)의 패널을 표시하는 듀얼 모드에서 메인패널의 공통전극 배선을 개선한 액정표시장치에 관한 것이다.
일반적으로, 액정표시장치는 액티브 매트릭스 형태로 배열된 화소전극들에 화상 정보에 따른 데이터신호를 개별적으로 공급하여, 액정층의 광투과율을 조절함으로써, 원하는 화상을 표시할 수 있도록 한 표시장치이다.
이를 위해 액정표시장치에는 화상을 표시하기 위한 액정패널과, 상기 액정패널에 소정의 신호(예컨대, 게이트 신호, 데이터 신호, 공통전극 신호)를 공급하여 주기 위한 구동드라이버가 구비된다.
액정패널의 하판에는 게이트라인들과 데이터라인들이 교차하여 배열되게 되고, 그 게이트라인들과 데이터라인들의 교차점에 화소영역들이 위치하게 된다. 이러한 화소영역에는 스위칭소자인 박막트랜지스터(TFT : Thin Film Transistor)와, 상기 박막트랜지스터에 연결된 화소전극이 구비되게 된다. 이때, 상기 박막트랜지스터의 게이트단자는 상기 게이트라인에 연결되고, 소스단자는 상기 데이터라인에 연결되며, 드레인단자는 상기 화소전극에 연결되게 된다.
상기 액정패널의 상판에는 상기 화소전극에 대응되는 적색(R), 녹색(G) 및 청색(B) 컬러필터가 형성되며, 상기 컬러필터층 상에 전 영역 상으로 공통전극으로 배치된다.
구동드라이버는 게이트 신호를 생성하여 상기 게이트라인들에 순차적으로 공급하여 주고, 데이터 신호를 생성하여 상기 데이터라인들에 공급하여 주며, 공통전극 신호를 생성하여 공통전극에 공급하여 준다.
이에 따라, 액정표시장치는 화소별로 인가되는 데이터 신호에 따라 화소전극과 공통전극 사이에 형성된 전계에 의해 액정층의 광투과율을 조절함으로써 화상을 표시한다.
한편, 2개의 패널(예컨대, 메인패널 및 서브 패널)이 구비되어 2개의 패널에 소정의 화상을 표시하여 주는 듀얼 모드 액정표시장치가 제안되었다.
처음에는 이러한 2개의 패널을 개별적인 구동드라이버를 이용하여 구동시키는 방식이 제안되었지만, 최근 들어서는 하나의 구동드라이버로 동시에 2개의 패널을 구동시키기 위한 방식이 제안된 바, 도 1을 참조하여 상세히 설명한다.
도 1은 종래의 듀얼 모드 액정표시장치의 구성을 개략적으로 도시한 도면이다.
도 1에 도시된 바와 같이, 종래의 듀얼 모드 액정표시장치는 메인 화상을 표시하는 메인 액정패널(100)과, 서브 화상을 표시하는 서브 액정패널(130)로 이루어질 수 있다. 이때, 각 액정패널(100, 130)은 상판과 하판(101, 131) 사이에 액정이 주입되어 합착되어 형성되게 되는데, 컬러필터가 구비된 상판보다 화소영역이 매트릭스 형태로 소정 영역(표시영역)을 차지하여 배치된 하판(101, 131)이 소정영역 더 크게 구비되게 된다.
상기 표시영역을 제외한 비표시영역을 차지하는 하판(101, 131)에는 각종 신호를 공급하여 주는 각종 신호라인들(103a, 103b, 105a, 105b, 107, 109a, 109b, 133a, 133b, 135a, 135b, 137a, 137b, 139)이 배치되게 된다.
메인 하판(101)에는 소정의 신호(예컨대, 게이트 신호, 데이터 신호, 공통전극 신호 등)를 생성하는 구동드라이버(113)가 실장되고, 상기 구동드라이버(113)로부터 소정 거리 이격되어 메인 화상을 표시하는 메인 액정패널(100)이 구비되며, 상기 메인 액정패널(100)로 상기 소정 신호를 공급하여 주기 위한 각종 신호라인(예컨대, 게이트 신호라인(103a, 103b), 데이터 신호라인(107), 공통전극 신호라인(105a, 105b, 109a, 109b))이 상기 메인 액정패널(100)의 좌우측에 배치된 다.
구체적으로 설명하면, 상기 구동드라이버(113)는 외부로부터 제공된 제어신호에 따라 소정의 게이트 신호, 데이터 신호 및 공통전극 신호를 생성한다. 이때, 상기 구동드라이버(113)에서 생성된 각종 신호들이 메인 액정패널(100) 및 서브 액정패널(130)로 공급되도록 각종 신호라인들(103a, 103b, 105a, 105b, 107, 109a, 109b, 133a, 133b, 135a, 135b, 137a, 137b, 139)로 제공하기 위해 상기 구동드라이버(113)와 각종 신호라인들(103a, 103b, 105a, 105b, 107, 109a, 109b, 133a, 133b, 135a, 135b, 137a, 137b, 139)은 패드(115a, 115b, 117a, 117b, 119, 121a, 121b, 123a, 123b)를 이용하여 전기적으로 연결되게 된다. 즉, 상기 구동드라이버(113)에서 생성된 게이트 신호는 게이트 패드(115a, 115b, 121a, 121b)를 통해 게이트 신호라인(103a, 103b, 133a, 133b)으로 공급되고, 상기 구동드라이버(113)에서 생성된 데이터 신호는 데이터 패드(119)를 통해 데이터 신호라인(107)으로 공급되며, 상기 구동드라이버(113)에서 생성된 공통전극 신호는 공통전극 패드(117a, 117b, 123a, 123b)를 통해 공통전극 신호라인(105a, 105b, 109a, 109b, 133a, 133b, 135a, 135b)으로 공급되게 된다.
이때, 상기 구동드라이버(113)와 패드(115a, 115b, 117a, 117b, 119, 121a, 121b, 123a, 123b)를 통해 전기적으로 연결된 각종 신호라인들(103a, 103b, 105a, 105b, 107, 109a, 109b, 133a, 133b, 135a, 135b, 137a, 137b, 139) 중 일부 신호라인들(133a, 133b, 135a, 135b, 137a, 137b)은 메인 하판(101)뿐만 아니라 서브하판(131)에까지 배치되게 된다. 여기서, 각종 신호라인들은 설명의 편의를 위해 소 정의 신호들을 메인 액정패널(100)로 공급되도록 하여 주는 신호라인들을 메인 게이트 신호라인(103a, 103b), 메인 데이터 신호라인(107) 및 메인 공통전극 신호라인(105a, 105b, 109a, 109b)으로 명명하고, 소정의 신호들을 서브 액정패널(130)로 공급되도록 하여주는 신호라인들을 서브 게이트 신호라인(137a, 137b), 서브 데이터 신호라인, 즉 COF(Chip On Film)(139) 및 서브 공통전극 신호라인(133a, 133b, 135a, 135b)으로 명명하기로 한다.
상기 메인 게이트 신호라인(103a, 103b)은 일측이 상기 구동드라이버(113)와 게이트 패드(115a, 115b)를 통해 전기적으로 연결되고, 타측이 상기 메인 액정패널(100)의 게이트라인(미도시)과 전기적으로 연결된다. 이때, 상기 메인 게이트 신호라인(103a, 103b)은 메인 액정패널(100)의 좌우측으로 배치되어 메인 액정패널(100)의 홀수번째와 짝수번째 게이트 라인과 연결된다. 이는 메인 액정패널(100)의 좌우측에서 순번으로 게이트 신호를 공급함으로써, 메인 액정패널(100)의 전면으로 균일한 휘도를 발생시키기 위한 것이다.
만일 메인 게이트 신호라인(103a, 103b)이 메인 액정패널(100)의 일측으로만 전기적으로 연결되어 게이트 신호를 공급하여 주게 되면, 메인 액정패널(100)의 일측에는 정상적인 게이트 신호가 공급되지만, 메인 액정패널(100)의 타측에는 거리 등의 이유로 비정상적인 게이트 신호(즉, 약해진 게이트 신호)가 공급되게 되어 소망하는 휘도를 발생시킬 수가 없다. 이러한 경우에는 메인 액정패널(100) 전면에 걸쳐 일측은 휘도가 높게 되고 타측은 휘도가 낮아지게 되어 휘도가 비균일하게 되어 화질 품위를 떨어뜨리게 된다.
이때, 도 1에 도시된 액정표시장치는 스토리지 온 커먼(storage on common) 방식으로 배치 및 구동되게 된다. 이를 위해 하판 및 상판에 모두 공통전극이 배치되어 있다.
상기 메인 공통전극 신호라인(105a, 105b, 109a, 109b)은 상기 구동드라이버(113)와 공통전극 패드(117a, 117b)를 통해 전기적으로 연결되는 한편 분기되고, 분기된 메인 공통전극 신호라인 중 하나의 공통전극 신호라인(105a, 105b)은 상기 메인 액정패널(100)의 좌우측에 배치되어 상기 메인 액정패널(100)의 공통전극 라인(미도시)과 전기적으로 연결된다. 물론, 메인 공통전극 신호라인(105a, 105b)은 상기 메인 액정패널(100)의 일측으로만 전기적으로 연결되어도 상관없지만, 이와 같이 상기 메인 액정패널(100)의 좌우측으로 메인 공통전극 신호라인(105a, 105b)이 배치되는 경우에는 상기 메인 액정패널(100)의 좌우측에서 동시에 공통전극 신호가 공급됨으로써, 상기 메인 액정패널(100)의 전 영역에 걸쳐 균일한 공통전극 신호가 인가될 수 있다.
한편, 분기된 다른 공통전극 신호라인(109a, 109b)은 상기 공통전극 패드(117a, 117b)로부터 분기되어 상기 메인 액정패널(100)의 좌우측으로 배치되다가 끝단(111a, 111b)에서 은(Ag) 등을 이용하여 메인상판의 공통전극과 도팅(dotting) 처리되어 전기적으로 연결된다. 따라서, 상기 구동드라이버(113)에서 생성된 공통전극 신호는 상기 다른 공통전극 신호라인(109a, 109b)을 따라 공급되어 끝단에 부착된 은을 매개로 메인상판의 공통전극으로 공급되게 된다.
이때, 공통전극 패드(117a, 117b)는 2개가 구비되는데, 상기 구동드라이버(113)에서 생성된 하나의 공통전극 신호는 상기 구동드라이버(113)와 전기적으로 연결된 하나의 공통전극 패드(117a)에 연결되어 상기 메인 액정패널(100)의 좌측에 배치된 메인 공통전극 신호라인(105a)으로 공급되고, 다른 공통전극 신호는 다른 공통전극 패드(117b)를 통해 상기 메인 액정패널(100)의 우측에 배치된 메인 공통전극 신호라인(105b)으로 공급된다. 또한, 상기 구동드라이버(113)에서 생성된 하나의 공통전극 신호는 상기 하나의 공통전극 패드(117a)에서 분기되어 상기 메인 액정패널(100)의 좌측에 배치된 다른 메인 공통전극 신호라인(109a)으로 공급되고, 다른 공통전극 신호는 상기 다른 공통전극 패드(117b)에서 분기되어 상기 메인 액정패널(100)의 우측에 배치된 다른 메인 공통전극 신호라인(109b)으로 공급된다.
또한, 서브 하판(131)에는 서브 화상을 표시하는 서브 액정패널(130)이 구비되며, 상기 서브 액정패널(130)의 좌우측으로 상기 메인 하판(101)에 실장된 구동드라이버(113)에서 제공된 소정의 신호를 상기 서브 액정패널(130)로 공급하기 위한 신호라인들(예컨대, 서브 게이트 신호라인(137a, 137b)과 서브 공통전극 신호라인(133a, 133b, 135a, 135b))이 배치되어 있다.
구체적으로 설명하면, 상기 서브 액정패널(130)의 좌우측으로 서브 게이트 신호라인(137a, 137b)과 서브 공통전극 신호라인(133a, 133b)이 배치되게 되는데, 상기 서브 게이트 신호라인(135a, 135b)은 일측이 상기 구동드라이버(113)와 게이트 패드(121a, 121b)를 통해 전기적으로 연결되어 상기 메인 액정패널(100)의 좌우측에 배치되어 연장되어 다시 상기 서브 액정패널(130)의 좌우측에 배치되며, 타측 이 상기 서브 액정패널(130)의 게이트 라인에 전기적으로 연결된다.
또한, 상기 서브 공통전극 신호라인(133a, 133b)은 일측이 상기 구동드라이버(113)와 공통전극 패드(123a, 123b)를 통해 전기적으로 연결되어 상기 메인 액정패널(100)의 좌우측에 배치되어 연장되어 다시 상기 서브 액정패널(130)의 좌우측에 배치되며, 타측이 상기 서브 액정패널(130)의 공통전극 라인에 전기적으로 연결된다. 이때, 상기 서브 액정패널(130)의 좌우측에 배치된 서브 공통전극 신호라인(133a, 133b)은 분기되어 분기된 서브 공통전극 신호라인(135a, 135b)은 상기 서브 액정패널(130)의 좌우측에 배치되고 끝단(141a, 141b)에서 은(Ag) 등을 이용하여 서브상판의 공통전극과 도팅 처리되어 전기적으로 연결된다.
이때, 서브 액정패널(130)로 공급되는 데이터 신호는 상기 메인 액정패널(100)로부터 공급받는다. 즉, 상기 메인 액정패널(100) 상에 배치된 데이터 라인들 중 소정 데이터 라인들은 취합되어 COF(139)의 일측으로 전기적으로 연결되고, COF(139)의 타측은 상기 서브 액정패널(130)의 데이터 라인들과 전기적으로 연결된다.
상술한 바와 같이, 종래의 듀얼 모드 액정표시장치는 하나의 구동드라이버를 이용하여 2개의 액정패널(메인 액정패널(100) 및 서브 액정패널(130))을 동시에 구동시킬 수 있다.
상기와 같이 구성된 액정표시장치에서 특히 메인 액정패널(100) 내에서 정전기가 발생되는 경우, 발생된 정전기는 패널 내부로 흐르는 동시에 내부의 게이트 라인, 데이터 라인 또는 공통전극 라인을 통해 외부에 연결된 메인 게이트 신호라 인(103a, 103b), 메인 데이터 신호라인(107) 또는 공통전극 신호라인(105a, 105b)을 통해 방출되게 된다.
이때, 발생된 정전기는 보다 신속하게 외부로 방출되는 것이 바람직하다. 왜냐하면 패널 내부에서 발생된 정전기가 외부로 신속하게 방출되지 못하게 되는 경우, 패널 내부에 손상을 주게 되어 결국 패널을 비정상적으로 구동시키든지 또는 아예 패널을 구동시키지 못하게 될 수도 있기 때문이다.
이에 따라, 종래의 듀얼 모드 액정표시장치에서는 메인 공통전극 신호라인(105a, 105b, 109a, 109b)이 분기되어 상판의 공통전극으로 연결되어 있어, 패널 내부에서 발생된 정전기를 공통전극 라인에 연결된 메인 공통전극 신호라인(105a, 105b)을 통해 공통전극 패드(117a, 117b)로 보내고, 또한 상기 공통전극 패드(117a, 117b)에서 분기된 또 다른 공통전극 신호라인(109a, 109b)을 통해 메인상판의 공통전극으로 보내줄 수 있다.
하지만, 종래와 같이 배치된 신호라인 배치구조에서는 메인 액정패널(100)의 공통전극 라인에 연결된 메인 공통전극 신호라인(105a, 105b)과, 메인 공통전극 신호라인(105a, 105b)과 연결된 공통전극 패드(117a, 117b)와 여기서 분기된 또 다른 메인 공통전극 신호라인(109a, 109b)을 통해 상판의 공통전극까지의 경로가 너무 길어 정전기가 신속하게 외부로 방출되는 것을 지연시키게 된다. 이에 따라, 패널 내부에서 발생된 정전기가 신속하게 외부로 방출되지 못하게 되어 결국 패널을 손상시킬 가능성이 제기되었다. 이때, 상기 상판의 공통전극에 연결된 메인 공통전극 신호라인(109a, 109b)을 상기 메인 액정패널(100)의 공통전극 라인에 연결된 메인 공통전극 신호라인(105a, 105b)에서 분기하면 좋겠지만, 이와 같이 분기되는 배치될 경우 분기된 메인 공통전극 신호라인(109a, 109b)이 메인 액정패널(100)의 게이트 라인과 연결된 메인 게이트 신호라인(103a, 103b)과 서브 액정패널(130)로 배치되기 위해 상기 메인 액정패널(100)의 좌우측에 배치된 서브 공통전극 신호라인(133a, 133b)과 서브 게이트 신호라인(137a, 137b)과 만나게 되므로 단선의 염려가 발생되고, 이를 해결하기 위해 각 신호라인들 사이에 절연층을 게재하는 방법이 있을 수 있지만, 이러한 경우에는 제조 공정이 복잡해지고 제조비용이 상승하는 문제점이 있었다.
따라서, 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서, 메인 액정패널 상의 배선 구조를 개선하여 메인 액정패널에서 발생된 정전기를 신속하게 외부로 방출시킬 수 있는 액정표시장치를 제공함에 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명의 바람직한 제1 실시예에 따르면, 액정표시장치는, 서브 화상을 표시하기 위한 서브 액정패널; 메인 화상을 표시하기 위한 메인 액정패널; 상기 메인 액정패널의 하판에 실장되고, 상기 메인 액정패널 및 상기 서브 액정패널을 구동시키기 위한 신호들을 생성하는 구동드라이버; 및 상기 메인 액정패널의 하판에 배치되고, 상기 구동드라이버와 패드를 통해 전기적으로 연결된 각종 신호라인들을 포함하고, 상기 각종 신호라인들 중에서 상기 메인 액정패널의 좌우측에 배치된 메인 공통전극 신호라인들이 제1 및 제2 공통전극 패드와 전기적으로 연결되고, 상기 제1 및 제2 공통전극 패드로부터 각각 분기된 다른 메인 공통전극 신호라인들이 상기 메인 액정패널의 상판의 공통전극에 전기적으로 연결되며, 상기 제1 공통전극 패드와 상기 제2 공통전극 패드 사이를 전기적으로 연결하기 위해 보조 공통전극 신호라인이 형성된다.
본 발명의 바람직한 제2 실시예에 따르면, 액정표시장치는, 서브 화상을 표시하기 위한 서브 액정패널; 메인 화상을 표시하기 위한 메인 액정패널; 상기 메인 액정패널의 하판에 실장되고, 상기 메인 액정패널 및 상기 서브 액정패널을 구동시키기 위한 신호들을 생성하는 구동드라이버; 및 상기 메인 액정패널의 하판에 배치되고, 상기 구동드라이버와 패드를 통해 전기적으로 연결된 각종 신호라인들을 포함하고, 상기 각종 신호라인들 중에서 상기 메인 액정패널의 좌우측에 배치된 메인 공통전극 신호라인들이 제1 및 제2 공통전극 패드와 전기적으로 연결되고, 상기 제1 및 제2 공통전극 패드로부터 각각 분기된 다른 메인 공통전극 신호라인들이 상기 메인 액정패널의 상판의 공통전극에 전기적으로 연결되며, 상기 메인 액정패널의 좌우측에 배치된 메인 공통전극 신호라인들 사이를 전기적으로 연결하기 위해 보조 공통전극 신호라인이 형성된다.
본 발명의 제2 실시예의 액정표시장치에 따르면, 상기 보조 공통전극 신호라인의 형성 위치는 상기 구동드라이버의 실장 영역인 것이 바람직하다.
본 발명의 제1 및 제2 실시예의 액정표시장치에 따르면, 상기 보조 공통전극 신호라인의 폭은 상기 메인 공통전극 신호라인들의 폭보다 적어도 넓은 것이 바람직하다.
본 발명의 제1 및 제2 실시예의 액정표시장치에 따르면, 상기 보조 공통전극 신호라인은 상기 메인 공통전극 신호라인들과 동일한 물질로 동시에 형성되는 것이 바람직하다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 살펴보면 다음과 같다.
삭제
삭제
삭제
삭제
삭제
도 2는 본 발명의 바람직한 일 실시예에 따른 듀얼 모드 액정표시장치의 구성을 개략적으로 도시한 도면이다.
도 2에 도시된 바와 같이, 본 발명의 일 실시예에 따른 듀얼 모드 액정표시장치는 메인 화상을 표시하는 메인 액정패널(10)과, 서브 화상을 표시하는 서브 액정패널(40)로 이루어질 수 있다. 이때, 각 액정패널(10, 40)은 상판과 하판(11, 41) 사이에 액정이 주입되어 합착되어 형성되게 되는데, 컬러필터가 구비된 상판보다 화소영역이 매트릭스 형태로 소정 영역(표시영역)을 차지하여 배치된 하판(11, 41)이 소정영역 더 크게 구비되게 된다.
상기 표시영역을 제외한 비표시영역을 차지하는 하판(11, 41)에는 각종 신호를 공급하여 주는 각종 신호라인들(13a, 13b, 15a, 15b, 17, 19a, 19b, 43a, 43b, 45a, 45b, 47a, 47b, 51)이 배치되게 된다.
메인 하판(11)에는 소정의 신호(예컨대, 게이트 신호, 데이터 신호, 공통전극 신호 등)를 생성하는 구동드라이버(23)가 실장되고, 상기 구동드라이버(23)로부 터 소정 거리 이격되어 메인 화상을 표시하는 메인 액정패널(10)이 구비되며, 상기 메인 액정패널(10)로 상기 소정 신호를 공급하여 주기 위한 각종 신호라인(예컨대, 게이트 신호라인(13a, 13b), 데이터 신호라인(17), 공통전극 신호라인(15a, 15b, 19a, 19b))이 상기 메인 액정패널(10)의 좌우측에 배치된다.
구체적으로 설명하면, 상기 구동드라이버(23)는 외부로부터 제공된 제어신호에 따라 소정의 게이트 신호, 데이터 신호 및 공통전극 신호를 생성한다. 이때, 상기 구동드라이버(23)에서 생성된 각종 신호들이 메인 액정패널(10) 및 서브 액정패널(40)로 공급되도록 각종 신호라인들(13a, 13b, 15a, 15b, 17, 19a, 19b, 43a, 43b, 45a, 45b, 47a, 47b, 51)로 제공하기 위해 상기 구동드라이버(23)와 각종 신호라인들(13a, 13b, 15a, 15b, 17, 19a, 19b, 43a, 43b, 45a, 45b, 47a, 47b, 51)은 패드(25a, 25b, 27a, 27b, 29a, 29b, 31a, 31b, 33)를 이용하여 전기적으로 연결되게 된다. 즉, 상기 구동드라이버(23)에서 생성된 게이트 신호는 게이트 패드(25a, 25b, 29a, 29b)를 통해 게이트 신호라인(13a, 13b, 43a, 43b)으로 공급되고, 상기 구동드라이버(23)에서 생성된 데이터 신호는 데이터 패드(33)를 통해 데이터 신호라인(17)으로 공급되며, 상기 구동드라이버(23)에서 생성된 공통전극 신호는 공통전극 패드(27a, 27b, 31a, 31b)를 통해 공통전극 신호라인(15a, 15b, 19a, 19b, 45a, 45b, 47a, 47b)으로 공급되게 된다.
이때, 상기 구동드라이버(23)와 패드(25a, 25b, 27a, 27b, 29a, 29b, 31a, 31b, 33)를 통해 전기적으로 연결된 각종 신호라인들(13a, 13b, 15a, 15b, 17, 19a, 19b, 43a, 43b, 45a, 45b, 47a, 47b, 51) 중 일부 신호라인들(43a, 43b, 45a, 45b, 47a, 47b)은 메인 하판(11)뿐만 아니라 서브하판(41)에까지 배치되게 된다. 여기서, 각종 신호라인들은 설명의 편의를 위해 소정의 신호들을 메인 액정패널(10)로 공급되도록 하여 주는 신호라인들을 메인 게이트 신호라인(13a, 13b), 메인 데이터 신호라인(17) 및 메인 공통전극 신호라인(15a, 15b, 19a, 19b)으로 명명하고, 소정의 신호들을 서브 액정패널(40)로 공급되도록 하여주는 신호라인들을 서브 게이트 신호라인(43a, 43b), 서브 데이터 신호라인, 즉 COF(Chip On Film)(51) 및 서브 공통전극 신호라인(45a, 45b, 47a, 47b)으로 명명하기로 한다.
상기 메인 게이트 신호라인(13a, 13b)은 일측이 상기 구동드라이버(23)와 게이트 패드(25a, 25b)를 통해 전기적으로 연결되고, 타측이 상기 메인 액정패널(10)의 게이트라인(미도시)과 전기적으로 연결된다. 이때, 상기 메인 게이트 신호라인(13a, 13b)은 메인 액정패널(10)의 좌우측으로 배치되어 메인 액정패널(10)의 홀수번째와 짝수번째 게이트 라인과 연결된다. 이는 메인 액정패널(10)의 좌우측에서 순번으로 게이트 신호를 공급함으로써, 메인 액정패널(10)의 전면으로 균일한 휘도를 발생시키기 위한 것이다.
만일 메인 게이트 신호라인(13a, 13b)이 메인 액정패널(10)의 일측으로만 전기적으로 연결되어 게이트 신호를 공급하여 주게 되면, 메인 액정패널(10)의 일측에는 정상적인 게이트 신호가 공급되지만, 메인 액정패널(10)의 타측에는 거리 등의 이유로 비정상적인 게이트 신호(즉, 약해진 게이트 신호)가 공급되게 되어 소망하는 휘도를 발생시킬 수가 없다. 이러한 경우에는 메인 액정패널(10) 전면에 걸쳐 일측은 휘도가 높게 되고 타측은 휘도가 낮아지게 되어 휘도가 비균일하게 되어 화 질 품위를 떨어뜨리게 된다.
이때, 도 2에 도시된 액정표시장치는 스토리지 온 커먼(storage on common) 방식으로 배치 및 구동되게 된다. 이를 위해 하판 및 상판에 모두 공통전극이 배치되어 있다.
상기 메인 공통전극 신호라인(15a, 15b, 19a, 19b)은 상기 구동드라이버(23)와 공통전극 패드(27a, 27b)를 통해 전기적으로 연결되는 한편 분기되고, 분기된 메인 공통전극 신호라인 중 하나의 공통전극 신호라인(15a, 15b)은 상기 메인 액정패널(10)의 좌우측에 배치되어 상기 메인 액정패널(10)의 공통전극 라인(미도시)과 전기적으로 연결된다. 물론, 메인 공통전극 신호라인(15a, 15b)은 상기 메인 액정패널(10)의 일측으로만 전기적으로 연결되어도 상관없지만, 이와 같이 상기 메인 액정패널(10)의 좌우측으로 메인 공통전극 신호라인(15a, 15b)이 배치되는 경우에는 상기 메인 액정패널(10)의 좌우측에서 동시에 공통전극 신호가 공급됨으로써, 상기 메인 액정패널(10)의 전 영역에 걸쳐 균일한 공통전극 신호가 인가될 수 있다.
한편, 분기된 다른 공통전극 신호라인(19a, 19b)은 상기 공통전극 패드(27a, 27b)로부터 분기되어 상기 메인 액정패널(10)의 좌우측으로 배치되다가 끝단(21a, 21b)에서 은(Ag) 등을 이용하여 메인상판의 공통전극과 도팅(dotting) 처리되어 전기적으로 연결된다. 따라서, 상기 구동드라이버(23)에서 생성된 공통전극 신호는 상기 다른 공통전극 신호라인(19a, 19b)을 따라 공급되어 끝단에 부착된 은을 매개로 메인상판의 공통전극으로 공급되게 된다.
이때, 공통전극 패드(27a, 27b)는 2개가 구비되는데, 상기 구동드라이버(23)에서 생성된 하나의 공통전극 신호는 상기 구동드라이버(23)와 전기적으로 연결된 하나의 공통전극 패드(27a)에 연결되어 상기 메인 액정패널(10)의 좌측에 배치된 메인 공통전극 신호라인(15a)으로 공급되고, 다른 공통전극 신호는 다른 공통전극 패드(27b)를 통해 상기 메인 액정패널(10)의 우측에 배치된 메인 공통전극 신호라인(15b)으로 공급된다. 또한, 상기 구동드라이버(23)에서 생성된 하나의 공통전극 신호는 상기 하나의 공통전극 패드(27a)에서 분기되어 상기 메인 액정패널(10)의 좌측에 배치된 다른 메인 공통전극 신호라인(19a)으로 공급되고, 다른 공통전극 신호는 상기 다른 공통전극 패드(27b)에서 분기되어 상기 메인 액정패널(10)의 우측에 배치된 다른 메인 공통전극 신호라인(19b)으로 공급된다.
이때, 종래의 액정표시장치(도 1 참조)에서는 메인 액정패널 내부에서 정전기가 발생되는 경우, 발생된 정전기가 상기 메인 액정패널의 공통전극 라인과 연결된 메인 공통전극 신호라인을 통해 상기 공통전극 패드로 제공되고, 이어서 상기 공통전극 패드에서 분기된 다른 메인 공통전극 신호라인을 통해 상판의 공통전극으로 제공되도록 함으로써, 정전기를 방출하게 된다. 하지만, 종래의 액정표시장치에서는 메인 공통전극 신호라인의 경로가 너무 길게 됨으로써, 상기 메인 액정패널의 내부에서 발생된 정전기가 신속하게 외부로 방출되지 못하게 되어 패널을 손상시킬 우려가 있었다.
이에 따라, 본 발명의 일 실시예에서는 상기 공통전극 패드(27a, 27b) 사이가 전기적으로 연결되도록 보조 공통전극 신호라인(35)을 형성한다. 이때, 상기 보 조 공통전극 신호라인(35)은 상기 메인 공통전극 신호라인(15a, 15b, 19a, 19b)과 동일한 물질로 동시에 형성되는 것이 바람직하다.
또한, 상기 보조 공통전극 신호라인(35)은 보다 신속하게 정전기가 방출되도록 하기 위해 폭을 넓은 것이 바람직하다. 즉, 상기 보조 공통전극 신호라인(35)의 폭은 상기 메인 공통전극 신호라인(15a, 15b, 19a, 19b)의 폭보다 적어도 넓도록 형성되는 것이 바람직하다.
따라서, 상기 메인 액정패널(10)의 내부에서 발생된 정전기는 상기 하나의 메인 공통전극라인(15a)을 통해 하나의 공통전극 패드(27a)에 제공되고, 상기 하나의 공통전극 패드(27a)에서는 분기된 다른 공통전극 신호라인(19a)뿐만 아니라 추가로 배치 형성된 보조 공통전극 신호라인(35)을 통해 방출되게 됨으로써, 보다 신속하게 정전기가 방출될 수 있다. 또한, 보조 공통전극 신호라인(35)의 폭을 가능한 한 넓게 형성함으로써, 정전기 방출 효과를 보다 극대화시킬 수 있다.
또한, 서브 하판(41)에는 서브 화상을 표시하는 서브 액정패널(40)이 구비되며, 상기 서브 액정패널(40)의 좌우측으로 상기 메인 하판(11)에 실장된 구동드라이버(23)에서 제공된 소정의 신호를 상기 서브 액정패널(40)로 공급하기 위한 배선들(예컨대, 서브 게이트 신호라인(43a, 43b)과 서브 공통전극 신호라인(45a, 45b, 47a, 47b))이 배치되어 있다.
구체적으로 설명하면, 상기 서브 액정패널(40)의 좌우측으로 서브 게이트 신호라인(43a, 43b)과 서브 공통전극 신호라인(45a, 45b, 47a, 47b)이 배치되게 되는데, 상기 서브 게이트 신호라인(43a, 43b)은 일측이 상기 구동드라이버(23)와 게이 트 패드(29a, 29b)를 통해 전기적으로 연결되어 상기 메인 액정패널(10)의 좌우측에 배치되어 연장되어 다시 상기 서브 액정패널(40)의 좌우측에 배치되며, 타측이 상기 서브 액정패널(40)의 게이트 라인에 전기적으로 연결된다.
또한, 상기 서브 공통전극 신호라인(45a, 45b)은 일측이 상기 구동드라이버(23)와 공통전극 패드(31a, 31b)를 통해 전기적으로 연결되어 상기 메인 액정패널(10)의 좌우측에 배치되어 연장되어 다시 상기 서브 액정패널(40)의 좌우측에 배치되며, 타측이 상기 서브 액정패널(40)의 공통전극 라인에 전기적으로 연결된다. 이때, 상기 서브 액정패널(40)의 좌우측에 배치된 서브 공통전극 신호라인(45a, 45b)은 분기되어 분기된 서브 공통전극 신호라인(47a, 47b)은 상기 서브 액정패널(40)의 좌우측에 배치되고 끝단에서 은(Ag) 등을 이용하여 서브상판의 공통전극과 도팅 처리되어 전기적으로 연결된다.
이때, 서브 액정패널(40)로 공급되는 데이터 신호는 상기 메인 액정패널(10)로부터 공급받는다. 즉, 상기 메인 액정패널(10) 상에 배치된 데이터 라인들 중 소정 데이터 라인들은 취합되어 COF(51)의 일측으로 전기적으로 연결되고, COF(51)의 타측은 상기 서브 액정패널(40)의 데이터 라인들과 전기적으로 연결된다.
도 3은 본 발명의 바람직한 다른 실시예에 따른 듀얼 모드 액정표시장치의 구성을 개략적으로 도시한 도면이다.
본 발명의 다른 실시예에 따른 듀얼 모드 액정표시장치는 도 2에 도시된 듀얼 모드 액정표시장치와 동일하고, 일부분만 상이하다. 따라서, 동일한 부분에 대해서는 설명의 편의를 위해 더 이상의 설명은 생략하고, 대신 상이한 부분만을 상 세하게 설명한다. 이에 따라, 도 3에서 동일한 구성 요소에 대해서는 도 2와 동일한 도면 번호를 부여하기로 한다.
도 3에 도시한 바와 같이, 본 발명의 다른 실시예에 따른 듀얼 모드 액정표시장치에서는 도 2에서와 같이 2개의 공통전극 패드(27a, 27b) 사이를 보조 공통전극 신호라인으로 전기적으로 연결되도록 형성하는 것이 아니다. 즉, 본 발명의 다른 실시예에서는 메인 액정패널(10)의 좌우측에 각각 배치된 2개의 메인 공통전극 신호라인(15a, 15b) 사이가 전기적으로 연결되도록 보조 공통전극 신호라인(53)을 형성한다. 이때, 상기 보조 공통전극 신호라인(53)이 형성되는 위치는 구동드라이버(23)의 실장 영역인 것이 바람직하다. 물론, 구동드라이버(23)가 실장된 영역을 제외한 다른 영역으로 상기 메인 액정패널(10)의 좌우측에 배치된 메인 공통전극 신호라인(15a, 15b)을 전기적으로 연결되도록 보조 공통전극 신호라인(53)을 형성할 수도 있다.
하지만, 공정상의 여러 제약을 감안하면, 상기 구동드라이버(23)가 실장되는 영역에서 상기 보조 공통전극 신호라인(53)을 상기 메인 액정패널(10)의 좌우측에 각각 배치된 2개의 메인 공통전극 신호라인(53) 사이에 형성되는 것이 바람직하다.
이때, 이때, 상기 보조 공통전극 신호라인(53)은 상기 메인 공통전극 신호라인(15a, 15b, 19a, 19b)과 동일한 물질로 동시에 형성되는 것이 바람직하다.
또한, 상기 보조 공통전극 신호라인(53)은 보다 신속하게 정전기가 방출되도록 하기 위해 폭을 넓은 것이 바람직하다. 즉, 상기 보조 공통전극 신호라인(53)의 폭은 상기 메인 공통전극 신호라인(15a, 15b, 19a, 19b)의 폭보다 적어도 넓도록 형성되는 것이 바람직하다.
따라서, 상기 메인 액정패널(10)의 내부에서 발생된 정전기는 하나의 메인 공통전극라인(15a)을 통해 추가로 배치 형성된 보조 공통전극 신호라인(53)과 공통전극 패드(27a)를 통해 방출되게 됨으로써, 보다 신속하게 정전기가 방출될 수 있다. 또한, 보조 공통전극 신호라인(53)의 폭을 가능한 한 넓게 형성함으로써, 정전기 방출 효과를 보다 극대화시킬 수 있다.
한편, 본 발명의 제1 및 제2 실시예에서는 메인 상판에 연결되기 위한 메인 공통전극 신호라인(19a, 19b)이 2개가 구비되어 각각 대응하는 공통전극 패드(27a, 27b)에 전기적으로 연결되어 있지만, 상술한 바와 같이 보조 공통전극 신호라인(35, 53)이 구비되는 경우에는 2개의 메인 공통전극 신호라인(19a, 19b) 중 하나의 공통전극 신호라인이 제거되어도 상관없다. 이에 따라, 상기 2개의 메인 공통전극 신호라인(19a, 19b)의 끝단(21a, 21b)에 은(Ag) 도팅처리할 때, 기존에 2번 도팅처리하는 것을 1번 도팅 처리할 수 있어 공정 시간이 줄어들고 또한 공정 비용이 감소되는 효과가 있다.
이상에서 살펴본 바와 같이, 본 발명에 의하면, 메인 액정패널의 좌우측에 각각 배치된 메인 공통전극 신호라인 사이에 보조 공통전극 신호라인을 형성함으로써, 메인 액정패널에서 발생된 정전기를 신속하게 외부로 방출시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니 하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (9)

  1. 서브 화상을 표시하기 위한 서브 액정패널;
    메인 화상을 표시하기 위한 메인 액정패널;
    상기 메인 액정패널의 하판에 실장되고, 상기 메인 액정패널 및 상기 서브 액정패널을 구동시키기 위한 신호들을 생성하는 구동드라이버; 및
    상기 메인 액정패널의 하판에 배치되고, 상기 구동드라이버와 패드를 통해 전기적으로 연결된 각종 신호라인들
    을 포함하고,
    상기 각종 신호라인들 중에서 상기 메인 액정패널의 좌우측에 배치된 메인 공통전극 신호라인들이 제1 및 제2 공통전극 패드와 전기적으로 연결되고, 상기 제1 및 제2 공통전극 패드로부터 각각 분기된 다른 메인 공통전극 신호라인들이 상기 메인 액정패널의 상판의 공통전극에 전기적으로 연결되며, 상기 제1 공통전극 패드와 상기 제2 공통전극 패드 사이를 전기적으로 연결하기 위해 보조 공통전극 신호라인이 형성되는 것을 특징으로 하는 액정표시장치.
  2. 제1항에 있어서, 상기 보조 공통전극 신호라인의 폭은 상기 메인 공통전극 신호라인들의 폭보다 적어도 넓은 것을 특징으로 하는 액정표시장치.
  3. 제1항에 있어서, 상기 보조 공통전극 신호라인은 상기 메인 공통전극 신호라 인들과 동일한 물질로 동시에 형성되는 것을 특징으로 하는 액정표시장치.
  4. 제1항에 있어서, 상기 제1 공통전극 패드 또는 제2 공통전극 패드 중 하나의 공통전극 패드로부터 다른 메인 공통전극 신호라인이 분기되는 것을 특징으로 하는 액정표시장치.
  5. 서브 화상을 표시하기 위한 서브 액정패널;
    메인 화상을 표시하기 위한 메인 액정패널;
    상기 메인 액정패널의 하판에 실장되고, 상기 메인 액정패널 및 상기 서브 액정패널을 구동시키기 위한 신호들을 생성하는 구동드라이버; 및
    상기 메인 액정패널의 하판에 배치되고, 상기 구동드라이버와 패드를 통해 전기적으로 연결된 각종 신호라인들
    을 포함하고,
    상기 각종 신호라인들 중에서 상기 메인 액정패널의 좌우측에 배치된 메인 공통전극 신호라인들이 제1 및 제2 공통전극 패드와 전기적으로 연결되고, 상기 제1 및 제2 공통전극 패드로부터 각각 분기된 다른 메인 공통전극 신호라인들이 상기 메인 액정패널의 상판의 공통전극에 전기적으로 연결되며, 상기 메인 액정패널의 좌우측에 배치된 메인 공통전극 신호라인들 사이를 전기적으로 연결하기 위해 보조 공통전극 신호라인이 형성되는 것을 특징으로 하는 액정표시장치.
  6. 제5항에 있어서, 상기 보조 공통전극 신호라인의 형성 위치는 상기 구동드라이버의 실장 영역인 것을 특징으로 하는 액정표시장치.
  7. 제5항에 있어서, 상기 보조 공통전극 신호라인의 폭은 상기 메인 공통전극 신호라인들의 폭보다 적어도 넓은 것을 특징으로 하는 액정표시장치.
  8. 제5항에 있어서, 상기 보조 공통전극 신호라인은 상기 메인 공통전극 신호라인들과 동일한 물질로 동시에 형성되는 것을 특징으로 하는 액정표시장치.
  9. 제5항에 있어서, 상기 제1 공통전극 패드 또는 제2 공통전극 패드 중 하나의 공통전극 패드로부터 다른 메인 공통전극 신호라인이 분기되는 것을 특징으로 하는 액정표시장치.
KR1020040020666A 2004-03-26 2004-03-26 액정표시장치 KR101014445B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040020666A KR101014445B1 (ko) 2004-03-26 2004-03-26 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040020666A KR101014445B1 (ko) 2004-03-26 2004-03-26 액정표시장치

Publications (2)

Publication Number Publication Date
KR20050095321A KR20050095321A (ko) 2005-09-29
KR101014445B1 true KR101014445B1 (ko) 2011-02-14

Family

ID=37275854

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040020666A KR101014445B1 (ko) 2004-03-26 2004-03-26 액정표시장치

Country Status (1)

Country Link
KR (1) KR101014445B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990048090A (ko) * 1997-12-08 1999-07-05 김영환 액정 표시 소자

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990048090A (ko) * 1997-12-08 1999-07-05 김영환 액정 표시 소자

Also Published As

Publication number Publication date
KR20050095321A (ko) 2005-09-29

Similar Documents

Publication Publication Date Title
US10185195B2 (en) Horizontal stripe liquid crystal display device
KR101204365B1 (ko) 액정 표시 패널 및 그 제조 방법
KR100704817B1 (ko) 액정 패널 및 액정 표시 장치
JP5014582B2 (ja) 薄膜トランジスタ表示板
JP2004101863A (ja) 液晶表示装置
EP2328013B1 (en) Liquid crystal display device, active matrix substrate, and electronic device
KR100976581B1 (ko) 내로우 베젤을 갖는 액정표시장치
KR100950228B1 (ko) 다중 실 라인 및 블랙매트릭스를 갖는 액정표시장치
KR101233145B1 (ko) 액정표시장치
WO2019084979A1 (zh) 显示面板和显示装置
KR20020095203A (ko) 디스플레이 디바이스
KR101014445B1 (ko) 액정표시장치
JP2008309884A (ja) 液晶表示装置
JP4322479B2 (ja) 平面表示装置
US10741135B2 (en) Liquid crystal display device
JP4974029B2 (ja) 液晶表示装置
JP2006201315A (ja) 液晶表示装置
JP2004037905A (ja) 液晶表示装置
US20200333648A1 (en) Display panel and manufacturing method for display device
KR950002289B1 (ko) 액정 표시장치
KR101363728B1 (ko) 액정표시장치 및 그 에이징 방법
JP2007027387A (ja) 表示装置
KR101050859B1 (ko) 액정표시장치의 구동부
JP4817740B2 (ja) 表示装置
JPH10206890A (ja) アクティブマトリックス型液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20131227

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150127

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160128

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20170116

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 9