KR100902013B1 - 타일드 디스플레이 시스템 및 상기 시스템에서의 동기화방법 - Google Patents

타일드 디스플레이 시스템 및 상기 시스템에서의 동기화방법 Download PDF

Info

Publication number
KR100902013B1
KR100902013B1 KR1020070058401A KR20070058401A KR100902013B1 KR 100902013 B1 KR100902013 B1 KR 100902013B1 KR 1020070058401 A KR1020070058401 A KR 1020070058401A KR 20070058401 A KR20070058401 A KR 20070058401A KR 100902013 B1 KR100902013 B1 KR 100902013B1
Authority
KR
South Korea
Prior art keywords
slave
time
master
reference clock
clock
Prior art date
Application number
KR1020070058401A
Other languages
English (en)
Other versions
KR20080110083A (ko
Inventor
낭종호
유정수
최기석
최정훈
Original Assignee
서강대학교산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서강대학교산학협력단 filed Critical 서강대학교산학협력단
Priority to KR1020070058401A priority Critical patent/KR100902013B1/ko
Publication of KR20080110083A publication Critical patent/KR20080110083A/ko
Application granted granted Critical
Publication of KR100902013B1 publication Critical patent/KR100902013B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • H04N5/067Arrangements or circuits at the transmitter end
    • H04N5/0675Arrangements or circuits at the transmitter end for mixing the synchronising signals with the picture signal or mutually
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1438Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using more than one graphics controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/147Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/4104Peripherals receiving signals from specially adapted client devices
    • H04N21/4113PC
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4307Synchronising the rendering of multiple content streams or additional data on devices, e.g. synchronisation of audio on a mobile phone with the video output on the TV screen
    • H04N21/43076Synchronising the rendering of multiple content streams or additional data on devices, e.g. synchronisation of audio on a mobile phone with the video output on the TV screen of the same content streams on multiple devices, e.g. when family members are watching the same movie on different devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/95Time-base error compensation

Abstract

본 발명은 타일드 디스플레이 시스템에 관한 것이다. 상기 타일드 디스플레이 시스템은 마스터 장치와 다수 개의 슬레이브 장치로 이루어지며, 상기 마스터 장치는 각 슬레이브 장치들과 초기에 1번의 동기화 작업을 수행한 후, 각 슬레이브 장치들로 재생 시작 시각과 재생할 미디어 데이터를 전송한다. 상기 슬레이브 장치는 마스터 장치로부터 전송되는 마스터 기준 클럭과 전송 지연 시간(Transmission_Delay)을 이용한 기준 참조 클럭 및 슬레이브 기준 클럭을 설정하며, 이들을 이용하여 현재 시각에서의 슬레이브 시스템 클럭에 대한 참조 클럭을 생성하여 사용한다. 상기 슬레이브 장치는 현재 시각의 참조 클럭이 재생 시작 시각보다 크거나 같은 경우에만 버퍼링된 미디어 데이터를 재생한다.
본 발명에 의하여, 마스터 장치의 마스터 기준 클럭과 현재의 마스터 시스템 클럭의 상대적인 차이값 및 슬레이브 시스템 클럭을 사용함으로써, 동영상 재생시 동기화에 따른 오차를 감소시키고 오버 헤드를 줄임으로써 안정적인 재생을 수행할 수 있게 된다.
타일드 디스플레이 시스템, 동기화, 클럭

Description

타일드 디스플레이 시스템 및 상기 시스템에서의 동기화 방법{Tiled-display system and synchronization method in the system}
도 1은 일반적인 타일드 디스플레이 시스템을 예시적으로 도시한 구성도이다.
도 2는 본 발명의 바람직한 실시예에 따른 타일드 디스플레이 시스템을 전체적으로 도시한 구성도이다.
도 3은 본 발명의 바람직한 실시예에 따른 타일드 디스플레이 시스템의 마스터 장치의 동기화 모듈의 동작을 순차적으로 도시한 흐름도이다.
도 4는 본 발명의 바람직한 실시예에 따른 타일드 디스플레이 시스템의 마스터 장치의 동기화 모듈이 전송 지연 시간(Transmission_Delay)을 계산하는 과정을 구체적으로 도시한 흐름도이다.
도 5는 본 발명의 바람직한 실시예에 따른 타일드 디스플레이 시스템의 마스터 장치의 상기 방송 모듈이 생성하는 재생 시작 시각을 설명하기 위하여 도시한 흐름도이다.
도 6은 본 발명의 바람직한 실시예에 따른 타일드 디스플레이 시스템의 슬레이브 장치의 슬레이브 제어부의 동기화 모듈의 동작을 도시한 흐름도이다.
도 7은 본 발명의 바람직한 실시예에 따른 타일드 디스플레이 시스템의 슬레 이브 장치의 슬레이브 제어부의 데이터 수신 모듈의 동작을 순차적으로 설명하는 흐름도이다.
도 8은 본 발명의 바람직한 실시예에 따른 타일드 디스플레이 시스템의 슬레이브 장치의 슬레이브 제어부의 재생 모듈의 동작을 구체적으로 설명한다.
<도면의 주요 부분에 대한 부호의 설명>
20 : 타일드 디스플레이 시스템
30 : 마스터 장치
310 : 마스터 제어부
311: 동기화 모듈
312 : 방송 모듈
320 : 마스터 통신 인터페이스부
40, ..., 46 : 슬레이브 장치
400 : 디스플레이
410 : 슬레이브 제어부
411 : 동기화모듈
412 : 데이터 수신 모듈
413 : 재생 모듈
420 : 슬레이브 통신 인터페이스부
본 발명은 타일드 디스플레이 시스템(Tiled-Display system)에 관한 것으로서, 더욱 구체적으로는 타일드 디스플레이 시스템에서의 동영상 재생시의 동기화 방법에 관한 것이다.
일반적으로, CRT 모니터에 대체하여 평판 디스플레이 장치인 액정표시장치가 각광받고 있으며, 액정표시장치는 CRT 모니터에 비하여 경박화가 가능하고 소비전력이 작은 점 등 여러 가지 장점을 가지고 있어서 그 수요가 급격히 확대되고 있다. 최근에는 액정표시장치는 고화질, 대화면을 추구하기 위하여 기술이 개발되고 있으나, 액정표시장치는 그 특성상 대형화에 한계가 있으며, 지금까지 알려진 액정표시장치의 최대 화면 사이즈는 이론적으로 40인치 정도 수준이다. 이러한 한계점을 극복하고자, 여러 장의 액정표시장치를 평면적으로 연결한 타일드 액정표시장치가 개발되어서 실용화되고 있다.
타일드(Tiled) 액정표시장치는 미국 특허공보 제 4,980,775호, 제 5,067,021호, 제 5,068,740호, 제 5,079,636호에 제시된 바와 같이 6×6인치 또는 6×8인치의 크기의 작은 LCD 모듈들이 프레임에 복수개 장착되어 대화면을 구현한 것이다.종래의 타일드 액정표시장치를 이루는 각 LCD 모듈은 도 1과 같이 하나의 컨트롤러를 이용하여 제어되는 경우 또는 각 LCD 모듈 별로 컨트롤러와 메모리를 구성하여 제어하는 경우 등으로 구분될 수 있다. 그러나 전술한 방법들은 지연에 의하여 블록별로 제어신호 또는 데이터 신호가 입력되는 시간에 편차가 발생되고 그에 따라서 화면이 왜곡되는 문제점이 있다.
도 1은 일반적인 타일드 디스플레이 시스템을 예시적으로 도시한 구성도이다. 도 1에 도시된 바와 같이, 타일드 디스플레이는 마스터 PC와 개별 디스플레이를 갖는 다수개의 슬레이브 PC들을 구비하여 큰해상도를 제공하게 되는데, 도 1에서는 3x2 의 타일드 디스플레이 시스템의 예시적으로 묘사하였다. 이러한 타일드 디스플레이상에서 실시간 동영상을 재생하기 위한 방법으로는, 도 2에 도시된 바와 같이, 마스터 PC에서 동영상 소스를 각 슬레이브 PC들에게 방송하고 각 슬레이브 PC는 자신의 디스플레이에 해당하는 이미지의 부분을 재생하는 방식이 있다. 이러한 방식에서는 각 슬레이브 PC에 연결된 각각의 디스플레이들이 동기화된 동영상을 재생하기 위해서 각 슬레이브 PC의 재생 장치들과 마스터 PC간에 동기화가 이루어져야 한다.
전술한 동기화에 대한 기존의 방식은 마스터 PC가 각 슬레이브 PC에 주기적으로 동기화 정보를 전송하고, 각 슬레이브 PC의 재생 장치들은 마스터 PC로부터 주기적으로 전송받은 동기화 정보를 기준으로 동영상 프레임들을 재생하는 것이다. 그러나 이와 같은 방식은 다음과 같은 문제점이 있다. 첫째, 주기적으로 전송되는 동기화 정보의 도착 지연 시간의 차이가 발생할 경우 동기화에 오차가 발생할 수 있다. 특히 이러한 오차가 누적될 경우 동기화가 크게 어긋날 수 있으며, 따라서 이에 대한 복잡한 처리가 필요하다. 둘째, 동기화 정보를 주기적으로 전송하는 데 대한 오버헤드의 발생이다.
이에 본 출원인은 타일드 디스플레이상에서 동영상을 상영하기 위하여 간단하고 안정적인 동기화 방법을 제안하고자 한다.
전술한 문제점을 해결하기 위한 본 발명의 목적은 타일드 디스플레이 시스템을 구성하는 마스터 장치와 슬레이브 장치들간의 동영상 재생을 위한 동기화를 함에 있어서 오차가 발생하지 않으면서 오버 헤드도 없이 안정적인 동기화 작업을 수행할 수 있는 타일드 디스플레이 시스템 및 동기화 방법을 제공하는 것이다.
전술한 기술적 과제를 달성하기 위한 본 발명의 특징은 각각 디스플레이를 갖는 다수 개의 슬레이브 장치들 및 상기 슬레이브 장치들로 미디어 데이터를 전송하여 재생시키는 마스터 장치로 이루어지는 타일드 디스플레이 시스템에 관한 것으로서,
상기 마스터 장치의 마스터 제어부는
마스터 장치내의 마스터 시스템 클럭(MTSYS)을 이용하여 상기 슬레이브 장치들과의 동기화를 수행하는 마스터 동기화 모듈, 및
상기 슬레이브 장치들로 재생 시작 시각(START _ TIME) 및 재생할 미디어 데이터를 전송하는 방송 모듈을 구비하며,
상기 슬레이브 장치의 슬레이브 제어부는
슬레이브 장치내의 슬레이브 시스템 클럭(STSYS) 및 상기 마스터 시스템 클럭을 이용하여 상기 마스터 장치와의 동기화 기준점인 기준 참조 클럭(STREF base )을 설정하는 슬레이브 동기화 모듈,
상기 마스터 장치로부터 전송된 재생 시작 시각과 재생할 미디어 데이터를 수신하여 버퍼에 저장하고, 상기 기준 참조 클럭(STREF base ) 및 현재 시각의 슬레이브 시스템 클럭(STSYS)을 이용하여 상기 재생 시작 시각인지 여부를 결정하고, 재생 신호를 생성하여 전송하는 데이터 수신 모듈, 및
상기 데이터 수신 모듈로부터의 재생 신호에 따라 버퍼에 저장된 미디어 데이터를 재생하는 재생 모듈을 구비한다.
전술한 특징을 갖는 슬레이브 장치의 상기 슬레이브 동기화 모듈은 상기 마스터 장치로부터 마스터 기준 클럭(MTSYS 0 ) 및 전송 지연 시간(Transmission_Delay)을 제공받고, 상기 마스터 기준 클럭(MTSYS 0 )을 수신한 시각의 슬레이브 시스템 클럭을 슬레이브 기준 클럭(STSYS 0 )으로 설정하며, 상기 마스터 기준 클럭(MTSYS 0 )과 전송 지연 시간(Transmission_Delay)을 합(合)한 값을 기준 참조 클럭(STREF base )으로 설정하며, 임의의 시각(n)의 참조 클럭(STSYS n )은 (해당 시각의 슬레이브 시스템 클럭 - 슬레이브 기준 클럭 + 기준 참조 클럭)으로 구하는 것이 바람직하며,
상기 데이터 수신 모듈은 현재 시각의 참조 클럭을 계산하고, 만약 현재 시각의 참조 클럭이 상기 재생 시작 시각(START _ TIME)보다 크거나 같은 경우, 재생 신호를 생성하여 상기 재생 모듈로 전송하는 것이 바람직하다.
전술한 특징을 갖는 시스템에서의 상기 재생 시작 시각(START _ TIME)은 마스터 장치의 시스템 클럭(MTSYS 2 ), 마스터 장치가 재생 시작 시각을 전송한 후 방송 을 시작할 때까지의 지연시간(c), 및 슬레이브 장치의 초기 버퍼링 시간( INITIAL_BUF_TIME)의 합(合)으로 결정되는 것이 바람직하다.
본 발명의 다른 특징에 따른 타일드 디스플레이 시스템을 구성하는 슬레이브 장치에서의 동기화 방법은,
외부의 마스터 장치로부터 마스터 기준 클럭(MTSYS 0 )을 전송받는 단계,
상기 마스터 기준 클럭(MTSYS 0 )을 수신한 시각의 슬레이브 시스템 클럭을 슬레이브 기준 클럭(STSYS 0 )으로 설정하고, 지연 시간 정보(d)를 상기 마스터 장치로 전송하는 단계,
상기 마스터 장치로부터 전송 지연 시간(Transmission_Delay)을 전송받는 단계,
상기 마스터 기준 클럭(MTSYS 0 )과 전송 지연 시간(Transmission_Delay)을 합(合)한 값을 기준 참조 클럭(STREF base )으로 설정하는 단계,
임의의 시각(n)의 참조 클럭(STSYS n )은 (해당 시각의 슬레이브 시스템 클럭 - 슬레이브 기준 클럭 + 기준 참조 클럭)으로 구하는 단계,
상기 마스터 장치로부터 재생 시작 시각(START _ TIME) 및 재생할 미디어 데이터를 전송받고, 상기 미디어 데이터는 버퍼에 저장하는 단계;
현재 시각의 참조 클럭을 계산하는 단계,
만약 현재 시각의 참조 클럭이 상기 재생 시작 시각(START _ TIME)보다 크거나 같은 경우, 상기 버퍼에 저장된 미디어 데이터를 재생시키는 단계를 구비한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 따른 타일드 디스플레이 시스템을 구체적으로 설명한다.
도 2는 본 발명의 바람직한 실시예에 따른 타일드 디스플레이 시스템(20)을 전체적으로 도시한 구성도이다. 도 2를 참조하면, 본 발명의 바람직한 실시예에 따른 타일드 디스플레이 시스템(20)은 마스터 장치(30) 및 다수 개의 슬레이브 장치(40,41, ..., 46)를 구비한다. 본 발명은 타일드 디스플레이 시스템의 마스터 장치와 슬레이브 장치들과의 동기화에 관한 것이므로, 동기화와 관련된 구성 및 동작들에 대하여만 구체적으로 설명한다.
본 발명의 바람직한 실시예에 따른 타일드 디스플레이 시스템에서는 동영상을 재생하기 전에 마스터 장치와 각 슬레이브 장치들 사이에서 동기화 기준점인 기준 참조 클럭을 생성하며, 재생 중에는 상기 기준 참조 클럭과 각 슬레이브 장치의 슬레이브 시스템 클럭을 이용하여 참조 클럭을 생성하고, 생성된 참조 클럭을 사용함으로써, 재생 중에 마스터 장치와 슬레이브 장치간의 별도의 동기화 관련 정보를 송수신하지 않는 것을 특징으로 한다.
상기 마스터 장치(30)는 마스터 제어부(310) 및 마스터 통신 인터페이스부(320)을 구비하며, 상기 마스터 제어부(310)는 슬레이브 장치들과의 동기화 기준점을 구하는 동기화 모듈(311) 및 각 슬레이브 장치들로 미디어 데이터를 전송하는 방송 모듈(312)을 포함한다. 전술한 상기 마스터 장치(30)는 각 슬레이브 장치들로 클럭 동기화를 수행한 후, 모든 슬레이브 장치들에게 재생할 미디어 데이터를 전송 한다. 본 발명에 따른 마스터 장치는 PC를 사용하여 구현할 수도 있으며, 그 외에도 동일한 기능을 수행할 수 있도록 제작된 컨트롤러를 사용하여 구현할 수도 있을 것이다. 상기 마스터 통신 인터페이스부(320)는 상기 마스터 제어부의 제어에 따라 상기 마스터 장치와 상기 슬레이브 장치간의 데이터 송수신을 수행한다.
상기 슬레이브 장치(40, ..., 46)는 각각 디스플레이(400), 슬레이브 제어부(410) 및 슬레이브 통신 인터페이스부(420)를 구비하며, 상기 제어부는 동기화모듈(411), 데이터 수신 모듈(412) 및 재생 모듈(413)을 구비한다. 전술한 구성을 갖는 상기 슬레이브 장치들은 상기 마스터제어 장치(30)와의 클럭 동기화 이후에 마스터 장치로부터 전송되는 미디어 데이터들을 재생하여 해당 디스플레이(400)에 출력한다. 상기 슬레이브 장치는 PC로 구현될 수도 있으며, 동일한 기능을 수행할 수 있도록 제작된 컨트롤러를 사용하여 구현할 수도 있다.
이하, 본 발명에 따른 타일드 디스플레이 시스템을 구성하는 상기 마스터 장치와 슬레이브 장치들의 각 구성 요소들의 동작을 구체적으로 설명한다.
먼저, 도 3을 참조하여 상기 마스터 장치(30)의 마스터 제어부(310)의 동기화 모듈(311)의 동작을 구체적으로 설명한다. 도 3은 마스터 장치의 동기화 모듈(311)의 동작을 순차적으로 도시한 흐름도이다.
도 3을 참조하면, 클럭 동기화가 안된 슬레이브 장치를 선택하고(단계 350), 선택된 슬레이브 장치와의 전송 지연 시간(Transmission_Delay) 을 계산한 후(단계 360), 계산된 전송 지연 시간을 해당 슬레이브 장치로 전송하여, 해당 슬레이브 장치와의 클럭 동기화를 완료한다(단계 370). 모든 슬레이브 장치들에 대하여 클럭 동기화가 완료될 때까지, 전술한 단계 350 내지 단계 370을 반복적으로 수행한다.
이하, 도 4를 참조하여 전술한 단계 360에서 전송 지연 시간(Transmission_Delay)을 계산하는 과정을 구체적으로 설명한다. 도 4를 참조하면, 마스터 장치와 슬레이브 장치는 동기화 기준점을 구하기 위하여 3번의 통신을 수행한다. 먼저, 마스터 장치는 마스터 기준 클럭(MTSYS 0 )을 슬레이브 장치로 전송하며, 슬레이브 장치는 마스터 장치로부터의 마스터 기준 클럭(MTSYS 0 )를 수신한 순간의 슬레이브 장치의 시스템 클럭인 슬레이브 기준 클럭(STSYS 0 ) 및 재전송하는 순간의 슬레이브 장치의 시스템 클럭(STSYS 1 )의 차이값인 지연 시간(d = STSYS 1 - STSYS 0 )을 마스터 장치로 전송한다. 마스터 장치는 슬레이브 장치로부터 수신된 순간의 마스터 장치의 시스템 클럭(MTSYS 1 )을 확인한다. 상기 마스터 장치는 전송 지연 시간(Transmission_Delay)을 아래의 수학식 1에 따라 구한다.
Transmission_Delay = (MTSYS 1 -MTSYS 0 -(STSYS 1 -STSYS 0 ))/2
마스터 장치는 첫 번째와 두 번째의 통신을 통하여 구한 전송 지연 시간(Transmission_Delay)을 상기 슬레이브 장치로 전송한다.
한편, 마스터 장치로부터 전송 지연 시간(Transmission_Delay)을 전송받은 슬레이브 장치는 슬레이브 기준 클럭(STSYS 0 )에서의 마스터 시스템 클럭이 MTSYS 0 + Transmission_Delay 임을 알수 있다. 따라서, 상기 슬레이브 장치는 동기화 기준점 인 기준 참조 클럭(STREF base )을 상기 마스터 기준 클럭(MTSYS 0 )과 전송 지연 시간(Transmission_Delay)의 합(合)으로 설정하며, 임의의 시각(n)의 참조 클럭(STSYS n )은 (해당 시각의 슬레이브 시스템 클럭 - 슬레이브 기준 클럭 + 기준 참조 클럭)으로 설정한다.
본 발명에 따른 시스템은 마스터 시스템 클럭과 슬레이브 시스템 클럭이 동일하다는 가정한다. 따라서, 동기화 기준점인 기준 참조 클럭(STREF base ) 후에 슬레이브 장치는 현 시점에서 마스터의 MTSYS 값을 도 3의 STREF 를 구하는 방식과 같이 STREFbase 와 자신의 시스템 클럭을 사용하여 계산하며, 따라서 각 슬레이브는 마스터의 MTSYS 값을 동일하게 구할 수 있게 된다. 이 때 만일 각 슬레이브의 시스템 클럭의 속도가 다르다면, 이와 같은 방식은 틀리게 된다. 그러나 이러한 문제는 슬레이브의 시스템 클럭으로 하드웨어 클럭을 사용함으로써 해결될 수 있다. 왜냐하면 각 슬레이브의 하드웨어 클럭의 속도 차이는 수 십일에 수 초정도이며, 타일드 디스플레이에서의 동영상 재생시 동기화의 목표는 오차가 약 ±120 msec를 넘지 않는 것이므로, 하드웨어 클럭을 사용할 경우 각 슬레이브 장치는 모두 동기화 오차 허용치 범위 내에서 마스터 장치의 시스템 클럭을 계산하는 것이 가능하게 된다.
상기의 방식에 따라 각 슬레이브 장치는 동일한 참조 클럭을 가지게 되고, 참조 클럭을 기준으로 하는 STSTRM 값도 동일하게 되며, 재생 시작 시각과 동영상 데이터의 타임 스템프를 마스터 장치로부터 동일하게 수신함으로써 동기화된 재생 을 하는 것이 가능하게 된다.
상기 마스터 장치(30)의 제어부(310)의 방송 모듈(312)은 재생 시작 시각(START _ TIME)을 계산하고, 상기 재생 시작 시각을 모든 슬레이브 장치들로 멀티캐스팅한 후, 방송할 미디어 데이터를 방송이 완료될 때까지 모든 슬레이브 장치들로 전송한다.
이때, 도 5에 도시된 바와 같이, 상기 방송 모듈에 의해 계산되는 재생 시작 시각은 각 슬레이브 장치들이 재생을 시작하는 시간으로서, 수학식 2에 의해 계산된다.
START _ TIME = MTSYS 2 + c + Transmission_Delay + INITIAL _ BUF _ TIME
여기서, MTSYS 2 는 마스터 장치의 시스템 클럭이며, c 는 마스터 장치가 재생 시작 시각을 전송한 후 방송을 시작할 때까지의 지연시간이며, INITIAL_BUF_TIME 는 슬레이브 장치의 초기 버퍼링 시간이다. 상기 지연 시간(c)은 실제로 예측하기 힘들지만 정확한 값일 필요는 없다. 왜냐하면 재생 시작 시각(START _ TIME)은 각 슬레이브 장치마다 동일하기만 하면 될 뿐이며 그 값 자체가 정확하지는 않아도 되기 때문이다. 따라서, 지연시간(c)값은 적절한 상수를 정의하여 사용하면 된다.
상기 슬레이브 장치(40)의 슬레이브 제어부(410)의 동기화 모듈(411)은, 도 4 및 도 6을 참조하면, 마스터 장치로부터 마스터 기준 클럭(MTSYS 0 )을 수신하고(단 계 600), 마스터 기준 클럭(MTSYS 0 )을 수신한 순간의 슬레이브 시스템 클럭을 슬레이브 기준 클럭(STSYS 0 )으로 설정하며(단계 610), 지연 시간(d = STSYS 1 - STSYS 0 )을 마스터 장치로 송신하며(단계 620), 마스터 장치로부터 전송 지연 시간(Transmission_Delay)을 수신한다(단계 630). 수신된 전송 지연 시간을 이용하여 기준 참조 클럭(STREF base )을 수학식 3과 같이 설정한다(단계 640).
STREF base = MTSYS 0 + Transmission_Delay
한편, 각 슬레이브 장치에 있어서, 임의의 시각(n)의 참조 클럭(STREF n )은 아래의 수학식 4에 의하여 계산되며, 각 슬레이브 장치들은 마스터 장치와 동기화된 참조 클럭을 사용하여 미디어 데이터를 재생시키게 된다.
STREF n = STSYS n - STSYS 0 + STREF base
여기서, STSYS n 는 해당 시각(n)에서의 슬레이브 시스템 클럭이며, STSYS 0 는 슬레이브 기준 클럭이며, STREF base 는 기준 참조 클럭이다.
상기 슬레이브 장치(40)의 제어부(410)의 데이터 수신 모듈(412)은 마스터 장치로부터 재생 시작 시각(START _ TIME) 및 미디어 데이터를 수신한다. 도 7은 상기 데이터 수신 모듈(412)의 동작을 순차적으로 설명하는 흐름도이다.
도 7을 참조하면, 먼저 데이터 수신 모듈은 마스터 장치로부터 재생 시작 시 각을 수신하며(단계 700), 미디어 데이터들을 수신하여 버퍼에 저장한다(단계 710). 만약, 마스터 장치로부터 종료 메시지가 수신되는 경우(단계 720), 재생을 완료하고 종료한다.
만약 재생 모듈에 의하여 버퍼의 미디어 데이터들에 대한 재생이 시작되지 않은 경우(단계 730), 슬레이브 장치의 현재의 참조 클럭(STREFn)을 계산한다(단계 740). 만약 현재의 참조 클럭이 재생 시작 시각과 같거나 큰 경우(단계 750), 재생 모듈로 재생 시작 신호를 전송한 후(단계 760) 단계 710으로 되돌아간다. 만약 단계 750에서 그렇지 아니한 경우에는 단계 710으로 되돌아간다.
상기 슬레이브 장치(40)의 제어부(410)의 재생 모듈(413)은 상기 데이터 수신 모듈(412)로부터 수신되는 재생 시작 신호에 따라 버퍼에 저장된 미디어 데이터를 판독하여 디코딩한 후 재생한다. 도 8은 본 발명의 바람직한 실시예에 따른 슬레이브 장치의 제어부의 상기 재생 모듈(413)의 동작을 순차적으로 설명하는 흐름도이다.
도 8을 참조하여, 상기 재생 모듈(413)의 동작을 구체적으로 설명한다.
도 8을 참조하면, 먼저 데이터 수신 모듈(412)로부터 재생 시작 신호를 수신한다(단계 800). 다음, 데이터 수신 모듈(412)로부터 재생 완료 메시지를 수신하였는지 여부를 확인하고(단계 802), 만약 재생 완료 메시지가 수신된 경우에는 재생을 완료하고 종료한다(단계 860).
다음, 버퍼에서 미디어 데이터를 판독하고(단계 810), 판독된 미디어 데이터를 디코딩한다(단계 812). 다음, 만약 현재 참조 클럭이 상기 디코딩된 미디어 데 이터의 타임스탬프보다 작은 경우(단계 820), 단계 802로 되돌아간다.
만약 단계 820에서 그렇지 않은 경우, 상기 디코딩된 데이터의 타임스탬프와 현재 참조 클럭의 차이만큼 Sleep한 후(단계 830), 상기 디코딩된 미디어 데이터를 렌더링시킨다(단계 840).
본 발명에 의하여 전술한 슬레이브 장치는 재생 시작 시각(START_TIME )값을 마스터 장치로부터 받은 후, 전송되는 미디어 데이터를 버퍼링하고 참조 클럭(STREF )이 재생 시작 시각(START _ TIME )과 같아질 때 STSTRM을 0 으로 세팅한 다음, STSTRMSTREF의 속도와 같게 증가시키고, 버퍼링된 동영상 데이터의 타임스템프가 STSTRM값과 같을 때 해당 데이터를 재생하게 된다.
상기의 방식에 따라 각 슬레이브 장치는 동일한 참조 클럭을 가지게 되고, 참조 클럭을 기준으로 하는 STSTRM 값도 동일하게 되며, 재생 시작 시각과 동영상 데이터의 타임 스템프를 마스터 장치로부터 동일하게 수신함으로써 동기화된 재생을 하는 것이 가능하게 된다.
이상에서 본 발명에 대하여 그 바람직한 실시예를 중심으로 설명하였으나, 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 발명의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 그리고, 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
본 발명에 의하여, 타일드 디스플레이 시스템에서 동영상을 재생할 시 마스터 장치와 슬레이브 장치간의 동기화 작업을 위하여 별도의 오버헤드나 오차 없이 각 슬레이브간의 동기화 작업을 실시간으로 수행하여 재생할 수 있게 된다.
또한, 본 발명에 의하여 각 슬레이브 장치와 마스터 장치간의 동기화를 위하여, 재생 전에 한번의 동기화 작업만을 필요로 하기 때문에, 기존의 주기적인 동기화 정보 전송에 비하여, 시스템 및 네트워크 자원을 절약하고 오차를 줄일 수 있게 된다.

Claims (7)

  1. 각각 디스플레이를 갖는 다수 개의 슬레이브 장치들 및 상기 슬레이브 장치들로 미디어 데이터를 전송하여 재생시키는 마스터 장치로 이루어지는 타일드 디스플레이 시스템에 있어서,
    상기 마스터 장치의 제어부는
    마스터 장치내의 마스터 시스템 클럭(MTSYS)을 이용하여 상기 슬레이브 장치들과의 동기화를 수행하는 마스터 동기화 모듈, 및
    상기 슬레이브 장치들로 재생 시작 시각(START_TIME) 및 재생할 미디어 데이터를 전송하는 방송 모듈을 구비하며,
    상기 슬레이브 장치의 제어부는
    슬레이브 장치내의 슬레이브 시스템 클럭(STSYS) 및 상기 마스터 시스템 클럭을 이용하여 상기 마스터 장치와의 동기화 기준점인 기준 참조 클럭(STREFbase )을 설정하는 슬레이브 동기화 모듈,
    상기 마스터 장치로부터 전송된 재생 시작 시각과 재생할 미디어 데이터를 수신하여 버퍼에 저장하고, 상기 기준 참조 클럭(STREFbase ) 및 현재 시각의 슬레이브 시스템 클럭(STSYS)을 이용하여 상기 재생 시작 시각인지 여부를 결정하고, 재생 신호를 생성하여 전송하는 데이터 수신 모듈, 및
    상기 데이터 수신 모듈로부터의 재생 신호에 따라 버퍼에 저장된 미디어 데이터를 재생하는 재생 모듈을 구비하고,
    상기 재생 시작 시각(START_TIME)은 마스터 장치의 시스템 클럭(MTSYS2 ), 마스터 장치가 재생 시작 시각을 전송한 후 방송을 시작할 때까지의 지연시간(c), 및 슬레이브 장치의 초기 버퍼링 시간( INITIAL_BUF_TIME)의 합(合)으로 결정되는 것을 특징으로 하는 타일드 디스플레이 시스템.
  2. 제1항에 있어서, 상기 슬레이브 동기화 모듈은 상기 마스터 장치로부터 마스터 기준 클럭(MTSYS 0 ) 및 전송 지연 시간(Transmission_Delay)을 제공받고, 상기 마스터 기준 클럭(MTSYS 0 )을 수신한 시각의 슬레이브 시스템 클럭을 슬레이브 기준 클럭(STSYS 0 )으로 설정하며, 상기 마스터 기준 클럭(MTSYS 0 )과 전송 지연 시간(Transmission_Delay)을 합(合)한 값을 기준 참조 클럭(STREF base )으로 설정하며, 임의의 시각(n)의 참조 클럭(STSYS n )은 (해당 시각의 슬레이브 시스템 클럭 - 슬레이브 기준 클럭 + 기준 참조 클럭)으로 구하는 것을 특징으로 하는 타일드 디스플레이 시스템.
  3. 삭제
  4. 제2항에 있어서, 상기 데이터 수신 모듈은 현재 시각의 참조 클럭을 계산하 하고, 만약 현재 시각의 참조 클럭이 상기 재생 시작 시각(START _ TIME)보다 크거나 같은 경우, 재생 신호를 생성하여 상기 재생 모듈로 전송하는 것을 특징으로 하는 타일드 디스플레이 시스템.
  5. 타일드 디스플레이 시스템을 구성하는 슬레이브 장치에서의 동기화 방법에 있어서,
    외부의 마스터 장치로부터 마스터 기준 클럭(MTSYS 0 )을 전송받는 단계,
    상기 마스터 기준 클럭(MTSYS 0 )을 수신한 시각의 슬레이브 시스템 클럭을 슬레이브 기준 클럭(STSYS 0 )으로 설정하고, 지연 시간 정보(d)를 상기 마스터 장치로 전송하는 단계,
    상기 마스터 장치로부터 전송 지연 시간(Transmission_Delay)을 전송받는 단계,
    상기 마스터 기준 클럭(MTSYS 0 )과 전송 지연 시간(Transmission_Delay)을 합(合)한 값을 기준 참조 클럭(STREF base )으로 설정하는 단계,
    임의의 시각(n)의 참조 클럭(STSYS n )은 (해당 시각의 슬레이브 시스템 클럭 - 슬레이브 기준 클럭 + 기준 참조 클럭)으로 구하는 단계
    를 구비하는 것을 특징으로 하는 타일드 디스플레이 시스템의 슬레이브 장치에서의 동기화 방법.
  6. 제5항에 있어서, 상기 슬레이브 장치에서의 동기화 방법은
    상기 마스터 장치로부터 재생 시작 시각(START _ TIME) 및 재생할 미디어 데이터를 전송받고, 상기 미디어 데이터는 버퍼에 저장하는 단계;
    현재 시각의 참조 클럭을 계산하는 단계,
    만약 현재 시각의 참조 클럭이 상기 재생 시작 시각(START _ TIME)보다 크거나 같은 경우, 상기 버퍼에 저장된 미디어 데이터를 재생시키는 단계
    를 구비하는 것을 특징으로 하는 타일드 디스플레이 시스템의 슬레이브 장치에서의 동기화 방법.
  7. 제6항에 있어서, 상기 재생 시작 시각(START _ TIME)은 마스터 장치의 시스템 클럭(MTSYS 2 ), 마스터 장치가 재생 시작 시각을 전송한 후 방송을 시작할 때까지의 지연시간(c), 및 슬레이브 장치의 초기 버퍼링 시간( INITIAL _ BUF _ TIME)의 합(合)으로 결정되는 것을 특징으로 하는 타일드 디스플레이 시스템의 슬레이브 장치에서의 동기화 방법.
KR1020070058401A 2007-06-14 2007-06-14 타일드 디스플레이 시스템 및 상기 시스템에서의 동기화방법 KR100902013B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070058401A KR100902013B1 (ko) 2007-06-14 2007-06-14 타일드 디스플레이 시스템 및 상기 시스템에서의 동기화방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070058401A KR100902013B1 (ko) 2007-06-14 2007-06-14 타일드 디스플레이 시스템 및 상기 시스템에서의 동기화방법

Publications (2)

Publication Number Publication Date
KR20080110083A KR20080110083A (ko) 2008-12-18
KR100902013B1 true KR100902013B1 (ko) 2009-06-15

Family

ID=40369044

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070058401A KR100902013B1 (ko) 2007-06-14 2007-06-14 타일드 디스플레이 시스템 및 상기 시스템에서의 동기화방법

Country Status (1)

Country Link
KR (1) KR100902013B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11538441B2 (en) 2020-12-28 2022-12-27 Samsung Display Co., Ltd. Tiled display and image correction method
US11610869B2 (en) 2020-04-21 2023-03-21 Samsung Display Co., Ltd. Display device and tiled display device having the same

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101045321B1 (ko) * 2009-09-17 2011-06-29 주식회사 디지털존 동기화된 영상을 디스플레이하는 디스플레이 시스템 및 디스플레이 방법
KR101068645B1 (ko) * 2010-01-22 2011-09-28 한국기계연구원 마스터-슬레이브 기반의 타일 디스플레이 시스템 및 이를 위한 마스터-슬레이브 간의 동기화 방법
KR101336209B1 (ko) * 2011-11-03 2013-12-03 광주과학기술원 영상 재현 장치 및 방법
KR102036034B1 (ko) * 2012-10-22 2019-10-24 주식회사 오리온 멀티 디스플레이 환경에서의 디스플레이 장치간 신호 지연 완충 장치 및 방법
KR20160040015A (ko) 2014-10-02 2016-04-12 삼성전자주식회사 디스플레이 장치, 이의 제어 방법 및 디스플레이 시스템의 제어 방법
CN104751864A (zh) * 2015-03-09 2015-07-01 广东欧珀移动通信有限公司 一种多播放设备的控制方法、相关设备及系统
CN105657511B (zh) * 2015-12-29 2019-03-26 广州视源电子科技股份有限公司 图像同步显示方法和装置
KR101869452B1 (ko) * 2017-10-13 2018-06-20 주식회사 제노시스 분산 시스템에서 네트워크 비디오를 동기화하기 위한 스트리밍/재생장치와 그 방법
KR20210138834A (ko) 2020-05-12 2021-11-22 삼성디스플레이 주식회사 타일형 표시 장치
US11822850B2 (en) 2021-12-31 2023-11-21 Lg Display Co., Ltd. Tiling display apparatus

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020065288A (ko) * 2001-02-06 2002-08-13 코모넷 주식회사 비디오 다중 출력 분배기
KR20050091937A (ko) * 2004-03-13 2005-09-16 온스그래픽(주) 대화면 영상광고시스템
JP2007065097A (ja) * 2005-08-30 2007-03-15 Fuji Electric Holdings Co Ltd 映像表示システム

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020065288A (ko) * 2001-02-06 2002-08-13 코모넷 주식회사 비디오 다중 출력 분배기
KR20050091937A (ko) * 2004-03-13 2005-09-16 온스그래픽(주) 대화면 영상광고시스템
JP2007065097A (ja) * 2005-08-30 2007-03-15 Fuji Electric Holdings Co Ltd 映像表示システム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11610869B2 (en) 2020-04-21 2023-03-21 Samsung Display Co., Ltd. Display device and tiled display device having the same
US11538441B2 (en) 2020-12-28 2022-12-27 Samsung Display Co., Ltd. Tiled display and image correction method

Also Published As

Publication number Publication date
KR20080110083A (ko) 2008-12-18

Similar Documents

Publication Publication Date Title
KR100902013B1 (ko) 타일드 디스플레이 시스템 및 상기 시스템에서의 동기화방법
CN101647273B (zh) 多屏幕同步再现系统、显示控制终端、多屏幕同步再现方法
CN113365127B (zh) 局域网多屏显示同步方法及装置
CN1901656B (zh) 视频和音频重放设备及方法、输出时刻改变设备及方法
CN108366283B (zh) 多设备间的媒体同步播放方法
CN112995735A (zh) 分布式视频显示系统、控制装置及控制方法
JP4245632B2 (ja) 画面同期制御装置
WO2016151936A1 (ja) 映像情報再生システム及び映像情報再生装置
KR20090106973A (ko) 복수의 방송 네트워크들과 연관된 텔레비전 신호들을동기화하기 위한 시스템 및 방법
US20130187832A1 (en) Display apparatus and method for controlling the same
WO2006011400A1 (ja) 情報処理装置および方法、記録媒体、並びにプログラム
JP2008090080A (ja) 表示制御装置、表示システム、及び表示制御方法
CN111147906B (zh) 同步播放系统及同步播放方法
JP2004193868A (ja) 無線送受信システム及び無線送受信方法
KR102566550B1 (ko) 복수의 커넥티드 장치 간 디지털 콘텐츠의 재생 동기화를 맞추는 방법 및 이를 이용한 장치
JP2007096971A (ja) 無線送信装置および無線受信装置
KR100927447B1 (ko) 디지털 멀티비전 시스템
JP6956354B2 (ja) 映像信号出力装置、制御方法、及び、プログラム
JP2018085671A (ja) デジタルサイネージシステム
JP2005323268A (ja) コンテンツ再生方法、コンテンツ再生装置、コンテンツ再生プログラム、および記録媒体
KR101682978B1 (ko) Precision Time Protocol를 이용한 영상 재생 동기화 시스템 및 방법
TWI660628B (zh) 多設備間的媒體同步播放方法
JP2005203948A5 (ko)
JP3995577B2 (ja) データ伝送処理装置及びプログラム
KR102131741B1 (ko) 다수의 사이니지의 영상 동기화 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130604

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140605

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150527

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160414

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20170607

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee