KR100900783B1 - 피크 전류를 감소시키는 제어 장치 - Google Patents
피크 전류를 감소시키는 제어 장치 Download PDFInfo
- Publication number
- KR100900783B1 KR100900783B1 KR1020030027055A KR20030027055A KR100900783B1 KR 100900783 B1 KR100900783 B1 KR 100900783B1 KR 1020030027055 A KR1020030027055 A KR 1020030027055A KR 20030027055 A KR20030027055 A KR 20030027055A KR 100900783 B1 KR100900783 B1 KR 100900783B1
- Authority
- KR
- South Korea
- Prior art keywords
- enable signals
- word line
- peak current
- control device
- sense amplifier
- Prior art date
Links
Images
Classifications
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F25—REFRIGERATION OR COOLING; COMBINED HEATING AND REFRIGERATION SYSTEMS; HEAT PUMP SYSTEMS; MANUFACTURE OR STORAGE OF ICE; LIQUEFACTION SOLIDIFICATION OF GASES
- F25D—REFRIGERATORS; COLD ROOMS; ICE-BOXES; COOLING OR FREEZING APPARATUS NOT OTHERWISE PROVIDED FOR
- F25D23/00—General constructional features
- F25D23/003—General constructional features for cooling refrigerating machinery
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F25—REFRIGERATION OR COOLING; COMBINED HEATING AND REFRIGERATION SYSTEMS; HEAT PUMP SYSTEMS; MANUFACTURE OR STORAGE OF ICE; LIQUEFACTION SOLIDIFICATION OF GASES
- F25D—REFRIGERATORS; COLD ROOMS; ICE-BOXES; COOLING OR FREEZING APPARATUS NOT OTHERWISE PROVIDED FOR
- F25D2323/00—General constructional features not provided for in other groups of this subclass
- F25D2323/002—Details for cooling refrigerating machinery
- F25D2323/0021—Details for cooling refrigerating machinery using air guides
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F25—REFRIGERATION OR COOLING; COMBINED HEATING AND REFRIGERATION SYSTEMS; HEAT PUMP SYSTEMS; MANUFACTURE OR STORAGE OF ICE; LIQUEFACTION SOLIDIFICATION OF GASES
- F25D—REFRIGERATORS; COLD ROOMS; ICE-BOXES; COOLING OR FREEZING APPARATUS NOT OTHERWISE PROVIDED FOR
- F25D2323/00—General constructional features not provided for in other groups of this subclass
- F25D2323/002—Details for cooling refrigerating machinery
- F25D2323/0023—Control of the air flow cooling refrigerating machinery
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Combustion & Propulsion (AREA)
- Physics & Mathematics (AREA)
- Mechanical Engineering (AREA)
- Thermal Sciences (AREA)
- General Engineering & Computer Science (AREA)
- Dram (AREA)
Abstract
본 발명의 피크 전류를 감소시키는 제어 장치는, 리프레시 동작시 활성화되는 복수개의 워드 라인(Main Word Line ; MWL) 및 복수개의 센스 앰프를 동시에 활성화시키지 않고 분산시켜 활성화시킴으로써, 피크 전류 등에 의한 오동작을 방지하는 피크 전류를 감소시키는 제어 장치를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명은, 리프레쉬 명령에 의한 메모리 뱅크의 동작을 감지하고, 내부 전압을 사용하여 복수개의 워드 라인 인에이블 신호를 순차적으로 활성화하고, 상기 복수개의 워드 라인 인에이블 신호의 활성화에 이어서 외부 전원 전압을 사용하여 복수개의 센스 앰프 인에이블 신호를 순차적으로 활성화하는 뱅크 제어부를 포함한다.
리프레쉬, 메모리 뱅크, 센스 앰프, 워드 라인
Description
도 1은 종래의 메모리 제어 장치를 나타낸 블록도,
도 2는 종래의 메모리 제어 장치의 동작을 나타낸 타이밍도,
도 3은 종래의 메모리 제어 장치에 의하여 제어되는 메모리 뱅크의 구조를 나타낸 예시도,
도 4는 본 발명의 일 실시예에 의한 피크 전류를 감소시키는 제어 장치를 나타낸 블록도,
도 5는 본 발명의 일 실시예에 의한 피크 전류를 감소시키는 제어 장치의 동작을 나타낸 타이밍도,
도 6은 본 발명의 일 실시예에 의한 피크 전류를 감소시키는 제어 장치에 의하여 제어되는 메모리 뱅크의 구조를 나타낸 예시도.
* 도면의 주요 부분에 대한 부호의 설명 *
400 : 뱅크 제어부
본 발명은 피크 전류를 감소시키는 제어 장치에 관한 것으로, 특히, DRAM(dynamic random access memory)/SRAM(Static Random Access Memory) 등의 모든 메모리 소자에 적용되어, 워드 라인 및 센스 앰프를 활성화시키는 피크 전류를 감소시키는 제어 장치에 관한 것이다.
도 1은 종래의 메모리 제어 장치를 나타낸 블록도로서, 이러한 종래의 메모리 제어 장치는, 리프레쉬 명령에 의한 메모리 뱅크의 동작을 감지하고, 내부 전압(Vpp)을 사용하여 복수개의 워드 라인 인에이블 신호(MWL0)를 활성화하는 디코더 제어부(110); 및 복수개의 워드 라인 인에이블 신호(MWL0)의 활성화에 이어서 외부 전원 전압(Vdd)을 사용하여 복수개의 센스 앰프 인에이블 신호(SAEN0)를 활성화하는 센스 앰프 제어부(120)를 포함한다.
도 2는 종래의 메모리 제어 장치의 동작을 나타낸 타이밍도로서, 이를 참조하면, 오토 리프레쉬 명령 또는 타이머에 의해 동작하는 셀프 리프레쉬 명령이 가해졌을 때, 도 3에 도시된 바와 같이 4개의 뱅크가 동시에 동작하게 된다. 즉, 4개의 뱅크가 동시에 동작하면 도 3의 한 개의 뱅크 당 2개의 워드 라인 인에이블 신호(MWL0)가 활성화되는데, 여기서, 메모리의 구조 및 밀도에 따라 여러개의 워드 라인 인에이블 신호가 적용될 수 있다. 그 후, 소정의 시간 후에 센스 앰프 인에이블 신호(SAEN0)도 복수개의 신호가 동시에 활성화되고, 이에 따라 여러개의 센스 앰프가 동작하게 된다.
그러나, 상술한 종래의 메모리 제어 장치에 의하면, 메모리 동작 시 한 개의 워드 라인에 많은 수의 셀이 있기 때문에 내부 전압(Vpp)을 주로 사용하고, 센스 앰프 또한 동시에 많은 수가 동작하므로 외부 전원 전압(Vdd)를 사용하게 되는데, 이로 인하여 리프레쉬 동작 시 동시에 복수개의 뱅크가 동작하므로 전력 소모가 많아질 뿐만 아니라, 내부 전압(Vpp)의 사용에 의한 전압 강하 및 피크 전류가 증가하는 문제점이 있다.
상기 문제점을 해결하기 위하여 안출된 본 발명은, 리프레시 동작시 활성화되는 복수개의 워드 라인(Main Word Line ; MWL) 및 복수개의 센스 앰프를 동시에 활성화시키지 않고 분산시켜 활성화시킴으로써, 피크 전류 등에 의한 오동작을 방지하는 피크 전류를 감소시키는 제어 장치를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명의 피크 전류를 감소시키는 제어 장치는, 리프레쉬 명령에 의한 메모리 뱅크의 동작을 감지하고, 내부 전압을 사용하여 복수개의 워드 라인 인에이블 신호를 순차적으로 활성화하고, 상기 복수개의 워드 라인 인에이블 신호의 활성화에 이어서 외부 전원 전압을 사용하여 복수개의 센스 앰프 인에이블 신호를 순차적으로 활성화하는 뱅크 제어부를 포함한다.
이하, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여 본 발명의 가장 바람직한 실시예들을 첨부된 도면을 참조하여 설명하기로 한다.
먼저, 도 4는 본 발명의 일 실시예에 의한 피크 전류를 감소시키는 제어 장치를 나타낸 블록도로서, 이러한 본 발명의 피크 전류를 감소시키는 제어 장치는, 뱅크 제어부(400)를 포함한다.
뱅크 제어부(400)는, 리프레쉬 명령에 의한 메모리 뱅크의 동작을 감지하고, 내부 전압(Vpp)을 사용하여 복수개의 워드 라인 인에이블 신호(MWL0, MWL1)를 순차적으로 활성화하고, 상기 복수개의 워드 라인 인에이블 신호(MWL0, MWL1)의 활성화에 이어서 외부 전원 전압(Vdd)을 사용하여 복수개의 센스 앰프 인에이블 신호(SAEN0, SAEN1)를 순차적으로 활성화하는 역할을 한다. 여기서, 상기 뱅크 제어부(400)에 관하여 상세히 설명하면 다음과 같다.
상기 뱅크 제어부(400) 내에 장착된 디코더 제어 수단(410)은, 상기 리프레쉬 명령에 의한 메모리 뱅크의 동작을 감지하고, 내부 전압(Vpp)을 사용하여 상기 복수개의 워드 라인 인에이블 신호(MWL0, MWL1)를 순차적으로 활성화하는 역할을 한다. 여기서, 상기 디코더 제어 수단(410)에 관하여 상세히 설명하면 다음과 같다.
상기 디코더 제어 수단(410) 내에 장착된 디코더 제어부(411)는, 상기 리프레쉬 명령에 의한 메모리 뱅크의 동작을 감지하고, 내부 전압(Vpp)을 사용하여 상기 복수개의 워드 라인 인에이블 신호를 활성화하는 역할을 한다.
또한, 상기 디코더 제어 수단(410) 내에 장착된 제1 지연부(412)는, 상기 디코더 제어부(411)로부터 상기 복수개의 워드 라인 인에이블 신호 중 한 신호를 입력받아 지연시킨 후 출력하는 역할을 한다. 여기서, 상기 제1 지연부(412)는, 직렬로 연결된 복수개의 인버터를 포함할 수 있다.
또한, 상기 뱅크 제어부(400) 내에 장착된 센스 앰프 제어 수단(420)은, 상기 복수개의 워드 라인 인에이블 신호(MWL0, MWL1)의 활성화에 이어서 외부 전원 전압(Vdd)을 사용하여 상기 복수개의 센스 앰프 인에이블 신호(SAEN0, SAEN1)를 순차적으로 활성화하는 역할을 한다. 여기서, 상기 센스 앰프 제어 수단(420)에 관하여 상세히 설명하면 다음과 같다.
상기 센스 앰프 제어 수단(420) 내에 장착된 센스 앰프 제어부(421)는, 상기 복수개의 워드 라인 인에이블 신호(MWL0, MWL1)의 활성화에 이어서 외부 전원 전압(Vdd)을 사용하여 상기 복수개의 센스 앰프 인에이블 신호를 활성화하는 역할을 한다.
또한, 상기 센스 앰프 제어 수단(420) 내에 장착된 제2 지연부(422)는, 상기 센스 앰프 제어부(421)로부터 상기 복수개의 센스 앰프 인에이블 신호 중 한 신호를 입력받아 지연시킨 후 출력하는 역할을 한다. 여기서, 상기 제2 지연부(422)는, 직렬로 연결된 복수개의 인버터를 포함할 수 있다.
도 5는 본 발명의 일 실시예에 의한 피크 전류를 감소시키는 제어 장치의 동작을 나타낸 타이밍도로서, 이를 참조하여 본 발명의 피크 전류를 감소시키는 제어 장치의 동작에 관하여 설명하면 다음과 같다.
먼저, 리프레쉬 동작 시 도 6의 복수개의 뱅크가 동시에 동작하는 경우에, 워드 라인 및 센스 앰프를 1/2씩 동작시킴으로써 외부 전원 전압이나 내부 전압 또한 절반씩 사용할 수 있게 된다. 이를 통하여 외부 전원 전압이나 내부 전압의 강하를 완화하고, 피크 전류를 감소시킴으로써 메모리의 시스템 동작 시 오동작을 방지하게 된다. 즉, 복수개의 워드 라인 인에이블 신호 중 한 신호(MWL0) 및 복수개의 센스 앰프 인에이블 신호 중 한 신호(SAEN0)가 먼저 활성화되고, 일정한 시간 후에 지연부(412, 422)를 거친 신호(MWL1, SAEN1)가 활성화된다. 따라서, 복수개의 워드 라인 인에이블 신호 및 복수개의 센스 앰프 인에이블 신호를 동시에 활성화시키지 않으므로 전압 강하 등의 현상이 줄어들게 된다.
이상에서 설명한 본 발명은, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 있어 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지로 치환, 변형 및 변경이 가능하므로 전술한 실시예 및 첨부된 도면에 한정되는 것이 아니다.
본 발명은, 리프레시 동작시 활성화되는 복수개의 워드 라인(Main Word Line ; MWL) 및 복수개의 센스 앰프를 동시에 활성화시키지 않고 분산시켜 활성화시킴으로써, 피크 전류 등에 의한 오동작을 방지하는 장점이 있다.
Claims (6)
- 리프레쉬 명령에 의한 메모리 뱅크의 동작을 감지하고, 내부 전압을 사용하여 복수개의 워드 라인 인에이블 신호를 순차적으로 활성화하고, 상기 복수개의 워드 라인 인에이블 신호의 활성화에 이어서 외부 전원 전압을 사용하여 복수개의 센스 앰프 인에이블 신호를 순차적으로 활성화하는 뱅크 제어부를 포함하는 것을 특징으로 하는 피크 전류를 감소시키는 제어 장치.
- 제1항에 있어서, 상기 뱅크 제어부는,상기 리프레쉬 명령에 의한 메모리 뱅크의 동작을 감지하고, 내부 전압을 사용하여 상기 복수개의 워드 라인 인에이블 신호를 순차적으로 활성화하는 디코더 제어 수단; 및상기 복수개의 워드 라인 인에이블 신호의 활성화에 이어서 외부 전원 전압을 사용하여 상기 복수개의 센스 앰프 인에이블 신호를 순차적으로 활성화하는 센스 앰프 제어 수단을 포함하는 것을 특징으로 하는 피크 전류를 감소시키는 제어 장치.
- 제2항에 있어서, 상기 디코더 제어 수단은,상기 리프레쉬 명령에 의한 메모리 뱅크의 동작을 감지하고, 내부 전압을 사용하여 상기 복수개의 워드 라인 인에이블 신호를 활성화하는 디코더 제어부; 및상기 복수개의 워드 라인 인에이블 신호 중 한 신호를 입력받아 지연시킨 후 출력하는 제1 지연부를 포함하는 것을 특징으로 하는 피크 전류를 감소시키는 제어 장치.
- 제3항에 있어서,상기 제1 지연부는, 직렬로 연결된 복수개의 인버터인것을 특징으로 하는 피크 전류를 감소시키는 제어 장치.
- 제2항에 있어서, 상기 센스 앰프 제어 수단은,상기 복수개의 워드 라인 인에이블 신호의 활성화에 이어서 외부 전원 전압을 사용하여 상기 복수개의 센스 앰프 인에이블 신호를 활성화하는 센스 앰프 제어부; 및상기 복수개의 센스 앰프 인에이블 신호 중 한 신호를 입력받아 지연시킨 후 출력하는 제2 지연부를 포함하는 것을 특징으로 하는 피크 전류를 감소시키는 제어 장치.
- 제5항에 있어서,상기 제2 지연부는, 직렬로 연결된 복수개의 인버터인것을 특징으로 하는 피크 전류를 감소시키는 제어 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030027055A KR100900783B1 (ko) | 2003-04-29 | 2003-04-29 | 피크 전류를 감소시키는 제어 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030027055A KR100900783B1 (ko) | 2003-04-29 | 2003-04-29 | 피크 전류를 감소시키는 제어 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20040092750A KR20040092750A (ko) | 2004-11-04 |
KR100900783B1 true KR100900783B1 (ko) | 2009-06-02 |
Family
ID=37373095
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030027055A KR100900783B1 (ko) | 2003-04-29 | 2003-04-29 | 피크 전류를 감소시키는 제어 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100900783B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101001144B1 (ko) | 2009-05-12 | 2010-12-17 | 주식회사 하이닉스반도체 | 상변환 메모리 장치 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010029031A (ko) * | 1999-09-28 | 2001-04-06 | 김영환 | 에스디램의 리프레쉬 제어회로 |
KR20030017133A (ko) * | 2001-08-24 | 2003-03-03 | 주식회사 하이닉스반도체 | 동기식 비트라인 센스앰프 |
-
2003
- 2003-04-29 KR KR1020030027055A patent/KR100900783B1/ko not_active IP Right Cessation
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010029031A (ko) * | 1999-09-28 | 2001-04-06 | 김영환 | 에스디램의 리프레쉬 제어회로 |
KR20030017133A (ko) * | 2001-08-24 | 2003-03-03 | 주식회사 하이닉스반도체 | 동기식 비트라인 센스앰프 |
Also Published As
Publication number | Publication date |
---|---|
KR20040092750A (ko) | 2004-11-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0172404B1 (ko) | 반도체 메모리장치의 리프레쉬별 내부 승압전원 제어방법 | |
US8379462B2 (en) | Memory device having reduced standby current and memory system including same | |
US20030145163A1 (en) | Electronic system and refresh method | |
EP2387786B1 (en) | Dynamic leakage control for memory arrays | |
US7251170B2 (en) | Peripheral voltage generator | |
KR100652414B1 (ko) | 딥 파워 다운 모드일 때 일부 데이터를 보존할 수 있는메모리 장치 및 그 동작 방법 | |
EP3355308B1 (en) | Memory devices and operation methods thereof | |
US20040027900A1 (en) | Semiconductor memory device and system outputting refresh flag | |
KR100980606B1 (ko) | 워드라인 구동회로 및 구동방법 | |
KR19990078379A (ko) | 디코딩 오토리프레시 모드를 가지는 디램 | |
US20180190341A1 (en) | Memory device for controlling refreshing operation | |
KR20040008333A (ko) | 반도체 메모리 장치 내부전원전압발생기를 제어하는 회로및 방법 | |
US7042774B2 (en) | Semiconductor memory device to supply stable high voltage during auto-refresh operation and method therefor | |
US7263021B2 (en) | Refresh circuit for use in semiconductor memory device and operation method thereof | |
US7038957B2 (en) | Semiconductor memory device for testifying over-driving quantity depending on position | |
US7995421B2 (en) | Semiconductor memory device with a sense amplifier controller for maintaining the connection of a previously selected memory cell array | |
US6545924B2 (en) | Semiconductor memory device | |
US6172932B1 (en) | On-chip voltage generating device for semiconductor memory with reduced stand-by current | |
KR100900783B1 (ko) | 피크 전류를 감소시키는 제어 장치 | |
KR100416624B1 (ko) | 승압전압의 전하 소모량을 감소시키기 위한 수단을구비하는 반도체 메모리 장치 및 이의 부분 활성화 및 완전 활성화 제어방법 | |
KR100798764B1 (ko) | 반도체 메모리 소자 및 그 내부 전압 생성 방법 | |
KR100512369B1 (ko) | 센스 엠프 선택 회로 및 센스엠프 선택 방법 | |
TWI582580B (zh) | 記憶體儲存裝置及其操作方法 | |
US6950363B2 (en) | Semiconductor memory device | |
US20080080284A1 (en) | Method and apparatus for refreshing memory cells of a memory |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |