KR100820668B1 - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR100820668B1
KR100820668B1 KR1020060088310A KR20060088310A KR100820668B1 KR 100820668 B1 KR100820668 B1 KR 100820668B1 KR 1020060088310 A KR1020060088310 A KR 1020060088310A KR 20060088310 A KR20060088310 A KR 20060088310A KR 100820668 B1 KR100820668 B1 KR 100820668B1
Authority
KR
South Korea
Prior art keywords
voltage
sustain
electrode
plasma display
positive
Prior art date
Application number
KR1020060088310A
Other languages
English (en)
Other versions
KR20080024039A (ko
Inventor
조장환
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060088310A priority Critical patent/KR100820668B1/ko
Priority to EP07253622A priority patent/EP1901271A1/en
Priority to CNA2007101494723A priority patent/CN101145311A/zh
Priority to US11/853,953 priority patent/US7999764B2/en
Publication of KR20080024039A publication Critical patent/KR20080024039A/ko
Application granted granted Critical
Publication of KR100820668B1 publication Critical patent/KR100820668B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 장치에 관한 것이다.
본 발명의 일례에 따른 플라즈마 디스플레이 장치는 제 1 전극과 제 1 전극과 나란한 방향으로 형성된 제 2 전극을 포함하는 플라즈마 디스플레이 패널과 제 1 전극 및 제 2 전극으로 제 1 서스테인 신호 및 제 2 서스테인 신호를 공급하고, 제 1 서스테인 신호 공급되는 동안에는 플라즈마 디스플레이 패널과 공진을 형성하기 위한 인덕터에 전류가 연속적으로 흐르도록 하는 서스테인 구동부를 포함한다.

Description

플라즈마 디스플레이 장치{Plasma Display Apparatus}
도 1은 본 발명의 일례에 따른 플라즈마 디스플레이 장치를 설명하기 위한 도.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 구조의 일례를 설명하기 위한 도.
도 3은 플라즈마 디스플레이 패널을 구동하는 방법의 일례를 설명하기 위한 도.
도 4는 제 1 구동부에 포함되는 서스테인 구동부의 일례를 설명하기 위한 도.
도 5는 도 4에 도시된 서스테인 구동부가 제 1 서스테인 신호를 플라즈마 디스플레이 패널에 공급하는 방법의 일례을 나타내는 타이밍 도.
도 6a 내지 도 6f는 도 5의 타이밍도에 따른 서스테인 구동부의 동작을 설명하기 위한 도.
도 7은 도 4에 도시된 서스테인 구동부가 제 2 서스테인 신호를 플라즈마 디스플레이 패널에 공급하는 방법의 일례을 나타내는 타이밍 도.
도 8a 내지 도 8d는 도 7에 도시된 타이밍도에 따른 서스테인 구동부의 동작을 설명하기 위한 도.
***** 도면의 주요 부분에 대한 부호의 설명 *****
100: 플라즈마 디스플레이 패널 110: 제 1 구동부
120: 제 2 구동부 410: 제 1 서스테인 제어부
420: 제 2 서스테인 제어부 430: 인덕터부
440: 공진 제어부 450: 바이 패스부
본 발명은 플라즈마 디스플레이 장치에 관한 것이다.
일반적으로 플라즈마 디스플레이 장치는 화상을 표시하는 플라즈마 디스플레이 패널과 플라즈마 디스플레이 패널을 구동시키기 위한 구동부가 플라즈마 디스플레이 패널의 배면에 부착되어 형성된다.
플라즈마 디스플레이 패널은 화상이 표시되는 플라즈마 디스플레이 패널(Plasma Display Panel)의 전면기판과 후면기판 사이에 형성된 격벽에 의해 형성된 복수의 방전 셀을 가지는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충전되어 있다. 이러한 방전 셀들은 복수 개가 모여 하나의 픽셀(Pixel)을 이룬다. 예컨대 적색(Red, R) 방전 셀, 녹색(Green, G) 방전 셀, 청색(Blue, B) 방전 셀이 모여 하나의 픽셀을 이루는 것이다.
그리고 이러한 플라즈마 디스플레이 패널은 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet rays)을 발생하고 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 패널은 얇고 가벼운 구성이 가능하므로 표시장치로서 각광받고 있다.
본 발명은 플라즈마 디스플레이 장치에서 서스테인 구동부의 회로를 보다 단순화하여 플라즈마 디스플레이 장치의 제조 비용이 보다 절감된 플라즈마 디스플레이 장치를 제공하는데 그 목적이 있다.
또한, 서스테인 구동부에서 에너지 회수를 위한 인덕터에 서스테인 신호의 적어도 한 주기 동안에는 전류가 끊김없이 흐르도록 하여 서스테인 기간의 구동 마진이 향상된 플라즈마 디스플레이 장치를 제공하는데 그 목적이 있다.
본 발명의 일례에 따른 플라즈마 디스플레이 장치는 제 1 전극과 제 1 전극과 나란한 방향으로 형성된 제 2 전극을 포함하는 플라즈마 디스플레이 패널과 제 1 전극 및 제 2 전극으로 제 1 서스테인 신호 및 제 2 서스테인 신호를 공급하고, 제 1 서스테인 신호 공급되는 동안에는 플라즈마 디스플레이 패널과 공진을 형성하기 위한 인덕터에 전류가 연속적으로 흐르도록 하는 서스테인 구동부를 포함한다.
여기서, 제 1 전극 및 제 2 전극 사이의 전압이 제 1 서스테인 신호의 정극성 서스테인 전압을 유지하는 동안 인덕터에 흐르는 전류의 방향이 제 1 방향에서 제 2 방향으로 바뀌거나 제 1 전극 및 제 2 전극 사이의 전압이 제 1 서스테인 신 호의 부극성 서스테인 전압을 유지하는 동안 인덕터에 흐르는 전류의 방향이 제 2 방향에서 제 1 방향으로 바뀌도록 할 수 있다.
또한, 제 1 전극 및 제 2 전극 사이의 전압이 정극성 서스테인 전압을 유지하는 동안 제 1 방향에서 제 2 방향으로 전류의 방향이 바뀌기 이전까지 제 1 방향 전류의 크기가 점진적으로 감소하도록 할 수 있다.
또한, 제 1 전극 및 제 2 전극 사이의 전압이 정극성 서스테인 전압을 유지하는 동안 제 1 방향에서 제 2 방향으로 전류의 방향이 바뀐 이후부터, 제 2 방향 전류의 크기가 점진적으로 증가하도록 할 수 있다.
또한, 제 1 전극 및 제 2 전극 사이의 전압이 공진에 의해서 정극성 서스테인 전압에서 부극성 서스테인 전압으로 하강하는 동안 인덕터에 흐르는 전류의 방향은 제 2 방향을 유지하도록 할 수 있다.
또한, 제 1 전극 및 제 2 전극 사이의 전압이 부극성 서스테인 전압을 유지하는 동안 제 2 방향에서 제 1 방향으로 전류의 방향이 바뀌기 이전까지 제 2 방향 전류의 크기가 점진적으로 감소하도록 할 수 있다.
또한, 제 1 전극 및 제 2 전극 사이의 전압이 부극성 서스테인 전압을 유지하는 동안 제 2 방향에서 제 1 방향으로 전류의 방향이 바뀐 이후부터 제 1 방향 전류의 크기가 점진적으로 증가하도록 할 수 있다.
또한, 제 1 전극 및 제 2 전극 사이의 전압이 공진에 의해서 부극성 서스테인 전압에서 정극성 서스테인 전압으로 상승하는 동안 인덕터에 흐르는 전류의 방향은 제 1 방향을 유지하도록 할 수 있다.
또한, 제 1 서스테인 신호가 공급되는 기간 중 공진이 발생하는 시점에서 인덕터에 흐르는 전류의 크기는 제 1 전극 및 제 2 전극 사이의 전압이 정극성 서스테인 전압을 유지하거나 제 1 전극 및 제 2 전극 사이의 전압이 부극성 서스테인 전압을 유지하는 동안 인덕터에 흐르는 전류의 크기보다 크게 할 수 있다.
또한, 제 2 서스테인 신호가 공급되는 기간 중에서 제 1 전극 및 제 2 전극 사이의 전압이 정극성 서스테인 전압을 유지하거나 제 1 전극 및 제 2 전극 사이의 전압이 부극성 서스테인 전압을 유지하는 동안 인덕터에 전류의 크기가 점진적으로 감소하여 소정 기간 동안 전류의 크기가 0 [A]이 되도록 할 수 있다.
또한, 제 2 서스테인 신호는 하나의 서브필드에서 마지막으로 공급되는 서스테인 신호가 되도록 할 수 있다.
또한, 정극성 서스테인 전압과 부극성 서스테인 전압은 하나의 정극성 정전압원으로부터 공급되도록 할 수 있다.
또한, 서스테인 구동부는 제 1 전극 및 제 2 전극 사이의 전압이 제 1 서스테인 신호 및 제 2 서스테인 신호의 정극성 서스테인 전압을 유지하도록 제 1 전극으로 정극성 정전압원으로부터 공급되는 정극성 전압을 공급하는 제 1 서스테인 제어부, 제 1 전극 및 제 2 전극 사이의 전압이 제 1 서스테인 신호 및 제 2 서스테인 신호의 부극성 서스테인 전압을 유지하도록 제 2 전극으로 정극성 전압을 공급하는 제 2 서스테인 제어부 및 플라즈마 디스플레이 패널과 공진을 형성하며, 제 1 전극 및 제 2 전극으로 제 1 서스테인 신호가 공급되는 동안에는 전류가 연속적으로 흐르는 인덕터부를 포함한다.
여기서, 제 1 서스테인 제어부는 제 1 전극으로 정극성 전압을 공급하기 위한 제 1 서스테인 스위치 및 제 2 전극으로 그라운드 레벨의 기준 전압을 공급하기 위한 제 1 기준 스위치를 포함한다.
여기서, 제 1 서스테인 스위치 및 제 1 기준 스위치가 턴 온 된 기간 동안 제 1 전극 및 제 2 전극 사이의 전압이 제 1 서스테인 신호 또는 제 2 서스테인 신호의 정극성 서스테인 전압을 유지하고, 제 1 서스테인 신호의 정극성 서스테인 전압이 유지되는 기간에는 인덕터부에 흐르는 전류의 방향이 제 1 방향에서 제 2 방향으로 바뀌도록 할 수 있다.
또한, 제 1 서스테인 신호의 정극성 서스테인 전압이 유지되는 기간 동안 제 1 방향에서 제 2 방향으로 전류의 방향이 바뀌기 이전까지 제 1 방향 전류의 크기가 점진적으로 감소하도록 할 수 있다.
또한, 제 1 서스테인 신호의 정극성 서스테인 전압이 유지되는 기간 동안 제 1 방향에서 제 2 방향으로 전류의 방향이 바뀐 이후부터 제 2 방향 전류의 크기가 점진적으로 증가하도록 할 수 있다.
또한, 제 1 서스테인 스위치 및 제 1 기준 스위치가 턴 오프 된 기간 동안 제 1 전극 및 제 2 전극 사이의 전압이 공진에 의해서 제 1 서스테인 신호의 전압이 정극성 서스테인 전압에서 부극성 서스테인 전압으로 하강하고 인덕터에 흐르는 전류의 방향은 제 2 전류의 방향을 유지하도록 할 수 있다.
또한, 공진이 발생하는 시점에서 인덕터에 흐르는 제 2 방향 전류의 크기는 제 1 전극 및 제 2 전극 사이의 전압이 정극성 서스테인 전압을 유지하는 동안 인 덕터에 흐르는 제 2 방향 전류의 크기보다 크게 할 수 있다.
또한, 제 2 서스테인 제어부는 제 2 전극으로 정극성 전압을 공급하기 위한 제 2 서스테인 스위치 및 제 1 전극으로 그라운드 레벨의 기준 전압을 공급하기 위한 제 2 기준 스위치를 포함할 수 있다.
여기서, 제 2 서스테인 스위치 및 제 2 기준 스위치가 턴 온 된 기간 동안 제 1 전극 및 제 2 전극 사이의 전압이 제 1 서스테인 신호 또는 제 2 서스테인 신호의 부극성 서스테인 전압을 유지하고, 제 1 서스테인 신호의 부극성 서스테인 전압이 유지되는 기간에는 인덕터부에 흐르는 전류의 방향이 제 2 방향에서 제 1 방향으로 바뀌도록 할 수 있다.
또한, 제 1 서스테인 신호의 부극성 서스테인 전압이 유지되는 기간 동안 제 2 방향에서 제 1 방향으로 전류의 방향이 바뀌기 이전까지 제 2 방향 전류의 크기가 점진적으로 감소하도록 할 수 있다.
또한, 부극성 서스테인 전압이 유지되는 기간 동안 제 2 방향에서 제 1 방향으로 전류의 방향이 바뀐 이후부터 제 1 방향 전류의 크기가 점진적으로 증가하도록 할 수 있다.
또한, 제 2 서스테인 스위치 및 제 2 기준 스위치가 턴 오프 된 기간 동안 제 1 전극 및 제 2 전극 사이의 전압이 공진에 의해서 제 1 서스테인 신호의 전압이 부극성 서스테인 전압에서 정극성 서스테인 전압으로 상승하고 인덕터에 흐르는 전류의 방향은 제 1 방향을 유지하도록 할 수 있다.
또한, 공진이 발생하는 시점에서 인덕터에 흐르는 제 1 방향 전류의 크기는 제 1 전극 및 제 2 전극 사이의 전압이 부극성 서스테인 전압을 유지하는 동안 인덕터에 흐르는 제 1 방향 전류의 크기보다 크게 할 수 있다.
또한, 서스테인 구동부는 제 1 전극 및 제 2 전극으로 제 2 서스테인 신호가 공급되는 동안에 제 2 서스테인 신호의 전압이 공진에 의해서 정극성 서스테인 전압에서 그라운드 레벨의 기준 전압으로 하강하도록 하거나 제 2 서스테인 신호의 전압이 공진에 의해서 부극성 서스테인 전압에서 그라운드 레벨의 기준 전압으로 상승하도록 하는 공진 제어부 및 인덕터부와 공진 제어부 사이에 애노드 단이 전기적으로 연결되고, 캐소드 단이 정극성 정전압원에 전기적으로 연결된 바이 패스부를 포함할 수 있다.
여기서, 공진 제어부는 제 2 서스테인 신호의 전압이 정극성 서스테인 전압으로 유지되거나 부극성 서스테인 전압으로 유지되는 기간에서 소정의 기간 동안 인덕터부에 흐르는 전류의 크기가 0 [A]이 되도록 턴 오프 되도록 할 수 있다.
또한, 공진 제어부는 공진에 의해서 정극성 서스테인 전압에서 그라운드 레벨의 기준 전압으로 하강하도록 하거나 제 2 서스테인 신호의 전압이 공진에 의해서 부극성 서스테인 전압에서 그라운드 레벨의 기준 전압으로 상승하도록 턴 온 되도록 할 수 있다.
또한, 공진 이후 제 2 서스테인 신호의 전압이 기준 전압을 유지하는 동안 공진 제어부는 턴 오프 되고, 공진 제어부가 턴 오프 된 이후 인덕터에 흐르는 전류는 바이 패스부를 통해 정극성 정전압원으로 빠져나가도록 할 수 있다.
이와 같은 플라즈마 디스플레이 장치의 구체적인 일례는 제 1 전극과 제 1 전극과 나란한 방향으로 형성된 제 2 전극을 포함하는 플라즈마 디스플레이 패널, 일단이 정극성 정전압원에 연결되고, 타단이 패널의 제 1 전극에 연결되어 제 1 서스테인 신호 및 제 2 서스테인 신호의 정극성 서스테인 전압을 공급하기 위한 제 1 서스테인 스위치, 일단이 제 2 전극에 연결되고, 타단이 그라운드 레벨의 기준 전압원에 연결된 제 1 기준 스위치, 일단이 정극성 정전압원에 연결되고, 타단이 패널의 제 2 전극에 연결되어 제 1 서스테인 신호 및 제 2 서스테인 신호의 부극성 서스테인 전압을 공급하기 위한 제 2 서스테인 스위치, 일단이 제 1 전극에 연결되고, 타단이 그라운드 레벨의 기준 전압원에 연결된 제 2 기준 스위치, 일단이 제 1 전극, 제 1 서스테인 스위치의 타단 및 제 2 기준 스위치의 일단에 공통으로 연결되어 제 1 서스테인 신호가 플라즈마 디스플레이 패널에 공급되는 동안 전류가 연속적으로 흐르는 인덕터, 일단이 인덕터의 타단에 연결되고, 타단이 제 2 전극, 제 2 서스테인 스위치의 타단 및 제 1 기준 스위치의 일단에 공통으로 연결되어 제 2 서스테인 신호의 전압이 공진에 의해 그라운드 레벨의 전압이 되도록 하는 공진 스위치 및 애노드 단이 인덕턱의 타단과 공진 스위치의 일단에 공통으로 연결되고, 캐소드 단이 정극성 정전압원, 제 1 서스테인 스위치의 일단 및 제 2 서스테인 스위치의 일단에 공통으로 연결되어 제 2 서스테인 신호의 전압이 기준 전압이 된 이후 인덕터에 흐르는 전류가 정극성 정전압원으로 빠져나가도록 하는 바이 패스 다이오드를 포함한다.
여기서, 제 1 서스테인 신호의 전압이 공진에 의해 상승하거나 하강하는 동안에 인덕터에 흐르는 전류의 크기는 제 1 서스테인 신호의 전압이 정극성 서스테 인 전압 또는 부극성 서스테인 전압을 유지하는 동안에 인덕터에 흐르는 전류의 크기보다 크게 할 수 있다.
이하, 본 발명의 실시예를 첨부된 도면을 참조하여 상세히 설명하고자 한다.
도 1은 본 발명의 일례에 따른 플라즈마 디스플레이 장치를 설명하기 위한 도이다.
도 1을 살펴보면, 본 발명의 플라즈마 디스플레이 장치는 제 1 전극(Y)과 제 2 전극(Z)과 데이터 전극을 포함하는 플라즈마 디스플레이 패널(100)과 제 1 구동부(110)와 제 2 구동부(120)를 포함한다.
전술한 각각의 구동부(110, 120)는 하나의 프레임에 포함된 하나 이상의 서브필드에서 플라즈마 디스플레이 패널(100)에 형성된 복수의 전극들에 소정의 구동 전압을 공급하는 방법으로 복수의 전극들을 구동시킨다.
제 1 구동부(110)는 플라즈마 디스플레이 패널(100)의 제 1 전극(Y1 내지 Yn) 및 제 2 전극(Z)을 구동한다.
여기서, 제 1 전극(Y1 내지 Yn)은 서스테인 전극 또는 스캔 전극 중 어느 하나이고, 제 2 전극(Z)은 서스테인 전극 또는 스캔 전극 중 어느 하나를 제외한 나머지이다.
여기의 도 1에서는 이와 같은 일례로 제 1 전극(Y1 내지 Yn)이 스캔 전극(Y1 내지 Yn)이고 제 2 전극(Z)이 서스테인 전극(Z)인 것을 예로 들었다.
제 1 구동부(110)는 방전 셀 내에 벽 전하(Wall Charge)가 균일하게 형성되도록 리셋 신호를 제 1 전극(Y1 내지 Yn)에 공급할 수 있다. 또한 제 1 구동부(110)는 스캔 신호와 방전을 유지하여 영상이 표시 되도록 서스테인 신호를 제 1 전극(Y1 내지 Yn) 및 제 2 전극(Z)에 공급한다.
더욱 상세하게는, 제 1 구동부(110)에 포함되는 서스테인 구동부가 패널(100)의 제 1 전극(Y1 내지 Yn) 및 제 2 전극(Z)에 서스테인 신호를 공급한다.
여기서, 서스테인 구동부는 제 1 전극(Y1 내지 Yn) 및 제 2 전극(Z)으로 제 1 서스테인 신호 및 제 2 서스테인 신호를 공급하고, 제 1 서스테인 신호 공급되는 동안에는 플라즈마 디스플레이 패널과 공진을 형성하기 위한 인덕터에 전류가 연속적으로 흐르도록 한다
이와 같이, 제 1 서스테인 신호가 공급되는 동안 에너지 회수를 위한 인덕터에 전류가 연속적으로 끊김없이 흐르도록 함으로써 제 1 서스테인 신호의 정극성 서스테인 전압 또는 부극성 서스테인 전압이 유지되는 동안에 인덕터에 전류가 공급되어 에너지를 충전하고, 제 1 서스테인 신호의 정극성 서스테인 전압이 공진에 의해 부극성 서스테인 전압으로 하강하거나 부극성 서스테인 전압이 공진에 의해 정극성 서스테인 전압으로 상승할 때, 미리 충전된 인덕터의 에너지를 이용할 수 있어 상승기간 및 하강기간이 단축되는 효과가 있다.
또한, 이와 같이 상승기간 및 하강기간을 단축함으로써, 서스테인 기간에 대한 구동 마진이 향상되는 효과가 있다.
제 2 구동부(120)는 플라즈마 디스플레이 패널(100)에 형성된 제 3 전극 들(X1 내지 Xm)에 데이터 신호를 공급한다.
플라즈마 디스플레이 패널(100)은 전면 패널(미도시)과 후면 패널(미도시)이 일정한 간격을 두고 합착되고, 다수의 전극들 예를 들어, 제 3 전극(X)이 복수개 형성되는 것이 바람직하다. 이러한 플라즈마 디스플레이 패널(100)의 구조를 첨부된 도 2를 참조하여 더욱 상세히 살펴보면 다음과 같다.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 구조의 일례를 설명하기 위한 도면이다.
도 2를 살펴보면, 플라즈마 디스플레이 패널(100)은 화상이 디스플레이 되는 표시 면인 전면 기판(201)에 방전을 유지하는 제 1 전극(202, Y)과 제 2 전극(203, Z)이 형성된 전면 패널(200) 및 배면을 이루는 후면 기판(211) 상에 전술한 제 1 전극(202, Y)과 제 2 전극(203, Z)에 교차 되도록 복수의 제 3 전극(213, X)이 배열된 후면 패널(210)이 일정거리를 사이에 두고 나란하게 결합 된다.
전면 패널(200)은 하나의 방전 공간, 즉 방전 셀에서 상호 방전시키고 방전 셀의 발광을 유지하기 위한 제 1 전극(202, Y) 및 제 2 전극(203, Z)포함된다. 이와 같은 유지 전극은 투명한 ITO 물질로 형성된 투명 전극(a)과 금속재질로 제작된 버스 전극(b)으로 구비된 제 1 전극(202, Y) 및 제 2 전극(203, Z)이 쌍을 이뤄 형성될 수 있다. 제 1 전극(202, Y) 및 제 2 전극(203, Z)은 방전 전류를 제한하며 전극 쌍 간을 절연시켜주는 하나 이상의 상부 유전체 층(204)에 의해 덮히고, 상부 유전체 층(204) 상면에는 방전 조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(205)이 형성될 수 있다.
후면 패널(210)은 복수개의 방전 공간 즉, 방전 셀을 형성시키기 위한 스트라이프 타입(또는 웰 타입)의 격벽(212)이 나란하게 배열될 수 있다. 또한, 어드레스 방전을 수행하여 진공자외선을 발생시키는 다수의 제 3 전극(213, X)이 격벽(212)에 대해 나란하게 배치될 수 있다. 후면 패널(210)의 상측면에는 어드레스 방전시 화상표시를 위한 가시광선을 방출하는 R, G, B 형광체(214)가 도포 된다. 제 3 전극(213, X)과 형광체(214) 사이에는 제 3 전극(213, X)을 보호하기 위한 하부 유전체 층(215)이 형성될 수 있다.
여기의 도 1에서는 플라즈마 디스플레이 패널의 일례만을 도시하고 설명한 것으로, 본 발명이 도 1의 구조의 플라즈마 디스플레이 패널에 한정되는 것은 아니다.
예를 들면, 도 2에서는 전술한 유지 전극인 제 1 전극(202, Y)과 제 2 전극(203, Z)은 각각 투명 전극(202a, 203a)과 버스 전극(202b, 203b)으로 이루어지는 것만을 도시하고 있지만, 이와는 다르게 제 1 전극(202, Y)과 제 2 전극(203, Z) 중 하나 이상은 버스 전극(202b, 203b)만으로 이루어지는 것도 가능하다.
또한, 예를 들어, 상부 유전체 층(104)이 도면에서는 두께가 일정한 것만 도시하였으나 상부 유전체 층(104)이 영역별로 두께와 유전 상수가 달라질 수 있고, 격벽(212)의 간격이 일정한 것만 도시하였으나 B 방전 셀의 격벽(212)의 간격이 더 넓게 형성될 수도 있다.
또한, 격벽(212)의 측면이 요철형상이 되도록 하고 도포되는 형광체 층 도(214) 요철 모양에 따라 형성되도록 함으로써 플라즈마 디스플레이 패널에 구현되는 영상의 휘도를 더 높게 할 수도 있다.
또한, 플라즈마 디스플레이 제조 공정시 배기 특성의 향상을 위하여 격벽(212)의 측면에 터널이 형성될 수도 있다.
그리고, 제 1 전극(202, Y) 및 제 2 전극(203, Z) 중 어느 하나의 전극이 형성되지 아니하고 남은 하나의 전극과 제 3 전극(213, X)에 방전을 유지하는 신호가 공급되는 경우에는 남은 하나의 전극과 제 3 전극(213, X)이 유지 전극이 되는 것이다. 여기의 도 2에서는 패널의 전극이 제 1 전극(202, Y), 제 2 전극(203, Z), 제 3 전극(213, X)을 포함하는 경우를 예로 들었다. 이에 따라 설명의 이후의 설명에서는 이와 같이 전극이 3 전극 구조인 경우를 전제로 설명한다.
다음은 도 1에서 전술한 각각의 구동부(110, 120)가 플라즈마 디스플레이 패널(100)의 복수의 전극들을 구동시키기 위한 구동 방법의 일례를 첨부된 도 3을 참조하여 상세히 살펴보면 다음과 같다.
도 3은 플라즈마 디스플레이 패널을 구동하는 방법의 일례를 설명하기 위한 도면이다.
도 3을 참조하면, 도 1에서 전술한 각각의 구동부(110, 120)는 리셋 기간, 어드레스 기간 및 서스테인 기간 중 적어도 하나 이상의 기간에서 제 1 전극(Y), 제 2 전극(Z) 및 제 3 전극(X)에 구동 신호를 공급한다.
여기서, Vcp는 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압을 의미한다.
제 1 구동부(110)는, 도 3에서와 같이 리셋 기간의 셋 업 기간에서는 제 1 전극(Y)에 셋 업 신호(Set-up)를 공급할 수 있다.
이러한, 셋 업 신호(Set-up)에 의해 전 화면의 방전 셀 내에는 약한 암방전(Dark Discharge)이 일어난다. 이 셋 업 방전에 의해 제 3 전극(X)과 제 2 전극(Z) 상에는 정극성 벽전하가 쌓이게 되며, 제 1 전극(Y) 상에는 부극성의 벽 전하가 쌓이게 된다.
또한, 제 1 구동부(110)는, 셋 다운 기간에서 제 1 전극(Y)에 셋 다운 신호(Set-down)을 공급한 후, 셋 업 신호(Set-up)의 최고 전압보다 낮은 정극성 전압에서 떨어지기 시작하여 그라운드(GND)레벨 전압 이하의 특정 전압레벨까지 떨어지는 셋 다운 신호(Set-down)를 공급할 수 있다. 이에 따라, 방전 셀 내에 미약한 소거방전을 일으킴으로써 방전 셀 내에 과도하게 형성된 벽 전하를 충분히 소거시키게 된다. 이 셋다운 방전에 의해 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽 전하가 방전 셀 내에 균일하게 잔류 된다.
또한, 제 1 구동부(110)는, 어드레스 기간에서 스캔 바이어스 전압(Vsc-Vy)으로부터 하강하는 부극성 스캔 신호(Scan)를 제 1 전극(Y)에 공급할 수 있다. 아울러 제 2 구동부(120)는 전술한 스캔 신호(Scan)에 대응되어 제 3 전극(X)에 정극성의 데이터 신호를 공급한다. 이러한 스캔 신호(Scan)와 데이터 신호의 전압 차와 리셋 기간에 생성된 벽 전압이 더해지면서 데이터 신호가 인가되는 방전 셀 내에는 어드레스 방전이 발생 된다. 어드레스 방전에 의해 선택된 방전 셀 내에는 서스테인 전압(Vs)이 인가될 때 방전이 일어날 수 있게 하는 정도의 벽 전하가 형성된다. 이에 따라, 제 1 전극(Y)이 스캐닝(Scanning)되는 것이다.
이러한, 어드레스 기간 이후의 서스테인 기간에서 제 1 구동부(110)에 포함된 서스테인 구동부는 유지 전극인 제 1 전극(Y) 및 제 2 전극(Z)에 서스테인 신호(SUS)를 공급한다.
이에 따라, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호(SUS)가 더해지면서 매 서스테인 신호(SUS)가 인가될 때마다 제 1 전극(Y)과 제 2 전극(Z) 사이에 서스테인 방전 즉, 표시방전이 일어나게 된다.
이와 같은 구동 방법은 일례에 따라 설명한 것으로 소거 기간이 더 추가될 수도 있다.
도 4는 제 1 구동부에 포함되는 서스테인 구동부의 일례를 설명하기 위한 도면이다.
도시된 바와 같이, 서스테인 구동부는 제 1 서스테인 제어부(410), 제 2 서스테인 제어부(420) 및 인덕터부(430)를 포함하고, 공진 제어부(440)와 바이 패스부(450)를 더 포함할 수 있다.
제 1 서스테인 제어부(410)는 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 제 1 서스테인 신호 및 제 2 서스테인 신호의 정극성 서스테인 전압(+Vs)을 유지하도록 제 1 전극(Y)으로 정극성 정전압원(Vs)으로부터 공급되는 정극성 전압(Vs)을 공급하는 기능을 한다.
제 1 서스테인 제어부(410)는 제 1 전극(Y)으로 정극성 전압(Vs)을 공급하기 위한 제 1 서스테인 스위치(Ysus_up)와 제 2 전극(Z)으로 그라운드 레벨의 기준 전압(GND)을 공급하기 위한 제 1 기준 스위치(Zsus_dn)를 포함하고, 제 1 서스테인 스위치(Ysus_up)는 일단이 정극성 정전압원(Vs)에 연결되고, 타단이 패널(Cp)의 제 1 전극(Y)에 연결되어 제 1 서스테인 신호 및 제 2 서스테인 신호의 정극성 서스테인 전압(+Vs)을 공급하는 기능을 하고, 제 1 기준 스위치(Zsus_dn)는 일단이 제 2 전극(Z)에 연결되고, 타단이 그라운드 레벨의 기준 전압원(GND)에 연결된다.
제 2 서스테인 제어부(420)는 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 제 1 서스테인 신호 및 제 2 서스테인 신호의 부극성 서스테인 전압(-Vs)을 유지하도록 제 2 전극(Z)으로 정극성 전압(Vs)을 공급하는 기능을 한다.
제 2 서스테인 제어부(420)는 제 2 전극(Z)으로 정극성 전압(Vs)을 공급하기 위한 제 2 서스테인 스위치(Zsus_up)와 제 1 전극(Y)으로 그라운드 레벨의 기준 전압(GND)을 공급하기 위한 제 2 기준 스위치(Ysus_dn)를 포함하고, 제 2 서스테인 스위치(Zsus_up)는 일단이 정극성 정전압원(Vs)에 연결되고, 타단이 패널(Cp)의 제 2 전극(Z)에 연결되어 제 1 서스테인 신호 및 제 2 서스테인 신호의 부극성 서스테인 전압(-Vs)을 공급하는 기능을 하고, 제 2 기준 스위치(Ysus_dn)는 일단이 제 1 전극(Y)에 연결되고, 타단이 그라운드 레벨의 기준 전압원(GND)에 연결된다.
인덕터부(430)는 플라즈마 디스플레이 패널(Cp)과 공진을 형성하며, 제 1 전극(Y) 및 제 2 전극(Z)으로 제 1 서스테인 신호가 공급되는 동안에는 전류가 연속적으로 흐르도록 한다.
인덕터부(430)는 인덕터(L)를 포함하고, 인덕터(L)는 일단이 제 1 전극(Y), 제 1 서스테인 스위치(Ysus_up)의 타단 및 제 2 기준 스위치(Ysus_dn)의 일단에 공통으로 연결되어 제 1 서스테인 신호가 플라즈마 디스플레이 패널(Cp)에 공급되는 동안 전류가 끊김 없이 연속적으로 흐르도록 한다.
공진 제어부(440)는 제 1 전극(Y) 및 제 2 전극(Z)으로 제 2 서스테인 신호가 공급되는 동안에 제 2 서스테인 신호의 전압이 공진에 의해서 정극성 서스테인 전압(+Vs)에서 그라운드 레벨의 기준 전압(GND)으로 하강하도록 하거나 제 2 서스테인 신호의 전압이 공진에 의해서 부극성 서스테인 전압(-Vs)에서 그라운드 레벨의 기준 전압(GND)으로 상승하도록 하는 기능을 한다.
공진 제어부(440)는 공진 스위치(ER)를 포함하고, 공진 스위치(ER)는 일단이 인덕터(L)의 타단에 연결되고, 타단이 제 2 전극(Z), 제 2 서스테인 스위치(Zsus_up)의 타단 및 제 1 기준 스위치(Zsus_dn)의 일단에 공통으로 연결되어 제 2 서스테인 신호의 전압이 공진에 의해 그라운드 레벨의 기준 전압(GND)이 되도록 한다.
바이 패스부(450)는 인덕터부(430)와 공진 제어부(440) 사이에 애노드 단(Anode)이 전기적으로 연결되고, 캐소드 단(Cathode)이 정극성 정전압원(Vs)에 전기적으로 연결된다.
바이 패스부(450)는 바이 패스 다이오드(D1)를 포함하고, 바이 패스 다이오드(D1)는 애노드 단(Anode)이 인덕턱의 타단과 공진 스위치(ER)의 일단에 공통으로 연결되고, 캐소드 단(Cathode)이 정극성 정전압원(Vs), 제 1 서스테인 스위치(Ysus_up)의 일단 및 제 2 서스테인 스위치(Zsus_up)의 일단에 공통으로 연결되어 제 2 서스테인 신호의 전압이 기준 전압이 된 이후 인덕터(L)에 흐르는 전류가 정극성 정전압원(Vs)으로 빠져나가도록 하는 기능을 한다.
도 5는 도 4에 도시된 서스테인 구동부가 제 1 서스테인 신호를 플라즈마 디스플레이 패널에 공급하는 방법의 일례을 나타내는 타이밍 도이다.
도 5를 참조하면, Vcp는 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압으로 제 1 서스테인 신호의 전압을 도시한 것이고, Icp는 제 1 전극(Y) 및 제 2 전극(Z)으로 유입되는 전류를 도시한 것이고, IL은 인덕터(L)에 흐르는 전류를 도시한 것이고, Il&Icp는 IL과 Icp의 전류를 비교하여 도시한 것이고, 제 1 서스테인 스위치(Ysus_up), 제 1 기준 스위치(Zsus_dn), 제 2 서스테인 스위치(Zsus_up), 제 2 기준 스위치(Ysus_dn) 및 공진 스위치(ER)의 타이밍도를 나타낸다.
먼저, Vcp와 IL을 비교하여 보면, 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 제 1 서스테인 신호의 정극성 서스테인 전압(+Vs)을 유지하는 동안(t1) 인덕터(L)에 흐르는 전류(IL)의 방향이 제 1 방향에서 제 2 방향으로 바뀐다.
보다 상세히 설명하면, 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 정극성 서스테인 전압(+Vs)을 유지하는 동안(t1, t5) 인덕터에 흐르는 전류(IL)가 제 1 방향에서 제 2 방향으로 바뀌기 이전까지 제 1 방향 전류의 크기가 점진적으로 감소하고, 제 1 방향에서 제 2 방향으로 전류의 방향이 바뀐 이후부터, 제 2 방향 전류의 크기가 점진적으로 증가하고, 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 공진에 의해서 정극성 서스테인 전압(+Vs)에서 부극성 서스테인 전압(-Vs)으로 하강하는 동안(t2) 인덕터(L)에 흐르는 전류(IL)의 방향은 제 2 방향을 유지한다.
이때, 공진에 의해서 제 1 서스테인 신호의 전압이 정극성 서스테인 전압(+Vs)에서 부극성 서스테인 전압(-Vs)으로 하강하는(t2) 동안 인덕터(L)에 흐르 는 전류(IL)의 제 2 방향 전류의 크기는 제 1 서스테인 신호의 전압이 정극성 서스테인 전압(+Vs)을 유지하는 동안(t1, t5) 인덕터(L)에 흐르는 제 2 방향 전류의 크기보다 크게 된다.
이와 같이, 제 1 서스테인 신호의 전압이 정극성 서스테인 전압(+Vs)을 유지하는 동안(t1, t5) 인덕터(L)에 전류가 흐르도록 하여 에너지를 충전하고, 공진에 의해서 제 1 서스테인 신호의 전압이 하강하는 동안(t2) 미리 충전된 인덕터(L)의 에너지를 이용할 수 있어 하강시간을 단축하는 효과가 있다.
보다 상세히 설명하면, 정극성 서스테인 전압(+Vs)을 유지하는 기간(t1, t5)에서부터 제 2 방향으로 인덕터(L)에 전류(IL)가 흐르도록 하고 제 2 방향 전류의 크기가 점진적으로 증가하도록 하여 공진시에 패널(Cp)에 유입되는 전류(Icp)의 크기를 상대적으로 크게 할 수 있어 제 1 서스테인 신호의 전압이 하강하는 시간을 단축할 수 있는 것이다.
또한, 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 제 1 서스테인 신호의 부극성 서스테인 전압(-Vs)을 유지하는(t3) 동안 인덕터(L)에 흐르는 전류(IL)의 방향이 제 2 방향에서 제 1 방향으로 바뀐다.
보다 상세히 설명하면, 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 부극성 서스테인 전압(-Vs)을 유지하는 동안(t3) 제 2 방향에서 제 1 방향으로 인덕터 전류(IL)의 방향이 바뀌기 이전까지 제 2 방향 전류의 크기가 점진적으로 감소하고, 제 2 방향에서 제 1 방향으로 인덕터 전류(IL)의 방향이 바뀐 이후부터 제 1 방향 전류의 크기가 점진적으로 증가하고, 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 공진에 의해서 부극성 서스테인 전압(-Vs)에서 정극성 서스테인 전압(+Vs)으로 상승하는 동안(t4) 인덕터(L)에 흐르는 전류의 방향(IL)은 제 1 방향을 유지한다.
이때, 공진에 의해서 제 1 서스테인 신호의 전압이 부극성 서스테인 전압(-Vs)에서 정극성 서스테인 전압(+Vs)으로 상승하는 동안(t4) 인덕터(L)에 흐르는 전류(IL)의 제 1 방향 전류의 크기는 제 1 서스테인 신호의 전압이 부극성 서스테인 전압(-Vs)을 유지하는 동안(t3) 인덕터(L)에 흐르는 제 1 방향 전류의 크기보다 크게 된다.
이와 같이, 제 1 서스테인 신호의 전압이 부극성 서스테인 전압(-Vs)을 유지하는 동안 인덕터(L)에 전류가 흐르도록 하여 에너지를 충전하고, 공진에 의해서 제 1 서스테인 신호의 전압이 상승하는 경우 미리 충전된 인덕터(L)의 에너지를 이용할 수 있어 상승시간을 단축하는 효과가 있다.
또한, 서스테인 신호의 정극성 서스테인 전압(+Vs)과 부극성 서스테인 전압(-Vs)을 유지하기 위한 정전압원을 하나의 정극성 정전압원(Vs)르로부터 공급되도록 하여 제조 비용이 절감되도록 하는 효과가 있다.
도 6a 내지 도 6f는 도 5의 타이밍도에 따른 서스테인 구동부의 동작을 설명하기 위한 도면이다.
먼저, 도 6a에 도시된 바와 같이, t1 기간에서 제 1 서스테인 스위치(Ysus_up) 및 제 1 기준 스위치(Zsus_dn), 공진 스위치(ER)가 턴 온 된다. 이에 따라 제 1 서스테인 신호의 전압이 정극성 서스테인 전압(+Vs)을 유지한다.
여기서, 공진 스위치(ER)는 제 1 서스테인 신호가 패널(Cp)에 공급되는 동안 에 항상 턴 온 된 상태를 유지한다. 따라서, 이후 도 6b 내지 도 6f의 설명에서는 공진 스위치(ER)에 대한 설명은 생략한다.
이와 같이, 제 1 서스테인 신호의 정극성 서스테인 전압(+Vs)이 유지되는 기간(t1)에서 인덕터(L)에 흐르는 전류(IL)의 방향이 제 1 방향에서 제 2 방향으로 바뀐다.
t11기간에서 인덕터(L)에 흐르는 제 1 방향의 전류는 크기가 점진적으로 감소한다. t11기간에서의 회로 동작에 관한 설명은 설명의 편의상 도 6f를 통하여 한다.
t12기간에서 서스테인 구동부에는 도시된 바와 같은 제 1 전류 패스(I1)와 제 2 전류 패스(I2)가 형성된다.
제 1 전류 패스에 의해서 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 제 1 서스테인 신호의 정극성 서스테인 전압(+Vs)을 유지한다.
제 2 전류 패스에 의해서 인덕터(L)에는 제 2 방향의 전류가 흐른다. 이와 같은 제 2 방향의 전류의 크기는 점진적으로 크기가 증가한다.
이와 같이, 제 2 방향으로 바뀐 인덕터(L)에 흐르는 전류는 정극성 정전압원(Vs)으로부터 공급되는 에너지를 점진적으로 제 2 방향의 전류를 통하여 공급받는다. 그리고 제 1 방향의 전류는 정극성 서스테인 전압(+Vs)이 유지되는 기간(t1) 동안 점진적으로 증가한다.
이와 같이 제 1 서스테인 신호의 정극성 서스테인 전압(+Vs)이 유지되는 기 간(t1) 동안 인덕터(L)에 전류가 흐르도록 하여 공진이 발생하기 이전에 인덕터(L)에 에너지를 미리 충전할 수 있는 것이다.
다음, 도 6b에 도시된 바와 같이, t2 기간에서 제 1 서스테인 스위치(Ysus_up) 및 제 1 기준 스위치(Zsus_dn)가 턴 오프 된다.
이와 같이 되면, 인덕터(L)와 패널(Cp) 사이에 공진이 발생하게 되어 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 반전되면서 제 1 서스테인 신호의 전압이 정극성 서스테인 전압(+Vs)에서 부극성 서스테인 전압(-Vs)으로 하강한다.
이때, 인덕터(L)에 흐르는 전류(IL)의 방향은 제 2 전류의 방향을 유지하고, 공진이 발생하는 시점에서 인덕터(L)에 흐르는 제 2 방향 전류의 크기는 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 정극성 서스테인 전압(+Vs)을 유지하는 동안 인덕터(L)에 흐르는 제 2 방향 전류의 크기보다 큰 값을 가지게 된다.
이와 같이, 정극성 서스테인 전압(+Vs)이 유지되는 기간 동안 인덕터(L)에 에너지가 미리 충전되도록 함으로써, 공진시에 인덕터(L)에 흐르는 전류의 크기(IL)가 상대적으로 큰 값을 가지도록 하여 패널(Cp)과 인덕터(L) 사이의 공진에 의해서 패널(Cp)에 유입되는 전류(Icp)의 크기도 상대적으로 큰 값을 가지게 된다. 이에 따라 제 1 서스테인 신호의 전압이 하강하는 기간(t2)을 상대적으로 단축할 수 있는 것이다.
예를 들면, 이와 같이 서스테인 전압 유지기간에 인덕터(L)에 전류가 흐르지 않는 경우에서 서스테인 신호의 전압이 하강하는 기간보다 대략 1/2 이하까지로 단축할 수 있는 것이다.
이와 같이 함으로써, 서스테인 기간의 구동 마진을 향상할 수 있는 효과가 있다.
그리고, 인덕터(L)에 흐르는 전류(IL)의 크기가 최대가 되었을 때에 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압(Vcp)이 동일하게 되고, 제 1 서스테인 신호의 전압은 그라운드 레벨의 전압이 된다.
이후, 제 1 서스테인 신호의 전압이 그라운드 레벨의 전압부터 부극성 서스테인 전압(-Vs)까지 하강하는 동안 인덕터(L)로 흐르는 제 2 방향의 전류는 점진적으로 감소한다.
다음, 도 6c에 도시된 바와 같이, t3 기간에서 제 2 서스테인 스위치(Zsus_up) 및 제 2 기준 스위치(Ysus_dn)가 턴 온 된다.
이와 같이 되어, t3 기간 중 t31 기간에서 도시된 바와 같은 제 1 전류 패스와 제 2 전류 패스가 형성된다.
제 1 전류 패스에 의해서 제 1 서스테인 신호의 부극성 서스테인 전압(-Vs)이 유지된다.
제 2 전류 패스에 의해서 인덕터(L)에는 제 2 방향으로 전류가 점진적으로 흐르고, 제 2 방향 전류의 크기는 점진적으로 감소한다.
이와 같이, 제 2 방향으로 전류가 점진적으로 흐르고 크기가 점진적으로 감소하는 것은 인덕터(L)는 전류의 유입을 통하여 에너지를 공급받고 방출하기 때문에 공급된 에너지가 전부 방출될 때까지 전류가 점진적으로 흐르게 되는 인덕터(L) 고유의 특성에 의한 것이다. 그리고 이와 같은 방출되는 에너지가 점진적으로 감소함에 따라 전류의 크기도 점진적으로 감소하는 것이다.
이와 같이, 인덕터(L)의 에너지가 전류를 통하여 모두 방출된 이후에, 도 6d에 도시된 바와 같이, t32 기간에서는 제 2 전류 패스의 방향에 따라 인덕터(L)에 흐르는 전류의 방향이 제 1 방향으로 바뀌게 된다.
이와 같이, 제 1 방향으로 바뀐 인덕터(L)에 흐르는 전류는 정극성 정전압원(Vs)으로부터 공급되는 에너지를 점진적으로 제 1 방향의 전류를 통하여 공급받는다. 그리고 제 1 방향의 전류는 부극성 서스테인 전압(-Vs)이 유지되는 기간 동안 점진적으로 증가한다.
다음, 도 6e에 도시된 바와 같이, t4 기간에서 제 2 서스테인 스위치(Zsus_up) 및 제 2 기준 스위치(Ysus_dn)가 턴 오프 된다.
이와 같이 되면, 인덕터(L)와 패널(Cp) 사이에 공진이 발생하게 되어 제 2 전극(Z) 및 제 1 전극(Y) 사이의 전압이 반전되어 제 1 서스테인 신호의 전압이 부극성 서스테인 전압(-Vs)에서 정극성 서스테인 전압(+Vs)으로 상승한다.
이때, 인덕터(L)에 흐르는 전류(IL)의 방향은 제 1 방향을 유지하고, 공진이 발생하는 시점에서 인덕터(L)에 흐르는 제 1 방향 전류의 크기는 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 부극성 서스테인 전압(-Vs)을 유지하는 동안 인덕터(L)에 흐르는 제 1 방향 전류의 크기보다 큰 값을 가지게 된다.
이와 같이 공진시에 인덕터(L)에 흐르는 전류의 크기(IL)가 상대적으로 큰 값을 가지도록 하여 패널(Cp)과 인덕터(L) 사이의 공진에 의해서 패널(Cp)에 유입되는 전류(Icp)의 크기도 상대적으로 큰 값을 가지게 되어 제 1 서스테인 신호의 전압이 상승하는 기간(t4)을 상대적으로 단축할 수 있는 것이다.
이와 같이 함으로써, 서스테인 기간의 구동 마진을 향상할 수 있는 효과가 있다.
그리고, 인덕터(L)에 흐르는 전류(IL)의 크기가 최대가 되었을 때에 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 동일하게 되고, 제 1 서스테인 신호의 전압은 그라운드 레벨의 전압이 된다.
이후, 제 1 서스테인 신호의 전압이 그라운드 레벨의 전압부터 정극성 서스테인 전압(+Vs)까지 상승하는 동안 인덕터(L)로 흐르는 제 1 방향의 전류는 점진적으로 감소한다.
다음, 도 6f에 도시된 바와 같이, t5 기간에서 제 1 서스테인 스위치(Ysus_up) 및 제 1 기준 스위치(Zsus_dn)가 턴 온 된다.
이와 같이 되어, t5 기간 중 t51 기간에서 도시된 바와 같은 제 1 전류 패스와 제 2 전류 패스가 형성된다.
제 1 전류 패스에 의해서 제 1 서스테인 신호의 정극성 서스테인 전압(+Vs)이 유지된다.
제 2 전류 패스에 의해서 인덕터(L)에는 제 1 방향으로 전류가 점진적으로 흐르고, 제 1 방향 전류의 크기는 점진적으로 감소한다.
이와 같이, 제 1 방향으로 전류가 점진적으로 흐르고 크기가 점진적으로 감소하는 것은 도 6c에서 도시한 것과 동일한 이유이다.
이와 같이, 인덕터(L)에 충전된 에너지가 전류를 통하여 모두 방출된 이후에, t12 기간에서와 마찬가지로 t52 기간에서는 도 6a에 도시된 바와 마찬가지로 제 2 전류 패스의 방향에 따라 인덕터(L)에 흐르는 전류의 방향(IL)이 제 2 방향으로 바뀌게 된다.
도 7은 도 4에 도시된 서스테인 구동부가 제 2 서스테인 신호를 플라즈마 디스플레이 패널에 공급하는 방법의 일례을 나타내는 타이밍 도이다.
서스테인 구동부는 제 2 서스테인 신호가 공급되는 기간 중에서 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 정극성 서스테인 전압(+Vs)을 유지하거나 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 부극성 서스테인 전압(-Vs)을 유지하는 동안 인덕터(L)에 전류(IL)의 크기가 점진적으로 감소하여 소정 기간 동안 전류의 크기가 0 [A]이 되도록 할 수 있다.
일례로, 도 7에 도시된 바와 같이, 제 2 서스테인 신호의 정극성 서스테인 전압(+Vs)이 패널(Cp)에 유지되는 기간 동안(t1, t2)에 제 1 서스테인 스위치(Ysus_up) 및 제 1 기준 스위치(Zsus_dn)가 턴 온 된다.
그리고, t1 기간에서 인덕터(L)에 흐르는 제 1 방향 전류의 크기는 점진적으로 감소한다.
이와 같이, 인덕터(L)에 흐르는 제 1 방향의 전류가 점진적으로 감소하여 0 [A]가 되었을 때, t2 기간에서 공진 스위치(ER)를 턴 오프 시켜 소정의 기간 동안 인덕터(L)에 흐르는 전류의 크기가 0 [A]이 유지되도록 하여 제 2 서스테인 신호의 서스테인 전압이 유지되는 기간을 조절할 수 있다.
이때, 제 2 서스테인 신호는 하나의 서브필드에서 마지막으로 공급되는 서스테인 신호일 수 있다.
그리고, t3 기간에서는 제 1 기준 스위치(Zsus_dn)를 턴 온된 상태로 유지하고, 공진 스위치(ER)를 턴 온 시켜 제 2 서스테인 신호의 전압이 정극성 서스테인 전압(+Vs)에서 그라운드 레벨의 전압(GND)으로 하강하도록 한다.
다음, t4 기간에서는 공진 스위치(ER)를 턴 온 오프 하고, 제 1 기준 스위치(Zsus_dn)를 턴 온된 상태를 유지하여 제 2 서스테인 신호의 전압이 그라운드 레벨의 전압이 유지되도록 한다.
여기서, t1 기간의 회로 동작은 도 6f와 동일하므로 이에 대한 설명은 생략하고, t2 기간 내지 t4 기간 동안의 회로 동작에 대해 다음의 도 8a 내지 도 8d를 통하여 상세하게 설명한다.
도 8a 내지 도 8d는 도 7에 도시된 타이밍도에 따른 서스테인 구동부의 동작을 설명하기 위한 도면이다.
도 8a 내지 도 8d에서는 패널(Cp)의 전압(Vcp), 패널(Cp)의 전류(Icp), 인덕터(L) 전류(IL) 이외에 바이 패스 다이오드(D1) 전류(ID1), 공진 스위치(ER) 전류(IER), 제 2 기준 스위치(Ysus_dn) 전류(IYsus_dn), 제 1 기준 스위치(Zsus_dn) 전류(IZsus_dn)를 추가로 도시하였다.
여기서, 제 1 서스테인 스위치(Ysus_up)는 제 2 서스테인 신호의 정극성 서스테인 전압(+Vs)이 유지되는 기간 동안 턴 온 되고, 제 1 기준 스위치(Zsus_dn)는 제 2 서스테인 신호의 정극성 서스테인 전압(+Vs)이 유지되는 기간부터 그라운드 레벨의 기준 전압(GND)을 유지하는 기간(t4)까지 계속 턴 온 된 상태를 유지한다.
도 8a에 도시된 바와 같이, t2 기간 동안, 인덕터(L) 전류의 크기가 0 [A]가 되었을 때 공진 스위치(ER)가 턴 오프 되어 도시된 바와 같은 전류 패스를 유지한다.
따라서, 소정의 기간 동안 인덕터(L)에 흐르는 전류의 크기가 0 [A]로 유지되고, 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 제 2 서스테인 신호의 정극성 서스테인 전압(+Vs)으로 유지된다.
여기서, 공진 스위치(ER)의 턴 오프 된 기간을 조절하여 제 2 서스테인 신호의 정극성 서스테인 전압(+Vs)이 유지되는 기간을 조절할 수 있다.
이후, 도 8b에 도시된 바와 같이, t3 기간 동안, 공진 스위치(ER)가 턴 온 되어 도시된 바와 같은 전류 패스가 형성된다.
이때, 제 1 기준 스위치(Zsus_dn)는 턴 온 된 상태를 유지하지만 제 1 전극(Y)의 전압이 그라운드 레벨의 기준 전압(GND)보다 높은 상태이므로 전류 패스를 형성하지는 못한다.
이와 같은 전류 패스에 따라 제 2 서스테인 신호의 전압은 패널(Cp)과 인덕터(L) 사이의 공진에 의하여 정극성 서스테인 전압(+Vs)에서 그라운드 레벨의 기준 전압(GND)으로 하강한다.
그리고, 인덕터(L)에는 제 2 서스테인 신호의 전압이 하강하도록 제 2 방향으로 흐르는 전류(IL)가 형성되고 제 2 서스테인 신호의 전압이 하강하는 동안 전류의 크기가 점진적으로 증가하고, 이와 같은 전류가 도시된 바와 같이 그대로 패널(Cp) 전류(Icp)에 따라 제 2 전극(Z)으로 공급된다. 이때 공진 스위치(ER)에는 인덕터 전류(IL)와 방향과 크기가 동일한 공진 스위치 전류(IER)가 형성된다.
이에 따라 제 1 전극(Y) 및 제 2 전극(Z) 사이의 전압이 동일하게 되어 제 2 서스테인 신호의 전압이 정극성 서스테인 전압(+Vs)에서 그라운드 레벨의 기준 전압(GND)으로 하강하는 것이다.
이후, 도 8c에 도시된 바와 같이, t4 기간 중 t41 기간에서 공진 스위치(ER)가 턴 오프되는 과도기 상태에서 도시된 바와 같은 전류 패스가 형성된다.
이때에는, 제 1 전극(Y)의 전압이 그라운드 레벨의 기준 전압(GND)과 동일한 상태가 되고, 인덕터(L)의 전류는 제 2 방향의 전류를 유지해야하므로 순간적으로 도시된 바와 같은 전류 패스가 형성되는 것이다. 이에 따라 도시된 바와 같이 공진 스위치(ER) 전류(IER), 제 1 기준 스위치(Zsus_dn) 전류(IZsus_dn), 제 2 기준 스위치(Ysus_dn) 전류(IYsus_dn)는 크기 방향이 동일한 값을 가지게 된다.
이후, 도 8d에 도시된 바와 같이, t4 기간 중 t42 기간에서 공진 스위치(ER)가 완전히 턴 오프 되면 도시된 바와 같은 전류 패스가 형성된다.
이에 따라, 인덕터(L), 바이 패스 다이오드(D1), 제 2 기준 스위치(Ysus_dn)에는 동일한 크기와 방향의 전류(IL, ID1, IYsus_dn)가 흐르게 된다.
이와 같은 전류 패스에 의해서, 공진 제어부가 턴 오프 된 이후 인덕터(L)에 흐르는 전류는 바이 패스 다이오드(D1)를 통해 정극성 정전압원(Vs)으로 빠져나가는 것이다.
이는 인덕터(L)의 특성상 인덕터(L)에 흐르는 소정 크기의 전류가 순간적으로 0 [A]되지 아니하고 점진적으로 크기가 감소하여 0 [A]가 되는 인덕터(L)의 특성 때문에 인덕터(L)에는 계속하여 전류가 흐르게 된다.
이와 같은 전류가 제 2 서스테인 신호의 전압이 그라운드 레벨의 기준 전압(GND)으로 하강한 이후에도 계속하여 제 2 전극(Z)으로 유입되면 제 2 서스테인 신호의 전압이 그라운드 레벨의 기준 전압(GND) 이하로 하강하게 되는데 이를 방지하기 위해서 이와 같은 전류패스가 형성되도록 하는 것이다.
여기의 상세한 설명에서는 도 4와 같이 서스테인 구동부가 형성된 것을 일례로 설명하였으나, 그 밖의 실시예로 도시된 바와 다르게 인덕터부와 공진 제어부가 서로 위치를 바꾸어 형성될 수도 있고, 또한 하나의 정극성 정전압원으로부터 정극성 정전압을 공급받아 패널의 제 1 전극 및 제 2 전극에 서스테인 신호의 정극성 서스테인 전압 및 부극성 서스테인 전압이 형성되도록 하였으나 두 개의 정전압원으로 정전압을 공급받아 패널의 제 1 전극 및 제 2 전극에 서스테인 신호를 공급할 수도 있고, 패널의 제 1 전극 또는 제 2 전극에만 정극성 서스테인 신호와 부극성 서스테인 신호를 공급하도록 회로를 형성할 수도 있다. 또한, 도 8a 내지 도 8d에서는 제 2 서스테인 신호의 전압이 정극성 서스테인 전압(+Vs)에서 그라운드 레벨의 기준 전압(GND)으로 하강하는 것만 일례로 설명하였으나 인덕터(L)와 공진 스위 치(ER)의 위치를 서로 바꾸어 서스테인 구동부를 재구성하면 제 2 서스테인 신호의 전압이 부극성 서스테인 전압(-Vs)에서 그라운드 레벨의 기준 전압(GND)으로 상승하는 제 2 서스테인 신호를 형성할 수도 있다.
이와 같은 그 밖의 실시예들은 하기의 청구 범위를 벗어나지 아니한다.
이상에서와 같이 본 발명의 일례에 따른 플라즈마 디스플레이 장치는 서스테인 신호를 공급하는 구동회로가 보다 단순해지도록 변경하여 제조 비용을 저감하는 효과가 있다.
또한, 서스테인 신호가 공급되는 동안 적어도 한 주기에서는 인덕터에 전류가 끊김없이 흐르도록 하여 서스테인 신호의 전압 상승기간 또는 전압 하강기간을 단축할 수 있는 효과가 있다.
또한, 서스테인 신호의 전압 상승기간 또는 전압 하강기간을 단축하여 서스테인 기간의 구동 마진을 향상시키는 효과가 있다.

Claims (31)

  1. 제 1 전극과 상기 제 1 전극과 나란한 방향으로 형성된 제 2 전극을 포함하는 플라즈마 디스플레이 패널;과
    상기 제 1 전극 및 상기 제 2 전극으로 제 1 서스테인 신호 및 제 2 서스테인 신호를 공급하고, 상기 제 1 서스테인 신호 공급되는 동안에는 상기 플라즈마 디스플레이 패널과 공진을 형성하기 위한 인덕터에 전류가 연속적으로 흐르도록 하는 서스테인 구동부;
    를 포함하는 플라즈마 디스플레이 장치.
  2. 상기 제 1 항에 있어서,
    상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 제 1 서스테인 신호의 정극성 서스테인 전압을 유지하는 동안 상기 인덕터에 흐르는 전류의 방향이 제 1 방향에서 제 2 방향으로 바뀌거나 상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 제 1 서스테인 신호의 부극성 서스테인 전압을 유지하는 동안 상기 인덕터에 흐르는 전류의 방향이 상기 제 2 방향에서 상기 제 1 방향으로 바뀌는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  3. 상기 제 2 항에 있어서,
    상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 정극성 서스테인 전 압을 유지하는 동안 상기 제 1 방향에서 상기 제 2 방향으로 전류의 방향이 바뀌기 이전까지 상기 제 1 방향 전류의 크기가 점진적으로 감소하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  4. 제 2 항에 있어서,
    상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 정극성 서스테인 전압을 유지하는 동안 상기 제 1 방향에서 상기 제 2 방향으로 전류의 방향이 바뀐 이후부터, 상기 제 2 방향 전류의 크기가 점진적으로 증가하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  5. 제 2 항에 있어서,
    상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 공진에 의해서 상기 정극성 서스테인 전압에서 상기 부극성 서스테인 전압으로 하강하는 동안 상기 인덕터에 흐르는 전류의 방향은 상기 제 2 방향을 유지하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  6. 상기 제 2 항에 있어서,
    상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 부극성 서스테인 전압을 유지하는 동안 상기 제 2 방향에서 상기 제 1 방향으로 전류의 방향이 바뀌기 이전까지 상기 제 2 방향 전류의 크기가 점진적으로 감소하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  7. 제 2 항에 있어서,
    상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 부극성 서스테인 전압을 유지하는 동안 상기 제 2 방향에서 상기 제 1 방향으로 전류의 방향이 바뀐 이후부터 상기 제 1 방향 전류의 크기가 점진적으로 증가하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  8. 제 2 항에 있어서,
    상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 공진에 의해서 상기 부극성 서스테인 전압에서 상기 정극성 서스테인 전압으로 상승하는 동안 상기 인덕터에 흐르는 전류의 방향은 상기 제 1 방향을 유지하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  9. 제 2 항에 있어서,
    상기 제 1 서스테인 신호가 공급되는 기간 중 상기 공진이 발생하는 시점에서 상기 인덕터에 흐르는 전류의 크기는 상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 정극성 서스테인 전압을 유지하거나 상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 부극성 서스테인 전압을 유지하는 동안 상기 인덕터에 흐르는 전류의 크기보다 큰 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  10. 제 1 항에 있어서,
    상기 제 2 서스테인 신호가 공급되는 기간 중에서 상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 정극성 서스테인 전압을 유지하거나 상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 부극성 서스테인 전압을 유지하는 동안 상기 인덕터에 전류의 크기가 점진적으로 감소하여 소정 기간 동안 전류의 크기가 0 [A]이 되는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  11. 제 10 항에 있어서,
    상기 제 2 서스테인 신호는 하나의 서브필드에서 마지막으로 공급되는 서스테인 신호인 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  12. 제 2 항 또는 제 10 항에 있어서,
    상기 정극성 서스테인 전압과 상기 부극성 서스테인 전압은 하나의 정극성 정전압원으로부터 공급되는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  13. 제 1 전극과 상기 제 1 전극과 나란한 방향으로 형성된 제 2 전극을 포함하는 플라즈마 디스플레이 패널;
    상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 제 1 서스테인 신호 및 제 2 서스테인 신호의 정극성 서스테인 전압을 유지하도록 상기 제 1 전극으로 정극성 정전압원으로부터 공급되는 정극성 전압을 공급하는 제 1 서스테인 제어부;
    상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 제 1 서스테인 신호 및 제 2 서스테인 신호의 부극성 서스테인 전압을 유지하도록 상기 제 2 전극으로 상기 정극성 전압을 공급하는 제 2 서스테인 제어부; 및
    상기 플라즈마 디스플레이 패널과 공진을 형성하며, 상기 제 1 전극 및 상기 제 2 전극으로 상기 제 1 서스테인 신호가 공급되는 동안에는 전류가 연속적으로 흐르는 인덕터부;
    를 포함하는 플라즈마 디스플레이 장치.
  14. 제 13 항에 있어서,
    상기 제 1 서스테인 제어부는
    상기 제 1 전극으로 상기 정극성 전압을 공급하기 위한 제 1 서스테인 스위치; 및
    상기 제 2 전극으로 그라운드 레벨의 기준 전압을 공급하기 위한 제 1 기준 스위치;
    를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  15. 제 14 항에 있어서,
    상기 제 1 서스테인 스위치 및 상기 제 1 기준 스위치가 턴 온 된 기간 동안
    상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 제 1 서스테인 신호 또는 상기 제 2 서스테인 신호의 상기 정극성 서스테인 전압을 유지하고,
    상기 제 1 서스테인 신호의 정극성 서스테인 전압이 유지되는 기간에는 상기 인덕터부에 흐르는 전류의 방향이 제 1 방향에서 제 2 방향으로 바뀌는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  16. 제 15 항에 있어서,
    상기 제 1 서스테인 신호의 정극성 서스테인 전압이 유지되는 기간 동안 상기 제 1 방향에서 상기 제 2 방향으로 전류의 방향이 바뀌기 이전까지 상기 제 1 방향 전류의 크기가 점진적으로 감소하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  17. 제 15 항에 있어서,
    상기 제 1 서스테인 신호의 정극성 서스테인 전압이 유지되는 기간 동안 상기 제 1 방향에서 상기 제 2 방향으로 전류의 방향이 바뀐 이후부터 상기 제 2 방향 전류의 크기가 점진적으로 증가하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  18. 제 14 항에 있어서,
    상기 제 1 서스테인 스위치 및 상기 제 1 기준 스위치가 턴 오프 된 기간 동안 상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 공진에 의해서 상기 제 1 서스테인 신호의 전압이 상기 정극성 서스테인 전압에서 상기 부극성 서스테인 전압으로 하강하고 상기 인덕터에 흐르는 전류의 방향은 상기 제 2 전류의 방향을 유지하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  19. 제 18 항에 있어서,
    상기 공진이 발생하는 시점에서 상기 인덕터에 흐르는 제 2 방향 전류의 크기는 상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 정극성 서스테인 전압을 유지하는 동안 상기 인덕터에 흐르는 제 2 방향 전류의 크기보다 큰 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  20. 제 13 항에 있어서,
    상기 제 2 서스테인 제어부는
    상기 제 2 전극으로 상기 정극성 전압을 공급하기 위한 제 2 서스테인 스위치; 및
    상기 제 1 전극으로 그라운드 레벨의 기준 전압을 공급하기 위한 제 2 기준 스위치;
    를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  21. 제 20 항에 있어서,
    상기 제 2 서스테인 스위치 및 상기 제 2 기준 스위치가 턴 온 된 기간 동안
    상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 제 1 서스테인 신호 또는 상기 제 2 서스테인 신호의 상기 부극성 서스테인 전압을 유지하고,
    상기 제 1 서스테인 신호의 부극성 서스테인 전압이 유지되는 기간에는 상기 인덕터부에 흐르는 전류의 방향이 제 2 방향에서 제 1 방향으로 바뀌는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  22. 제 21 항에 있어서,
    상기 제 1 서스테인 신호의 부극성 서스테인 전압이 유지되는 기간 동안 상기 제 2 방향에서 상기 제 1 방향으로 전류의 방향이 바뀌기 이전까지 상기 제 2 방향 전류의 크기가 점진적으로 감소하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  23. 제 22 항에 있어서,
    상기 부극성 서스테인 전압이 유지되는 기간 동안 상기 제 2 방향에서 상기 제 1 방향으로 전류의 방향이 바뀐 이후부터 상기 제 1 방향 전류의 크기가 점진적 으로 증가하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  24. 제 20 항에 있어서,
    상기 제 2 서스테인 스위치 및 상기 제 2 기준 스위치가 턴 오프 된 기간 동안 상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 공진에 의해서 상기 제 1 서스테인 신호의 전압이 상기 부극성 서스테인 전압에서 상기 정극성 서스테인 전압으로 상승하고 상기 인덕터에 흐르는 전류의 방향은 상기 제 1 방향을 유지하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  25. 제 24 항에 있어서,
    상기 공진이 발생하는 시점에서 상기 인덕터에 흐르는 제 1 방향 전류의 크기는 상기 제 1 전극 및 상기 제 2 전극 사이의 전압이 상기 부극성 서스테인 전압을 유지하는 동안 상기 인덕터에 흐르는 제 1 방향 전류의 크기보다 큰 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  26. 제 13 항에 있어서,
    상기 플라즈마 디스플레이 장치는
    상기 제 1 전극 및 상기 제 2 전극으로 상기 제 2 서스테인 신호가 공급되는 동안에 상기 제 2 서스테인 신호의 전압이 상기 공진에 의해서 상기 정극성 서스테인 전압에서 그라운드 레벨의 기준 전압으로 하강하도록 하거나 상기 제 2 서스테인 신호의 전압이 상기 공진에 의해서 상기 부극성 서스테인 전압에서 그라운드 레벨의 기준 전압으로 상승하도록 하는 공진 제어부; 및
    상기 인덕터부와 상기 공진 제어부 사이에 애노드 단이 전기적으로 연결되고, 캐소드 단이 상기 정극성 정전압원에 전기적으로 연결된 바이 패스부;를 포함하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  27. 제 26 항에 있어서,
    상기 공진 제어부는 상기 제 2 서스테인 신호의 전압이 상기 정극성 서스테인 전압으로 유지되거나 상기 부극성 서스테인 전압으로 유지되는 기간에서 소정의 기간 동안 상기 인덕터부에 흐르는 전류의 크기가 0 [A]이 되도록 턴 오프 되는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  28. 제 26 항에 있어서,
    상기 공진 제어부는 상기 공진에 의해서 상기 정극성 서스테인 전압에서 그라운드 레벨의 기준 전압으로 하강하도록 하거나 상기 제 2 서스테인 신호의 전압이 상기 공진에 의해서 상기 부극성 서스테인 전압에서 그라운드 레벨의 기준 전압으로 상승하도록 턴 온 되는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  29. 제 26 항에 있어서,
    상기 공진 이후 상기 제 2 서스테인 신호의 전압이 상기 기준 전압을 유지하는 동안 상기 공진 제어부는 턴 오프 되고,
    상기 공진 제어부가 턴 오프 된 이후 상기 인덕터에 흐르는 전류는 상기 바이 패스부를 통해 상기 정극성 정전압원으로 빠져나가는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
  30. 제 1 전극과 상기 제 1 전극과 나란한 방향으로 형성된 제 2 전극을 포함하는 플라즈마 디스플레이 패널;
    일단이 정극성 정전압원에 연결되고, 타단이 상기 패널의 제 1 전극에 연결되어 제 1 서스테인 신호 및 제 2 서스테인 신호의 정극성 서스테인 전압을 공급하기 위한 제 1 서스테인 스위치;
    일단이 상기 제 2 전극에 연결되고, 타단이 그라운드 레벨의 기준 전압원에 연결된 제 1 기준 스위치;
    일단이 상기 정극성 정전압원에 연결되고, 타단이 상기 패널의 제 2 전극에 연결되어 제 1 서스테인 신호 및 제 2 서스테인 신호의 부극성 서스테인 전압을 공급하기 위한 제 2 서스테인 스위치;
    일단이 상기 제 1 전극에 연결되고, 타단이 상기 그라운드 레벨의 기준 전압 원에 연결된 제 2 기준 스위치;
    일단이 상기 제 1 전극, 상기 제 1 서스테인 스위치의 타단 및 상기 제 2 기준 스위치의 일단에 공통으로 연결되어 상기 제 1 서스테인 신호가 상기 플라즈마 디스플레이 패널에 공급되는 동안 전류가 연속적으로 흐르는 인덕터;
    일단이 상기 인덕터의 타단에 연결되고, 타단이 상기 제 2 전극, 상기 제 2 서스테인 스위치의 타단 및 상기 제 1 기준 스위치의 일단에 공통으로 연결되어 상기 제 2 서스테인 신호의 전압이 공진에 의해 그라운드 레벨의 전압이 되도록 하는 공진 스위치; 및
    애노드 단이 상기 인덕턱의 타단과 상기 공진 스위치의 일단에 공통으로 연결되고, 캐소드 단이 상기 정극성 정전압원, 상기 제 1 서스테인 스위치의 일단 및 상기 제 2 서스테인 스위치의 일단에 공통으로 연결되어 상기 제 2 서스테인 신호의 전압이 기준 전압이 된 이후 상기 인덕터에 흐르는 전류가 상기 정극성 정전압원으로 빠져나가도록 하는 바이 패스 다이오드
    를 포함하는 플라즈마 디스플레이 장치.
  31. 제 30 항에 있어서,
    상기 제 1 서스테인 신호의 전압이 공진에 의해 상승하거나 하강하는 동안에 상기 인덕터에 흐르는 전류의 크기는
    상기 제 1 서스테인 신호의 전압이 정극성 서스테인 전압 또는 부극성 서스테인 전압을 유지하는 동안에 상기 인덕터에 흐르는 전류의 크기보다 큰 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020060088310A 2006-09-12 2006-09-12 플라즈마 디스플레이 장치 KR100820668B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060088310A KR100820668B1 (ko) 2006-09-12 2006-09-12 플라즈마 디스플레이 장치
EP07253622A EP1901271A1 (en) 2006-09-12 2007-09-12 Plasma display apparatus
CNA2007101494723A CN101145311A (zh) 2006-09-12 2007-09-12 等离子体显示装置
US11/853,953 US7999764B2 (en) 2006-09-12 2007-09-12 Plasma display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060088310A KR100820668B1 (ko) 2006-09-12 2006-09-12 플라즈마 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20080024039A KR20080024039A (ko) 2008-03-17
KR100820668B1 true KR100820668B1 (ko) 2008-04-11

Family

ID=38663014

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060088310A KR100820668B1 (ko) 2006-09-12 2006-09-12 플라즈마 디스플레이 장치

Country Status (4)

Country Link
US (1) US7999764B2 (ko)
EP (1) EP1901271A1 (ko)
KR (1) KR100820668B1 (ko)
CN (1) CN101145311A (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08152865A (ja) * 1994-09-28 1996-06-11 Nec Corp プラズマディスプレイパネルの駆動回路
KR20030088634A (ko) 2002-05-14 2003-11-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법
KR20040009333A (ko) 2002-07-23 2004-01-31 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR20060056156A (ko) 2004-11-19 2006-05-24 엘지전자 주식회사 플라즈마 디스플레이 패널의 에너지 회수장치 및 방법

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100222203B1 (ko) * 1997-03-17 1999-10-01 구자홍 AC 플라즈마 디스플레이 패널을 위한 에너지 리커버리(recovery) 서스테인 회로
JP3897896B2 (ja) * 1997-07-16 2007-03-28 三菱電機株式会社 プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
KR100277300B1 (ko) * 1997-12-31 2001-01-15 황기웅 교류형플라즈마방전표시기의전력회수구동회로
US6160531A (en) * 1998-10-07 2000-12-12 Acer Display Technology, Inc. Low loss driving circuit for plasma display panel
KR100477985B1 (ko) * 2001-10-29 2005-03-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
US6850213B2 (en) * 2001-11-09 2005-02-01 Matsushita Electric Industrial Co., Ltd. Energy recovery circuit for driving a capacitive load
KR100482348B1 (ko) * 2003-04-16 2005-04-14 엘지전자 주식회사 플라즈마 디스플레이 패널의 에너지 회수장치 및 회수방법
KR20060006825A (ko) 2003-04-29 2006-01-19 코닌클리케 필립스 일렉트로닉스 엔.브이. 플라즈마 디스플레이 패널을 위한 에너지 복구 디바이스
KR100508255B1 (ko) * 2003-07-15 2005-08-18 엘지전자 주식회사 에너지 회수회로 및 그 구동방법
KR100502931B1 (ko) * 2003-07-30 2005-07-21 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치와 구동 방법 및플라즈마 표시 장치
FR2858872A1 (fr) 2003-08-14 2005-02-18 Thomson Plasma Generation de fronts descendants avec recuperation d'energie dans un panneau plasma
US20050088376A1 (en) * 2003-10-28 2005-04-28 Matsushita Electric Industrial Co., Ltd. Capacitive load driver and plasma display
KR100550985B1 (ko) * 2003-11-28 2006-02-13 삼성에스디아이 주식회사 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법
KR20050081012A (ko) * 2004-02-12 2005-08-18 엘지전자 주식회사 플라즈마 표시 패널의 구동 장치
KR100649188B1 (ko) * 2004-03-11 2006-11-24 삼성에스디아이 주식회사 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법
KR100922347B1 (ko) * 2004-11-24 2009-10-21 삼성에스디아이 주식회사 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법
KR100626055B1 (ko) * 2005-01-10 2006-09-21 삼성에스디아이 주식회사 디스플레이 패널의 구동장치
FR2889345A1 (fr) * 2005-04-04 2007-02-02 Thomson Licensing Sa Dispositif d'entretien pour panneau plasma
US20060244684A1 (en) * 2005-04-29 2006-11-02 Lg Electronics Inc. Plasma display apparatus and driving method thereof

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08152865A (ja) * 1994-09-28 1996-06-11 Nec Corp プラズマディスプレイパネルの駆動回路
KR20030088634A (ko) 2002-05-14 2003-11-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법
KR20040009333A (ko) 2002-07-23 2004-01-31 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR20060056156A (ko) 2004-11-19 2006-05-24 엘지전자 주식회사 플라즈마 디스플레이 패널의 에너지 회수장치 및 방법

Also Published As

Publication number Publication date
CN101145311A (zh) 2008-03-19
EP1901271A1 (en) 2008-03-19
KR20080024039A (ko) 2008-03-17
US20080062077A1 (en) 2008-03-13
US7999764B2 (en) 2011-08-16

Similar Documents

Publication Publication Date Title
KR100667360B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
US7944408B2 (en) Plasma display apparatus and method of driving the same
KR100877818B1 (ko) 플라즈마 디스플레이 장치
KR100820668B1 (ko) 플라즈마 디스플레이 장치
KR100811550B1 (ko) 플라즈마 디스플레이 장치
KR100844822B1 (ko) 플라즈마 디스플레이 장치
US20060203431A1 (en) Plasma display panel (PDP) driving apparatus
KR100800521B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
US7667672B2 (en) Plasma display apparatus and method of driving plasma display panel
US20080018564A1 (en) Plasma display apparatus and method of driving the same
KR100877820B1 (ko) 플라즈마 디스플레이 장치
US7986284B2 (en) Plasma display apparatus and method of driving the same
KR100793242B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100820659B1 (ko) 플라즈마 디스플레이 장치
KR100811549B1 (ko) 플라즈마 디스플레이 장치
KR20090115546A (ko) 플라즈마 디스플레이 장치
KR20100092620A (ko) 플라즈마 디스플레이 패널의 구동방법
KR20090120767A (ko) 플라즈마 디스플레이 장치
KR20080046931A (ko) 플라즈마 디스플레이 장치
KR20100115872A (ko) 플라즈마 디스플레이 장치
KR20110054392A (ko) 플라즈마 디스플레이 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110328

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee