KR100786491B1 - 플라즈마 표시 패널의 구동장치 및 이를 구비한 플라즈마표시장치 - Google Patents

플라즈마 표시 패널의 구동장치 및 이를 구비한 플라즈마표시장치 Download PDF

Info

Publication number
KR100786491B1
KR100786491B1 KR1020070000365A KR20070000365A KR100786491B1 KR 100786491 B1 KR100786491 B1 KR 100786491B1 KR 1020070000365 A KR1020070000365 A KR 1020070000365A KR 20070000365 A KR20070000365 A KR 20070000365A KR 100786491 B1 KR100786491 B1 KR 100786491B1
Authority
KR
South Korea
Prior art keywords
scan
voltage
falling
electrode
diode
Prior art date
Application number
KR1020070000365A
Other languages
English (en)
Inventor
김성중
김석기
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020070000365A priority Critical patent/KR100786491B1/ko
Priority to US11/859,441 priority patent/US20080158100A1/en
Application granted granted Critical
Publication of KR100786491B1 publication Critical patent/KR100786491B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • G09G3/2932Addressed by writing selected cells that are in an OFF state

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 실시예에 의한 플라즈마 표시 패널의 구동장치는, 열 방향으로 배열된 다수의 어드레스 전극과, 행 방향으로 순차 배열된 주사전극 및 유지 전극을 포함하는 플라즈마 표시 패널에 대해 상기 주사 전극에 구동 전압을 인가하는 플라즈마 표시 패널의 구동장치에 있어서,
상기 주사 전극에 하강 램프 기간 동안 Vs 전압에서 상기 하강 램프 기간의 최저 전압(Vnf)까지 점진적으로 하강하는 전압을 인가하는 하강 리셋부와; 상기 주사전극에 순차적으로 상기 Vnf 전압보다 -V만큼 낮은 주사 전압(VscL)을 어드레스 기간 중에 인가하는 주사 구동부가 포함되며, 상기 하강 리셋부는 하강 램프 스위치, 다이오드, 제너 다이오드가 직렬로 연결되는 구성을 포함함을 특징으로 한다.

Description

플라즈마 표시 패널의 구동장치 및 이를 구비한 플라즈마 표시장치{driving circuit of plasma display panel and Plasma Display Panel device using thereof}
도 1은 본 발명의 실시 예에 따른 플라즈마 표시 장치를 나타내는 블록도.
도 2는 본 발명의 실시 예에 따른 플라즈마 표시 장치의 구동 파형도.
도 3은 도 2의 구동 파형을 생성하기 위한 제1 실시예에 따른 구동 회로도.
도 4는 도 2의 구동 파형을 생성하기 위한 본 발명의 제 2실시예에 의한 구동 회로도.
도 5는 도 4에 구비되는 다이오드의 온토 특성 변화를 나타내는 그래프.
<도면의 주요 부분에 대한 부호의 설명>
100 : 플라즈마 표시 패널 200 : 제어부
300 : 어드레스 전극 구동부 400 : 유지전극 구동부
500 : 주사전극 구동부 600 : 전원부
502 : 하강 리셋부 503 : 주사 구동부
본 발명은 플라즈마 표시 장치에 관한 것으로, 특히 플라즈마 표시 패널의 구동장치 및 이를 구비한 플라즈마 표시 장치에 관한 것이다.
교류형 플라즈마 표시 장치의 표시 패널은 제 1면에 서로 평행인 주사 전극 및 유지 전극이 형성되고, 제 2면에 이들 전극과 직교하는 방향으로 어드레스 전극이 형성된다. 또한, 상기 유지 전극은 각 주사 전극에 대응해서 형성되며, 그 일단이 서로 공통으로 연결되어 있다.
일반적으로 플라즈마 표시 장치의 표시 패널은 한 프레임이 각각의 가중치를 가지는 복수의 서브필드로 분할되어 구동된다. 각 서브필드는 리셋 기간(reset period), 어드레스 기간(address period) 및 유지 기간(sustain period)으로 이루어진다.
상기 리셋 기간은 이전의 유지방전으로 형성된 벽 전하를 소거하고 다음의 어드레스 방전을 안정적으로 수행하기 위해 벽 전하를 셋업(setup) 하는 역할을 한다. 어드레스 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽 전하를 쌓아두는 동작을 수행하는 기간이다. 그리고 유지 기간은 상기 어드레싱된 셀에 실제로 화상을 표시하기 위한 유지방전을 수행하는 기간이다.
특히, 상기 어드레스 기간에서는 표시하고자 하는 방전 셀을 선택하기 위해 복수의 주사 전극에 순차적으로 스캔 펄스를 인가하고, 켜질 방전 셀의 어드레스 전극에 어드레스 펄스를 인가하여 어드레스 방전을 일으킨다.
한편, 어드레스 방전은 프라이밍 입자의 밀도와 방전 공간에 형성된 벽 전하 에 의한 벽 전압에 의하여 결정된다. 그런데, 주사 전극(Y)에 대해서 순차적으로 주사 펄스가 인가될 때, 패널 상단에 형성된 방전 셀은 리셋 기간에서 형성된 프라이밍 입자가 많이 존재하는 상태에서 어드레스 방전이 일어나는 반면, 패널 하단에 형성된 방전 셀은 리셋 기간에서 형성된 프라이밍 입자가 많이 소멸한 상태에서 어드레스 방전이 일어난다.
그리고, 벽 전압 또한 시간이 지남에 따라 소멸되기 때문에 시간상 뒤늦게 주사 펄스가 인가되는 주사 전극에서는 프라이밍 입자와 벽 전하의 소멸로 인해 방전 지연 시간이 주사 펄스의 폭보다 길어져 어드레스 방전이 일어나지 않거나 약하게 일어날 수 있다.
본 발명은 안정적인 어드레싱 동작을 수행할 수 있도록 주사 전극으로 입력되는 주사 구동 파형을 생성함에 있어, 하강 램프(falling ramp) 기간에 제공되는 최소 전압(Vnf)과 어드레스 기간에 제공되는 주사 전압(VscL)이 소정 값(-V) 만큼 차이가 나도록 제공하는 플라즈마 표시 패널의 구동장치 및 이를 구비한 플라즈마 표시장치를 제공함에 그 목적이 있다.
또한, 상기 -V를 구현하기 위해 하강 리셋부에 구비되는 제너 다이오드에 있어서, 상기 제너 다이오드가 음의 온도 계수를 갖는 특성에 의해 주변 온도 상승 시 상기 -V가 상승되는 문제를 극복하기 위해 양의 온도 계수 특성을 갖는 다이오드를 직렬로 추가 연결하는 플라즈마 표시 패널의 구동장치 및 이를 구비한 플라즈 마 표시장치를 제공함에 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명의 실시예에 의한 플라즈마 표시 패널의 구동장치는, 열 방향으로 배열된 다수의 어드레스 전극과, 행 방향으로 순차 배열된 주사전극 및 유지 전극을 포함하는 플라즈마 표시 패널에 대해 상기 주사 전극에 구동 전압을 인가하는 플라즈마 표시 패널의 구동장치에 있어서,
상기 주사 전극에 하강 램프 기간 동안 Vs 전압에서 상기 하강 램프 기간의 최저 전압(Vnf)까지 점진적으로 하강하는 전압을 인가하는 하강 리셋부와; 상기 주사전극에 순차적으로 상기 Vnf 전압보다 -V만큼 낮은 주사 전압(VscL)을 어드레스 기간 중에 인가하는 주사 구동부가 포함되며, 상기 하강 리셋부는 하강 램프 스위치, 다이오드, 제너 다이오드가 직렬로 연결되는 구성을 포함함을 특징으로 한다.
또한, 상기 하강 리셋부의 하강 램프 스위치(Yfr)는 상기 주사 구동부의 주사 구동 스위치(YscL)와 전원 라인을 공유하여 상기 주사 전압(VscL)을 제공받음을 특징으로 한다.
또한, 상기 하강 램프 스위치(Yfr)는 소스전극이 주사 전압(VscL)을 공급하는 전원 라인에 연결되고, 그 드레인이 다이오드의 캐소드에 연결되며, 상기 다이오드의 애노드는 제너 다이오드의 애노드에 연결된다.
또한, 상기 제너 다이오드의 항복 전압(Vz)은 24 ~ 30V에 해당하고, 양의 온도 계수 특성을 갖으며, 상기 다이오드는 음의 온도 계수 특성을 갖음을 특징으로 한다.
또한, 본 발명의 실시예에 의한 플라즈마 표시 장치는, 열 방향으로 배열된 다수의 어드레스 전극과, 행 방향으로 순차 배열된 주사전극 및 유지 전극을 포함하는 플라즈마 패널과; 상기 어드레스 전극에 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 인가하는 어드레스 구동부와; 상기 유지전극에 구동 전압을 인가하는 유지전극 구동부와; 상기 주사 전극에 하강 램프 기간 동안 Vs 전압에서 상기 하강 램프 기간의 최저 전압(Vnf)까지 점진적으로 하강하는 전압을 인가하는 하강 리셋부와, 상기 주사전극에 순차적으로 상기 Vnf 전압보다 -V만큼 낮은 주사 전압(VscL)을 어드레스 기간 중에 인가하는 주사 구동부가 포함되는 주사전극 구동부와; 상기 어드레스 구동부, 주사전극 구동부 및 유지전극 구동부에 전원을 제공하는 전원부가 포함되며,
상기 주사전극 구동부의 하강 리셋부는, 하강 램프 스위치, 다이오드, 제너 다이오드가 직렬로 연결되는 구성을 포함함을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 보다 상세히 설명하도록 한다.
도 1은 본 발명의 실시 예에 따른 플라즈마 표시 장치를 나타내는 블록도이다.
도 1에 나타낸 바와 같이, 본 발명의 실시 예에 따른 플라즈마 표시 장치는 플라즈마 표시 패널(100), 제어부(200), 어드레스전극 구동부(300), 유지전극 구동부(400), 주사전극 구동부(500) 및 전원부(600)를 포함한다.
플라즈마 표시 패널(100)은 열 방향으로 뻗어 있는 복수의 어드레스 전극(A1 ∼Am), 그리고 행 방향으로 서로 쌍을 이루면서 뻗어 있는 복수의 유지 전극(X1∼Xn) 및 주사 전극(Y1∼Yn)을 포함한다. 유지 전극(X1∼Xn)은 각 주사 전극(Y1∼Yn)에 대응해서 형성되며, 일반적으로 그 일단이 서로 공통으로 연결되어 있다.
그리고 플라즈마 표시 패널(100)은 유지 및 주사 전극(X1∼Xn, Y1∼Yn)이 배열된 기판(미도시)과 어드레스 전극(A1∼Am)이 배열된 기판(미도시)으로 이루어진다. 두 기판은 주사 전극(Y1∼Yn)과 어드레스 전극(A1∼Am) 및 유지 전극(X1∼Xn)과 어드레스 전극(A1∼Am)이 각각 직교하도록 방전 공간을 사이에 두고 대향하여 배치된다. 이때, 어드레스 전극(A1∼Am)과 유지 및 주사 전극(X1∼Xn, Y1∼Yn)의 교차부에 있는 방전 공간이 방전 셀을 형성한다. 이러한 플라즈마 표시 패널(100)의 구조는 일 예이며, 아래에서 설명하는 구동 파형이 적용될 수 있는 다른 구조의 패널도 본 발명에 적용될 수 있다.
제어부(200)는 외부로부터 영상신호를 수신하여 어드레스구동 제어 신호, 유지 전극(X) 구동 제어신호 및 주사 전극(Y) 구동 제어신호를 출력한다. 그리고 제어부(200)는 한 프레임을 복수의 서브필드로 분할하여 구동하며, 각 서브필드는 시간적인 동작 변화로 표현하면 리셋 기간, 어드레스 기간 및 유지 기간으로 이루어진다.
어드레스 구동부(300)는 제어부(200)로부터 어드레스구동 제어신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극에 인가한다.
유지전극 구동부(400)는 제어부(200)로부터 유지전극(X)구동 제어신호를 수 신하여 유지 전극(X)에 구동 전압을 인가한다.
주사전극 구동부(500)는 제어부(200)로부터 주사전극(Y)구동 제어신호를 수신하여 주사 전극(Y)에 구동 전압을 인가한다.
전원부(600)는 플라즈마 표시 장치의 구동에 필요한 전원을 제어부(200) 및 각 구동부(300, 400, 500)에 공급한다.
이하 도 2를 참조하여 각 서브필드에서 어드레스 전극(A1∼Am) 및 유지 전극(X1∼Xn) 및 주사 전극(Y1∼Yn)에 인가되는 구동 파형에 대하여 설명한다. 단, 하나의 어드레스 전극, 유지 전극 및 주사 전극에 의해 형성되는 방전 셀을 기준으로 설명한다.
도 2는 본 발명의 실시 예에 따른 플라즈마 표시 장치의 구동 파형도이며, 도 2에서는 하나의 유지 전극(X)과 어드레스 전극(A)만을 도시하여 설명하도록 한다.
리셋 기간에서는 유지 전극(X)을 0V로 유지한 상태에서 주사 전극(Y)의 전압을 Vs 전압에서 Vset 전압까지 증가(상승 램프)시킨다.
그러면, 주사 전극(Y)으로부터 어드레스 전극(A) 및 유지 전극(X)으로 각각 미약한 리셋 방전이 일어나면서, 주사 전극(Y)에 (-)의 벽 전하가 쌓이고 어드레스 전극(A) 및 유지 전극(X)에 (+)의 벽 전하가 쌓인다. 그리고 나서, 주사 전극(Y)에 Vs전압에서 Vnf 전압까지 감소(하강 램프)시킨다. 이 때, 어드레스 전극(A)에는 기준 전압(도 2에서는 0V라 가정함)이 인가되고, 유지전극(X)은 Ve 전압으로 바이어스 된다. 그러면, 주사 전극(Y)의 전압이 감소하는 중에 주사 전극(Y)과 유지 전 극(X) 사이 및 주사 전극(Y)과 어드레스 전극(A) 사이에서 미약한 리셋 방전이 일어나면서, 주사 전극(Y)에 형성된 (-) 벽 전하와 유지전극(X) 및 어드레스 전극(A)에 형성된 (+) 벽 전하가 소거된다.
다음으로, 어드레스 기간에서는 방전 셀을 선택하기 위해서 주사 전극(Y)에 순차적으로 주사 전압(VscL)을 가지는 주사 펄스를 인가하고 상기 주사 전압(VscL)이 인가되지 않는 주사 전극을 VscH 전압(비주사 전압)으로 바이어스한다. 그리고, 상기 주사 전압(VscL)이 인가된 주사 전극(Y)에 의해 형성되는 복수의 방전 셀 중에서 선택하고자 하는 방전 셀을 통과하는 어드레스 전극(A)에 Va 전압을 가지는 어드레스 펄스를 인가하고, 선택하지 않는 어드레스 전극(A)은 기준 전압(도2에서는 0V)을 인가한다. 그러면, Va 전압이 인가된 어드레스 전극(A)과 주사 전압(VscL)이 인가된 주사 전극(Y)에 의해 형성되는 방전 셀에서 어드레스 방전이 일어나면서 주사 전극(Y)에는 (+)의 벽 전하가 형성되고 유지 전극(X)에는 (-) 벽 전하가 형성된다. 또한 어드레스 전극(A)에도 (-) 벽 전하가 형성된다.
단, 본 발명의 실시 예의 경우, 도 2에 도시된 바와 같이 상기 어드레스 기간에서 주사 전극(Y)에 주사 펄스를 인가함에 있어, 상기 주사 전압(VscL)이 상기 하강 램프 기간의 최저 전압 즉, Vnf 전압보다 상기 주사 전압(VscL)이 도시된 바와 같이 -V 만큼 더 낮은 전압값을 가지면서 안가됨을 특징으로 한다.
이를 통해 상기 주사 전압과 어드레스 전압의 차(|VscL-Va|)가 커지므로 방전 지연 시간이 짧아지게 되어 상기 주사 전극에 의해 형성되는 방전 셀에서도 안정적인 어드레스 방전을 일으킬 수 있게 된다.
이어서, 유지 기간에서는 주사 전극(Y)과 유지 전극(X)에 차례로 Vs 전압의 유지 방전 펄스를 인가한다. 그러면, 어드레스 기간에서 어드레스 방전에 의해 주사 전극(Y)과 유지 전극(X) 사이에 벽 전압이 형성되어 있으면, 이 벽 전압과 Vs 전압에 의해 주사 전극(Y)과 유지 전극(X)에서 방전이 일어난다. 이후, 주사 전극(Y)에 Vs 전압의 유지방전 펄스를 인가하는 과정과 유지 전극(X)에 Vs 전압의 유지방전 펄스를 인가하는 과정을 해당 서브필드가 표시하는 가중치에 대응하는 횟수만큼 반복한다.
도 3은 도 2의 구동 파형을 생성하기 위한 제1 실시 예에 따른 구동 회로도이다.
이하에서 각 트랜지스터에는 각각 애노드가 소스에 연결되고 캐소드가 드레인에 연결되는 바디 다이오드가 형성될 수 있다.
도 3에 나타낸 바와 같이, 주사전극 구동부(500)는 상승 리셋부(501), 하강 리셋부(502), 주사 구동부(503) 및 유지 방전부(504)를 포함한다.
주사 구동부(503)는 복수의 주사 전극(Y)에 각각 연결되는 복수의 선택 회로(510)를 포함하며, 도 3에서는 설명의 편의상 하나의 주사 전극(Y)과 하나의 선택 회로(510)만 도시하였다. 그리고 주사 전극(Y)과 인접한 유지 전극(X)에 의해 형성되는 용량성 성분을 패널 커패시터(Cp)로 도시하였으며, 주사 전극(Y)에는 유지 전극 구동부(도 1의 400)(도시 생략)가 연결되어 있으나 편의상 접지로 표시하였다.
상승 리셋부(501)는 다이오드(Dset), 커패시터(Cset) 및 트랜지스터(Ypp, Yrr)를 포함하며, 주사 전극(Y)에 Vs 전압부터 Vset 전압까지 점진적으로 상승하는 전압을 인가한다.
상기 커패시터(Cset)는 음극이 트랜지스터(Ypp)의 소스와 트랜지스터(Yrr)의 드레인 사이에 연결되며 트랜지스터(Ypp)의 드레인과 트랜지스터(Yrr)의 소스는 각각 제2 노드(N2)에 연결된다. 이 때, 커패시터(Cset)는 아래에서 설명하는 트랜지스터(Yg)가 턴온 시에 (Vset-Vs) 전압으로 충전되며, 트랜지스터(Yrr)는 턴온 시에 패널 커패시터(Cp)의 전압을 Vset 전압까지 서서히 상승하도록 드레인에서 소스로 미세한 전류가 흐르도록 동작한다.
그리고 다이오드(Dset)는 (Vset-Vs) 전압을 공급하는 전원(Vset-Vs)과 트랜지스터(Yrr)의 드레인과 커패시터(Cset)와의 접점 사이에 연결되어 커패시터(Cset)―다이오드(Dset)―전원(Vset-Vs)으로 향하는 전류 경로를 차단시킨다.
또한, 하강 리셋부(502)는 트랜지스터(Ynp, Yfr) 및 제너 다이오드(D1)를 포함하며, 주사 전극(Y)에 Vs 전압에서 Vnf 전압까지 점진적으로 하강하는 전압을 인가한다.
하강 램프 스위치로서의 상기 트랜지스터(Yfr)는 그 드레인이 제너 다이오드(D1)의 애노드 전극에 연결되고, 소스가 주사 전압(VscL)을 공급하는 전원에 연결되며, 상기 제너 다이오드(D1)의 캐소드 전극은 제1 노드(N1)에 연결된다. 즉, 상기 하강 램프 스위치(Yfr) 및 제너 다이오드(D1)는 주사 전압(VscL)을 공급하는 전원과 제 1노드(N1) 사이에 직렬로 연결되어 있다.
이와 같은 본 발명의 실시예의 경우 상기 하강 램프 기간의 최저 전압(Vnf) 은 주사 구동부(503)에 인가되는 주사 전압(VscL)을 통해 구현됨을 특징으로 한다.
여기서, 상기 Vnf 전압은 상기 주사 전압(VscL)에 하강 램프 스위치(Yfr)에 직렬로 연결된 제너 다이오드(D1)의 항복전압(Vz) 값을 합한 값(Vnf = VscL + Vz)이 된다. 이 때, 상기 제너 다이오드의 항복전압(Vz)는 Vnf 전압과 VscL 전압의 차 즉, -V 이 된다.
즉, 본 발명의 실시예에서는 하강 램프 구현 시의 최저전압(Vnf)이 주사 전압(VscL) 전위 대비 일정한 전위(VscL+-V)를 유지토록 하기 위해 제너 다이오드(D1)를 사용함을 특징으로 한다.
일반적으로 42" 급 HD 디스플레이의 경우 상기 -V는 24 ~ 30V가 되는 것이 바람직하며, 이에 따라 상기 제너 다이오드의 항복전압(Vz)은 24 ~ 30V에 해당한다.
따라서, 상기 하강 램프 스위치(Yfr)가 턴 온되면, 상기 하강 램프 스위치(Yfr)의 소스로 인가되는 주사 전압(VscL)은 상기 제너 다이오드의 항복 전압에 의해 상기 제 1노드(N1)에 걸리는 전압은 Vnf 전압이 된다.
또한, 상기 하강 램프 스위치는 턴 온 시에 주사 전극(Y)의 전압을 상기 Vnf 전압까지 점진적으로 감소하도록 드레인에서 소스로 미세한 전류가 흐르도록 동작한다. 이 때, 트랜지스터(Ynp)는 Vnf 전압이 음의 전압일 때 형성될 수 있는 전원(GND)―트랜지스터(Yg)―트랜지스터(Ypp)―트랜지스터(Ynp)―트랜지스터(Yfr)로 향하는 전류 경로를 차단시킨다.
이를 통해 본 발명의 실시예는 동일한 전원(VscL)을 인가받으면서 서로 상이 한 레벨을 갖는 2개의 출력 전압(Vnf, VscL)을 각각 하강 리셋부와 주사 구동부에 제공함으로써, 보다 안정적인 어드레싱 동작을 수행함과 동시에 별도의 개별 전원을 사용하지 않아 전체 보드 사이즈 및 코스트를 줄일 수 있게 된다.
또한, 주사 구동부(503)는 선택 회로(510), 다이오드(Dsch), 커패시터(Csch) 및 주사 구동 스위치로서의 트랜지스터(YscL)를 포함하며, 주사전극(Y)에 순차적으로 주사 전압(VscL)을 인가한다.
일반적으로 어드레스 기간에서 복수의 주사 전극(Y1-Yn)을 순차적으로 선택할 수 있도록 각각의 주사 전극(Y1-Yn)에 선택 회로(510)가 IC 형태로 연결되어 있으며, 이러한 선택 회로(510)를 통하여 주사전극 구동부(500)의 구동 회로가 주사전극(Y1-Yn)에 공통으로 연결된다.
그리고 선택 회로(510)는 트랜지스터(Sch, Scl)를 포함하며, 트랜지스터(Sch)의 소스와 트랜지스터(Scl)의 드레인은 패널 커패시터(Cp)의 주사 전극(Y)에 연결되어 있으며, 트랜지스터(Scl)의 소스는 제1 노드(N1)에 연결되어 있다.
그리고 커패시터(Csch)는 트랜지스터(sch)의 드레인과 제1 노드(N1) 사이에 연결되고 다이오드(Dsch)는 커패시터 (Csch)와 트랜지스터(sch)의 드레인 간 접점과 VscH 전압을 공급하는 전원(VscH) 사이에 연결된다. 그리고 커패시터(Csch)의 제1단이 트랜지스터(Sch)의 드레인에 연결되고 제2단이 제1 노드(N1)에 연결된다. 그리고 트랜지스터(YscL)는 제1 노드(N1)와 주사 전압(VscL)을 공급하는 전원 사이에 연결된다.
즉, 어드레스 기간에서 트랜지스터(Sch)를 턴온하여 커패시터(Csch)에 충전 된 전압을 이용하여 선택되지 않는 주사 전극(Y)에 VscH 전압을 인가하고, 트랜지스터(Scl)을 턴온하여 선택될 주사 전극(Y)에 주사 전압(VscL)을 인가한다.
또한, 유지 방전부(504)는 트랜지스터(Ys, Yg)를 포함하며, 주사 전극(Y)에 Vs 전압과 0V 전압을 인가한다. 트랜지스터(Ys)는 드레인이 Vs 전압을 공급하는 전원(Vs)에 연결되고 소스가 제3 노드(N3)에 연결되며, 트랜지스터(Yg)는 드레인이 제3 노드(N3)에 연결되고 소스가 0V를 공급하는 전원(0V)에 연결되어 있다. 그리고 제3 노드(N3)에는 유지 기간에서 유지방전 펄스에 의해 형성되는 무효 전력을 회수하여 재사용하기 위한 전력 회수 회로(도시하지 않음)가 연결될 수 있다. 이러한 전력 회수 회로로서 L.F.Weber에 의해 제안된 회로(미국특허 제4,866,349호 및 제5,081,400호)가 있다.
도 3에 도시된 실시예의 경우, 상기 Vnf 및 VscL 전압의 크기가 서로 다르게 하기 위해 즉, 보다 안정적인 어드레싱 동작 수행을 위하여 Vnf 전압을 VscL 전압에 대해 일정한 전위차(-V)를 갖도록 하기 위해 하강 리셋부에 제너 다이오드(D1)가 구비된다.
그러나, 상기 제너 다이오드는 그 특성 상 항복 전압(Vz)이 5 ~ 6V를 경계로 하여 그보다 낮은 항복 전압(Vz)을 갖는 경우에는 음(-)의 온도 계수를 가지고, 그보다 높은 항복 전압을 갖는 경우에는 양(+)의 온도 계수를 갖는다.
이에 따라 상기 항복 전압(Vz) 즉, -V 전위가 24 ~ 30V인 제너 다이오드를 사용하는 본 발명의 실시예에 의할 경우 주변 환경 온도가 고온이 될수록 상기 -V 전위가 상승하게 된다.
즉, 앞서 설명한 바와 같이 안정적인 어드레싱 동작을 수행하기 위해, 다시 말해 방전 특성의 개선을 위해 구비되는 제너 다이오드는 그 특성상 항복전압 값 (Vz, -V)가 주변 온도가 고온이 됨에 따라 상승함으로써, 이를 구비하는 디스플레이 장치가 고온 시 방전 특성이 저하되는 단점이 있다.
이에 본원 발명의 다른 실시예는 상기 제너 다이오드의 양(-)의 온도 계수 특성을 보상하여 -V 전위를 온도에 관계없이 안정시킴으로써, 디스플레이 장치의 고온 방전특성을 향상시키고자 함을 특징으로 한다.
도 4는 도 2의 구동 파형을 생성하기 위한 본 발명의 제 2실시예에 의한 구동 회로도이고, 도 5는 도 4에 구비되는 다이오드의 온토 특성 변화를 나타내는 그래프이다.
단, 도 3에 도시된 본 발명의 제 1실시예와 동일한 구성요소에 대해서는 그 설명을 생략하도록 한다.
도 4에 도시된 바와 같이, 상기 주사전극 구동부(500)는 하강 리셋부(502)의 하강 램프 스위치(Yfr) 및 주사 구동부(503)의 주사 구동 스위치(YscL)에 연결된 전원 라인이 서로 동일하여 이를 통해 전원부로부터 주사 전압(VscL)을 인가받고, 상기 하강 램프 스위치(Yfr)와 제너 다이오드(D1) 사이에 상기 제너 다이오드의 양의 온도 계수 특성을 보상하기 위해 다이오드(D2)가 연결됨을 특징으로 한다.
즉, 상기 하강 램프 스위치로서의 상기 트랜지스터(Yfr)는 소스전극이 주사 전압(VscL)을 공급하는 전원 라인에 연결되고, 그 드레인이 다이오드(D2)의 캐소드에 연결되며, 상기 다이오드(D2)의 애노드는 제너 다이오드(D1)의 애노드에 연결된 다. 또한, 상기 제너 다이오드(D1)의 캐소드 전극은 제1 노드(N1)에 연결된다.
따라서, 상기 하강 램프 스위치(Yfr), 다이오드(D2) 및 제너 다이오드(D1)는 주사 전압(VscL)을 공급하는 전원과 제 1노드(N1) 사이에 직렬로 연결되어 있다.
이 때, 상기 제너 다이오드(D1)는 그 항복 전압(Vz)이 24V 이상의 값을 갖는 것으로 앞서 설명한 바와 같이 양의 온도 계수 특성을 갖음을 특징으로 하고, 상기 다이오드(D2)는 이와 같은 제너 다이오드(D1)의 특성에 따라 -V 전위가 온도에 따라 변동되는 것을 방지하기 위해 음의 온도 계수 특성을 갖음을 특징으로 한다.
도 5에 도시된 바와 같이 상기 다이오드(D2)는 온도 상승에 따라 순방향 전압하강값 즉, 항복전압(Vf) 값이 낮아지는 음의 온도 계수 특성을 갖는다.
따라서, 온도 상승에 따라 Vz 전압이 상승하는 제너 다이오드의 양의 온도 계수 특성과 반대되는 온도 계수를 갖으므로, 상기 도 4에 도시된 바와 같이 양의 온도 계수를 갖는 제너 다이오드와 음의 온도 계수를 갖는 다이오드를 직렬로 연결함으로써, 주변 온도 상승 시 제너 다이오드(D1)의 항복전압(Vz)이 상승하는 만큼 다이오드(D1)의 항복전압(Vf)이 하강하게 되므로 전체 -V전위(Vz + Vf)는 항상 일정한 전압값을 유지 할 수 있게 되는 것이다.
즉, 이와 같이 상기 하강 램프 스위치와 제 1노드(N1) 사이에 제너 다이오드(D1) 및 다이오드(D2)를 직렬로 연결함으로써, 하강 램프 기간에 제 1노드에 걸리는 전압 Vnf는 어드레스 기간 동안 주사 전극에 인가되는 주사전압(VscL)에 비해 주변 온도 변화에 관계없이 일정하게 -V전위(Vz + Vf) 만큼 높은 전위를 유지할 수 있는 것이다.
따라서, 본 발명의 제 2실시예에 의하면 이를 구비한 플라즈마 디스플레이 장치는 고온 동작 시에도 일정한 -V전위(Vz + Vf)를 유지할 수 있으므로, 고온 방전 특성을 향상시켜 양품율을 증대시킬 수 있게 되는 것이다.
이와 같은 본 발명에 의하면, 주변의 온도가 상승할 경우에도 -V가 항상 일정하게 유지할 수 있어 방전 마진을 더 확보할 수 있으므로, 고온 방전 불량율을 감소시켜 양품 생산율을 극대화할 수 있다는 장점이 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의하여 정하여져야만 한다.

Claims (12)

  1. 열 방향으로 배열된 다수의 어드레스 전극과, 행 방향으로 순차 배열된 주사전극 및 유지 전극을 포함하는 플라즈마 표시 패널에 대해 상기 주사 전극에 구동 전압을 인가하는 플라즈마 표시 패널의 구동장치에 있어서,
    상기 주사 전극에 하강 램프 기간 동안 Vs 전압에서 상기 하강 램프 기간의 최저 전압(Vnf)까지 점진적으로 하강하는 전압을 인가하는 하강 리셋부와;
    상기 주사전극에 순차적으로 상기 Vnf 전압보다 -V만큼 낮은 주사 전압(VscL)을 어드레스 기간 중에 인가하는 주사 구동부가 포함되며,
    상기 하강 리셋부는 하강 램프 스위치, 다이오드, 제너 다이오드가 직렬로 연결되는 구성을 포함함을 특징으로 하는 플라즈마 표시 패널의 구동장치.
  2. 제 1항에 있어서,
    상기 하강 리셋부의 하강 램프 스위치(Yfr)는 상기 주사 구동부의 주사 구동 스위치(YscL)와 전원 라인을 공유하여 상기 주사 전압(VscL)을 제공받음을 특징으로 하는 플라즈마 표시 패널의 구동장치.
  3. 제 1항에 있어서,
    상기 하강 램프 스위치(Yfr)는 소스전극이 주사 전압(VscL)을 공급하는 전원 라인에 연결되고, 그 드레인이 다이오드의 캐소드에 연결되며, 상기 다이오드의 애 노드는 제너 다이오드의 애노드에 연결됨을 특징으로 하는 플라즈마 표시 패널의 구동장치.
  4. 제 1항에 있어서,
    상기 제너 다이오드의 항복 전압(Vz)은 24 ~ 30V에 해당함을 특징으로 하는 플라즈마 표시 패널의 구동장치.
  5. 제 1항에 있어서,
    상기 제너 다이오드는 양의 온도 계수 특성을 갖음을 특징으로 하는 플라즈마 표시 패널의 구동장치.
  6. 제 1항에 있어서,
    상기 다이오드는 음의 온도 계수 특성을 갖음을 특징으로 하는 플라즈마 표시 패널의 구동장치.
  7. 열 방향으로 배열된 다수의 어드레스 전극과, 행 방향으로 순차 배열된 주사전극 및 유지 전극을 포함하는 플라즈마 패널과;
    상기 어드레스 전극에 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 인가하는 어드레스 구동부와;
    상기 유지전극에 구동 전압을 인가하는 유지전극 구동부와;
    상기 주사 전극에 하강 램프 기간 동안 Vs 전압에서 상기 하강 램프 기간의 최저 전압(Vnf)까지 점진적으로 하강하는 전압을 인가하는 하강 리셋부와, 상기 주사전극에 순차적으로 상기 Vnf 전압보다 -V만큼 낮은 주사 전압(VscL)을 어드레스 기간 중에 인가하는 주사 구동부가 포함되는 주사전극 구동부와;
    상기 어드레스 구동부, 주사전극 구동부 및 유지전극 구동부에 전원을 제공하는 전원부가 포함되며,
    상기 주사전극 구동부의 하강 리셋부는, 하강 램프 스위치, 다이오드, 제너 다이오드가 직렬로 연결되는 구성을 포함함을 특징으로 하는 플라즈마 표시 장치.
  8. 제 7항에 있어서,
    상기 하강 리셋부의 하강 램프 스위치(Yfr)는 상기 주사 구동부의 주사 구동 스위치(YscL)와 전원 라인을 공유하여 상기 전원부로부터 주사 전압(VscL)을 제공받음을 특징으로 하는 플라즈마 표시 장치.
  9. 제 7항에 있어서,
    상기 하강 램프 스위치(Yfr)는 소스전극이 주사 전압(VscL)을 공급하는 전원 라인에 연결되고, 그 드레인이 다이오드의 캐소드에 연결되며, 상기 다이오드의 애노드는 제너 다이오드의 애노드에 연결됨을 특징으로 하는 플라즈마 표시 장치.
  10. 제 7항에 있어서,
    상기 제너 다이오드의 항복 전압(Vz)은 24 ~ 30V에 해당함을 특징으로 하는 플라즈마 표시 장치.
  11. 제 7항에 있어서,
    상기 제너 다이오드는 양의 온도 계수 특성을 갖음을 특징으로 하는 플라즈마 표시 장치.
  12. 제 7항에 있어서,
    상기 다이오드는 음의 온도 계수 특성을 갖음을 특징으로 하는 플라즈마 표시 장치.
KR1020070000365A 2007-01-02 2007-01-02 플라즈마 표시 패널의 구동장치 및 이를 구비한 플라즈마표시장치 KR100786491B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070000365A KR100786491B1 (ko) 2007-01-02 2007-01-02 플라즈마 표시 패널의 구동장치 및 이를 구비한 플라즈마표시장치
US11/859,441 US20080158100A1 (en) 2007-01-02 2007-09-21 Driving device for plasma display panel and plasma display device including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070000365A KR100786491B1 (ko) 2007-01-02 2007-01-02 플라즈마 표시 패널의 구동장치 및 이를 구비한 플라즈마표시장치

Publications (1)

Publication Number Publication Date
KR100786491B1 true KR100786491B1 (ko) 2007-12-18

Family

ID=39147243

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070000365A KR100786491B1 (ko) 2007-01-02 2007-01-02 플라즈마 표시 패널의 구동장치 및 이를 구비한 플라즈마표시장치

Country Status (2)

Country Link
US (1) US20080158100A1 (ko)
KR (1) KR100786491B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130053608A (ko) * 2011-11-15 2013-05-24 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050087443A (ko) * 2004-02-27 2005-08-31 엘지전자 주식회사 플라즈마 표시 패널의 구동 장치 및 구동 방법
KR20050099703A (ko) * 2004-04-12 2005-10-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법, 플라즈마디스플레이 패널의 구동 장치 및 플라즈마 표시 장치
KR20050110945A (ko) * 2004-05-20 2005-11-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과 그의 구동 방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6028573A (en) * 1988-08-29 2000-02-22 Hitachi, Ltd. Driving method and apparatus for display device
US6329802B1 (en) * 2000-05-23 2001-12-11 Honeywell International Inc. Method and apparatus for programmable power curve and wave generator
JP4538354B2 (ja) * 2005-03-25 2010-09-08 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050087443A (ko) * 2004-02-27 2005-08-31 엘지전자 주식회사 플라즈마 표시 패널의 구동 장치 및 구동 방법
KR20050099703A (ko) * 2004-04-12 2005-10-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법, 플라즈마디스플레이 패널의 구동 장치 및 플라즈마 표시 장치
KR20050110945A (ko) * 2004-05-20 2005-11-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과 그의 구동 방법

Also Published As

Publication number Publication date
US20080158100A1 (en) 2008-07-03

Similar Documents

Publication Publication Date Title
KR100839386B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100623452B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100627412B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100815759B1 (ko) 플라즈마 표시 장치 및 그 구동방법
US8159418B2 (en) Plasma display and driving method thereof
KR100786491B1 (ko) 플라즈마 표시 패널의 구동장치 및 이를 구비한 플라즈마표시장치
KR100831015B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100578938B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100831018B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100637513B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100590070B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100839425B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100778455B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100670146B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20090050690A (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100796686B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
US20080170001A1 (en) Plasma display and associated driver
KR100823482B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
US20080158104A1 (en) Plasma display device
KR100649533B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100759463B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100766924B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100823491B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20080046831A (ko) 플라즈마 표시 장치
KR100908719B1 (ko) 플라즈마 표시 장치 및 그 구동 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111125

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20121123

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee