KR100771720B1 - 버스트 파일럿 비트를 이용하는 채널 추정 및 역회전을 위한 판정 피드백 루프 장치 및 방법과, 이 장치를 포함하는 수신기와, 이 수신기를 포함하는 이동국 - Google Patents

버스트 파일럿 비트를 이용하는 채널 추정 및 역회전을 위한 판정 피드백 루프 장치 및 방법과, 이 장치를 포함하는 수신기와, 이 수신기를 포함하는 이동국 Download PDF

Info

Publication number
KR100771720B1
KR100771720B1 KR1020027008604A KR20027008604A KR100771720B1 KR 100771720 B1 KR100771720 B1 KR 100771720B1 KR 1020027008604 A KR1020027008604 A KR 1020027008604A KR 20027008604 A KR20027008604 A KR 20027008604A KR 100771720 B1 KR100771720 B1 KR 100771720B1
Authority
KR
South Korea
Prior art keywords
complex
slot
signal
input
pilot
Prior art date
Application number
KR1020027008604A
Other languages
English (en)
Other versions
KR20020062671A (ko
Inventor
리시아오비
람다비드
림효-빙
Original Assignee
엔엑스피 비 브이
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엔엑스피 비 브이 filed Critical 엔엑스피 비 브이
Publication of KR20020062671A publication Critical patent/KR20020062671A/ko
Application granted granted Critical
Publication of KR100771720B1 publication Critical patent/KR100771720B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7085Synchronisation aspects using a code tracking loop, e.g. a delay-locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/7103Interference-related aspects the interference being multiple access interference
    • H04B1/7105Joint detection techniques, e.g. linear detectors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/0224Channel estimation using sounding signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • H04L25/063Setting decision thresholds using feedback techniques only

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Radio Relay Systems (AREA)
  • Error Detection And Correction (AREA)

Abstract

연속 타임 슬롯(successive time slots)으로 조직된 데이터를 포함하며 채널을 통하여 수신된 샘플링된 정보 신호로부터 유도된 복소 입력 심볼의 채널 추정 및 역회전을 위한 수신기용 판정 피드백 루프(decision feedback loop)가, 추정 에러의 슬롯으로부터 슬롯으로의 전파를 완화시키기 위하여 각 슬롯마다 루프를 유지 및 재-초기화하도록 구성된다. 이 루프는, 채널 디코딩에 이용되는 복소 소프트 심볼을 형성하기 위하여 복소 입력 심볼을 피드백 신호로부터 유도되는 추정 채널 계수와 곱셈하는 제 1 멀티플라이어(first multiplier), 상기 복소 소프트 심볼로부터 복소 하드 심볼을 형성하는 하드 판정 장치(hard decision device), 상기 정보 신호에서 소정의 일련의 파일럿 비트에 대응하는 일련의 복소 파일럿 심볼을 생성하는 파일럿 생성기(pilot generator), 및 출력에서 피드백 신호를 형성하기 위하여 상기 복소 입력 신호로부터 유도되는 제 1 입력에서의 제 1 신호를 제 2 입력에서의 제 2 신호와 곱셈하는 제 2 멀티플라이어(second multiplier)를 구비한다. 각각의 슬롯은 그 슬롯의 제 1 부분 중에 소정의 일련의 파일럿 비트를 포함하고 있고 그 슬롯의 제 2 부분 중에 일련의 데이터 비트를 포함하고 있기 때문에, 상기 제 2 신호가, 그 슬롯의 제 1 부분 중에는 상기 복소 파일럿 심볼로부터 유도되고, 그 슬롯의 제 2 부분 중에는 상기 복소 하드 심볼로부터 유도되도록, 타이밍 제어에 응답하는 선택기 장치(selector device)가 설치된다.

Description

버스트 파일럿 비트를 이용하는 채널 추정 및 역회전을 위한 판정 피드백 루프 장치 및 방법과, 이 장치를 포함하는 수신기와, 이 수신기를 포함하는 이동국{A DECISION FEEDBACK LOOP APPARATUS AND METHOD FOR CHANNEL ESTIMATION AND DE-ROTATION USING BURST PILOT BITS}
본 발명은 일반적으로 각각이 일련의 파일럿 비트와 일련의 데이터 비트를 포함하는 연속 타임 슬롯으로 조직된 데이터를 포함하는 복소 또는 직교 변조 정보 신호(complex or quadrature modulated information signals)를 채용하는 원격 통신 시스템(telecommunications systems), 예컨대 무선 디지털 셀룰러 시스템(wireless digital cellular systems)에 관한 것으로, 더 상세하게는 채널을 통하여 수신한 그러한 정보 신호의 채널 추정(channel estimation) 및 역회전(de-rotation)을 위한 장치 및 방법에 관한 것이다.
UMTS(Uniform Mobile Telephone System), 광대역 코드 분할 다중 접속(W-CDMA) 및 제 3 세대 (예컨대 3G 파트너십 프로젝트(3G Partnership Project))로서 알려진 계획된 제 3 세대 디지털 무선 셀룰러 시스템에 있어서는 확산 스펙트럼 정보 신호가 이용되는데, 이는 슬롯으로 그룹 지어진 데이터를 포함하며, 각각의 슬롯은 그 슬롯의 제 1 부분의 소정의 일련의 Npilot 파일럿 비트와 그 슬롯의 제 2 부분의 일련의 Ndata 데이터 비트로 구성되어 있다. 파일럿 비트와 동기화함으로써 역확산 수신 확산 스펙트럼 정보 신호(despread received spread spectrum information signal)의 채널 추정(channel estimation) 및 역회전(de-rotation)을 달성하기 위하여, 단순한 것(simple)에서부터 복잡한 것(complex)에 이르는 다양한 형태의 필터링 기술을 사용하는 것이 알려져 있다. 종래 기술의 필터링 기술로 달성된 추정 에러의 성질이 다양하지만, 일반적으로 그 에러는 슬롯으로부터 전파하며, 때때로 초과 시간을 증가시킨다.
판정 피드백 루프를 다른 목적에 이용하는 것은 알려져 있지만, 종래 기술은 채널을 통하여 수신된 확산 스펙트럼 신호의 채널 추정 및 역회전을 위하여 판정 피드백 루프를 사용할 가능성을 고려하지 않았다.
본 발명의 목적은, 수신된 신호의 채널 추정 및 역회전을 위하여 수신기용 판정 피드백 루프 장치 및 방법을 제공하는 것이다. 본 발명의 다른 목적은 판정 피드백 루프를, 추정 에러의, 슬롯으로부터 슬롯으로의 전파를 완화시키는 식으로 구현하는 것이다.
본 발명의 상기 목적 및 다른 목적들은, 알려진 파일럿 비트 시퀀스를 이용하여 각각의 슬롯 중에 피드백 루프를 초기화하여 트레이닝(training)하는 판정 피드백 루프에 의해 충족된다. 이러한 연속된 슬롯 마다의 재-초기화 및 재-트레이닝(re-training)은 한 슬롯에서의 추정 에러가 다음 슬롯으로 전파되는 것을 방지한다.
본 발명에 따르면, 연속 타임 슬롯(successive time slots)-각각의 슬롯이 그 슬롯의 제 1 부분 중에 소정의 일련의 파일럿 비트를 포함하고, 그 슬롯의 제 2 부분 중에 일련의 데이터 비트를 포함하고 있음-으로 조직된 데이터를 포함하는, 채널을 통하여 수신된 샘플링된 정보 신호로부터 유도된 복소 입력 심볼(complex input symbol)의 채널 추정(channel estimation) 및 역회전(de-rotation)을 위한 수신기용 판정 피드백 루프 장치(decision feedback loop apparatus)는, 채널 디코딩에 이용되는 복소 소프트 심볼(complex soft symbols)을 형성하기 위하여, 상기 복소 입력 심볼을, 피드백 신호로부터 유도되는 추정 공액 채널 계수(estimated conjugate channel coefficients)와 곱셈하는 제 1 멀티플라이어(first multiplier)(332); 상기 복소 소프트 심볼로부터 복소 하드 심볼(complex hard symbols)을 형성하는 하드 판정 장치(hard decision device)(335); 상기 정보 신호내의 상기 소정의 일련의 파일럿 비트에 대응하는 일련의 복소 파일럿 심볼을 생성하는 파일럿 생성기(pilot generator)(339); 및 출력에서의 피드백 신호(F)를 형성하기 위하여, 상기 복소 입력 신호로부터 유도되는 제 1 입력에서의 제 1 신호를, 제 2 입력에서의 제 2 신호와 곱셈하는 제 2 멀티플라이어(second multiplier)(333)를 포함한다. 본 발명은, 상기 제 2 신호가 슬롯의 제 1 부분 중에는 상기 복소 파일럿 심볼로부터 및 슬롯의 제 2 부분 중에는 상기 복소 하드 심볼로부터 유도되는 것을 특징으로 한다.
마찬가지로, 본 발명에 따르면, 연속 타임 슬롯(successive time slots)-각각의 슬롯이 그 슬롯의 제 1 부분 중에 소정의 일련의 파일럿 비트를 포함하고, 그 슬롯의 제 2 부분 중에 일련의 데이터 비트를 포함하고 있음-으로 조직된 데이터를 포함하는, 채널을 통하여 수신된 샘플링된 정보 신호로부터 유도된 복소 입력 심볼(complex input symbol)의 채널 추정(channel estimation) 및 역회전(de-rotation)을 위한 수신기용 판정 피드백 루프 방법(decision feedback loop method)은, 채널 디코딩에 이용되는 복소 소프트 심볼(complex soft symbols)을 형성하기 위하여 상기 복소 입력 심볼을, 피드백 신호로부터 유도되는 추정 공액 채널 계수(estimated conjugate channel coefficients)와 곱셈하는 단계; 상기 복소 소프트 심볼로부터 복소 하드 심볼(complex hard symbols)을 형성하는 단계; 상기 정보 신호내의 상기 소정의 일련의 파일럿 비트에 대응하는 일련의 복소 파일럿 심볼을 생성하는 단계; 및 피드백 신호를 형성하기 위하여, 상기 복소 입력 신호로부터 유도되는 제 1 신호를, 제 2 신호와 곱셈하는 단계를 포함한다. 본 발명의 방법은, 슬롯의 제 1 부분 중에는 상기 복소 파일럿 심볼로부터 및 슬롯의 제 2 부분 중에는 상기 복소 하드 심볼로부터 상기 제 2 신호를 유도하는 단계를 포함하는 것을 특징으로 한다.
본 발명의 다른 관점은 상기 피드백 신호에 필터를 적용함으로써 상기 추정 채널 계수를 유도하는 것이다.
본 발명의 다른 목적, 특징 및 이점들은 첨부된 도면과 함께 기재된 이하의 상세한 설명의 정독을 통하여 명백해질 것이다.
도 1 은 본 발명에 따른 샘플링된 정보 신호로부터 유도된 복소 입력 심볼의 채널 추정 및 역회전을 위한 단순화된 판정 피드백 루프를 나타낸다.
도 2는 정보 신호의 타임 슬롯 구조를 나타낸다.
도 3은 도 1에 나타낸 실시예의 선택적인 실시예에 대응하는 보다 상세한 판정 피드백 루프를 나타낸다.
도 4는 본 발명에 따른 채널 추정 및 역회전 판정 피드백 루프를 갖는 이동국(mobile station)을 포함하는 무선 원격 통신 시스템을 나타낸다.
도 5는 수신용으로 판정 피드백 루프를 포함하는 무선 핸드세트 또는 이동국을 나타낸다.
먼저 개략적인 설명을 위하여 도 4를 참조하면, 무선 셀룰러 원격 통신 시스템(wireless cellular telecommunication system), 예컨대 안테나(A', A)를 통하여 전송되고 수신된 확산 스펙트럼 신호(spread spectrum signals)를 이용하는 UMTS, W-CDMA, 3GPP 타입의 기지국(BS: base station)과 통신중인 이동국(MS: mobile station) 송수신기가 나타나 있다. 도 4에 나타낸 기능적 수준의 세부 사항에서, 이동국(MS)은 통상적으로 안테나(A)를, RF부 수신 처리 블록(200a)과 베이스밴드부 수신 처리 블록(300a)의 직렬 접속(cascade)을 포함하는 RF 수신 장치의 입력에 결합(coupling)하며, 또한 이 안테나(A)를, 베이스밴드부 송신 처리 블록(300b)과 RF부 송신 처리 블록(200b)의 직렬 접속을 포함하는 RF 송신 장치의 출력에 결합하는 수신/송신 스위치 또는 다이플렉서(diplexer)(100)를 구비하고 있다.
RF부 수신 처리 블록(200a)은 저잡음 증폭기(210) 및 RF를 베이스밴드로 변환하기 위한 주파수 다운변환기(down-converter)(220)의 직렬 접속, 예컨대 직접 변환 직교 믹서(direct conversion quadrature mixer)(도시되지 않음)를 포함하고 있고, 베이스밴드부 수신 처리 블록(300a)은 아날로그-디지털 변환기(310), 역확산 코드를 인가하는 복소 역확산기(complex despreader)(320), 채널 추정 및 역회전 판정 피드백 루프(330), 수신되어 디코딩된 데이터 신호에 대한 디지털 출력을 갖는 채널 디코더(340), 및 아날로그 신호, 예컨대 수신되어 디코딩된 음성 신호를 나타내는 신호를 생성하는 디지털-아날로그 변환기(350)의 직렬 접속을 포함하고 있다. 이들 디지털 및 아날로그 출력은 유저의 감각적 자극에 이용하기 위해 유저 인터페이스(400)에 공급되고, 유저 인터페이스는 베이스밴드부 송신 처리 블록(300b)의 아날로그 및 디지털 입력에 유저 응답 음성 및/또는 데이터 신호를 각각 공급한다.
베이스밴드부 송신 처리 블록(300b)은, 음성 신호를 아날로그-디지털 변환 후에 디지털적으로 인코딩하고, 확산 코드를 인가하며, 또한 데이터 신호를 인코딩 및 확산시키고, 인코딩되어 확산된 신호를 디지털 형식으로 변환하며, 디지털-아날로그 변환 후에, 이들 인코딩되어 확산된 신호를 전력 증폭 및 RF로의 주파수 업변환(upconversion)을 위하여 RF부 송신 처리 블록(200b)에 공급한다.
추가적인 설명을 위하여 도 5를 참조하는데, 이 도 5에서는, 안테나(A), RF부(500)(도 4의 수신/송신 스위치 또는 다이플렉서(100) 및 RF부 수신 및 송신 처리 블록(200a, 200b)을 구현함), 베이스밴드부(600)(도 4의 베이스밴드부 수신 및 송신 처리 블록(300a, 300b)을 구현함) 및 유저 인터페이스부(700)(도 4의 유저 인터페이스(400)를 구현함)를 포함하는 것으로 이동국(MS)을 나타내고 있다. 베이스밴드부(600)는 디지털 신호 프로세서(DSP)(610), 마이크로프로세서(μP)(620), ROM(630), RAM(640), 아날로그-디지털 변환기(A/D)(650) 및 디지털-아날로그(D/A)(660)를 포함하고 있다. 유저 인터페이스부(700)는 마이크로폰(710), 스피커(720), 키패드(730) 및 LCD 표시장치(750)를 구동하는 표시 드라이버(740)를 포함하고 있다.
본 발명은 특히 슬롯마다 재-초기화 및 재-트레이닝(re-training)을 위하여 특별히 구성된 도 4의 채널 추정 및 역회전 피드백 루프(330)에 관한 것이다. 종래와 같이, 채널 추정 및 역회전 기능은 ROM(630)에 저장된 프로그램 명령에 근거하여 동작하는 DSP에 의해 실현된다.
연관된 슬롯 구조는, 도 2에 나타낸 바와 같이, 일련의 타임 슬롯, 예컨대 i-2, i-1, i, i+1, i+2를 포함하는 것으로 나타나 있고, 각각은 슬롯의 제 1 부분중의 소정 시퀀스의 Npilot 파일럿 심볼 및 이를 뒤따르는 슬롯의 제 2 부분중의 더 많은 수의 Ndata 데이터 심볼로 구성되어 있다.
도 1에는, 채널 추정 및 역회전 판정 피드백 루프(330)가, 피드백 루프(330)의 제 1 및 제 2 멀티플라이어(332, 333)의 제 1 입력에 복소 입력 심볼을 공급하는 복소 역확산기(320)와 관련하여 단순화된 형태로 나타나 있다. 제 1 멀티플라이어(332)는 또한 제 2 입력에서 추정 복소수 공액 채널 계수(estimated complex conjugate channel coefficient)(E)를 수신하고, 그 출력에서 복소 소프트 심볼을 생성하는데, 이 복소 소프트 심볼은 채널 디코더(340)(도 5)에 공급되고, 또한 복소 소프트 심볼(complex soft symbol)을 복소 하드 판정(complex hard decision)으로 변환하는 하드 판정 장치(hard decision device)(335)로도 공급된다. 하드 판정 장치(335)의 출력은, 그 다른 입력이 복소 파일럿 심볼 생성기(339)의 출력에 의해 공급되고 그 출력이 복소 공액 장치(338)를 통하여 제 2 멀티플라이어(333)의 제 2 입력에 커플링된 선택기 장치(336)-스위치로서 나타냄-의 한 입력에 인가된다. 선택기 스위치(336)는, 제 2 멀티플라이어(333)의 제 2 입력에 결합되는 신호가, 그 슬롯의 제 1 부분 중에는 생성기(339)로부터 출력된 복소 파일럿 심볼로부터 유도되고, 그 슬롯의 제 2 부분 중에는 하드 판정 장치(335)로부터 출력된 복소 하드 판정으로부터 유도되도록, 선택기 스위치(336)가 타이밍 장치(337)에 의해 제어된다.
선택적으로, 복소 공액 장치(338)를 선택기 장치(336)의 출력과 멀티플라이어(333)의 제 2 입력 사이의 경로에 배치하는 대신에, 복소 공액 장치(338a)를 복소 역확산 장치(320)의 출력과 제 2 멀티플라이어(333)의 제 1 입력 사이의 경로에 배치하여 이용할 수도 있다. 어느 경우에도, 제 2 멀티플라이어(333)의 출력은 피드백 신호(F)인데, 이 신호(F)는 저역 통과 필터(low pass filter)(334)에 인가되고, 이 필터(334)의 출력은 제 1 멀티플라이어(332)의 제 2 입력에 인가되는 추정 복소 공액 채널 계수(E)를 구성한다.
도 3은 대안(alternative)을 이용하여 채널 추정 및 역회전 판정 피드백 루프(330)를 보다 상세하게 도시한 것으로, 복소 공액 장치가 1 샘플링 인터벌 지연(337) 후에 제 2 멀티플라이어(333)의 제 1 입력과 역확산기(320)의 출력의 중간에 나타나 있다. 하드 판정 장치(334)는 비교기(335b, 335c)에서 0 문턱값과 각각 비교되는 실수 및 허수 성분 출력을 갖는 복소수-실수/허수 장치를 구비하여 2진 하드 판정을 생성하는 것으로 볼 수 있다. 실수 및 허수 성분에 대한 이들 2진 하드 판정은 2진-숫자 변환기(335d, 335e)에 각각 인가되는데, 그 출력이 복소수를 형성하는 장치(335f)에 공급된다. 장치(335f)의 출력은 하나의 샘플링 인터벌 지연(335g)을 통하여 선택기 장치(336)의 하나의 입력에 인가되고 선택기 장치의 출력은 멀티플라이어(333)의 제 2 입력에 공급된다.
복소 파일럿 심볼 생성기(339)는 그 출력에서, 기지의 파일럿 심볼의 시퀀스를 복소 벡터의 형태로 생성하는 파일럿 벡터 생성기(339a)를 포함한다. 생성기(339a)의 출력은 하나의 샘플링 인터벌 지연(339b)을 통하여 복소 벡터-스칼라 변환기(339c)의 입력에 인가되고, 변환기(339c)의 출력은 복소 파일럿 심볼 생성기(339)의 출력을 형성하고 이것은 선택기 장치(336)의 다른 입력이 된다.
또한, 제 2 멀티플라이어(333)의 출력과 제 1 멀티플라이어(332)의 입력 사이의 저역 통과 필터(334)는 무한 임펄스 응답(iir: infinite impulse response) 디지털 필터에 의해 구현될 수 있다.
수신된 파일럿 시퀀스와의 상관 관계를 위하여, 각 슬롯 중에, 생성된 파일럿 시퀀스를 피드백 루프로 도입함으로써 판정 피드백 루프가 효과적으로 유지되고 재-초기화되기 때문에, 이제 본 발명의 목적이 본 발명에 의해 충족되었음을 인식하여야 한다.
본 발명이 특히 상세하게 기재되었지만, 본 발명의 의도된 사상 및 범위 안에서 많은 변경이 가능함을 인식하여야 한다. 첨부된 특허청구범위를 해석함에 있어서, 이하의 내용을 이해하여야 한다.
a) "포함하는"이라는 용어는 청구항에 나열된 것 이외의 구성요소나 단계의 존재를 배제하지 않는다.
b) 단수로 표현된 구성요소는 그 구성요소가 복수일 수 있음을 배제하지 않는다.
c) 특허청구범위에서의 참조 표시는 그의 범위를 제한하지 않는다.
d)"수단"이라는 표현은 하드웨어나 소프트웨어로 구현된 구조나 기능의 동일 용어로 표현될 수도 있다.

Claims (8)

  1. 연속 타임 슬롯(successive time slots)―각각의 슬롯이 그 슬롯의 제 1 부분 중에 소정의 일련의 파일럿 비트를 포함하고, 그 슬롯의 제 2 부분 중에 일련의 데이터 비트를 포함하고 있음―으로 조직된 데이터를 포함하는, 채널을 통하여 수신된 샘플링된 정보 신호로부터 유도된 복소 입력 심볼(complex input symbol)의 채널 추정(channel estimation) 및 역회전(de-rotation)을 위한 수신기용 판정 피드백 루프 장치(decision feedback loop apparatus)로서,
    채널 디코딩에 이용되는 복소 소프트 심볼(complex soft symbols)을 형성하기 위하여, 상기 복소 입력 심볼을, 피드백 신호로부터 유도되는 추정 공액 채널 계수(estimated conjugate channel coefficients)와 곱셈하는 제 1 멀티플라이어(first multiplier)(332)와,
    상기 복소 소프트 심볼로부터 복소 하드 심볼(complex hard symbols)을 형성하는 하드 판정 장치(hard decision device)(335)와,
    상기 정보 신호내의 상기 소정의 일련의 파일럿 비트에 대응하는 일련의 복소 파일럿 심볼을 생성하는 파일럿 생성기(pilot generator)(339)와,
    출력에서 피드백 신호(F)를 형성하기 위하여, 상기 복소 입력 신호로부터 유도되는 제 1 입력에서의 제 1 신호를, 제 2 입력에서의 제 2 신호와 곱셈하는 제 2 멀티플라이어(second multiplier)(333)를 포함하며,
    상기 제 2 신호는 슬롯의 제 1 부분 중에는 상기 복소 파일럿 심볼로부터 유도되고, 슬롯의 제 2 부분 중에는 상기 복소 하드 심볼로부터 유도되는 판정 피드백 루프 장치.
  2. 제 1 항에 있어서,
    상기 피드백 신호(F)로부터 상기 추정 채널 계수(E)를 형성하는 필터(334)를 더 포함하는 판정 피드백 루프 장치.
  3. 제 1 항에 있어서,
    슬롯의 제 1 부분 중에는 상기 복소 파일럿 심볼을 상기 제 2 멀티플라이어의 상기 제 2 입력에 결합(coupling)하고, 슬롯의 제 2 부분 중에는 상기 복소 하드 심볼을 상기 제 2 멀티플라이어의 상기 제 2 입력에 결합하는 수단(336, 337)을 더 포함하는 판정 피드백 루프 장치.
  4. 제 2 항에 있어서,
    슬롯의 제 1 부분 중에는 상기 복소 파일럿 심볼을 상기 제 2 멀티플라이어의 상기 제 2 입력에 결합(coupling)하고, 슬롯의 제 2 부분 중에는 상기 복소 하드 심볼을 상기 제 2 멀티플라이어의 상기 제 2 입력에 결합하는 수단(336, 337)을 더 포함하는 판정 피드백 루프 장치.
  5. 제 1 항의 장치를 포함하는 수신기.
  6. 제 5 항의 수신기를 포함하는 이동국(mobile station).
  7. 연속 타임 슬롯(successive time slots)―각각의 슬롯이 그 슬롯의 제 1 부분 중에 소정의 일련의 파일럿 비트를 포함하고, 그 슬롯의 제 2 부분 중에 일련의 데이터 비트를 포함하고 있음―으로 조직된 데이터를 포함하는, 채널을 통하여 수신된 샘플링된 정보 신호로부터 유도된 복소 입력 심볼(complex input symbol)의 채널 추정(channel estimation) 및 역회전(de-rotation)을 위한 수신기용 판정 피드백 루프 방법(decision feedback loop method)으로서,
    채널 디코딩에 이용되는 복소 소프트 심볼(complex soft symbols)을 형성하기 위하여, 상기 복소 입력 심볼을, 피드백 신호로부터 유도되는 추정 공액 채널 계수(estimated conjugate channel coefficients)와 곱셈하는 단계와,
    상기 복소 소프트 심볼로부터 복소 하드 심볼(complex hard symbols)을 형성하는 단계와,
    상기 정보 신호내의 상기 소정의 일련의 파일럿 비트에 대응하는 일련의 복소 파일럿 심볼을 생성하는 단계와,
    피드백 신호를 형성하기 위하여, 상기 복소 입력 신호로부터 유도되는 제 1 신호를, 제 2 신호와 곱셈하는 단계와,
    슬롯의 제 1 부분 중에는 상기 복소 파일럿 심볼로부터, 그리고 슬롯의 제 2 부분 중에는 상기 복소 하드 심볼로부터 상기 제 2 신호를 유도하는 단계를 포함하는 판정 피드백 루프 방법.
  8. 제 7 항에 있어서,
    상기 피드백 신호로부터 상기 추정 채널 계수를 형성하기 위하여 상기 피드백 신호에 필터를 적용하는 단계를 더 포함하는 판정 피드백 루프 방법.
KR1020027008604A 2000-11-03 2001-11-02 버스트 파일럿 비트를 이용하는 채널 추정 및 역회전을 위한 판정 피드백 루프 장치 및 방법과, 이 장치를 포함하는 수신기와, 이 수신기를 포함하는 이동국 KR100771720B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/705,665 US6804310B1 (en) 2000-11-03 2000-11-03 Decision feedback loop apparatus and method for channel estimation and de-rotation using burst pilot bits
US09/705,665 2000-11-03

Publications (2)

Publication Number Publication Date
KR20020062671A KR20020062671A (ko) 2002-07-26
KR100771720B1 true KR100771720B1 (ko) 2007-10-30

Family

ID=24834442

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020027008604A KR100771720B1 (ko) 2000-11-03 2001-11-02 버스트 파일럿 비트를 이용하는 채널 추정 및 역회전을 위한 판정 피드백 루프 장치 및 방법과, 이 장치를 포함하는 수신기와, 이 수신기를 포함하는 이동국

Country Status (7)

Country Link
US (1) US6804310B1 (ko)
EP (1) EP1330903B1 (ko)
JP (1) JP2004513567A (ko)
KR (1) KR100771720B1 (ko)
CN (1) CN1227879C (ko)
TW (1) TWI235574B (ko)
WO (1) WO2002037786A2 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7412000B1 (en) * 2004-09-03 2008-08-12 Redpine Signals, Inc. Maximum likelihood block decision feedback estimation for CCK demodulation apparatus and method
KR100698125B1 (ko) * 2005-06-28 2007-03-26 엘지전자 주식회사 간섭 제거 방법과, 그를 위한 통신단말기
WO2010084931A1 (en) * 2009-01-21 2010-07-29 Nec Corporation Demodulation method for mimo systems
ES2670369T3 (es) * 2009-05-21 2018-05-30 Lg Electronics Inc. Terminal móvil de modo dual en sistema de comunicación inalámbrica MIMO y método de control del mismo
WO2011025131A2 (en) * 2009-08-28 2011-03-03 Lg Electronics Inc. Method and apparatus for transmitting pilot in wireless communication system
KR101696464B1 (ko) * 2009-08-28 2017-01-16 엘지전자 주식회사 무선 통신 시스템에서 파일럿 전송 방법 및 장치
KR101128143B1 (ko) * 2009-10-14 2012-03-27 에스케이텔레콤 주식회사 채널 추정에 사용되는 데이터의 오버헤드를 줄이기 위한 통신 시스템 및 방법
CN101753515B (zh) * 2009-12-11 2012-06-27 西安电子科技大学 多进制正交幅度调制的识别方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0996247A1 (en) * 1998-04-23 2000-04-26 Ntt Mobile Communications Network Inc. CDMA receiver and CDMA transmitter/receiver

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5432816A (en) 1992-04-10 1995-07-11 International Business Machines Corporation System and method of robust sequence estimation in the presence of channel mismatch conditions
US5513215A (en) 1993-09-20 1996-04-30 Glenayre Electronics, Inc. High speed simulcast data system using adaptive compensation
US5790598A (en) 1996-03-01 1998-08-04 Her Majesty The Queen In Right Of Canada Block decision feedback equalizer
US5930296A (en) * 1997-04-08 1999-07-27 Glenayre Electronics, Inc. Low-complexity bidirectional equalizer
GB2330992A (en) * 1997-11-03 1999-05-05 Nokia Mobile Phones Ltd Channel estimation in a variable data rate communication system
US6175588B1 (en) * 1997-12-30 2001-01-16 Motorola, Inc. Communication device and method for interference suppression using adaptive equalization in a spread spectrum communication system
EP0954144B1 (en) * 1998-04-30 2006-06-28 Lucent Technologies Inc. Channel estimation using soft-decision feedback
US6370189B1 (en) * 1998-05-27 2002-04-09 Ericsson Inc. Apparatus and methods for variable delay channel tracking
US6654429B1 (en) * 1998-12-31 2003-11-25 At&T Corp. Pilot-aided channel estimation for OFDM in wireless systems
US6192040B1 (en) * 1999-04-16 2001-02-20 Motorola, Inc. Method and apparatus for producing channel estimate of a communication channel in a CDMA communication system
FI112831B (fi) * 1999-04-28 2004-01-15 Nokia Corp Menetelmä kanavaestimaatin muodostamiseksi ja vastaanotin
US6603823B1 (en) * 1999-11-12 2003-08-05 Intel Corporation Channel estimator

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0996247A1 (en) * 1998-04-23 2000-04-26 Ntt Mobile Communications Network Inc. CDMA receiver and CDMA transmitter/receiver

Also Published As

Publication number Publication date
EP1330903B1 (en) 2016-06-15
EP1330903A2 (en) 2003-07-30
CN1227879C (zh) 2005-11-16
US6804310B1 (en) 2004-10-12
KR20020062671A (ko) 2002-07-26
CN1442011A (zh) 2003-09-10
TWI235574B (en) 2005-07-01
JP2004513567A (ja) 2004-04-30
WO2002037786A3 (en) 2003-01-03
WO2002037786A2 (en) 2002-05-10

Similar Documents

Publication Publication Date Title
JP3091711B2 (ja) スペクトル拡散通信システムにおける復調および電力制御ビット検出のための方法
US6661832B1 (en) System and method for providing an accurate estimation of received signal interference for use in wireless communications systems
KR100715917B1 (ko) 파일럿 어시스티드 코히런트 복조를 통해 터보 인코딩된신호를 복조하는 시스템 및 방법
JP4566222B2 (ja) 低強度パイロット用のマルチパスcdma受信機
JP2994465B2 (ja) 無線周波数通信システムにおける信号ディジタル処理装置および方法
RU2214060C2 (ru) Способ передачи сигналов по двум параллельным каналам с использованием кодового разделения каналов и устройство для его реализации
US6243410B1 (en) Demodulator having an infinite-duration impulse response filter with dynamic coeffiecient scaling
US6449266B1 (en) Data transmission method, transmitter, and receiver
JP2001503211A (ja) デジタル通信のための判定指向チャンネル予測を伴うコヒーレント復調
JP2991170B2 (ja) Cdma受信装置および方法
US20030133493A1 (en) Path search method and path search device, and mobile terminal
KR100771720B1 (ko) 버스트 파일럿 비트를 이용하는 채널 추정 및 역회전을 위한 판정 피드백 루프 장치 및 방법과, 이 장치를 포함하는 수신기와, 이 수신기를 포함하는 이동국
CN101120515A (zh) 估计调幅通信信号的增益偏差的方法和装置
US6856610B2 (en) Wireless code division multiple access communications system with channel estimation using fingers with sub-chip spacing
US8102899B2 (en) Receiver and method of receiving a CDMA signal in presence of interferences with unknown spreading factors
JPH09214406A (ja) 非線形信号相関器およびその方法
JP2001086179A (ja) Agc回路及び通信端末
JP3017793B2 (ja) ディジタル無線通信装置
KR100237571B1 (ko) 코드분할 다중접속방식을 이용한 무선전화기 고정장치 및 휴대장치
EP0973283B1 (en) Probing apparatus and method for a spread-spectrum communications system
US20040125865A1 (en) Maximum signal-to-interference-and-noise spread spectrum rake receiver and method
JPH09307478A (ja) スペクトル拡散通信装置
JP2002016512A (ja) 干渉除去装置、無線端末装置及び干渉除去方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121015

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20131007

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee